JPH01166142A - Method for checking input output of microcomputer - Google Patents
Method for checking input output of microcomputerInfo
- Publication number
- JPH01166142A JPH01166142A JP62326189A JP32618987A JPH01166142A JP H01166142 A JPH01166142 A JP H01166142A JP 62326189 A JP62326189 A JP 62326189A JP 32618987 A JP32618987 A JP 32618987A JP H01166142 A JPH01166142 A JP H01166142A
- Authority
- JP
- Japan
- Prior art keywords
- data
- program
- memory
- checking
- address
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims description 8
- 238000010586 diagram Methods 0.000 description 6
- 230000006870 function Effects 0.000 description 1
- 238000003672 processing method Methods 0.000 description 1
Landscapes
- Debugging And Monitoring (AREA)
Abstract
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、マイクロコンピュータを使用した装置に関し
、特に入力、出力のチエツク方法に関する。DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a device using a microcomputer, and particularly to a method for checking input and output.
従来、この種のチエツク方法としては、ICE(イン、
サーキット、エミュレータ)などを使用しチエツクする
方法が主であった。Conventionally, this type of check method has been based on ICE (Inc.
The main method was to check using circuits, emulators, etc.
上述した従来のチエツク方法では、現在走っているプロ
グラムが一時的に停止する為、他の処理が全くできなく
なってしまう。又、現象の再現性がとれなくなるという
欠点がある。In the conventional check method described above, the currently running program is temporarily stopped, making it impossible to perform any other processing. Another drawback is that the reproducibility of the phenomenon becomes impossible.
本発明のマイクロコンピュータ入力、出力チエツク方法
は、データ入出力用のコンソールボックスと、チエツク
用のプログラムを有している。The microcomputer input/output checking method of the present invention includes a console box for data input/output and a checking program.
次に、本発明について図面を参照して説明する。 Next, the present invention will be explained with reference to the drawings.
第1図は本発明の一実施例の操作ボックス図である。FIG. 1 is an operation box diagram of an embodiment of the present invention.
1は、アドレス設定スイッチでI10アドレス又はメモ
リアドレスを設定する。1 sets the I10 address or memory address with the address setting switch.
2は、6のスイッチで設定したデータを書き込む場合の
データの処理方法を設定する。2 sets the data processing method when writing the data set with the switch 6.
3は、1で設定したアドレスがIloかメモリかを設定
する。3 sets whether the address set in 1 is Ilo or memory.
4は、Ilo又はメモリにデータを書き込む時に使用す
る。4 is used when writing data to Ilo or memory.
5は、チエツク機能のオン、オフスイッチとLEDであ
る。5 is a check function on/off switch and an LED.
6は、書き込みデータ設定スイッチである。6 is a write data setting switch.
7は、データ表示用LEDである。7 is a data display LED.
又第2図は、チエツク用プログラムのフローチャートで
ある。FIG. 2 is a flowchart of the check program.
又、第3図は本発明を示すブロック図、第4図は従来の
入力、出力をチエツクする場合のブロック図である。、
第3図、第4図において、11はCPU部、12はメモ
リ部、13はIlo (IN。Further, FIG. 3 is a block diagram showing the present invention, and FIG. 4 is a block diagram for checking conventional input and output. ,
In FIGS. 3 and 4, 11 is a CPU section, 12 is a memory section, and 13 is Ilo (IN).
0UT)部、14はコンソールボックス、15はパスラ
イン、16はICE、17はICE用ターミナルである
。0UT) section, 14 is a console box, 15 is a pass line, 16 is an ICE, and 17 is an ICE terminal.
以上説明したように本発明は、コンソールボックスとチ
エツク用プログラムを追加することによりプログラムの
実行を停止することなく工10又はメモリのデータのチ
エツクをすることができる効果がある。As explained above, the present invention has the advantage that by adding a console box and a check program, it is possible to check the data in the process 10 or memory without stopping the execution of the program.
第1図は本発明の実施例の操作ボックスを示す図、第2
図はチエツク用プログラムのフローチャートを示す図、
第3図は本発明のブロック図、第4図は従来技術のブロ
ック図である。
1・・・・・・アドレス設定スイッチ、2〜7・・・・
・・スイッチ又はLED、11・・・・・・CPU、1
2・・・・・・メモリ部、13−・・−Ilo (IN
、0UT)部、14・・・・・・コンソールボックス、
15・・・・・・パスライン、16・・・・・・ICE
(イン、サーキット、エミュL/−4)、17・・・・
・・ICE用ターミナル。
代理人 弁理士 内 原 晋
M1図
石2旧
/夕
箔4回FIG. 1 is a diagram showing the operation box of the embodiment of the present invention, and FIG.
The figure shows the flowchart of the check program.
FIG. 3 is a block diagram of the present invention, and FIG. 4 is a block diagram of the prior art. 1...Address setting switch, 2-7...
...Switch or LED, 11...CPU, 1
2...Memory section, 13-...-Ilo (IN
, 0UT) section, 14...console box,
15...Pass line, 16...ICE
(in, circuit, emu L/-4), 17...
・・Terminal for ICE. Agent: Susumu Uchihara M1 Zuishi 2 Old/Yuhaku 4 times
Claims (1)
又はI/Oの状態の表示及び変更がコンソールボックス
とプログラムの追加により容易にできる事を特徴とする
マイクロコンピュータ入力、出力状態のチェック方法。A method for checking input and output status of a microcomputer in a device incorporating a microcomputer, characterized in that the status of memory or I/O can be easily displayed and changed by adding a console box and a program.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62326189A JPH01166142A (en) | 1987-12-22 | 1987-12-22 | Method for checking input output of microcomputer |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62326189A JPH01166142A (en) | 1987-12-22 | 1987-12-22 | Method for checking input output of microcomputer |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH01166142A true JPH01166142A (en) | 1989-06-30 |
Family
ID=18185020
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP62326189A Pending JPH01166142A (en) | 1987-12-22 | 1987-12-22 | Method for checking input output of microcomputer |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH01166142A (en) |
-
1987
- 1987-12-22 JP JP62326189A patent/JPH01166142A/en active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS60164848A (en) | Modeling method and apparatus | |
KR940004331B1 (en) | Data processing device | |
JPH01166142A (en) | Method for checking input output of microcomputer | |
JPS5472909A (en) | Recording method for program passing trace of electronic switchboard | |
JPH0283749A (en) | Internal interruption control system for microprocessor | |
JPH0354641A (en) | Random memory monitor | |
JPS592056B2 (en) | Microcomputer program counter | |
JPS62103738A (en) | Programmable controller | |
KR0114239Y1 (en) | Interrupt handler circuit | |
JPS59189459A (en) | Operation analyzing device of microprocessor system | |
JPH0714930Y2 (en) | Circuit inspection device | |
JPH03119449A (en) | Calculating device | |
JPH01112343A (en) | Information processor | |
JPS60193046A (en) | Detecting system for instruction exception | |
JPH02310738A (en) | Microprocessor ic | |
JPH01319848A (en) | Information processor | |
JPS59169650U (en) | Debugging device | |
JPS63257044A (en) | Programmable memory mapping system | |
JPS6441938A (en) | Microcomputer developing device | |
JPS56127225A (en) | Electronic computer | |
JPH03260871A (en) | Logic simulator | |
JPH04242871A (en) | Write module for data flow calculator | |
JPH02270040A (en) | Simulation system for electronic circuit | |
JPS60112140A (en) | Access system of stack | |
JPH04181332A (en) | Controller check circuit |