JPH01161943A - パルス伝送回路 - Google Patents

パルス伝送回路

Info

Publication number
JPH01161943A
JPH01161943A JP62319077A JP31907787A JPH01161943A JP H01161943 A JPH01161943 A JP H01161943A JP 62319077 A JP62319077 A JP 62319077A JP 31907787 A JP31907787 A JP 31907787A JP H01161943 A JPH01161943 A JP H01161943A
Authority
JP
Japan
Prior art keywords
transmission line
resistors
pulse signal
pulse
waveform
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP62319077A
Other languages
English (en)
Other versions
JPH0630507B2 (ja
Inventor
Noboru Shoji
庄子 昇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP62319077A priority Critical patent/JPH0630507B2/ja
Publication of JPH01161943A publication Critical patent/JPH01161943A/ja
Publication of JPH0630507B2 publication Critical patent/JPH0630507B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Dc Digital Transmission (AREA)
  • Small-Scale Networks (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はパルス伝送回路に係わり、特に一対の出力端に
それぞれ抵抗とコンデンサの並列回路を有する複数の差
動型駆動回路から複数の差動型受信回路に対し、平衡型
伝送線路を通してパルス信号の伝送を行うようにしたパ
ルス伝送回路に関する。
〔従来の技術〕
従来、この種のパルス伝送回路は、平衡型伝送線路と、
平衡型伝送線路のインピーダンスに整合し、この平衡型
伝送線路の両端にそれぞれ接続される終端抵抗と、平衡
型伝送線路に分岐して接続される複数の差動型駆動回路
と、平衡型伝送線路に分岐して接続される複数の差動型
受信回路とから構成されていた。
このパルス伝送回路でどれか1つの差動型駆動回路から
駆動されたパルス信号は、平衡型伝送線路上を二方向に
分れて伝搬して行き、各差動型受信回路に入力するよう
になっていた。平衡型伝送線路の端まで到達したパルス
信号は、終端抵抗に流入する。この終端抵抗は平衡型伝
送線路のインピーダンスに整合させであるから、パルス
信号の反射は起こらなかった。
〔発明が解決しようとする問題点〕
パルス信号を伝送することが可能な伝送線路の長さは、
主に平衡型伝送線路の伝送損失によって制限される。そ
して平衡型伝送線路の周波数対伝送損失特性はほぼ周波
数の1/2乗に比例して増加する。従って上述した従来
のパルス伝送回路でパルス信号を駆動して送信した場合
、受信側のパルス波形はその立ち上がりや立ち下がりが
共に指数関数的波形となり、ゆるやかな形となった。
第3図(a)は、パルス信号を駆動する差動型駆動回路
の出力電圧波形を示し、第3図(b)は平衡型伝送線路
を伝搬し、高周波伝送損失を受けた後の、差動型受信回
路における入力電圧波形を示したものである。
伝送線路が長い場合には、この人力電圧波形は波高値が
一定値に落ちつく前に、パルス信号波形の立下がり点が
来て、第3図(b)に示すように波形が三角波形に近く
なり、パルス幅の歪が大きくなるという欠点があった。
そこで本発明め目的は、差動型駆動回路が平衡型伝送線
路にパルス信号を送り出す前に、パルス信号の立ち上が
りと立ち下がりの部分に含まれる高周波成分が余計に出
力するように前置等化を施し、このパルス信号が不平衡
型伝送線路を伝搬して行く間に、その高周波成分が余計
な伝送損失を受けても、差動型受信回路に到達した時に
は差動型駆動回路側の前置等化と相殺してパルス信号波
形の歪を補正し、パルス幅の歪を無くすることにある。
〔問題点を解決するための手段〕
本発明では、2つの伝送線路から成り、パルス信号を伝
送する平衡型伝送線路と、この平衡型伝送線路の両端に
それぞれ接続される2つの終端抵抗と、2つの伝送線路
のそれぞれに、2個1組の抵抗の各一端が接続される複
数組の抵抗と、この2個1組の複数組の抵抗のそれぞれ
に並列に接続される2個1組の複数組のコンデンサと、
複数組の2個1組の抵抗の他端に、各組ごとにそれぞれ
接続され、それぞれの組の抵抗はコンデンサの2つの並
列回路を介し、パルス信号を駆動して平衡型伝送線路に
送り出す複数の差動型駆動回路と、平衡型伝送線路に分
岐して接続され、複数の差動型駆動回路から平衡型伝送
線路に送り出されるパルス信号を受信する複数の差動2
型受信回路とを具備することを特徴とする。
従って本発明によれば、平衡型伝送線路を伝搬して受信
回路に人力するパルス信号の波形歪は補正され、パルス
幅の歪をなくすることができるようになる。
〔実施例〕
以下実施例につき本発明の詳細な説明する。
第1図は本発明によるパルス伝送回路の一実施例を表し
たものである。
このパルス伝送回路で伝送線路1.2は平衡型伝送線路
120を構成している。終端抵抗3.4は共に平衡型伝
送線路120のインピーダンスに整合し、この平衡型伝
送線路120の両端にそれぞれ接続されている。差動型
受信回路5.6はそれぞれ平衡型伝送線路120に分岐
して接続されている。2個1組の抵抗11.12の各一
端はそれぞれ伝送線路lと2に接続されている。また2
個1組の抵抗13.14の各一端はそれぞれ伝送線路I
と2に接続されている。
2個1組のコンデンサ15.16はそれぞれ抵抗11.
12に並列に接続されて、2個1組の抵抗とコンデンサ
の並列接続回路19を構成し、2個1組のコンデンサ1
7.18はそれぞれ抵抗13.14に並列に接続されて
、2個1組の抵抗とコンデンサの並列接続回路2oを構
成している。
差動型駆動回路7.8はそれぞれ2個1組の抵抗II、
12の他端力よび2個1組の抵抗13.14の他端に接
続され、それぞれパルス信号を駆動して、2個1組の抵
抗とコンデンサの並列接続回路19および20を介して
、平衡型伝送線路120にパルス信号を送出するように
なっている。
以上のような構成のパルス伝送回路で差動型駆動回路7
によりパルス信号の駆動を行なうものとする。第2図(
a)は差動型駆動回路7から駆動されるパルス信号の波
形を示す。このパルス信号の立ち上がり時および立ち下
がり時には、コンデンサ15およびI6の作用によりパ
ルス信号は減衰を受けること無く通過し、平衡型伝送線
路120に送り出される。このとき平衡型伝送線路12
0に送り出されたパルス信号の波形は第2図(b)のよ
うになる。
平衡型伝送線路120に送り出されたパルス信号は、こ
れを二方向に伝搬して行き、終端抵抗3および4に到達
する。このパルス信号は平衡型伝送線路120を伝搬す
るとき、高周波成分に伝送損失を受けて、立ち上がりお
よび立ち下がり共に波形がゆるやかになるが、コンデン
サ15および16の作用によりパルス信号の高周波成分
を余計に送り出しているため、#端抵抗3.4ならびに
差動型受信回路5.6に到来するパルス信号の波形は充
分補正される。このように補正されたパルス信号の波形
の例を第2図(C)に示す。この波形は第3図(b)に
示す波形のように緩慢に変化する波形ではなく、波形歪
は充分除去されているこ止がわかる。
このように本実施例のパルス伝送回路は、平衡型伝送線
路120の高周波伝送損失を差動型駆動回路7.8側で
補正するものであり、2個1組の、抵抗とコンデンサの
並列接続回路19ならびに20は、それぞれ前置等化を
行うためのものとなっている。すなわち本実施例のパル
ス伝送回路では、パルス信号が平衡型伝送線路120に
よって受ける波形歪を、抵抗とコンデンサより成る簡単
な回路を使って補正することができる。
C発明の効果〕 以上説明したように、本発明は差動型駆動回路の一対の
出力端のそれぞれと、平衡型伝送線路を構成する2つの
伝送線路のそれぞれとの間に、抵抗とコンデンサの並列
回路を1個づつ接続することにより、平衡型伝送線路の
高周波伝送損失を補正して、パルス信号の波形歪をなく
し、パルス幅歪をなくするという効果がある。
【図面の簡単な説明】
第1図および第2図は本発明の一実施例を説明するため
のもので、このうち第1図はパルス伝送回路のブロック
回路図、第2図はパルス伝送回路の動作を説明するため
の各種波形図、第3図は従来のパルス伝送回路の動作を
説明するための各種波形図である。 1.2・・・・・・伝送線路、 3.4・・・・・・終端抵抗、 5.6・・・・・・差動型受信回路、 7.8・・・・・・差動型駆動回路、 11.12.13.14・・・・・・抵抗、15.16
.17.18・・・・・・コンデンサ、19.20・・
・・・・2個1組の抵抗とコンデンサの並列接続回路、 120・・・・・・平衡型伝送線路。

Claims (1)

  1. 【特許請求の範囲】 2つの伝送線路から成り、パルス信号を伝送する平衡型
    伝送線路と、 前記平衡型伝送線路の両端にそれぞれ接続される2つの
    終端抵抗と、 前記2つの伝送線路のそれぞれに、2個1組の抵抗の各
    一端が接続される複数組の抵抗と、前記2個1組の複数
    組の抵抗のそれぞれに並列に接続される2個1組の複数
    組のコンデンサと、前記複数組の2個1組の抵抗の他端
    に各組ごとにそれぞれ接続され、それぞれの組の抵抗お
    よびコンデンサの2つの並列回路を介し、前記パルス信
    号を駆動して前記平衡型伝送線路に送り出す複数の差動
    型駆動回路と、 前記平衡型伝送線路に分岐して接続され、前記複数の差
    動型駆動回路のそれぞれから前記平衡型伝送線路に送り
    出される前記パルス信号を受信する複数の差動型受信回
    路とを具備することを特徴とするパルス伝送回路。
JP62319077A 1987-12-18 1987-12-18 パルス伝送回路 Expired - Lifetime JPH0630507B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62319077A JPH0630507B2 (ja) 1987-12-18 1987-12-18 パルス伝送回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62319077A JPH0630507B2 (ja) 1987-12-18 1987-12-18 パルス伝送回路

Publications (2)

Publication Number Publication Date
JPH01161943A true JPH01161943A (ja) 1989-06-26
JPH0630507B2 JPH0630507B2 (ja) 1994-04-20

Family

ID=18106243

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62319077A Expired - Lifetime JPH0630507B2 (ja) 1987-12-18 1987-12-18 パルス伝送回路

Country Status (1)

Country Link
JP (1) JPH0630507B2 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004357004A (ja) * 2003-05-29 2004-12-16 Nec Electronics Corp トランスミッタ回路、伝送回路及び駆動装置
US7113002B2 (en) 2003-05-15 2006-09-26 Fujikura Ltd. Transmission cable structure for GHz frequency band signals and connector used for transmission of GHz frequency band signals
JP2010056620A (ja) * 2008-08-26 2010-03-11 Ricoh Co Ltd ドライバ回路

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7113002B2 (en) 2003-05-15 2006-09-26 Fujikura Ltd. Transmission cable structure for GHz frequency band signals and connector used for transmission of GHz frequency band signals
JP2004357004A (ja) * 2003-05-29 2004-12-16 Nec Electronics Corp トランスミッタ回路、伝送回路及び駆動装置
US8421727B2 (en) 2003-05-29 2013-04-16 Renesas Electronics Corporation Transmitter circuit, transmission circuit and driver unit
JP2010056620A (ja) * 2008-08-26 2010-03-11 Ricoh Co Ltd ドライバ回路

Also Published As

Publication number Publication date
JPH0630507B2 (ja) 1994-04-20

Similar Documents

Publication Publication Date Title
JP3828652B2 (ja) 差動信号伝送回路
US5822426A (en) Balanced hybrid circuit
JP2002204272A (ja) 信号伝送装置および信号伝送システム
IE810195L (en) Electronic hybrid circuit
EP1391055B1 (en) Line interface with a matching impedance coupled to a feedback path
JPH01161943A (ja) パルス伝送回路
JPH01161944A (ja) パルス伝送回路
WO1999045656A3 (en) A differential line driver
JPH02111126A (ja) 伝送回路
US10148464B1 (en) Systems and methods for equalizing a laser drive signal
US1900045A (en) Two-way negative resistance repeater
CN100386967C (zh) 带有集成混合电路的收发器
JPS6361816B2 (ja)
GB842794A (en) Electrical equalizer circuit
JPS57197902A (en) Distributing and coupling circuit
JPH08288891A (ja) 高速信号用送受信線路網
JPS56152357A (en) Offset potential applying method
JP3145503B2 (ja) 波形歪補正回路
JPS60105331A (ja) 信号結合回路
JPH0733470Y2 (ja) ケーブルイコライザー
JPS5862953A (ja) パルス伝送回路
SU1264362A2 (ru) Устройство дл дуплексной передачи сигналов
JPS63151244A (ja) 送信回路
JPH07297686A (ja) クロック逓倍回路
JPH0740677B2 (ja) 波形整形回路