JPH01123284A - Controller for display on tv screen - Google Patents
Controller for display on tv screenInfo
- Publication number
- JPH01123284A JPH01123284A JP62281692A JP28169287A JPH01123284A JP H01123284 A JPH01123284 A JP H01123284A JP 62281692 A JP62281692 A JP 62281692A JP 28169287 A JP28169287 A JP 28169287A JP H01123284 A JPH01123284 A JP H01123284A
- Authority
- JP
- Japan
- Prior art keywords
- display
- oscillation
- screen
- data
- display control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000010355 oscillation Effects 0.000 claims abstract description 30
- 230000005855 radiation Effects 0.000 abstract description 6
- 238000010586 diagram Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 230000006866 deterioration Effects 0.000 description 2
- 238000001514 detection method Methods 0.000 description 1
Landscapes
- Controls And Circuits For Display Device (AREA)
- Studio Circuits (AREA)
Abstract
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、TV画面上に表示すべき文字あるいはパター
ンを表示制御するための表示制御装置に関するものであ
る。DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a display control device for controlling the display of characters or patterns to be displayed on a TV screen.
第2図は、従来のこの種の表示制御装置を示すブロック
図であり、第2図において、■は人力制御回路、2は表
示制御データメモリ、3は表示用データメモリ、4は表
示キャラクタROM、5はシフトレジスタ、6は発振回
路、7はタイミング発生回路、8は出力回路である。FIG. 2 is a block diagram showing a conventional display control device of this type. In FIG. 2, ■ is a human control circuit, 2 is a display control data memory, 3 is a display data memory, and 4 is a display character ROM. , 5 is a shift register, 6 is an oscillation circuit, 7 is a timing generation circuit, and 8 is an output circuit.
次に動作について説明する。入力制御回路1では表示し
ようとする表示内容に対応した表示用データと、表示開
始位置9表示文字の大きさ等を指定する表示制御データ
を受取り、それぞれ表示制御データメモリ2と表示デー
タメモリ3に書込む。Next, the operation will be explained. The input control circuit 1 receives display data corresponding to the display content to be displayed and display control data specifying the display start position 9, the size of the displayed characters, etc., and stores them in the display control data memory 2 and the display data memory 3, respectively. Write.
一方、発振回路6で発振して得たクロックを基準信号に
して、TV等表示装置の表示タイミングに同期してタイ
ミング発生回路7で必要な表示りイミノジを作り出す。On the other hand, using a clock obtained by oscillation by an oscillation circuit 6 as a reference signal, a timing generation circuit 7 generates necessary display imprints in synchronization with the display timing of a display device such as a TV.
表示用データメモリ3では表示タイミングに同期して表
示制御データメモリ2の内容に従い、表示画面中の位置
に対応した表示文字のデータを出力し、そのデータをア
ドレスにして表示キャラクタROM4から所望の表示デ
ータをシフトレジスタ5に転送し、表示タイミングに同
期して出力回路8を介して出力する。The display data memory 3 outputs display character data corresponding to the position on the display screen in synchronization with the display timing according to the contents of the display control data memory 2, and uses the data as an address to display the desired display from the display character ROM 4. The data is transferred to the shift register 5 and outputted via the output circuit 8 in synchronization with the display timing.
ところで、この種の表示制御装置は、TVまたはVTR
等の映像装置に設けられ、チャンネル番号等の受信モー
ドの表示や番組予約の表示を行なうのに用いるが、第2
図に示す従来の表示制御装置では発振回路6が常に発振
を行なっており、この発振信号がTV、VTRのチャン
ネル電波信号(RF)や映像信号に不要輻射として入り
、外部の映像信号の画質を劣化させてしまうという欠点
をもっている。この画質劣化を防止するために、仮に発
振回路6の発振を常時停止させたとすると、入力制御回
路が動作せず、入力データを読込むことができない。By the way, this type of display control device is a TV or VTR.
It is installed in video equipment such as the
In the conventional display control device shown in the figure, the oscillation circuit 6 constantly oscillates, and this oscillation signal enters the channel radio wave signal (RF) of the TV or VTR or the video signal as unnecessary radiation, thereby impairing the image quality of the external video signal. It has the disadvantage of causing deterioration. In order to prevent this image quality deterioration, if the oscillation of the oscillation circuit 6 were to be permanently stopped, the input control circuit would not operate and input data could not be read.
本発明は、上記のような従来のものの問題点に鑑みてな
されたもので、不要輻射が少なく本装置が組込まれた映
像装置の画質を向上することができるTV画面上表示制
御装置を得ることを目的としている。The present invention has been made in view of the problems of the conventional ones as described above, and it is an object of the present invention to obtain a TV screen display control device that can reduce unnecessary radiation and improve the image quality of a video device incorporating this device. It is an object.
本発明に係るTV画面上表示制御装置は、TV画面上に
文字・パターン等を表示しておらず、かつ外部からのデ
ータの書込みが行なわれないとき発振回路の発振を停止
するようにし、更にそのデータの書込みの有無をチップ
セレクト入力がアクティブか否かで検出するようにした
ものである。The TV screen display control device according to the present invention is configured to stop the oscillation of the oscillation circuit when no characters, patterns, etc. are displayed on the TV screen and no data is written from outside, and further The presence or absence of data writing is detected by checking whether the chip select input is active or not.
本発明に係るTV画面上表示制御装置は、TV画面上に
文字・パターン等を表示しておらず、かつチップセレク
ト入力がノンアクティブで外部からのデータの書込みが
行なわれないときに限り発振を停止し、システムクロッ
クを停止するようにしたので、不要輻射の発生を防止で
き、TV等に組込んだときに高品位の画像を得ることが
できる。The TV screen display control device according to the present invention oscillates only when no characters, patterns, etc. are displayed on the TV screen, the chip select input is inactive, and no data is written from the outside. Since the system clock is stopped, unnecessary radiation can be prevented from occurring, and high-quality images can be obtained when installed in a TV or the like.
以下、本発明の一実施例を図において説明する。 An embodiment of the present invention will be described below with reference to the drawings.
第1図は本発明の一実施例によるTV画面上表示制御装
置を示し、図において、10は入力制御回路、2は表示
制御データメモリ、3は表示用データメモリ、4は表示
キャラクタROM、5はシフトレジスタ、6は発振回路
、7はタイミング発生回路、8は出力回路である。FIG. 1 shows a TV screen display control device according to an embodiment of the present invention, in which 10 is an input control circuit, 2 is a display control data memory, 3 is a display data memory, 4 is a display character ROM, and 5 6 is a shift register, 6 is an oscillation circuit, 7 is a timing generation circuit, and 8 is an output circuit.
次にこの第1図に示す実施例の動作について説明する。Next, the operation of the embodiment shown in FIG. 1 will be explained.
入力制御回路10では外部から入力される、表示しよう
とする表示内容に対応した表示用データと表示開始位置
、表示文字の大きさ等を指定する表示制御データを読取
り、それぞれ表示制御データメモリ2と表示データメモ
リ3に書込む。The input control circuit 10 reads display data corresponding to the display content to be displayed and display control data specifying the display start position, display character size, etc., which are input from the outside, and stores them in the display control data memory 2 and the like. Write to display data memory 3.
一方、発振回路6はTV画面上に文字またはパターン等
を表示しているかもしくは入力制御回路からデータを書
込んでいる時に発振を行い、この発振で得たクロックを
基準信号にしてTV等の表示装置の表示タイミング、即
ち外部同期信号に同期してタイミング発生回路7で必要
な表示タイミングを作り出す。On the other hand, the oscillation circuit 6 oscillates while displaying characters or patterns on the TV screen or writing data from the input control circuit, and uses the clock obtained by this oscillation as a reference signal to display the TV, etc. A timing generation circuit 7 generates necessary display timing in synchronization with the display timing of the device, that is, an external synchronization signal.
表示用データメモリ3では表示タイミングに同期して表
示制御データメモリ2の内容に従い、表示画面中の位置
に対応した表示文字のデータを出力し、そのデータをア
ドレスにして表示キャラクタROM4から所望の表示デ
ータをシフトレジスタ5に転送し、表示タイミングに同
期して出力回路を介して出力する。The display data memory 3 outputs display character data corresponding to the position on the display screen in synchronization with the display timing according to the contents of the display control data memory 2, and uses the data as an address to display the desired display from the display character ROM 4. The data is transferred to the shift register 5 and outputted via the output circuit in synchronization with the display timing.
そして本実施例では、発振回路6の発振条件を上述のよ
うにrTVTV画面上字またはパターン等を表示し」か
つ「入力制御回路からデータを書込んでいる」こととし
ているが、通常データの書込みにはチップセレクト入力
、クロック入力、データ入力の3種類を用いて行なうの
が一般的であるので、入力制御回路10でそのチップセ
レクト入力端子がアクティブか否かを調べて、データの
書込み状態であるか否かを検出するようにしている。In this embodiment, the oscillation conditions of the oscillation circuit 6 are as described above, "displaying upper characters or patterns on the rTVTV screen," and "writing data from the input control circuit." Generally, this is done using three types of input: chip select input, clock input, and data input, so the input control circuit 10 checks whether the chip select input terminal is active or not, and determines whether the data is being written. I am trying to detect whether it exists or not.
このように、本実施例によれば、TV画面上に文字・パ
ターン等を表示しておらず、かつ外部からのデータの書
込みが行なわれないとき発振回路の発振を停止するよう
にし、更にそのデータの書込み状態であるか否かの検出
をチップセレクト入力端子の状態を調べることで判断す
るようにしたので、回路規模を殆ど増大させることなく
、不要輻射が少ないものが得られ、しかもTV等に組込
んだときに高画質の画像が得られる効果がある。As described above, according to this embodiment, the oscillation of the oscillation circuit is stopped when no characters, patterns, etc. are displayed on the TV screen and no data is written from outside. Since the detection of whether or not data is in the write state is determined by checking the state of the chip select input terminal, it is possible to obtain a device with little unnecessary radiation without increasing the circuit scale, and moreover, it can be used for TVs, etc. It has the effect of obtaining high-quality images when incorporated into a computer.
以上のように、本発明に係るTV画面上表示制御装置に
よれば、TV画面上に文字・パターン等を表示しておら
ず、かつチップセレクト入力端子がノンアクティブで外
部からのデータの書込みが行なわれないときに限り発振
回路の発振を停止するようにしたので、不要輻射が少な
く、映像装置に組込んだときに高画質の画像が得られる
効果がある。As described above, according to the TV screen display control device according to the present invention, no characters, patterns, etc. are displayed on the TV screen, and the chip select input terminal is inactive, so that data cannot be written from outside. Since the oscillation of the oscillation circuit is stopped only when the oscillation is not performed, unnecessary radiation is reduced, and a high-quality image can be obtained when incorporated into a video device.
第1図は本発明の一実施例によるTV画面上表示制御装
置を示すブロック図、第2図は従来のTV画面上表示制
御装置を示すブロック図である。
図において、10は入力制御回路、2は表示制御データ
メモリ、3は表示用データメモリ、4は表示キャラクタ
ROM、5はシフトレジスタ、6は発振回路、7はタイ
ミング発生回路、8は出力回路である。FIG. 1 is a block diagram showing a TV screen display control device according to an embodiment of the present invention, and FIG. 2 is a block diagram showing a conventional TV screen display control device. In the figure, 10 is an input control circuit, 2 is a display control data memory, 3 is a display data memory, 4 is a display character ROM, 5 is a shift register, 6 is an oscillation circuit, 7 is a timing generation circuit, and 8 is an output circuit. be.
Claims (2)
発振回路を内蔵し、 外部からの入力データに応じてTV画面上に表示すべき
文字あるいはパターンの表示制御を行なうTV画面上表
示制御装置において、 TV画面の表示がオフでかつデータの書込みが行なわれ
ないときのみ上記発振回路の発振を停止するようにした
ことを特徴とするTV画面上表示制御装置。(1) In a TV screen display control device that has a built-in oscillation circuit for generating a clock for display control and controls the display of characters or patterns to be displayed on the TV screen according to external input data, A TV screen display control device characterized in that the oscillation of the oscillation circuit is stopped only when the TV screen display is off and no data is being written.
チップセレクト入力、クロック入力、データ入力の3つ
の端子を有し、 表示がオフでかつ上記チップセレクト入力端子がアクテ
ィブでない場合に限り上記発振回路を停止するようにし
たことを特徴とする特許請求の範囲第1項記載のTV画
面上表示制御装置。(2) As a terminal for inputting data from the outside,
The oscillation circuit has three terminals: a chip select input, a clock input, and a data input, and the oscillation circuit is stopped only when the display is off and the chip select input terminal is not active. The TV screen display control device according to scope 1.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62281692A JPH01123284A (en) | 1987-11-07 | 1987-11-07 | Controller for display on tv screen |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62281692A JPH01123284A (en) | 1987-11-07 | 1987-11-07 | Controller for display on tv screen |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH01123284A true JPH01123284A (en) | 1989-05-16 |
Family
ID=17642652
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP62281692A Pending JPH01123284A (en) | 1987-11-07 | 1987-11-07 | Controller for display on tv screen |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH01123284A (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH057338A (en) * | 1991-06-26 | 1993-01-14 | Rohm Co Ltd | Video image processor |
-
1987
- 1987-11-07 JP JP62281692A patent/JPH01123284A/en active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH057338A (en) * | 1991-06-26 | 1993-01-14 | Rohm Co Ltd | Video image processor |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS62166659A (en) | Character and graphic display circuit | |
JPH0438081A (en) | Video signal switching device | |
JPH01123284A (en) | Controller for display on tv screen | |
JPS6486193A (en) | Changeover control of double buffer | |
JP3083195B2 (en) | Subtitle super display moving device | |
JPH05232922A (en) | Scanning synchronizing mode switching device | |
JPS63121365A (en) | Character display control circuit | |
JP2817154B2 (en) | Still image receiving device | |
JPH0641271Y2 (en) | Liquid crystal display | |
JPH0377493A (en) | Video printer | |
JPH04207673A (en) | Screen display device | |
JPS63169184A (en) | Color television receiver with multi-frame display | |
JPS63214824A (en) | Handwritten character input device | |
JPH06311491A (en) | Picture converter | |
JPH03263090A (en) | Picture display device | |
JPS63246791A (en) | Cursor display device | |
JPH083703B2 (en) | Screen display | |
JPH08234711A (en) | Hard copy device | |
JPH04214596A (en) | Display controller | |
JPS61166276A (en) | Video signal processing device | |
JP2001154657A (en) | Display device | |
JPH09307791A (en) | Image display device | |
JPH06105230A (en) | Video signal converter | |
JPS6184185A (en) | Character/graphic display device | |
JPS61184587A (en) | Image display controller |