JP7540334B2 - 半導体装置の製造方法 - Google Patents
半導体装置の製造方法 Download PDFInfo
- Publication number
- JP7540334B2 JP7540334B2 JP2020217183A JP2020217183A JP7540334B2 JP 7540334 B2 JP7540334 B2 JP 7540334B2 JP 2020217183 A JP2020217183 A JP 2020217183A JP 2020217183 A JP2020217183 A JP 2020217183A JP 7540334 B2 JP7540334 B2 JP 7540334B2
- Authority
- JP
- Japan
- Prior art keywords
- insulating film
- trench
- gate electrode
- semiconductor substrate
- electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims description 88
- 238000004519 manufacturing process Methods 0.000 title claims description 18
- 239000000758 substrate Substances 0.000 claims description 70
- 239000010410 layer Substances 0.000 claims description 52
- 239000011229 interlayer Substances 0.000 claims description 30
- 239000012535 impurity Substances 0.000 claims description 14
- 238000001312 dry etching Methods 0.000 claims description 11
- 238000000034 method Methods 0.000 claims description 10
- 238000005530 etching Methods 0.000 claims description 8
- 238000001039 wet etching Methods 0.000 claims description 3
- 239000002344 surface layer Substances 0.000 claims description 2
- 230000000149 penetrating effect Effects 0.000 claims 1
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 description 12
- 229910010271 silicon carbide Inorganic materials 0.000 description 12
- 229910052751 metal Inorganic materials 0.000 description 5
- 239000002184 metal Substances 0.000 description 5
- 230000002093 peripheral effect Effects 0.000 description 5
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 4
- 229920005591 polysilicon Polymers 0.000 description 4
- 150000002739 metals Chemical class 0.000 description 3
- BOTDANWDWHJENH-UHFFFAOYSA-N Tetraethyl orthosilicate Chemical compound CCO[Si](OCC)(OCC)OCC BOTDANWDWHJENH-UHFFFAOYSA-N 0.000 description 2
- 239000005380 borophosphosilicate glass Substances 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 230000006866 deterioration Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000009413 insulation Methods 0.000 description 2
- 238000005468 ion implantation Methods 0.000 description 2
- 238000004518 low pressure chemical vapour deposition Methods 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000005240 physical vapour deposition Methods 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 229910002601 GaN Inorganic materials 0.000 description 1
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
Images
Landscapes
- Electrodes Of Semiconductors (AREA)
Description
第1実施形態について、図面を参照しつつ説明する。本実施形態の半導体装置は、図1に示されるように、MOSFET(Metal Oxide Semiconductor Field Effect Transistorの略)が形成されて構成されている。なお、半導体装置は、特に図示しないが、セル領域、およびセル領域を囲むように形成された外周領域を有している。そして、MOSFETは、半導体装置のうちのセル領域に形成されている。
第2実施形態について説明する。本実施形態は、第1実施形態に対し、凹部191bを広げる工程を追加したものである。その他に関しては、第1実施形態と同様であるため、ここでは説明を省略する。
本開示は、実施形態に準拠して記述されたが、本開示は当該実施形態や構造に限定されるものではないと理解される。本開示は、様々な変形例や均等範囲内の変形をも包含する。加えて、様々な組み合わせや形態、さらには、それらに一要素のみ、それ以上、あるいはそれ以下、を含む他の組み合わせや形態をも、本開示の範疇や思想範囲に入るものである。
10a 一面
11b 他面
11 基板(第2不純物領域)
12 ドリフト層
13 ベース層
14 ソース領域(第1不純物領域)
15 ベース層
16 トレンチ
17 ゲート絶縁膜
18 ゲート電極
20 上部電極(第1電極)
21 下部電極(第2電極)
Claims (2)
- 第1導電型のドリフト層(12)と、
前記ドリフト層上に形成された第2導電型のベース層(13)と、
前記ベース層の表層部に形成され、前記ドリフト層よりも高不純物濃度とされた第1導電型の第1不純物領域(14)と、
前記ドリフト層のうちの前記ベース層側と反対側に形成された第1導電型または第2導電型の第2不純物領域(11)と、
前記ベース層を貫通して前記ドリフト層に達する状態で形成されたトレンチ(16)の壁面に配置されたゲート絶縁膜(16)と、前記ゲート絶縁膜上に配置されたゲート電極(18)と、を有するトレンチゲート構造と、
前記ベース層および前記第1不純物領域と電気的に接続される第1電極(20)と、
前記第2不純物領域と電気的に接続される第2電極(21)と、
前記第1電極と前記ゲート電極との間に配置された層間絶縁膜(19)と、を備え、
前記ゲート電極は、前記トレンチの開口部に対して凹んだ窪み部(18a)が形成されており、
前記層間絶縁膜は、前記ゲート電極と接続される配線部が配置される部分と異なる部分において、前記トレンチ内に配置されている前記ゲート電極上のみに配置されている半導体装置の製造方法であって、
前記ドリフト層および前記ベース層を有し、前記ベース層側の面を一面(10a)とする半導体基板(10)を用意することと、
前記半導体基板に前記トレンチを形成することと、
前記トレンチの壁面に前記ゲート絶縁膜を形成することと、
前記ゲート絶縁膜上に、前記トレンチの開口部側に空洞部(16a)が形成されるように、前記ゲート電極を形成することと、
前記半導体基板の一面上に、前記トレンチの空洞部を埋め込みつつ、前記半導体基板と反対側の表面(191a)のうちの前記ゲート電極と対向する部分に凹部(191b)が形成されるように下層絶縁膜(191)を形成することと、
前記下層絶縁膜上に、前記凹部を埋め込むように、前記下層絶縁膜よりエッチングレートの低い上層絶縁膜(192)を形成することと、
ドライエッチングを行い、前記トレンチ内に配置されている前記ゲート電極上に少なくとも前記下層絶縁膜が残るようにしつつ、前記半導体基板の一面を露出させることにより、前記ゲート電極上に前記下層絶縁膜を含む前記層間絶縁膜を形成することと、
前記半導体基板の一面に前記第1電極を形成することと、を行い、
前記下層絶縁膜を形成することの後、ウェットエッチングを行い、前記凹部の開口部幅(A1)を広げることを行う半導体装置の製造方法。 - 前記凹部の開口部幅を広げることでは、前記下層絶縁膜のうちの前記ゲート電極と対向する全領域に前記凹部が形成されるようにする請求項1に記載の半導体装置の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2020217183A JP7540334B2 (ja) | 2020-12-25 | 2020-12-25 | 半導体装置の製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2020217183A JP7540334B2 (ja) | 2020-12-25 | 2020-12-25 | 半導体装置の製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2022102450A JP2022102450A (ja) | 2022-07-07 |
JP7540334B2 true JP7540334B2 (ja) | 2024-08-27 |
Family
ID=82273359
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2020217183A Active JP7540334B2 (ja) | 2020-12-25 | 2020-12-25 | 半導体装置の製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP7540334B2 (ja) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008108785A (ja) | 2006-10-23 | 2008-05-08 | Nec Electronics Corp | 半導体装置およびその製造方法 |
US20130049104A1 (en) | 2011-08-26 | 2013-02-28 | Sinopower Semiconductor, Inc | Method of forming a self-aligned contact opening in MOSFET |
JP2019062126A (ja) | 2017-09-27 | 2019-04-18 | 株式会社デンソー | 炭化珪素半導体装置 |
WO2019117248A1 (ja) | 2017-12-14 | 2019-06-20 | 富士電機株式会社 | 半導体装置 |
JP2020102592A (ja) | 2018-12-25 | 2020-07-02 | トヨタ自動車株式会社 | 半導体装置の製造方法 |
-
2020
- 2020-12-25 JP JP2020217183A patent/JP7540334B2/ja active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008108785A (ja) | 2006-10-23 | 2008-05-08 | Nec Electronics Corp | 半導体装置およびその製造方法 |
US20130049104A1 (en) | 2011-08-26 | 2013-02-28 | Sinopower Semiconductor, Inc | Method of forming a self-aligned contact opening in MOSFET |
JP2019062126A (ja) | 2017-09-27 | 2019-04-18 | 株式会社デンソー | 炭化珪素半導体装置 |
WO2019117248A1 (ja) | 2017-12-14 | 2019-06-20 | 富士電機株式会社 | 半導体装置 |
JP2020102592A (ja) | 2018-12-25 | 2020-07-02 | トヨタ自動車株式会社 | 半導体装置の製造方法 |
Also Published As
Publication number | Publication date |
---|---|
JP2022102450A (ja) | 2022-07-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6354525B2 (ja) | 炭化珪素半導体装置の製造方法 | |
JP6341074B2 (ja) | 半導体装置の製造方法 | |
JP6617657B2 (ja) | 炭化ケイ素半導体装置および炭化ケイ素半導体装置の製造方法 | |
US9627526B2 (en) | Assymetric poly gate for optimum termination design in trench power MOSFETs | |
US20170263767A1 (en) | Semiconductor device | |
JP6666671B2 (ja) | 半導体装置 | |
US7989884B2 (en) | Structure for making a top-side contact to a substrate | |
US20080150018A1 (en) | Semiconductor device | |
JP4735235B2 (ja) | 絶縁ゲート型半導体装置およびその製造方法 | |
CN110574153B (zh) | 半导体装置及半导体装置的制造方法 | |
US8164139B2 (en) | MOSFET structure with guard ring | |
US9991378B2 (en) | Trench power semiconductor device | |
JP2019003967A (ja) | 半導体装置および半導体装置の製造方法 | |
US20090267140A1 (en) | Mosfet structure with guard ring | |
JP2013182935A (ja) | 半導体装置およびその製造方法 | |
JP4447474B2 (ja) | 半導体装置およびその製造方法 | |
CN109841673B (zh) | 半导体装置及其制造方法 | |
JP2013182934A (ja) | 半導体装置およびその製造方法 | |
CN108574000B9 (zh) | 半导体装置和半导体装置的制造方法 | |
US10141415B2 (en) | Combined gate and source trench formation and related structure | |
JP2018046256A (ja) | 半導体装置 | |
CN113410302A (zh) | 半导体装置 | |
JP7540334B2 (ja) | 半導体装置の製造方法 | |
US20230100307A1 (en) | Method for manufacturing trench-gate mosfet | |
TWI802305B (zh) | 半導體結構以及埋入式場板結構的製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20230410 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20240216 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20240319 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20240426 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20240716 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20240729 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7540334 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |