JP7540334B2 - 半導体装置の製造方法 - Google Patents

半導体装置の製造方法 Download PDF

Info

Publication number
JP7540334B2
JP7540334B2 JP2020217183A JP2020217183A JP7540334B2 JP 7540334 B2 JP7540334 B2 JP 7540334B2 JP 2020217183 A JP2020217183 A JP 2020217183A JP 2020217183 A JP2020217183 A JP 2020217183A JP 7540334 B2 JP7540334 B2 JP 7540334B2
Authority
JP
Japan
Prior art keywords
insulating film
trench
gate electrode
semiconductor substrate
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2020217183A
Other languages
English (en)
Other versions
JP2022102450A (ja
Inventor
容佑 前川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Denso Corp
Toyota Motor Corp
Mirise Technologies Corp
Original Assignee
Denso Corp
Toyota Motor Corp
Mirise Technologies Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Denso Corp, Toyota Motor Corp, Mirise Technologies Corp filed Critical Denso Corp
Priority to JP2020217183A priority Critical patent/JP7540334B2/ja
Publication of JP2022102450A publication Critical patent/JP2022102450A/ja
Application granted granted Critical
Publication of JP7540334B2 publication Critical patent/JP7540334B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Electrodes Of Semiconductors (AREA)

Description

本発明は、トレンチゲート構造を有する半導体装置の製造方法に関するものである。
従来より、トレンチゲート構造を有する半導体装置が提案されている(例えば、特許文献1参照)。具体的には、この半導体装置は、n型の基板上に、n型のドリフト層、p型のベース層、n型のソース領域等が順に積層された半導体基板を用いて構成されている。そして、半導体基板には、ソース領域およびベース層を貫通するように複数のトレンチが形成されており、各トレンチには、ゲート絶縁膜およびゲート電極が順に形成されている。これにより、トレンチゲート構造が形成されている。
また、この半導体装置では、半導体基板の一面上に層間絶縁膜が形成され、層間絶縁膜にはベース層およびソース領域を露出させるコンタクトホールが形成されている。そして、層間絶縁膜上には、層間絶縁膜に形成されたコンタクトホールを通じてベース層およびソース領域と電気的に接続されるように第1電極が形成されている。また、半導体基板の他面側には、n型の基板と接続されるように第2電極が形成されている。
特開2018-037533号公報
上記のような半導体装置では、ソース領域等の不純物領域と第1電極との位置ずれを抑制することが望まれている。つまり、不純物領域と第1電極との接続性を向上させることが望まれている。
本発明は上記点に鑑み、不純物領域と第1電極との接続性が低下することを抑制できる半導体装置の製造方法を提供することを目的とする。
上記目的を達成するための請求項1は、半導体装置に関する製造方法であり、ドリフト層およびベース層を有し、ベース層側の面を一面(10a)とする半導体基板(10)を用意することと、半導体基板にトレンチを形成することと、トレンチの壁面にゲート絶縁膜を形成することと、ゲート絶縁膜上に、トレンチの開口部側に空洞部(16a)が形成されるように、ゲート電極を形成することと、半導体基板の一面上に、トレンチの空洞部を埋め込みつつ、半導体基板と反対側の表面(191a)のうちのゲート電極と対向する部分に凹部(191b)が形成されるように下層絶縁膜(191)を形成することと、下層絶縁膜上に、凹部を埋め込むように、下層絶縁膜よりエッチングレートの低い上層絶縁膜(192)を形成することと、ドライエッチングを行い、トレンチ内に配置されているゲート電極上に少なくとも下層絶縁膜が残るようにしつつ、半導体基板の一面を露出させることにより、ゲート電極上に下層絶縁膜を含む層間絶縁膜を形成することと、半導体基板の一面に第1電極を形成することと、を行い、下層絶縁膜を形成することの後、ウェットエッチングを行い、凹部の開口部幅(A1)を広げることを行う
これによれば、下層絶縁膜上に、下層絶縁膜に形成される凹部を埋め込むように、下層絶縁膜よりエッチングレートの低い上層絶縁膜を配置している。このため、ドライエッチングを行って構成基板の一面を露出させる際、ゲート電極上に下層絶縁膜を残し易くできる。このため、ドライエッチング時のロバスト性を向上しつつ、第1電極とゲート電極とがショートすることを抑制できる。
なお、各構成要素等に付された括弧付きの参照符号は、その構成要素等と後述する実施形態に記載の具体的な構成要素等との対応関係の一例を示すものである。
第1実施形態における半導体装置の断面図である。 図1に示す半導体装置の製造工程を示す断面図である。 図2Aに続く半導体装置の製造工程を示す断面図である。 図2Bに続く半導体装置の製造工程を示す断面図である。 図2Cに続く半導体装置の製造工程を示す断面図である。 図2Dに続く半導体装置の製造工程を示す断面図である。 図2Eに続く半導体装置の製造工程を示す断面図である。 図2Fに続く半導体装置の製造工程を示す断面図である。 第2実施形態における半導体装置の製造工程を示す断面図である。
以下、本発明の実施形態について図に基づいて説明する。なお、以下の各実施形態相互において、互いに同一もしくは均等である部分には、同一符号を付して説明を行う。
(第1実施形態)
第1実施形態について、図面を参照しつつ説明する。本実施形態の半導体装置は、図1に示されるように、MOSFET(Metal Oxide Semiconductor Field Effect Transistorの略)が形成されて構成されている。なお、半導体装置は、特に図示しないが、セル領域、およびセル領域を囲むように形成された外周領域を有している。そして、MOSFETは、半導体装置のうちのセル領域に形成されている。
半導体装置は、図1に示されるように、炭化珪素(以下では、単にSiCともいう)で構成されるn型の基板11を有する半導体基板10を備えている。なお、本実施形態では、基板11がドレイン領域を構成する。基板11の表面上には、SiCで構成されるn型のドリフト層12が配置され、ドリフト層12上には、SiCで構成されるp型のベース層13が配置されている。そして、ベース層13の表層部には、SiCで構成され、ドリフト層12よりも高不純物濃度とされたn型のソース領域14、およびベース層13よりも高不純物濃度とされたp型のコンタクト領域15が形成されている。
本実施形態では、このように、基板11、ドリフト層12、ベース層13、ソース領域14、コンタクト領域15等が積層されて半導体基板10が構成されている。以下、半導体基板10のうちの基板11側の面を半導体基板10の他面10bとし、ソース領域14およびコンタクト領域15側の面を半導体基板10の一面10aとする。そして、ソース領域14およびコンタクト領域15は、半導体基板10の一面10aから露出した状態となっている。
なお、本実施形態では、ドリフト層12およびベース層13がエピタキシャル成長等によって形成される。ソース領域14およびコンタクト領域15は、エピタキシャル成長やイオン注入等によって形成される。また、本実施形態では、ソース領域14が第1不純物領域に相当し、基板11が第2不純物領域に相当している。
半導体基板10には、一面10a側からベース層13およびソース領域14を貫通してドリフト層12に達するように複数のトレンチ16が形成されている。これにより、ベース層13は、複数個に分離され、トレンチ16の側面と接するようにソース領域14が形成された状態となる。そして、本実施形態のコンタクト領域15は、隣合うトレンチ16の間において、ソース領域14を挟んでトレンチ16と反対側に形成されている。つまり、コンタクト領域15は、トレンチ16に挟まれるように形成されている。
なお、ソース領域14は、トレンチ16の長手方向に沿ってトレンチ16の側面に接するように棒状に延設され、トレンチ16の先端よりも内側で終端する構造とされている。コンタクト領域15は、ソース領域14を挟んでトレンチ16と反対側に形成されると共に、トレンチ16の長手方向(すなわち、ソース領域14)に沿って棒状に延設されている。そして、本実施形態のコンタクト領域15は、半導体基板10の一面10aを基準としてソース領域14よりも深く形成されている。
複数のトレンチ16は、本実施形態では,半導体基板10の一面10aの面方向のうちの一方向(すなわち、図1中紙面奥行き方向)に沿って等間隔にストライプ状に形成されている。なお、複数のトレンチ16は、先端部が引き回されることで環状構造とされていてもよい。また、本実施形態のトレンチ16は、特に図示しないが、セル領域から外周領域まで引き延ばされている。
また、本実施形態のトレンチ16は、当該トレンチ16の開口部側から底面側に向かって幅が狭くなるテーパ状とされている。そして、トレンチ16は、開口部の幅をAとし、深さをBとすると、幅Aに対する深さBの比であるアスペクト比(B/A)が2.5以上となるように構成されている。つまり、トレンチ16は、高アスペクト比となる形状とされている。
なお、トレンチ16の幅Aとは、半導体基板10の面方向において、トレンチ16の長手方向と交差する方向の長さのことであり、図1中では紙面左右方向の長さとなる。また、トレンチ16の深さBとは、半導体基板10の厚さ方向の長さであり、ドリフト層12とベース層13との積層方向に沿った長さである。そして、トレンチ16は、例えば、幅Aが500~1000nm程度とされ、深さBが1300~1700nm程度とされる。
各トレンチ16内は、各トレンチ16の壁面を覆うように形成されたゲート絶縁膜17と、このゲート絶縁膜17の上に形成されたポリシリコン等により構成されるゲート電極18とにより埋め込まれている。これにより、トレンチゲート構造が構成されている。
ここで、本実施形態のゲート電極18は、トレンチ16の開口部よりも凹んだ窪み部18aが形成された状態となっている。言い換えると、ゲート電極18は、半導体基板10の一面10aに対して凹んだ窪み部18aが形成された状態となっている。
そして、ゲート電極18上には、半導体基板10の一面10aから突出するように、層間絶縁膜19が形成されている。具体的には、層間絶縁膜19は、ゲート電極18上に形成されており、半導体基板10の一面10aは、層間絶縁膜19から露出した状態となっている。但し、本実施形態では、特に図示しないが、ゲート電極18は、外周領域まで引き出されたトレンチ16の長手方向の端部において、半導体基板10の一面10a側に形成された配線部としてのゲートランナーと電気的に接続される。そして、外周領域では、ゲートランナーを覆うように層間絶縁膜19が形成されている。つまり、層間絶縁膜19は、ゲートランナーが配置される部分と異なる部分においては、ゲート電極18上のみに配置されている。すなわち、本実施形態では、外周領域にゲートランナーが配置されているため、セル領域においては、ゲート電極18上のみに層間絶縁膜19が配置されている。そして、ソース領域14およびコンタクト領域15は、全領域が半導体基板10の一面10aから露出した状態となっている。なお、本実施形態では、セル領域にゲートランナーが形成されていない構成について説明し、外周領域の構成は適宜変更可能である。
半導体基板10の一面10aには、ソース領域14およびコンタクト領域15と電気的に接続される上部電極20が形成されている。具体的には、上部電極20は、半導体基板10の一面10a側に直接配置されている。つまり、層間絶縁膜19には、半導体基板10の一面10aを露出させるコンタクトホール等は形成されていない。また、上部電極20とゲート電極18とは、層間絶縁膜19によって絶縁されている。
本実施形態の上部電極20は、例えば、Ni/Al等の複数の金属にて構成されている。そして、複数の金属のうちのn型SiC(すなわち、ソース領域14)を構成する部分と接触する部分は、n型SiCとオーミック接触可能な金属で構成されている。また、複数の金属のうちの少なくともp型SiC(すなわち、コンタクト領域15)と接触する部分は、p型SiCとオーミック接触可能な金属で構成されている。なお、本実施形態では、上部電極20が第1電極に相当している。
半導体基板10の他面10b側には、基板11と電気的に接続される下部電極21が形成されている。なお、本実施形態では、下部電極21が第2電極に相当している。本実施形態では、このような構造により、nチャネルタイプの反転型であるトレンチゲート構造のMOSFETが構成されている。そして、このようなMOSFETが複数配置されることでセル領域が構成されている。
以上が本実施形態におけるSiC半導体装置の構成である。なお、本実施形態では、n型、n型、n型が第1導電型に相当しており、p型、p型、p型が第2導電型に相当している。また、本実施形態では、上記のように、基板11、ドリフト層12、ベース層13、ソース領域14、コンタクト領域15等を含んで半導体基板10が構成されている。
次に、上記半導体装置の製造方法について、図2A~図2Gを参照しつつ説明する。なお、図2A~図2Gでは、1つのトレンチ16付近の断面図を示している。
まず、図2Aに示されるように、ドリフト層12、ベース層13、ソース領域14、コンタクト領域15等が形成された半導体基板10を用意する。そして、図示しないマスクを用いてドライエッチング等を行い、ソース領域14およびベース層13を貫通してドリフト層12に達するトレンチ16を形成する。
次に、図2Bに示されるように、熱酸化等を行い、トレンチ16の壁面にゲート絶縁膜17を形成する。続いて、LPCVD(Low-Pressure Chemical Vapor Depositionの略)法等によってポリシリコンを成膜することにより、ゲート絶縁膜17上にゲート電極18を配置する。その後、図示しないマスクを用いてパターニングを行い、ドライエッチング等で半導体基板10の一面10a上に配置されたポリシリコンを除去しつつ、トレンチ16のうちの開口部側の部分に配置されたポリシリコンを除去する。これにより、トレンチ16のうちの開口部側の部分にゲート電極18が配置されていない空洞部16aが構成される。言い換えると、ゲート電極18に窪み部18aが構成される。
続いて、図2Cに示されるように、CVD(Chemical Vapor Depositionの略)法等により、トレンチ16の開口部側の部分(すなわち、空洞部16a)を埋め込むように下層絶縁膜191を形成する。この際、下層絶縁膜191には、半導体基板10の一面10a側と反対側の表面191a側において、トレンチ16を埋め込むことによって構成される微小な凹部191bが形成された状態となる。具体的には、下層絶縁膜191の表面191aには、半導体基板10の厚さ方向において、ゲート電極18と対向する部分に凹部191bが形成された状態となる。なお、下層絶縁膜191は、凹部191bが構成されるように厚さが調整される。
次に、図2Dに示されるように、下層絶縁膜191上に、下層絶縁膜191に形成された凹部191bを埋め込むように上層絶縁膜192を配置する。上層絶縁膜192は、下層絶縁膜191よりエッチングレートの低い材料で構成されたものが用いられる。例えば、下層絶縁膜191は、BPSG(Borophosphosilicate Glassの略)等で構成され、上層絶縁膜192は、TEOS(tetraethoxysilaneの略)等で構成される。なお、下層絶縁膜191に形成される凹部191bが微小であるため、上層絶縁膜192は、所定以上の厚さとされることにより、下層絶縁膜191側と反対側の表面192aがほぼ平坦な面となる。言い換えると、下層絶縁膜191および上層絶縁膜192は、下層絶縁膜191に凹部191bが形成されつつ、上層絶縁膜192の表面192aが平坦となるように、厚さが調整される。
次に、図2Eに示されるように、半導体基板10の一面10a側から、セル領域においては、マスク等を配置せずに全体的にドライエッチングを行う。この場合、上層絶縁膜192は、凹部191bを埋め込む部分に配置された部分の厚さが厚くなっている。つまり、上層絶縁膜192は、ゲート電極18上に位置する部分の厚さが厚くなっている。このため、半導体基板10の一面10a側から全体的にドライエッチングを行うと、まず、凹部191b内に配置された上層絶縁膜192を除く上層絶縁膜192が全体的に除去される。
そして、そのままドライエッチングを行うことにより、下層絶縁膜191が除去されつつ、凹部191b内の上層絶縁膜192も除去される。この際、上層絶縁膜192のエッチングレートが下層絶縁膜191のエッチングレートよりも低くされているため、下層絶縁膜191の方が除去され易くなる。また、下層絶縁膜191が除去される際、下層絶縁膜191では、上層絶縁膜192が配置された部分から離れた部分のエッチングレートが高くなり易い。具体的には、下層絶縁膜191では、隣合うトレンチ16の間の中心の部分のエッチングレートが高くなり易い。したがって、下層絶縁膜191および上層絶縁膜192の表面191a、192aは、トレンチ16上の部分から、隣合うトレンチ16の間の中心に向かって半導体基板10の一面10a側に傾斜した形状となる。なお、外周領域においては、適宜マスクが配置され、ゲートライナー等を覆うように、下層絶縁膜191および上層絶縁膜192が残される。
続いて、図2Fに示されるように、さらにドライエッチングを行い、セル領域においては、ゲート電極18上に下層絶縁膜191を残しつつ、半導体基板10の一面10a上に形成されている下層絶縁膜191を除去する。つまり、セル領域においては、ゲート電極18上のみに下層絶縁膜191を残しつつ、ソース領域14およびコンタクト領域15を下層絶縁膜191から露出させる。この際、ゲート電極18上では上層絶縁膜192が残存することによってエッチングされ難くなっていたため、容易にゲート電極18上のみに下層絶縁膜191を残すことができる。そして、ゲート電極18上に残る下層絶縁膜191によって層間絶縁膜19が構成される。
その後、図2Gに示されるように、PVD(physical vapor depositionの略)法等により、半導体基板10の一面10a側に上部電極20を形成する。この場合、層間絶縁膜19は、トレンチ16内に配置されており、半導体基板10の一面10a上には配置されていない。つまり、ソース領域14およびコンタクト領域15は、層間絶縁膜19から露出した状態となっている。このため、本実施形態では、層間絶縁膜19にソース領域14等を露出させるコンタクトホールを形成することなく、ソース領域14と電気的に接続される上部電極20が形成される。つまり、本実施形態では、ソース領域14と上部電極20とをセルフアライン(すなわち、自己整合)で接続できる。そして、特に図示しないが、半導体基板10の他面側に下部電極21を形成することにより、図1に示す半導体装置が製造される。
以上説明した本実施形態によれば、上部電極20は、半導体基板10の一面10aに配置され、ソース領域14およびコンタクト領域15とそのまま接続されている。このため、層間絶縁膜19にソース領域14およびコンタクト領域15を露出させるコンタクトホールを形成する必要がない。したがって、ソース領域14およびコンタクト領域15と上部電極20との位置ずれが発生することを抑制でき、ソース領域14およびコンタクト領域15と上部電極20との接続性が低下することを抑制できる。また、層間絶縁膜19にコンタクトホールを形成する必要がないため、製造工程の簡略化を図ることもできる。
(1)本実施形態では、層間絶縁膜19は、トレンチ16の開口部から外側に突出するように配置されている。このため、層間絶縁膜19が厚くなり易く、ゲート電極18と上部電極20との絶縁性の向上を図ることができる。
(2)本実施形態では、下層絶縁膜191を形成する際、下層絶縁膜191の表面191aのうちのゲート電極18と対向する部分に凹部191bが形成されるようにしている。そして、上層絶縁膜192を形成する際、下層絶縁膜191に形成された凹部191bを埋め込むように上層絶縁膜192を配置している。また、上層絶縁膜192を下層絶縁膜191よりエッチングレートの低い材料で構成している。このため、半導体基板10の一面10a上に配置された下層絶縁膜191および上層絶縁膜192を除去する際、容易にゲート電極18上のみに下層絶縁膜191を残すことができる。したがって、ドライエッチング時のロバスト性を向上しつつ、上部電極20とゲート電極18とがショートすることを抑制できる。
(第2実施形態)
第2実施形態について説明する。本実施形態は、第1実施形態に対し、凹部191bを広げる工程を追加したものである。その他に関しては、第1実施形態と同様であるため、ここでは説明を省略する。
本実施形態では、上記図2Cの工程を行って下層絶縁膜191を形成した後、図3に示されるように、ウェットエッチングを行うって凹部191bの開口部幅を広げる工程を行う。本実施形態では、凹部191bの開口部幅をA1とすると共にゲート電極18の最大幅をA2とした際、開口部幅A1が最大幅A2よりも広くなるようにする。つまり、下層絶縁膜191には、半導体基板10の厚さ方向において、表面191aのうちのゲート電極18と対向する全領域に凹部191bが形成されるようにする。なお、本実施形態におけるゲート電極18の最大幅A2は、ゲート電極18のうちの最もトレンチ16の開口部側に位置する部分の幅となる。
その後、図2Dの工程を行って上層絶縁膜192を配置する。この際、凹部191bの開口部幅A1がゲート電極18の最大幅A2よりも広くされているため、ゲート電極18上では、上層絶縁膜192の厚さが厚くなる部分が増加する。したがって、その後の工程を行って層間絶縁膜19を構成した際、ゲート電極18が層間絶縁膜19から露出することを抑制でき、ゲート電極18と上部電極20との絶縁性の向上を図ることができる。
以上説明した本実施形態によれば、上部電極20は、ソース領域14およびコンタクト領域15とそのまま接続されている。したがって、上記第1実施形態と同様の効果を得ることができる。
(1)本実施形態では、凹部191bの開口部幅A1がゲート電極18の最大幅A2よりも広くされている。このため、ゲート電極18上では、上層絶縁膜192の厚さが厚くなる部分が増加する。したがって、半導体基板10の一面10a上に配置された下層絶縁膜191および上層絶縁膜192を除去する際、さらにゲート電極18上に下層絶縁膜191を残し易くできる。
(他の実施形態)
本開示は、実施形態に準拠して記述されたが、本開示は当該実施形態や構造に限定されるものではないと理解される。本開示は、様々な変形例や均等範囲内の変形をも包含する。加えて、様々な組み合わせや形態、さらには、それらに一要素のみ、それ以上、あるいはそれ以下、を含む他の組み合わせや形態をも、本開示の範疇や思想範囲に入るものである。
上記各実施形態では、第1導電型をn型、第2導電型をp型としたnチャネルタイプのトレンチゲート構造のMOSFETを半導体スイッチング素子の一例として説明した。しかしながら、これは一例を示したに過ぎず、他の構造の半導体スイッチング素子、例えばnチャネルタイプに対して各構成要素の導電型を反転させたpチャネルタイプのトレンチゲート構造のMOSFETとしてもよい。さらに、半導体装置は、MOSFET以外に、同様の構造のIGBTが形成された構成とされていてもよい。IGBTの場合、上記各実施形態におけるn型の基板11(すなわち、ドレイン領域)をp型のコレクタ領域に変更する以外は、上記各実施形態で説明した縦型MOSFETと同様である。なお、IGBTとする場合、ソース領域14がエミッタ領域となる。
また、上記各実施形態では、半導体基板10が炭化珪素で構成される例について説明した。しかしながら、半導体基板10は、シリコンや窒化ガリウム等で構成されていてもよい。なお、半導体基板10をシリコンで構成する場合、例えば、図2Aの工程では、ドレイン領域が形成されていなくてもよく、下部電極21を形成する前にイオン注入等でドレイン領域を構成するようにしてもよい。
さらに、上記各実施形態では、トレンチ16が開口部から底面に向かって幅が狭くなるテーパ状とされた例について説明した。しかしながら、トレンチ16は、開口部から底面に向かって幅が一定とされていてもよい。
また、上記各実施形態では、層間絶縁膜19が下層絶縁膜191で構成される例について説明した。しかしながら、図2Fの工程では、ゲート電極18上に上層絶縁膜192も残るようにしてもよい。つまり、層間絶縁膜19は、下層絶縁膜191および上層絶縁膜192で構成されるようにしてもよい。
そして、上記各実施形態において、層間絶縁膜19は、トレンチ16の開口部から外側に突出するように配置されていなくてもよい。つまり、層間絶縁膜19は、トレンチ16内にのみ配置されていてもよい。
さらに、上記第2実施形態において、開口部幅A1が最大幅A2よりも狭くなるようにしてもよい。このような製造方法としても、開口部幅A1を広げることによって上層絶縁膜192が厚くなる部分が増加するため、上記第2実施形態と同様の効果を得ることができる。
10 半導体基板
10a 一面
11b 他面
11 基板(第2不純物領域)
12 ドリフト層
13 ベース層
14 ソース領域(第1不純物領域)
15 ベース層
16 トレンチ
17 ゲート絶縁膜
18 ゲート電極
20 上部電極(第1電極)
21 下部電極(第2電極)

Claims (2)

  1. 第1導電型のドリフト層(12)と、
    前記ドリフト層上に形成された第2導電型のベース層(13)と、
    前記ベース層の表層部に形成され、前記ドリフト層よりも高不純物濃度とされた第1導電型の第1不純物領域(14)と、
    前記ドリフト層のうちの前記ベース層側と反対側に形成された第1導電型または第2導電型の第2不純物領域(11)と、
    前記ベース層を貫通して前記ドリフト層に達する状態で形成されたトレンチ(16)の壁面に配置されたゲート絶縁膜(16)と、前記ゲート絶縁膜上に配置されたゲート電極(18)と、を有するトレンチゲート構造と、
    前記ベース層および前記第1不純物領域と電気的に接続される第1電極(20)と、
    前記第2不純物領域と電気的に接続される第2電極(21)と、
    前記第1電極と前記ゲート電極との間に配置された層間絶縁膜(19)と、を備え、
    前記ゲート電極は、前記トレンチの開口部に対して凹んだ窪み部(18a)が形成されており、
    前記層間絶縁膜は、前記ゲート電極と接続される配線部が配置される部分と異なる部分において、前記トレンチ内に配置されている前記ゲート電極上のみに配置されている半導体装置の製造方法であって、
    前記ドリフト層および前記ベース層を有し、前記ベース層側の面を一面(10a)とする半導体基板(10)を用意することと、
    前記半導体基板に前記トレンチを形成することと、
    前記トレンチの壁面に前記ゲート絶縁膜を形成することと、
    前記ゲート絶縁膜上に、前記トレンチの開口部側に空洞部(16a)が形成されるように、前記ゲート電極を形成することと、
    前記半導体基板の一面上に、前記トレンチの空洞部を埋め込みつつ、前記半導体基板と反対側の表面(191a)のうちの前記ゲート電極と対向する部分に凹部(191b)が形成されるように下層絶縁膜(191)を形成することと、
    前記下層絶縁膜上に、前記凹部を埋め込むように、前記下層絶縁膜よりエッチングレートの低い上層絶縁膜(192)を形成することと、
    ドライエッチングを行い、前記トレンチ内に配置されている前記ゲート電極上に少なくとも前記下層絶縁膜が残るようにしつつ、前記半導体基板の一面を露出させることにより、前記ゲート電極上に前記下層絶縁膜を含む前記層間絶縁膜を形成することと、
    前記半導体基板の一面に前記第1電極を形成することと、を行い、
    前記下層絶縁膜を形成することの後、ウェットエッチングを行い、前記凹部の開口部幅(A1)を広げることを行う半導体装置の製造方法。
  2. 前記凹部の開口部幅を広げることでは、前記下層絶縁膜のうちの前記ゲート電極と対向する全領域に前記凹部が形成されるようにする請求項に記載の半導体装置の製造方法。
JP2020217183A 2020-12-25 2020-12-25 半導体装置の製造方法 Active JP7540334B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2020217183A JP7540334B2 (ja) 2020-12-25 2020-12-25 半導体装置の製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2020217183A JP7540334B2 (ja) 2020-12-25 2020-12-25 半導体装置の製造方法

Publications (2)

Publication Number Publication Date
JP2022102450A JP2022102450A (ja) 2022-07-07
JP7540334B2 true JP7540334B2 (ja) 2024-08-27

Family

ID=82273359

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2020217183A Active JP7540334B2 (ja) 2020-12-25 2020-12-25 半導体装置の製造方法

Country Status (1)

Country Link
JP (1) JP7540334B2 (ja)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008108785A (ja) 2006-10-23 2008-05-08 Nec Electronics Corp 半導体装置およびその製造方法
US20130049104A1 (en) 2011-08-26 2013-02-28 Sinopower Semiconductor, Inc Method of forming a self-aligned contact opening in MOSFET
JP2019062126A (ja) 2017-09-27 2019-04-18 株式会社デンソー 炭化珪素半導体装置
WO2019117248A1 (ja) 2017-12-14 2019-06-20 富士電機株式会社 半導体装置
JP2020102592A (ja) 2018-12-25 2020-07-02 トヨタ自動車株式会社 半導体装置の製造方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008108785A (ja) 2006-10-23 2008-05-08 Nec Electronics Corp 半導体装置およびその製造方法
US20130049104A1 (en) 2011-08-26 2013-02-28 Sinopower Semiconductor, Inc Method of forming a self-aligned contact opening in MOSFET
JP2019062126A (ja) 2017-09-27 2019-04-18 株式会社デンソー 炭化珪素半導体装置
WO2019117248A1 (ja) 2017-12-14 2019-06-20 富士電機株式会社 半導体装置
JP2020102592A (ja) 2018-12-25 2020-07-02 トヨタ自動車株式会社 半導体装置の製造方法

Also Published As

Publication number Publication date
JP2022102450A (ja) 2022-07-07

Similar Documents

Publication Publication Date Title
JP6354525B2 (ja) 炭化珪素半導体装置の製造方法
JP6341074B2 (ja) 半導体装置の製造方法
JP6617657B2 (ja) 炭化ケイ素半導体装置および炭化ケイ素半導体装置の製造方法
US9627526B2 (en) Assymetric poly gate for optimum termination design in trench power MOSFETs
US20170263767A1 (en) Semiconductor device
JP6666671B2 (ja) 半導体装置
US7989884B2 (en) Structure for making a top-side contact to a substrate
US20080150018A1 (en) Semiconductor device
JP4735235B2 (ja) 絶縁ゲート型半導体装置およびその製造方法
CN110574153B (zh) 半导体装置及半导体装置的制造方法
US8164139B2 (en) MOSFET structure with guard ring
US9991378B2 (en) Trench power semiconductor device
JP2019003967A (ja) 半導体装置および半導体装置の製造方法
US20090267140A1 (en) Mosfet structure with guard ring
JP2013182935A (ja) 半導体装置およびその製造方法
JP4447474B2 (ja) 半導体装置およびその製造方法
CN109841673B (zh) 半导体装置及其制造方法
JP2013182934A (ja) 半導体装置およびその製造方法
CN108574000B9 (zh) 半导体装置和半导体装置的制造方法
US10141415B2 (en) Combined gate and source trench formation and related structure
JP2018046256A (ja) 半導体装置
CN113410302A (zh) 半导体装置
JP7540334B2 (ja) 半導体装置の製造方法
US20230100307A1 (en) Method for manufacturing trench-gate mosfet
TWI802305B (zh) 半導體結構以及埋入式場板結構的製造方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20230410

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20240216

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20240319

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20240426

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20240716

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20240729

R150 Certificate of patent or registration of utility model

Ref document number: 7540334

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150