JP7315868B2 - 自己校正機能付きadコンバータ - Google Patents
自己校正機能付きadコンバータ Download PDFInfo
- Publication number
- JP7315868B2 JP7315868B2 JP2021519937A JP2021519937A JP7315868B2 JP 7315868 B2 JP7315868 B2 JP 7315868B2 JP 2021519937 A JP2021519937 A JP 2021519937A JP 2021519937 A JP2021519937 A JP 2021519937A JP 7315868 B2 JP7315868 B2 JP 7315868B2
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- integration
- unit
- input
- reference voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/10—Calibration or testing
- H03M1/1009—Calibration
- H03M1/1014—Calibration at one point of the transfer characteristic, i.e. by adjusting a single reference value, e.g. bias or gain error
- H03M1/1023—Offset correction
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/10—Calibration or testing
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/50—Analogue/digital converters with intermediate conversion to time interval
- H03M1/56—Input signal compared with linear ramp
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Description
図1は本発明の第1実施形態に係る自己校正機能付きADコンバータの構成例を示すブロック図である。図1に示す自己校正機能付きADコンバータ100は、コンデンサCoに順次蓄積した電荷により生じる積算電圧と入力電圧とを比較器34により比較して入力電圧をデジタル値に変換するADコンバータであり、基準電圧部10と、コンデンサCoの積算電圧の変化量の単位である積算単位を少なくとも2種有しており校正状態時においては少なくとも2種の積算単位と比較器34のオフセット電圧を校正し、変換状態においては入力電圧に対応したデジタル値を決定するために入力電圧と積算電圧を比較する積算変換部30と、校正状態では校正制御部21により積算変換部30の積算単位と比較器34のオフセット電圧を校正する処理の制御を実施する校正制御部21と変換状態では入力電圧をデジタル値に変換する処理の制御を実施する変換制御部22とを有する制御部20とで構成される。
図13に本発明の第2実施形態に係るADコンバータのブロック図を示す。図13に示す自己校正機能付きADコンバータ300はN個の変換ユニット1~N、並列処理制御部60、基準電圧部10で構成される。個々の変換ユニットの制御部20*と積算変換部30*は、それぞれ第1実施形態または変形例の制御部40*と積算変換部50*と同じである。また、変換ユニット内部の動作制御・比較信号は、第1実施形態または変形例の動作制御信号と比較信号の両方を含む信号の束を表している。
10:基準電圧部
20,40:制御部
21,41:校正制御部
22,42:変換制御部
30,50:積算変換部
31:サンプルホールド部
32:切替部
33:クロス・バースイッチ
34:比較器
35,55:積算部
60:並列処理制御部
210:極性判定オフセット計測処理部
211:積算単位相関計測処理部
212:積算単位計測処理部
350:正電流源
351:負電流源
410:多重積算単位計測処理部
550:可変正電流源
551:可変負電流源
Claims (4)
- 校正のための測定器を必要としない自己校正機能付きADコンバータであって、
自らを校正する動作を制御する校正制御部と変換対象の入力電圧をデジタル信号に変換する動作を制御する変換制御部を含む制御部と、
基準電圧を出力する基準電圧部と、
2種以上の単位電圧を積算した積算電圧を生成する積算部と、入力を2個有し前記積算電圧と、前記入力電圧又は前記基準電圧とを比較する比較器と、前記比較器の一方の入力に前記積算電圧を入力し他方の入力に前記入力電圧又は前記基準電圧を入力する場合と、前記比較器の一方の入力に前記入力電圧又は前記基準電圧を入力し他方の入力に前記積算電圧を入力する場合とで接続を切替えるクロス・バースイッチとを含む積算変換部とを備え、
前記校正制御部は、
前記積算電圧を前記基準電圧でプリチャージした後に、前記比較器の出力に低電位電圧が出力されるように該比較器の入力の前記基準電圧と前記積算電圧とを前記クロス・バースイッチで切替えて該比較器のオフセット電圧の極性を判定し、前記積算電圧が前記基準電圧となる積算回数を求めて前記比較器のオフセット電圧を計測する極性判定オフセット計測処理部と、
前記積算電圧を放電した後に、前記比較器に前記基準電圧と前記積算電圧との比較を行わせ、前記基準電圧を越える前記積算電圧が得られる積算回数から積算単位を計測する積算単位計測処理部と、
前記極性判定オフセット計測処理部で求めた前記積算回数に1以上の整数を加算した積算回数で前記単位電圧を積算した積算電圧を用いて2種の積算単位の間の相関式を導出する積算単位相関計測部とを備える
ことを特徴とする自己校正機能付きADコンバータ。 - 前記極性判定オフセット計測処理部は、
前記比較器のオフセット電圧の極性を判定し、該極性が正である場合は前記積算部に極性が正の粗調整正積算単位を積算した前記積算電圧が、前記基準電圧を越える第1積算回数を計測し、その後、極性が負の前記粗調整正積算単位よりも絶対値の小さな微調整負積算単位を積算した前記積算電圧が、前記基準電圧を越える第2積算回数を計測し、該極性が負である場合は前記積算部に極性が負の粗調整負積算単位を積算した前記積算電圧が、前記基準電圧を越える第1積算回数を計測し、その後、極性が正の前記粗調整正積算単位よりも絶対値の小さな微調整正積算単位を積算した前記積算電圧が、前記基準電圧を越える第2積算回数を計測することを特徴とする請求項1に記載の自己校正機能付きADコンバータ。 - 前記粗調整正積算単位と粗調整負積算単位のそれぞれは、絶対値の大きな第1積算単位電圧と、該第1積算単位電圧よりも絶対値の小さな第2積算単位電圧とを備えることを特徴とする請求項2に記載の自己校正機能付きADコンバータ。
- 請求項1乃至3の何れかに記載した自己校正機能付きADコンバータをN個並べた変換ユニットと、
前記変換ユニットを校正する自己校正機能付きADコンバータのそれぞれを校正する動作と入力電圧をデジタル信号に変換する動作とが同期しないように制御する並列処理制御部と
を備えることを特徴とする自己校正機能付きADコンバータ。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2019/020097 WO2020234995A1 (ja) | 2019-05-21 | 2019-05-21 | 自己校正機能付きadコンバータ |
Publications (2)
Publication Number | Publication Date |
---|---|
JPWO2020234995A1 JPWO2020234995A1 (ja) | 2020-11-26 |
JP7315868B2 true JP7315868B2 (ja) | 2023-07-27 |
Family
ID=73459080
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2021519937A Active JP7315868B2 (ja) | 2019-05-21 | 2019-05-21 | 自己校正機能付きadコンバータ |
Country Status (3)
Country | Link |
---|---|
US (1) | US11770127B2 (ja) |
JP (1) | JP7315868B2 (ja) |
WO (1) | WO2020234995A1 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP7125648B2 (ja) * | 2019-05-28 | 2022-08-25 | 日本電信電話株式会社 | 可変基準電圧源 |
WO2021245831A1 (ja) | 2020-06-03 | 2021-12-09 | 日本電信電話株式会社 | Adコンバータ |
US20240275396A1 (en) * | 2021-06-16 | 2024-08-15 | Nippon Telegraph And Telephone Corporation | Self-calibration-function-equipped a/d converter |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050197796A1 (en) | 2004-08-16 | 2005-09-08 | Daigle Clayton H. | Calibrating analog-to-digital systems using a precision reference and a pulse-width modulation circuit to reduce local and large signal nonlinearities |
JP2010199799A (ja) | 2009-02-24 | 2010-09-09 | Renesas Electronics Corp | アナログデジタル変換回路 |
JP2015204541A (ja) | 2014-04-15 | 2015-11-16 | 日本電信電話株式会社 | センサ回路 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0575465A (ja) * | 1991-09-12 | 1993-03-26 | Hitachi Ltd | フイールド機器用a/d変換器 |
US5117227A (en) * | 1991-09-27 | 1992-05-26 | Hewlett-Packard Company | Continuously integrating high-resolution analog-to-digital converter |
JP2010010921A (ja) * | 2008-06-25 | 2010-01-14 | Fujitsu Ltd | Ad変換装置及びad変換方法 |
EP2629428A1 (en) * | 2012-02-16 | 2013-08-21 | Imec | A/D Converter and Method for Calibrating the Same |
JP7079914B2 (ja) * | 2018-11-12 | 2022-06-03 | 日本電信電話株式会社 | 自己校正機能付きadコンバータ |
JP7089182B2 (ja) * | 2018-11-19 | 2022-06-22 | 日本電信電話株式会社 | 可変基準電圧源 |
-
2019
- 2019-05-21 US US17/608,106 patent/US11770127B2/en active Active
- 2019-05-21 WO PCT/JP2019/020097 patent/WO2020234995A1/ja active Application Filing
- 2019-05-21 JP JP2021519937A patent/JP7315868B2/ja active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050197796A1 (en) | 2004-08-16 | 2005-09-08 | Daigle Clayton H. | Calibrating analog-to-digital systems using a precision reference and a pulse-width modulation circuit to reduce local and large signal nonlinearities |
JP2010199799A (ja) | 2009-02-24 | 2010-09-09 | Renesas Electronics Corp | アナログデジタル変換回路 |
JP2015204541A (ja) | 2014-04-15 | 2015-11-16 | 日本電信電話株式会社 | センサ回路 |
Also Published As
Publication number | Publication date |
---|---|
US20220337262A1 (en) | 2022-10-20 |
JPWO2020234995A1 (ja) | 2020-11-26 |
WO2020234995A1 (ja) | 2020-11-26 |
US11770127B2 (en) | 2023-09-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7315868B2 (ja) | 自己校正機能付きadコンバータ | |
US9407839B2 (en) | Solid-state imaging device | |
JP7079914B2 (ja) | 自己校正機能付きadコンバータ | |
TWI383594B (zh) | Da轉換裝置及ad轉換裝置 | |
US7755521B1 (en) | A-D convert apparatus, D-A convert apparatus and adjustment method | |
US20170302288A1 (en) | Calibration Circuit and Calibration Method for DAC | |
US10128861B2 (en) | Analog to digital conversion circuit | |
WO2006092055A1 (en) | Circuit calibration using voltage injection | |
US9191018B2 (en) | Analog-digital converter | |
JP2021501526A (ja) | 低減キャパシタアレイdacを用いたsar adcにおけるオフセット補正のための方法及び装置 | |
US9823285B2 (en) | Charge measurement | |
JP7239863B2 (ja) | 自己校正機能付きadコンバータ | |
JP7089182B2 (ja) | 可変基準電圧源 | |
WO2022264307A1 (ja) | 自己校正機能付きadコンバータ | |
US11515858B2 (en) | Time constant calibration circuit and method | |
JP7406168B2 (ja) | 自己校正機能付きadコンバータ | |
JP7125648B2 (ja) | 可変基準電圧源 | |
JP5763558B2 (ja) | 測定装置及びそれを用いた測定方法 | |
JP2014039218A (ja) | Ad変換器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20211102 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20230131 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20230302 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20230613 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20230626 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7315868 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |