JP7062671B2 - 表示装置及び組立て方法 - Google Patents

表示装置及び組立て方法 Download PDF

Info

Publication number
JP7062671B2
JP7062671B2 JP2019535281A JP2019535281A JP7062671B2 JP 7062671 B2 JP7062671 B2 JP 7062671B2 JP 2019535281 A JP2019535281 A JP 2019535281A JP 2019535281 A JP2019535281 A JP 2019535281A JP 7062671 B2 JP7062671 B2 JP 7062671B2
Authority
JP
Japan
Prior art keywords
pixel
square
dedicated
shaped
dedicated pixel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2019535281A
Other languages
English (en)
Other versions
JP2020514792A (ja
Inventor
キリスケン,バルバロス
Original Assignee
ベステル エレクトロニク サナイー ベ ティカレト エー.エス.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ベステル エレクトロニク サナイー ベ ティカレト エー.エス. filed Critical ベステル エレクトロニク サナイー ベ ティカレト エー.エス.
Publication of JP2020514792A publication Critical patent/JP2020514792A/ja
Application granted granted Critical
Publication of JP7062671B2 publication Critical patent/JP7062671B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0457Improvement of perceived resolution by subpixel rendering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Manufacturing & Machinery (AREA)
  • Led Device Packages (AREA)

Description

本発明は、表示装置及び表示装置の製造方法に関するものである。
マイクロLED(μLEDディスプレイ)といった単一光源を使用して、画像データを表示するあらゆるシステムに適用できるが、本発明は、画像データを表示するためのRGB LEDを使用するLEDと組み合わせて、より具体的には、無機RGB SMD LEDディスプレイと組み合わせて説明される。
LEDディスプレイは、画像を表示するための単一の画素又は複数の画素を形成するために、単色のDIP LEDまたはRGB LEDを使用し得る。この構成では、ディスプレイの解像度は単色LEDのサイズによって制限される。
個別のスルーホール又は異なる色のSMD LEDを使用して画素を提供するディスプレイが存在する。通常、1つの画素は、1つの個別の赤色LED、1つの個別の緑色LED、及び1つの個別の青色LEDから構成される。そのような画素は、1R1G1B画素と呼ばれることがある。
しかしながら、LEDディスプレイの解像度を高めるために、1つの仮想画素が2つの隣接する画素から形成される仮想画素の技術が導入されている。しかしながら、この技術は、対称的な画素に対してのみ使用できる。したがって、仮想画素用の画素は、2つの個別の赤色LED、1つの個別の緑色LED、及び1つの個別の青色LEDで構成される。そのような画素は、2R1G1B画素と呼ばれることがある。しかしながら、そのような2R1G1B画素は、1R1G1B画素と比べて非標準的な画素であり、特別に製造される必要がある。仮想画素LEDスクリーンでは、表示される画像の4つの画素から得られる赤色、緑色、青色データは、スクリーン上の物理的な画素の赤色、緑色及び、青色LEDを点灯させるためにマッピングされる。そのため、理論的には、垂直方向に2倍、水平方向に2倍となり、実際の画素技術のLEDディスプレイの解像度の4倍になる。
したがって、標準的な構成要素を備える高解像度ディスプレイを提供する必要がある。
国際公開第2014/197252A2号公報は、複数の多機能画素を含み得るディスプレイ配列を開示している。各多機能画素は、赤色表示領域、緑色表示領域、及び青色表示領域を含むことができる。
本発明は、請求項1の特徴を備える表示装置、及び請求項の特徴を備える対応する方法を提供する。
従って、カラー画像データを表示するための表示装置は、上面図において、すなわち、画素の主な光放射方向または画素の単一光源の方向から見て、正方形形状を有する複数の第1の専用画素と、同様に、上面図において、すなわち、画素の主な光放射方向または画素の単一光源の方向から見て、長方形形状を有する複数の第2の専用画素を備え、第1の専用画素及び第2の専用画素は、インターレースに配置されてディスプレイ表面を形成し、第1の専用画素の各々及び第2の専用画素の各々は異なる色のちょうど3つの光源を含む。
また、カラー画像データを表示する表示装置の組立方法は、正方形形状を有する複数の第1の専用画素を提供し、長方形形状を有する複数の第2の専用画素を提供し、第1の専用画素及び第2の専用画素をインターレースに配置してディスプレイ表面を形成することを含み、第1の専用画素の各々及び第2の専用画素の各々は、異なる色のちょうど3つの光源を含む。
本発明の表示装置は、わずか3つの異なる色の正方形形状及び長方形形状の画素を組み合わせている。したがって、全ての単一画素は、3つの光源しか含まない。そのような画素は、例えば、1ピクセルに3つの信号線と1つの共通グランドのみが必要であるため、製造及び接続が容易である。あるいは、1つの共通入力と3つのスイッチグランド接続(switched ground connections)が提供されることができる。
一般的なディスプレイコントローラは、仮想画素を使用して、ディスプレイの解像度を上げる。しかしながら、これらの仮想画素コントローラは2R1G1B光源と呼ばれる2つの赤色光源を有する画素を必要とする。
しかしながら、本発明の単一画素のインターレース配置(interlaced arrangement)は、少なくとも1つの第1の専用画素の異なる色の少なくとも2つの光源と、少なくとも1つの第2の専用画素の他の色の1つの光源とを用いて仮想画素を形成することが可能になる。したがって、本発明は、ディスプレイの解像度を上げるために2つの赤色光源もあらゆる複雑な補間アルゴリズムも必要とせずに、補間アルゴリズムよりも少ない計算能力を必要とする仮想画素アルゴリズムで使用することができる。
全ての長方形または全ての正方形のRGB LEDパッケージを備える既知のLEDディスプレイは、ファインピッチ用途では効率的ではない。例えば、1.2mm×1.2mmのLEDサイズと2mm未満のピッチサイズでは、仮想画素を効率的に使用することができない。同じことが、0.6mm×0.6mmのサイズと1mm未満のピッチサイズのLEDにも当てはまる。通常は、LEDサイズが1mm未満であり、ピッチサイズがRGB LEDサイズの3倍未満である場合、本特許出願は特に有用である。しかしながら、本特許出願は、他のいかなるサイズのLEDでも利用することができる。
従って、本発明はさらに、各画素に第4の光源を追加する必要なく、画素当たりの3色の光源で表示装置の解像度を高めることを可能にする。
本発明のさらなる実施形態は、図面を参照して、さらなる従属請求項、及び以下の説明に依存する。
別の実施形態において、第1の専用画素の各々と第2の専用画素の各々は、1つの赤色光源と、1つの緑色光源と、1つの青色光源とを含む。赤色、緑色、及び青色、このコンテキストにおけるいわゆるRGBを光源の色として使用することは、ディスプレイコントローラ側の修正を必要とせずに、あらゆるタイプのディスプレイコントローラと組み合わせることができる標準色を使用することを可能にする。そのようなディスプレイコントローラは、例えば、表示装置に含まれることができ、受信した画像データに応じて一つの専用画素を制御するためのアルゴリズムを含むことができる。さらに、そのようなディスプレイコントローラは、表示装置において仮想画素を制御するように構成されることもできる。表示装置において仮想画素を制御するために、コントローラは、隣接する専用画素の単色光源を使用することができ、あらゆる色の一つの光源、またはそれ以上、例えば1つまたは2つの赤色光源と、1つの緑色光源と、1つの青色光源を含む仮想画素を形成する。
別の実施形態では、第1の専用画素と第2の専用画素とは、3つの光源を有する集積表面実装型発光ダイオード、例えば、1つのSMDハウジング内に単一の赤色、緑色、及び青色のダイオードを有するSMD LED、又は、例えば、赤色、緑色及び青色といった各々異なる色の3つの個別の発光ダイオードを含むことができ、個別の発光ダイオードは、SMD LEDのような表面実装型デバイス、又はスルーホールデバイスを含む。本発明は、あらゆるタイプの3色LED配置、特にRGB配置で使われることができる。SMD RGB LEDは、非常にコンパクトな画素を提供し、そのため、非常に微細なピッチとタイトな組み立てを可能にする。この文脈におけるピッチという用語は、2つの単一画素間の距離を指す。
別の実施形態では、互い垂直に隣接して配置される、または重なり合う2つの第1の専用画素は、1つの垂直に配置された第2の専用画素の高さを有することができる。さらに、インターレース配置(interlaced arrangement)では、互い垂直に隣接して配置される2つの第1の専用画素は、垂直に配置された1つの第2の専用画素の隣に水平に配置されることができる。別の実施形態では、互いに隣接して配置された第1の専用画素及び/または第2の専用画素の間のピッチは、それぞれの第1の専用画素及び/または第2の専用画素のエッジサイズの5倍、または4倍、または3倍より小さくてもよい。互いに積み重ねられた1つの第1の専用画素は、単一の第2の専用画素と同じ高さであってもよい。これは、2つの垂直に積み重ねられた第1の専用画素と互いに隣接する1つの第2の専用画素とが、3つの画素の長方形の配置を形成できることを意味する。そして、これらは、柔軟に配置されることができ、表示装置の全表面を構成する。
別の実施形態では、表示装置は、第1の専用画素と第2の専用画素とのライン状配置を含むことができる。ライン状配置では、画素は、例えば、上述した3つの画素の長方形配置で配置されることができる。ラインは、水平ラインでもよく垂直ラインでもよい。
別の実施形態では、全てのラインは、互いに垂直に隣接して配置される2つの第1の専用画素、または1つの第2の専用画素から始まることができる。この配置は、第1及び第2の専用画素の同一のライン配列を提供する。従って、表示装置の容易な製造が可能である。
別の実施形態では、ラインは、互いに垂直に隣接して配置される2つの第1の専用画素、または1つの第2の専用画素から交互に始まることができる。この配置は、あるラインから次のラインへとわずかにシフトした画素を提供し、そのため、平滑化された画像を提供する。
別の実施形態では、第1の専用画素は、50マイクロメートル~5ミリメートル、具体的には100マイクロメートル~3ミリメートル、さらに具体的には600マイクロメートルのエッジ長を有することができる。追加的に、または、代替的に、第2の専用画素は、10マイクロメートル~10ミリメートル、具体的には20マイクロメートル~6ミリメートル、さらに具体的には1ミリメートルの垂直エッジ長を有することができる。さらに代替的に、または、追加的に、第2の専用画素は、10マイクロメートル~10ミリメートル、具体的には30マイクロメートル~3ミリメートル、さらに具体的には300マイクロメートルの水平エッジ長を有することができる。本発明は、特に非常に微細なピッチで、そして、非常にタイトな組み立てで使用されることができる。対照的に、先行技術のシステムでは、ピッチサイズがLEDサイズよりはるかに大きい場合、仮想画素を有するSMD RGB LEDのみ使用することができ、時には複雑な補間を使用することしかできない。
別の実施形態では、第1の専用画素では、3つの光源を、三角形形状に配置されることができ、例えば、1つの光源が三角形の角のそれぞれの上に配置される。追加的に、または、代替的に、第2の専用画素では、3つの光源は、ライン配列、例えば、水平ラインまたは垂直ラインに配置されることができる。
三角形またはラインの向きは用途ごとに異なり得ることが理解される。例えば、三角形の先端を中央上部に配置したり、三角形をこの位置から任意の角度で回転させることができる。同じことは、ライン配列にあてはまる。3つの光源は、例えば、垂直ライン、水平ライン、または任意の回転角度の回転ライン上に配置されることができる。
本発明及びその利点をより完全に理解するために、添付の図面と共に以下の説明を参照する。添付の図面の概略図に明記されている例示的な実施形態を用いて、本発明を以下により詳細に説明する。
本発明の一実施形態による第1及び第2の専用画素の概略図を示す。 本発明の一実施形態による第1及び第2の専用画素の別の概略図を示す。 本発明の一実施形態による第1及び第2の専用画素の別の概略図を示す。 本発明の一実施形態による第1及び第2の専用画素の別の概略図を示す。 本発明による表示装置の一実施形態の概略図を示す。 本発明による表示装置の別の実施形態の概略図を示す。 本発明の一実施形態による第1及び第2の専用画素の別の概略図を示す。 本発明の一実施形態による第1及び第2の専用画素の別の概略図を示す。 本発明による組立て方法の一実施形態のフロー図を示す。 図中、他に記載がない限り、類似の参照符号は類似の要素を示す。
[図面の詳細な説明]
図1は、第1の専用画素101a、101b、101c、101d及び第2の専用画素102の概略図を示している。
第1の専用画素101a、101b、101c、101dは、等しい長さの辺を有する正方形形状を有する。第2の専用画素102は、長方形形状を有し、長方形の垂直方向の辺は、第1の専用画素101a、101b、101c、101dの辺の長さの2倍にマージンを加えた長さである。マージンは、2つの第1の専用画素101a、101b、101c、101dの間の距離aであってもよい。
図1は、4つの第1の専用画素101a、101b、101c、101dと1つの第2の専用画素102が示されている。4つの第1の専用画素101a、101b、101c、101dは2列に配置され、各列には2つの第1専用画素101a、101b、101c、101dが配置されている。2列の間には第2の専用画素102が垂直に配置されている。
図1の構成では、全ての第1の専用画素101a、101b、101c、101d及び第2の専用画素102は、異なる色の3つの光源、例えばLEDを含む。第1の専用画素101a、101b、101c、101dは、それぞれ赤色光源101aR、101bR、101cR、101dRと、一つの緑色光源101aG、101bG、101cG、101dGと、一つの青色光源101aB、101bB、101cB、101dBとを備える。第1の専用画素101a、101b、101c、101dには、光源101aR、101bR、101cR、101dR、101aG、101bG、101cG、101dG、101aB、101bB、101cB、101dBが長方形形状に配置されている。すなわち、赤色光源101aR、101bR、101cR、101dR、緑色光源101aG、101bG、101cG、101dG、及び青色光源101aB、101bB、101cB、101dBは、頂点が下を向いた三角形のそれぞれの角に配置されている。
第2の専用画素102もまた、3つの光源、例えばLEDを含み、1つの赤色光源102R、1つの緑色光源102G、及び1つの青色光源102Bは、下から上へ垂直ライン上に配置されている。
左列の2つの第1の専用画素101a、101bにおいて、緑色光源101aG、101bGは三角形の右上隅に配置され、赤色光源101aR、101bRは三角形の左上隅に配置され、青色光源101aB、101bBは三角形の下部の角に配置されている。
右列の2つの第1の専用画素101c、101dにおいて、緑色光源101cG、101dGは三角形の左上隅に配置され、赤色光源101cR、101dRは三角形の右上隅に配置され、青色光源101cB、101dBは、三角形の下部の角に配置されている。
第1の専用画素101a、101b、101c、101dにおける、単一の光源101aR、101bR、101cR、101dR、101aG、101bG、101cG、101dG、101aB、101bB、101cB、101dB及び第2の専用画素102の上述した配置は、単なる例示であり、他の配置もまた使用可能であることが理解される。
図1の第1の専用画素101a、101b、101c、101d及び第2の専用画素102の配置は、存在している第1の専用画素101a、101b、101c、101d及び第2の専用画素102に加えて、複数の仮想画素を提供することを可能にする。
図2は、そこで、図1で示した画素101a、101b、101c、101d、102と同じ配置を示す。明確化のために、単一光源101aR、101bR、101cR、101dR、101aG、101bG、101cG、101dG、101aB、101bB、101cB、101dB、102R、102G、102Bの参照符号は省略されているが、図1の参照符号が適用される。図2において、表示画像の画素を形成するための光源101aR、101bR、101cR、101dR、101aG、101bG、101cG、101dG、101aB、101bB、101cB、101dB、102R、102G、102Bの可能な組み合わせはそれぞれ、それらのそれぞれの外周を描く線によって示される。実際の画素201、202、203、204、205はそれぞれ、破線で示されたそれぞれの専用画素101a、101b、101c、101d、102の3つの光源101aR、101bR、101cR、101dR、101aG、101bG、101cG、101dG、101aB、101bB、101cB、101dB、102R、102G、102Bによって形成されている。
考えられる仮想ピクセル206、207、208、209は、実線で示される。第1の仮想画素206は、左上の第1の専用画素101aの赤色光源101aR及び青色光源101aBと、第2の専用画素102の緑色光源102Gとを含む。第2の仮想画素207は、左下の第1の専用画素101bの青色光源101bB及び緑色光源101bGと、第2の専用画素102の赤色光源102Rとを含む。第3の仮想画素208は、右上の第1の専用画素101cの赤色光源101cR及び青色光源101cBと、第2の専用画素102の緑色光源102Gとを含む。第4の仮想画素209は、右下の第1専用画素101dの青色光源101dB及び緑色光源101dGと、第2の専用画素102の赤色光源102Gとを含む。
したがって、第1の専用画素101a、101b、101c、101d及び第2の専用画素102の図示した配置は、5つの実際のまたは専用画素101a、101b、101c、101dから合計9つの画素を提供することが可能であり、したがってディスプレイの解像度がほぼ2倍になる。
代替の配置も可能である。仮想画素は、例えば、それぞれの第1の専用画素101a、101b、101c、101dの3つ全ての光源と、第2の専用画素102の赤色光源102Rのみを使用することができる。
第1の専用画素101a、101b、101c、101dは、例えば、50マイクロメートル~5ミリメートル、具体的には100マイクロメートル~3ミリメートル、さらに具体的には600マイクロメートルのエッジ長を有することができる。第2の専用画素102は、10マイクロメートル~10ミリメートル、具体的には20マイクロメートル~6ミリメートル、より具体的には1ミリメートルの垂直エッジ長を有することができる。さらに、第2の専用画素102は、10マイクロメートル~10ミリメートル、具体的には30マイクロメートル~3ミリメートル、より具体的には300マイクロメートルの水平エッジ長を有することができる。
図3は、第1の専用画素101x及び第2の専用画素102の別の概略図を示す。専用画素101xは同一でもよいため、全ての第1の専用画素101xに同じ参照符号が使用される。2つの第2の専用画素102についても同様である。しかしながら、図1の光源101aR、101bR、101cR、101dR、101aG、101bG、101cG、101dG、101aB、101bB、101cB、101dB、102R、102G、102Bの異なる又は回転した配置の画素も使用することができる。
図3では、図1及び図2の配置の倍、すなわち2倍設けられ、2つの配置は一方が他方に対して垂直に設けられている。図3に示す構成は、例えば、図5に示すようなディスプレイ用の完全なパネルを形成するために使用されることができる。
図4は、第1の専用画素101x及び第2の専用画素102の別の概略図を示す。専用画素101xは同一でもよいため、全ての第1の専用画素101xに同じ参照符号が使用される。2つの第2の専用画素102についても同様である。しかしながら、図1の光源101aR、101bR、101cR、101dR、101aG、101bG、101cG、101dG、101aB、101bB、101cB、101dB、102R、102G、102Bの異なる又は回転した配置の画素も使用することができる。
図4の配置では、第1の専用画素101x及び第2の専用画素102は、第1のライン304または行と第2のライン305または行との間に移動されている。第1のライン304は、図1及び図2に示す配置で始まり、端部にさらなる第2の専用画素102を含む。対照的に、第2のライン305は、第2の専用画素102で始まり、次いで該第2の専用画素102の隣に図1及び図2の配置を含む。これは、第1のライン304とは対照的に、第2のライン305が第2の専用画素102の幅だけシフトされることを意味する。図4に示す構成は、例えば、図6に示すようなディスプレイ用の完全なパネルを形成するために使用されることができる。
図5は、表示装置400の概略図を示す。表示装置400は、複数のライン404、405(さらに3つの点によって示される)を含む。コントローラ402は、ディスプレイ400の専用及び仮想の単一画素を制御するために設けられ、対応するカラー画像データ403を供給する。
表示装置400において、全てのライン404、405は、例えば図3に示されているものと同じ画素配置を含む。これは、第1の専用画素と第2の専用画素とが表示装置400の各ライン404、405、例えば、垂直ラインで同じ位置に配置されていることを意味する。
図6は、表示装置500の別の概略図を示す。表示装置400とは対照的に、表示装置500では、例えば図4に示されるように、ラインは、2つの第1の専用ピクセル101xまたは第2の専用ピクセル102のいずれかで交互に始まる。
表示装置400及び表示装置500において、図3及び図4の配置は、水平ではなく垂直に、すなわち約90°回転させて使用することもできることは理解されたい。表示装置400及び表示装置500は、行の代わりに列を含む。
図7は、第1の専用画素101x及び第2の専用画素102の別の概略図を示す。
図7では、2つの第1の専用画素101xが、それらの間にわずかな距離を置いて、互いに水平方向に隣接して設けられる。第2の専用画素102は、2つの第1の専用画素101xの下に水平に位置している。
図7の構成は、図1及び図2の配置に対する代替の配置であり、専用ピクセル101x、102の回転が有益であり得る用途で使用することができる。
図8は、第1の専用画素101及び第2の専用画素102の別の概略図を示す。第1の専用画素は正方形形状であり、所定のエッジ長701を有する。第2の専用画素102は長方形形状であり、水平エッジ長702と垂直エッジ長703とを有する。
第1の専用画素101のエッジ長701は、第2の専用画素702の垂直エッジ長703の約半分の長さであり、第2の専用画素702の水平エッジ長702の長さの倍である。
通常、第1の専用画素101は、50マイクロメートル~5ミリメートル、具体的には100マイクロメートル~3ミリメートル、より具体的には600マイクロメートルのエッジ長701を有してもよい。第2の専用画素102は、10マイクロメートル~10ミリメートル、具体的には20マイクロメートル~6ミリメートル、より具体的には1ミリメートルの垂直エッジ長703、及び10マイクロメートル~10ミリメートル、具体的には30マイクロメートル~3ミリメートル、より具体的には300マイクロメートルの水平エッジ長703を有してもよい。
図9は、カラー画像データ403、503を表示するための表示装置400、500の組立て方法の実施形態のフロー図を示す。理解を容易にするために、図1~6に関連して使用される参照符号が、図9の説明で使用される。
組立て方法は、正方形形状を有する複数の第1の専用画素101a、101b、101c、101d、101xを提供することS1と、長方形形状を有する複数の第2の専用画素102を提供することS2とを含む。
さらに、第1の専用画素101a、101b、101c、101d、101x及び第2の専用画素102は、インターレースで配置されてS3、表示面を形成する。ここで、第1の専用画素101a、101b、101c、101d、101xの各々及び第2の専用画素102の各々は、異なる色のちょうど3つの光源を有する。
組立て方法は、第1の専用画素101a、101b、101c、101d、101xの各々及び第2の専用画素102の各々に1つの赤色光源101aR、101bR、101cR、101dR、102R、1つの緑色光源101aG、101bG、101cG、101dG、102G、及び1つの青色光源101aB、101bB、101cB、101dB、102Bを設けることをさらに含むことができる。それに加えてまたはその代わりに、第1の専用画素101a、101b、101c、101d、101x及び/または第2の専用画素102は、3つの光源を有する集積表面実装型発光ダイオードSMD-LED、あるいは、3つの個別の発光ダイオードLEDとして設けることができ、個別の発光ダイオードは、表面実装型デバイスSMD、またはスルーホールデバイスを含む。
さらに、2つの第1の専用画素101a、101b、101c、101d、101xは、互いに隣接して垂直に配置された場合、1つの垂直に配置された第2の専用画素102の高さを有することができる。さらに、配置することは、垂直に配置された1つの第2の専用画素102の隣に、水平に互いに隣接して垂直に配置された2つの第1の専用画素101a、101b、101c、101d、101xを配置することを含んでもよい。配置することは、互いに隣接する第1の専用画素101a、101b、101c、101d、101x及び/または第2の専用画素102の間に、第1の専用画素101a、101b、101c、101d、101x及び/または第2の専用画素102のそれぞれのエッジサイズの5倍、4倍または3倍より小さいピッチを提供することをさらに含んでもよい。
配置することは、第1の専用画素101a、101b、101c、101d、101x及び第2の専用画素102をライン状に配置することをさらに含んでもよく、全てのライン304、305、404、405、504、505は、互いに垂直に隣接して配置される2つの第1の専用画素101a、101b、101c、101d、101x、または第2の専用画素102のうちの1つから始まってもよい。さらに、ライン304、305、404、405、504、505は、互いに垂直に隣接して配置される2つの第1の専用ピクセル101a、101b、101c、101d、101xと1つの第2の専用ピクセル102とで交互に始まってもよい。
さらに、提供することは、50マイクロメートル~5ミリメートル、具体的には100マイクロメートル~3ミリメートル、より具体的には600マイクロメートルのエッジ長を有する第1の専用画素101a、101b、101c、101d、101xを提供することを含んでもよく、10マイクロメートル~10ミリメートル、具体的には20マイクロメートル~6ミリメートル、より具体的には1ミリメートルの垂直エッジ長を有する第2の専用ピクセル102、及び10マイクロメートル~10ミリメートル、具体的には30マイクロメートル~3ミリメートル、より具体的には300マイクロメートルの水平エッジ長を有する第2の専用ピクセル102を提供することを含んでもよい。
第1の専用画素101a、101b、101c、101d、101xの3つの光源は、三角形形状に配置されてもよい。また、第2の専用画素102における3つの光源はライン状に配置されてもよい。
本明細書では特定の実施形態を例示し説明してきたが、様々な代替及び/または同等の実施形態が存在することを当業者は理解するであろう。1つまたは複数の例示的な実施形態は例にすぎず、決して範囲、適用性、または構成を限定することを意図していないことが理解されるべきである。むしろ、前述の概要及び詳細な説明は、少なくとも1つの例示的実施形態を実施するための便利な指針を当業者に提供するであろう。添付の特許請求の範囲に記載される範囲及びそれらの法的な均等物から逸脱することなく、例示的な実施形態に記載される要素の機能及び配置において様々な変更がなされ得ることが理解される。概して、本出願は、本明細書で説明された特定の実施形態のあらゆる適合または変形を網羅することを意図している。
本発明は、カラー画像データ(403、503)を表示するための表示装置(400、500)を提供し、表示装置(400、500)は、正方形形状を有する複数の第1の専用画素(101a、101b、101c、101d、101x)と、長方形形状を有する複数の第2専用画素(102)と、を有し、第1の専用画素(101a、101b、101c、101d、101x)と第2専用画素(102)とはインターレースに配置されてディスプレイ表面を形成し、第1の専用画素(101a、101b、101c、101d、101x)の各々と、第2の専用画素(102)の各々とは、異なる色のちょうど3つの光源を含む。更に、本発明は、それぞれの組立て方法を提供する。
[参照符号のリスト]
400、500 表示装置
101a、101b、101c、101d、101x 第1の専用画素
102 第2の専用画素
101aR、101bR、101cR、101dR、102R 赤色光源
101aG、101bG、101cG、101dG、102G 緑色光源
101aB、101bB、101cB、101dB、102B 青色光源
201、202、203、204、205 実際の画素
206、207、208、209 仮想画素
304、305 ライン
402、502 コントローラ
403、503 カラー画像データ
404、405 ライン
504、505 ライン
701、702、703 エッジ長
S1-S3 方法ステップ

Claims (12)

  1. カラー画像データ(403、503)を表示するための表示装置(400、500)であって、
    第1方向と前記第1方向に直交する第2方向に配置されて、表示面を形成する複数の画素群
    有し、
    各画素群は、
    第1の正方形状専用画素(101a、101c、101x)と第2の正方形状専用画素(101b、101d、101x)と、長方形状専用画素(102)と含み、
    前記第1の正方形状専用画素(101a、101c、101x)と前記第2の正方形状専用画素(101b、101d、101x)とは、同一のサイズであり、前記第1方向に距離(a)を挟んで互いに隣り合うように配置されており、前記長方形状専用画素(102)は、前記第1の正方形状専用画素及び前記第2の正方形状専用画素と前記第2方向において隣接して整列するように配置されており、
    前記長方形状専用画素(102)の最長辺の長さは、前記第1の正方形状専用画素(101a、101c、101x)の2倍に前記距離(a)を加えた長さに等しく、
    前記第1の正方形状専用画素(101a、101c、101x)、各第2の正方形状専用画素(101b、101d、101x)、及び各長方形状専用画素(102)は、ちょうど1つの赤色光源(101aR,101bR,101cR,101dR,102R)と、ちょうど1つの緑色光源(101aG,101bG,101cG,101dG,102G)と、ちょうど1つの青色光源(101aB,101bB,101cB,101dB,102B)で構成され、
    前記第1の正方形状専用画素(101a、101c、101x)、及び前記第2の正方形状専用画素(101b、101d、101x)両方において、前記3つの光源は、それぞれ三角形の角部に配置されており、前記三角形は、前記第1の正方形状専用画素、及び前記第2の正方形状専用画素のそれぞれの実質的な中心であり、
    前記長方形状専用画素(102)において、前記3つの光源は、前記長方形状専用画素(102)の中心で前記第1方向にライン状に配置される、表示装置(400、500)。
  2. 前記第1の正方形状専用画素(101a、101c、101x)、前記第2の正方形状専用画素(101b、101d、101x)、前記長方形状専用画素(102)は、3つの光源を有する集積表面実装型発光ダイオード、または3つの個別発光ダイオードと含み、前記個別発光ダイオードは、表面実装型デバイス、またはスルーホールデバイスを含む、請求項1に記載の表示装置(400、500)。
  3. 第1の正方形状専用画素(101a、101c、101x)、前記第2の正方形状専用画素(101b、101d、101x)、及び/または前記長方形状専用画素(102)の間のピッチは、前記第1の正方形状専用画素(101a、101c、101x)、前記第2の正方形状専用画素(101b、101d、101x)、及び/または前記長方形状専用画素(102)のエッジサイズの5倍、4倍または3倍よりも小さい、請求項1又は2に記載の表示装置(400、500)。
  4. ライン状に配置された前記画素群を有する、請求項1乃至3のいずれか一項に記載の表示装置(400、500)。
  5. 全てのライン(304、305、404、405、504、505)は、各前記画素群の前記第1の正方形画素(101a、101c、101x)及び前記第2の正方形画素(101b、101d、101x)から始まる、または、全てのライン(304、305、404、405、504、505)は、前記各画素群の前記長方形画素(102)から始まる、請求項に記載の表示装置(400、500)。
  6. ライン(304、305、404、405、504、505)は、前記各画素群の前記第1の正方形状専用画素(101a、101c、101x)及び前記第2の正方形状専用画素(101b、101d、101)、または、前記各画素群の前記長方形状専用画素(102)から交互に始まる、請求項に記載の表示装置(400、500)。
  7. 前記第1の正方形状専用画素(101a、101c、101x)及び前記第2の正方形状専用画素(101b、101d、101x)は、50マイクロメートル~5ミリメートル、具体的には100マイクロメートル~3ミリメートル、より具体的には600マイクロメートルのエッジ長(701)を有し、
    前記長方形状専用画素(102)は、10マイクロメートル~10ミリメートル、具体的には20マイクロメートル~6ミリメートル、より具体的には1ミリメートルの垂直エッジ長(703)を有し、
    前記長方形状専用画素(102)は、10マイクロメートル~10ミリメートル、具体的には30マイクロメートル~3ミリメートル、より具体的には300マイクロメートルの水平エッジ長(703)を有する、請求項1乃至6のいずれか一項に記載の表示装置(400、500)。
  8. カラー画像データ(403、503)を表示するための表示装置(400、500)の組立て方法であって、
    第1方向と前記第1方向に直交する第2方向に配置されて、表示面を形成する複数の画素群を提供すること、を含み、
    前記複数の画素群を提供することは、
    前記画素群ごとに、第1の正方形状専用画素(101a、101c、101x)及び第2の正方形状専用画素(101b、101d、101x)を提供すること(S1)、及び
    前記画素群ごとに、長方形状専用画素(102)を提供すること(S2)、を含み、
    前記第1の正方形状専用画素(101a、101c、101x)と前記第2の正方形状専用画素(101b、101d、101x)とは、同一のサイズであり、前記第1方向に距離(a)を挟んで互いに隣り合うように配置され、前記長方形状専用画素(102)は、前記第1の正方形状専用画素及び前記第2の正方形状専用画素と前記第2方向において隣接して整列するように配置され、
    前記長方形状専用画素(102)の最長辺の長さは、前記第1の正方形状専用画素101a、101c、101x)の2倍に前記距離(a)を加えた長さに等しく、
    前記第1の正方形状専用画素(101a、101c、101x)、前記第2の正方形状専用画素(101b、101d、101x)、及び前記長方形状専用画素(102)に、ちょうど1つの赤色光源(101aR,101bR,101cR,101dR,102R)と、ちょうど1つの緑色光源(101aG,101bG,101cG,101dG,102G)と、ちょうど1つの青色光源(101aB,101bB,101cB,101dB,102B)とを設けること、をさらに含み、
    前記第1の正方形状専用画素(101a、101c、101x)、及び前記第2の正方形状専用画素(101b、101d、101x)両方において、前記3つの光源は、それぞれ三角形の角部に配置され、前記三角形は、前記第1の正方形状専用画素、及び前記第2の正方形状専用画素のそれぞれの実質的な中心であり、
    前記長方形状専用画素(102)において、前記3つの光源は、前記長方形状専用画素(102)の中心で前記第1方向にライン状に配置される、組立て方法。
  9. 前記第1の正方形状専用画素(101a、101c、101x)、前記第2の正方形状専用画素(101b、101d、101x)、及び前記長方形状専用画素(102)を3つの光源を有する集積表面実装型発光ダイオードとして、または、3つの個別の発光ダイオードとして提供すること、を含み、前記個別の発光ダイオードは、表面実装型デバイスまたはスルーホールデバイスを含む、請求項に記載の組立て方法。
  10. 第1の正方形状専用画素(101a、101c、101x)、前記第2の正方形状専用画素(101b、101d、101x)、及び/または前記長方形状専用画素(102)は、前記第1の正方形状専用画素(101a、101c、101x)、前記第2の正方形状専用画素(101b、101d、101x)、及び/または前記長方形状専用画素(102)それぞれのエッジサイズの5倍、4倍または3倍よりも小さいピッチで配置される、請求項8または9に記載の組立て方法。
  11. 前記複数の画素群を提供することは、前記画素群をライン状に配置すること、を含み、
    てのライン(304、305、404、405、504、505)は、各前記画素群の前記第1の正方形状専用画素(101a、101c、101x)及び前記第2の正方形状専用画素(101b、101d、101x)から始まる、または、全てのライン(304、305、404、405、504、505)は、前記各画素群の前記長方形状専用画素(102)から始まる、或は、全てのライン(304、305、404、405、504、505)は、各前記画素群の前記第1の正方形状専用画素(101a、101c、101x)及び前記第2の正方形状専用画素(101b、101d、101x)または、前記各画素群の前記長方形状専用画素(102)から交互に始まる、請求項8乃至10の何れか一項に記載の組立て方法。
  12. 前記第1の正方形状専用画素(101a、101c、101x)及び前記第2の正方形状専用画素(101b、101d、101x)は、50マイクロメートル~5ミリメートル、具体的には100マイクロメートル~3ミリメートル、より具多的には600マイクロメートルのエッジ長(701)を有し、
    前記長方形状専用画素(102)は、10マイクロメートル~10ミリメートル、具体的には20マイクロメートル~6ミリメートル、より具体的には1ミリメートルの垂直エッジ長(703)を有し、
    前記長方形状専用画素(102)は、10マイクロメートル~10ミリメートル、具体的には30マイクロメートル~3ミリメートル、より具体的には300マイクロメートルの水平エッジ長(703)を有する、請求項8乃至11の何れか一項に記載の組立て方法。
JP2019535281A 2016-12-28 2017-09-21 表示装置及び組立て方法 Active JP7062671B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
EP16206859.7A EP3343544B1 (en) 2016-12-28 2016-12-28 Method for a display device
EP16206859.7 2016-12-28
PCT/EP2017/073908 WO2018121893A1 (en) 2016-12-28 2017-09-21 Method for a display device

Publications (2)

Publication Number Publication Date
JP2020514792A JP2020514792A (ja) 2020-05-21
JP7062671B2 true JP7062671B2 (ja) 2022-05-06

Family

ID=57799496

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2019535281A Active JP7062671B2 (ja) 2016-12-28 2017-09-21 表示装置及び組立て方法

Country Status (7)

Country Link
US (1) US10867545B2 (ja)
EP (1) EP3343544B1 (ja)
JP (1) JP7062671B2 (ja)
KR (1) KR102451214B1 (ja)
CN (1) CN110337684B (ja)
TR (1) TR201702847A2 (ja)
WO (1) WO2018121893A1 (ja)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11448807B2 (en) 2016-02-18 2022-09-20 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate, fine metal mask set and manufacturing method thereof
US11233096B2 (en) 2016-02-18 2022-01-25 Boe Technology Group Co., Ltd. Pixel arrangement structure and driving method thereof, display substrate and display device
CN110137213A (zh) 2018-02-09 2019-08-16 京东方科技集团股份有限公司 像素排列结构及其显示方法、显示基板
CN111326121B (zh) * 2018-12-13 2021-11-16 京东方科技集团股份有限公司 驱动方法、驱动芯片、显示装置和存储介质
WO2021016946A1 (zh) 2019-07-31 2021-02-04 京东方科技集团股份有限公司 显示基板及其制备方法、显示面板、显示装置
US11747531B2 (en) 2016-02-18 2023-09-05 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate, fine metal mask set and manufacturing method thereof
CN118605055A (zh) 2018-02-09 2024-09-06 京东方科技集团股份有限公司 显示基板和显示装置
US11574960B2 (en) 2018-02-09 2023-02-07 Boe Technology Group Co., Ltd. Pixel arrangement structure, display substrate, display device and mask plate group
US11088121B2 (en) * 2019-02-13 2021-08-10 X Display Company Technology Limited Printed LED arrays with large-scale uniformity
KR20200106589A (ko) 2019-03-04 2020-09-15 삼성디스플레이 주식회사 표시 장치, 표시 장치의 제조장치 및 표시 장치의 제조방법
CN110120188A (zh) * 2019-03-31 2019-08-13 深圳市亮彩科技有限公司 一种可适应任意角度显示的led显示屏像素排列方式
US11056081B2 (en) * 2019-08-09 2021-07-06 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Display panel and display device
US11557635B2 (en) 2019-12-10 2023-01-17 Samsung Display Co., Ltd. Display device, mask assembly, and apparatus for manufacturing the display device
EP4167280A4 (en) * 2020-06-12 2024-02-21 LG Electronics, Inc. DISPLAY DEVICE COMPRISING A SEMICONDUCTOR ELECTROLUMINESCENT ELEMENT

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005352408A (ja) 2004-06-14 2005-12-22 Sanyo Electric Co Ltd 表示装置
JP2008152080A (ja) 2006-12-19 2008-07-03 Nichia Chem Ind Ltd 発光装置
JP2009049239A (ja) 2007-08-21 2009-03-05 Citizen Electronics Co Ltd Led発光装置
JP2009230096A (ja) 2008-02-25 2009-10-08 Mitsubishi Electric Corp 画像表示装置及び画像表示装置用表示ユニット
JP2010206138A (ja) 2009-03-06 2010-09-16 Nichia Corp 発光装置
US20130113839A1 (en) 2011-11-09 2013-05-09 Au Optronics Corporation Three-dimensional display panel and driving method thereof
JP2016512344A (ja) 2013-03-11 2016-04-25 深セン市奥拓電子股▲分▼有限公司 高解像度ledディスプレイ及びその超微細ドットピッチを有する表面実装型ledコンビネーションランプ
WO2018099159A1 (en) 2016-12-02 2018-06-07 Boe Technology Group Co., Ltd. Display panel, display apparatus, and mask plate for fabricating display panel
JP2018518004A (ja) 2015-03-26 2018-07-05 京東方科技集團股▲ふん▼有限公司Boe Technology Group Co.,Ltd. 画素構造、表示パネル、及び表示装置

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW377429B (en) * 1998-02-11 1999-12-21 Au Optronics Corp Method of showing graphics on dot matrix display
JP3870807B2 (ja) * 2001-12-20 2007-01-24 ソニー株式会社 画像表示装置及びその製造方法
TWI258721B (en) * 2004-08-10 2006-07-21 Ind Tech Res Inst Full-color organic electroluminescence device
US7907133B2 (en) * 2006-04-13 2011-03-15 Daktronics, Inc. Pixel interleaving configurations for use in high definition electronic sign displays
GB2437110B (en) * 2006-04-12 2009-01-28 Cambridge Display Tech Ltd Optoelectronic display and method of manufacturing the same
JP5641273B2 (ja) * 2008-05-11 2014-12-17 Nltテクノロジー株式会社 非矩形状の画素アレイ及び該アレイを備える表示装置
KR20110013691A (ko) * 2009-08-03 2011-02-10 삼성모바일디스플레이주식회사 화소구조 및 그를 이용한 유기전계발광표시장치
DE102011053000B4 (de) * 2010-08-27 2017-08-17 Lg Display Co., Ltd. Organische elektrolumineszente Vorrichtung
US9583034B2 (en) * 2010-10-15 2017-02-28 Lg Display Co., Ltd. Subpixel arrangement structure for display device
EP2709155B1 (en) * 2012-09-13 2020-11-11 Samsung Display Co., Ltd. Pixel arrangement structure for organic light emitting diode display
US9606606B2 (en) 2013-06-03 2017-03-28 Qualcomm Incorporated Multifunctional pixel and display
KR102127762B1 (ko) * 2013-10-02 2020-06-30 삼성디스플레이 주식회사 평판 표시 장치
CN108492723B (zh) * 2013-11-04 2020-11-06 深圳云英谷科技有限公司 显示装置、显示方法及对应可读介质
CN103903549B (zh) * 2014-03-25 2016-08-17 京东方科技集团股份有限公司 显示方法
CN103903524B (zh) * 2014-03-25 2016-06-15 京东方科技集团股份有限公司 显示方法
CN104036700B (zh) * 2014-05-30 2016-02-03 京东方科技集团股份有限公司 显示面板、显示方法和显示装置
CN104299974B (zh) * 2014-09-29 2017-02-15 京东方科技集团股份有限公司 阵列基板、掩膜板、显示装置
CN104637987A (zh) * 2015-02-06 2015-05-20 友达光电股份有限公司 一种主动矩阵有机发光显示器及其像素结构
US9837473B2 (en) * 2015-04-29 2017-12-05 Lg Display Co., Ltd. Organic light emitting diode display
KR102390473B1 (ko) * 2015-06-30 2022-04-25 엘지디스플레이 주식회사 표시 패널 및 그를 가지는 표시 장치
CN108807460B (zh) * 2017-04-28 2019-08-23 昆山国显光电有限公司 像素结构驱动方法
WO2019042072A1 (zh) * 2017-08-31 2019-03-07 昆山国显光电有限公司 像素结构、oled显示装置及驱动方法
US20190333434A1 (en) * 2018-04-29 2019-10-31 Mikro Mesa Technology Co., Ltd. High fill rate display

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005352408A (ja) 2004-06-14 2005-12-22 Sanyo Electric Co Ltd 表示装置
JP2008152080A (ja) 2006-12-19 2008-07-03 Nichia Chem Ind Ltd 発光装置
JP2009049239A (ja) 2007-08-21 2009-03-05 Citizen Electronics Co Ltd Led発光装置
JP2009230096A (ja) 2008-02-25 2009-10-08 Mitsubishi Electric Corp 画像表示装置及び画像表示装置用表示ユニット
JP2010206138A (ja) 2009-03-06 2010-09-16 Nichia Corp 発光装置
US20130113839A1 (en) 2011-11-09 2013-05-09 Au Optronics Corporation Three-dimensional display panel and driving method thereof
JP2016512344A (ja) 2013-03-11 2016-04-25 深セン市奥拓電子股▲分▼有限公司 高解像度ledディスプレイ及びその超微細ドットピッチを有する表面実装型ledコンビネーションランプ
JP2018518004A (ja) 2015-03-26 2018-07-05 京東方科技集團股▲ふん▼有限公司Boe Technology Group Co.,Ltd. 画素構造、表示パネル、及び表示装置
WO2018099159A1 (en) 2016-12-02 2018-06-07 Boe Technology Group Co., Ltd. Display panel, display apparatus, and mask plate for fabricating display panel
JP2020501170A (ja) 2016-12-02 2020-01-16 京東方科技集團股▲ふん▼有限公司Boe Technology Group Co.,Ltd. 表示パネル、表示装置、および表示パネルを製造するためのマスクプレート

Also Published As

Publication number Publication date
EP3343544B1 (en) 2022-06-15
EP3343544A1 (en) 2018-07-04
TR201702847A2 (tr) 2018-07-23
US20190340970A1 (en) 2019-11-07
KR20190097120A (ko) 2019-08-20
JP2020514792A (ja) 2020-05-21
CN110337684B (zh) 2023-04-04
US10867545B2 (en) 2020-12-15
CN110337684A (zh) 2019-10-15
KR102451214B1 (ko) 2022-10-05
WO2018121893A1 (en) 2018-07-05

Similar Documents

Publication Publication Date Title
JP7062671B2 (ja) 表示装置及び組立て方法
US20190333444A1 (en) Architecture for light emitting elements in a light field display
TWI473074B (zh) 顯示面板的畫素與子畫素配置
US9262957B2 (en) Pixel arrangement of color display panel
US7993022B2 (en) Illuminating module for a lighting device
US11100844B2 (en) Architecture for light emitting elements in a light field display
TWI524125B (zh) 畫素陣列
US20200051485A1 (en) Pixel structure, display substrate, display device and display method
TW201541631A (zh) 顯示面板與其畫素陣列
US20210274156A1 (en) Partial light field display architecture
KR20190085133A (ko) 픽셀 어레이 및 이를 포함하는 디스플레이 및 전자 장치
US6892014B2 (en) Display device having a fiber optic faceplate
US20170336677A1 (en) Lighting device and display device
WO2012060436A1 (ja) 発光素子パッケージ及び表示装置
JP2008089631A (ja) 画像表示装置
JP6421535B2 (ja) 発光装置及び表示部並びに制御回路
WO2022172324A1 (ja) 表示ユニット及び表示装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20200901

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20210726

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20210907

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20211206

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20220329

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20220420

R150 Certificate of patent or registration of utility model

Ref document number: 7062671

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150