JP7008276B2 - Mounting board and its manufacturing method - Google Patents

Mounting board and its manufacturing method Download PDF

Info

Publication number
JP7008276B2
JP7008276B2 JP2017240983A JP2017240983A JP7008276B2 JP 7008276 B2 JP7008276 B2 JP 7008276B2 JP 2017240983 A JP2017240983 A JP 2017240983A JP 2017240983 A JP2017240983 A JP 2017240983A JP 7008276 B2 JP7008276 B2 JP 7008276B2
Authority
JP
Japan
Prior art keywords
layer
substrate
seed
plating
metal layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2017240983A
Other languages
Japanese (ja)
Other versions
JP2019110169A (en
Inventor
木 美 雪 鈴
田 尚 平 山
野 貴 正 高
持 悟 倉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Dai Nippon Printing Co Ltd
Original Assignee
Dai Nippon Printing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Dai Nippon Printing Co Ltd filed Critical Dai Nippon Printing Co Ltd
Priority to JP2017240983A priority Critical patent/JP7008276B2/en
Publication of JP2019110169A publication Critical patent/JP2019110169A/en
Priority to JP2022002533A priority patent/JP7457923B2/en
Application granted granted Critical
Publication of JP7008276B2 publication Critical patent/JP7008276B2/en
Priority to JP2024042825A priority patent/JP2024073602A/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Manufacturing Of Printed Circuit Boards (AREA)
  • Manufacturing Of Printed Wiring (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Description

本開示の実施形態は、実装基板及びその製造方法に関する。 The embodiments of the present disclosure relate to a mounting board and a method for manufacturing the same.

第1面及び第2面を含む基板と、第1面から第2面へ貫通するように基板に設けられる複数の孔と、第1面から第2面へ至るように孔の内部に設けられる電極部と、を備える貫通電極基板が特許文献1に開示されている。 A substrate including the first surface and the second surface, a plurality of holes provided in the substrate so as to penetrate from the first surface to the second surface, and provided inside the holes so as to extend from the first surface to the second surface. A through electrode substrate including an electrode portion is disclosed in Patent Document 1.

このような貫通電極基板は、薄膜キャパシタ付きの実装基板を製造する際に利用することができる。この際、基板の第1面又は第2面に、第1導電層と、絶縁層と、第2導電層とをこの順で積層することで、薄膜キャパシタを構成可能であり、このようなキャパシタは電極部に接続されてもよい。 Such a through electrode substrate can be used when manufacturing a mounting substrate with a thin film capacitor. At this time, a thin film capacitor can be configured by laminating the first conductive layer, the insulating layer, and the second conductive layer on the first surface or the second surface of the substrate in this order. Such a capacitor May be connected to the electrode portion.

特開2011-3925号公報Japanese Unexamined Patent Publication No. 2011-3925

上述のような実装基板では、第1導電層及び第2導電層をそれぞれシード層と電解めっき層とで形成することができる。この際、第1導電層のシード層の形成材料と第2導電層のシード層の形成材料とを同一にしてもよい。 In the mounting substrate as described above, the first conductive layer and the second conductive layer can be formed by the seed layer and the electrolytic plating layer, respectively. At this time, the material for forming the seed layer of the first conductive layer and the material for forming the seed layer of the second conductive layer may be the same.

しかしながら、各シード層の形成材料を同一にすると、第2導電層のシード層をエッチングする際に、第1導電層のシード層がサイドエッチングされ得る。このようなサイドエッチングは、特にキャパシタが微細である場合に、相対的に大きい欠落を第1導電層に生じさせ得る。 However, if the forming material of each seed layer is the same, the seed layer of the first conductive layer may be side-etched when the seed layer of the second conductive layer is etched. Such side etching can cause relatively large defects in the first conductive layer, especially when the capacitor is fine.

本開示の実施形態は、導電層の不所望な欠落が抑制された実装基板を提供することを目的とする。 It is an object of the present disclosure to provide a mounting substrate in which an undesired loss of a conductive layer is suppressed.

本開示の一実施形態は、基板と、第1導電層と、絶縁層と、第2導電層とがこの順で積層され、前記第1導電層は、第1シード層と第1めっき層とを有し、前記第1シード層及び前記第1めっき層はこの順で前記基板に積層されており、前記第2導電層は、第2シード層と第2めっき層とを有し、前記第2シード層及び前記第2めっき層はこの順で前記絶縁層に積層されており、前記第1シード層は、前記第2シード層をエッチングするエッチング液に対して耐食性を有する材料を含む、実装基板である。 In one embodiment of the present disclosure, a substrate, a first conductive layer, an insulating layer, and a second conductive layer are laminated in this order, and the first conductive layer includes a first seed layer and a first plating layer. The first seed layer and the first plating layer are laminated on the substrate in this order, and the second conductive layer has a second seed layer and a second plating layer, and the first The two seed layers and the second plating layer are laminated on the insulating layer in this order, and the first seed layer contains a material having corrosion resistance to an etching solution for etching the second seed layer. It is a substrate.

本開示の一実施形態に係る実装基板において、前記第1シード層は、金属酸化物を含む下地金属層と、前記第1めっき層に含まれる金属材料と同一の材料を含む被覆金属層と、を有し、前記下地金属層及び前記被覆金属層はこの順で前記基板に積層され、前記下地金属層は、前記基板に密着していてもよい。 In the mounting substrate according to the embodiment of the present disclosure, the first seed layer includes a base metal layer containing a metal oxide, a coated metal layer containing the same material as the metal material contained in the first plating layer, and the like. The base metal layer and the coating metal layer may be laminated on the substrate in this order, and the base metal layer may be in close contact with the substrate.

本開示の一実施形態に係る実装基板において、前記下地金属層に含まれる前記金属酸化物は、酸化亜鉛であり、前記被覆金属層及び前記第1めっき層に含まれる前記金属材料は、銅であってもよい。 In the mounting substrate according to the embodiment of the present disclosure, the metal oxide contained in the base metal layer is zinc oxide, and the metal material contained in the coated metal layer and the first plating layer is copper. There may be.

本開示の一実施形態に係る実装基板は、前記下地金属層と前記被覆金属層との間にパラジウムを備えていてもよい。 The mounting substrate according to the embodiment of the present disclosure may include palladium between the base metal layer and the coating metal layer.

本開示の一実施形態に係る実装基板において、前記第2シード層は、チタンを含んでいてもよい。 In the mounting substrate according to the embodiment of the present disclosure, the second seed layer may contain titanium.

本開示の一実施形態に係る実装基板において、前記基板は、ガラス基板であってもよい。 In the mounting substrate according to the embodiment of the present disclosure, the substrate may be a glass substrate.

また、本開示の一実施形態は、第1シード層と第1めっき層とを有し、前記第1シード層及び前記第1めっき層がこの順で基板に積層される第1導電層と、絶縁層と、をこの順で前記基板に積層してパターニングした後、前記第1導電層、前記絶縁層及び前記基板を覆うように第2シード層を設ける工程と、前記第2シード層の一部が、前記第1導電層の側とは反対側の前記絶縁層の面上に残存するように前記第2シード層をエッチング液によりエッチングする工程と、エッチング後の前記第2シード層上に第2めっき層を形成し、前記第2シード層及び前記第2めっき層を有する第2導電層を形成する工程と、を備え、前記第1シード層を、前記第2シード層をエッチングする前記エッチング液に対して耐食性を有する材料から形成する、実装基板の製造方法である。 Further, one embodiment of the present disclosure includes a first seed layer and a first plating layer, and a first conductive layer in which the first seed layer and the first plating layer are laminated on a substrate in this order. A step of providing a second seed layer so as to cover the first conductive layer, the insulating layer and the substrate after laminating and patterning the insulating layer on the substrate in this order, and one of the second seed layers. A step of etching the second seed layer with an etching solution so that the portion remains on the surface of the insulating layer on the side opposite to the side of the first conductive layer, and on the second seed layer after etching. The step of forming a second plating layer and forming a second seed layer and a second conductive layer having the second plating layer is provided, and the first seed layer is etched with the second seed layer. This is a method for manufacturing a mounting substrate, which is formed from a material having corrosion resistance to an etching solution.

本開示の一実施形態に係る製造方法は、金属酸化物を含む下地金属層と、前記第1めっき層に含まれる金属材料と同一の材料を含む被覆金属層とをこの順で前記基板に積層して、前記第1シード層を形成する工程をさらに備え、前記下地金属層を、ゾルゲル法又はディップコートにより形成し、前記被覆金属層を、無電解めっき処理により形成してもよい。 In the manufacturing method according to the embodiment of the present disclosure, a base metal layer containing a metal oxide and a coated metal layer containing the same material as the metal material contained in the first plating layer are laminated on the substrate in this order. Then, the step of forming the first seed layer may be further provided, the base metal layer may be formed by a solgel method or a dip coat, and the coated metal layer may be formed by an electroless plating treatment.

本開示の一実施形態に係る製造方法において、前記下地金属層に含まれる前記金属酸化物は、酸化亜鉛であり、前記被覆金属層及び前記第1めっき層に含まれる前記金属材料は、銅であってもよい。 In the production method according to the embodiment of the present disclosure, the metal oxide contained in the base metal layer is zinc oxide, and the metal material contained in the coating metal layer and the first plating layer is copper. There may be.

本開示の一実施形態に係る製造方法において、前記第1シード層は、前記下地金属層にパラジウムを設けた後に、前記被覆金属層を形成することで形成されてもよい。 In the production method according to the embodiment of the present disclosure, the first seed layer may be formed by providing palladium on the base metal layer and then forming the coating metal layer.

本開示の一実施形態に係る製造方法において、前記第2シード層は、チタンを含んでいてもよい。 In the production method according to the embodiment of the present disclosure, the second seed layer may contain titanium.

本開示の一実施形態に係る製造方法においては、前記基板として、ガラス基板を用いてもよい。 In the manufacturing method according to the embodiment of the present disclosure, a glass substrate may be used as the substrate.

本開示の一実施形態に係る製造方法において、前記基板は、前記第1導電層、前記絶縁層及び前記第2導電層が積層される主面と、前記主面に形成された孔とを有しており、前記第1導電層が、前記主面と前記孔とに跨がって位置するように、前記下地金属層がゾルゲル法又はディップコートにより形成され、前記被覆金属層が無電解めっき処理により形成されてもよい。 In the manufacturing method according to the embodiment of the present disclosure, the substrate has a main surface on which the first conductive layer, the insulating layer and the second conductive layer are laminated, and a hole formed in the main surface. The base metal layer is formed by the solgel method or dip coating so that the first conductive layer is located so as to straddle the main surface and the holes, and the coated metal layer is electroless plated. It may be formed by treatment.

本開示の実施形態によれば、導電層の不所望な欠落が抑制された実装基板を提供することが可能となる。 According to the embodiment of the present disclosure, it is possible to provide a mounting substrate in which an undesired loss of the conductive layer is suppressed.

一実施形態に係る実装基板を示す断面図である。It is sectional drawing which shows the mounting board which concerns on one Embodiment. 実装基板を拡大して示す断面図である。It is sectional drawing which shows the mounting board in an enlarged manner. 実装基板の第1面第1導電層等を示す平面図である。It is a top view which shows the 1st surface 1st conductive layer, etc. of a mounting board. 実装基板の製造工程を示す図である。It is a figure which shows the manufacturing process of a mounting board. 実装基板の製造工程を示す図である。It is a figure which shows the manufacturing process of a mounting board. 実装基板の製造工程を示す図である。It is a figure which shows the manufacturing process of a mounting board. 実装基板の製造工程を示す図である。It is a figure which shows the manufacturing process of a mounting board. 実装基板の製造工程を示す図である。It is a figure which shows the manufacturing process of a mounting board. 実装基板の製造工程を示す図である。It is a figure which shows the manufacturing process of a mounting board. 実装基板の製造工程を示す図である。It is a figure which shows the manufacturing process of a mounting board. 実装基板の製造工程を示す図である。It is a figure which shows the manufacturing process of a mounting board. 実装基板の製造工程を示す図である。It is a figure which shows the manufacturing process of a mounting board. 実装基板の製造工程を示す図である。It is a figure which shows the manufacturing process of a mounting board. 実装基板の製造工程を示す図である。It is a figure which shows the manufacturing process of a mounting board. 実装基板の製造工程を示す図である。It is a figure which shows the manufacturing process of a mounting board. 実装基板の製造工程を示す図である。It is a figure which shows the manufacturing process of a mounting board. 実装基板の製造工程を示す図である。It is a figure which shows the manufacturing process of a mounting board. 実装基板に素子が搭載された素子搭載基板の一例の断面図である。It is sectional drawing of an example of the element mounting substrate in which an element is mounted on the mounting substrate. 実装基板が搭載される製品の例を示す図である。It is a figure which shows the example of the product which mounts a mounting board.

以下、本開示の実施形態に係る実装基板の構成及びその製造方法について、図面を参照しながら詳細に説明する。なお、以下に示す実施形態は本開示の実施形態の一例であって、本開示はこれらの実施形態に限定して解釈されるものではない。また、本明細書において、「基板」、「基材」、「シート」や「フィルム」等の用語は、呼称の違いのみに基づいて、互いから区別されるものではない。例えば、「基板」や「基材」は、シートやフィルムと呼ばれ得るような部材も含む概念である。更に、本明細書において用いる、形状や幾何学的条件並びにそれらの程度を特定する、例えば、「平行」や「直交」等の用語や長さや角度の値等については、厳密な意味に縛られることなく、同様の機能を期待し得る程度の範囲を含めて解釈することとする。また、本実施形態で参照する図面において、同一部分または同様な機能を有する部分には同一の符号または類似の符号を付し、その繰り返しの説明は省略する場合がある。また、図面の寸法比率は説明の都合上実際の比率とは異なる場合や、構成の一部が図面から省略される場合がある。 Hereinafter, the configuration of the mounting board and the manufacturing method thereof according to the embodiment of the present disclosure will be described in detail with reference to the drawings. It should be noted that the embodiments shown below are examples of the embodiments of the present disclosure, and the present disclosure is not construed as being limited to these embodiments. Further, in the present specification, terms such as "board", "base material", "sheet" and "film" are not distinguished from each other based only on the difference in names. For example, "base material" and "base material" are concepts including members that can be called sheets or films. Furthermore, the terms such as "parallel" and "orthogonal" and the values of length and angle used in the present specification to specify the shape and geometric conditions and their degrees are bound by a strict meaning. Instead, the interpretation shall be made to include the range in which similar functions can be expected. Further, in the drawings referred to in the present embodiment, the same parts or parts having similar functions may be designated by the same reference numerals or similar reference numerals, and the repeated description thereof may be omitted. Further, the dimensional ratio of the drawing may differ from the actual ratio for convenience of explanation, or a part of the configuration may be omitted from the drawing.

実装基板
以下、本開示の実施の形態について説明する。まず、本実施の形態に係る実装基板10の構成について説明する。図1は、実装基板10を示す断面図である。
Mounting Board Hereinafter, embodiments of the present disclosure will be described. First, the configuration of the mounting board 10 according to the present embodiment will be described. FIG. 1 is a cross-sectional view showing a mounting board 10.

実装基板10は、基板12、貫通電極22、第1配線構造部30及び第2配線構造部40を備える。以下、実装基板10の各構成要素について説明する。 The mounting board 10 includes a board 12, a through electrode 22, a first wiring structure portion 30, and a second wiring structure portion 40. Hereinafter, each component of the mounting board 10 will be described.

(基板)
基板12は、互いに対向して位置する一対の主面を有する板状の基材であって、第1面13、及び、第1面13の反対側に位置する第2面14を含む。第1面13及び第2面14は、主面に対応する面である。また、基板12には、第1面13から第2面14に至る複数の貫通孔20が設けられている。
(substrate)
The substrate 12 is a plate-shaped base material having a pair of main surfaces facing each other, and includes a first surface 13 and a second surface 14 located on the opposite side of the first surface 13. The first surface 13 and the second surface 14 are surfaces corresponding to the main surface. Further, the substrate 12 is provided with a plurality of through holes 20 from the first surface 13 to the second surface 14.

基板12は、一定の絶縁性を有する無機材料を含んでいる。例えば、基板12は、ガラス基板、石英基板、サファイア基板、樹脂基板、シリコン基板、炭化シリコン基板、アルミナ(Al2O3)基板、窒化アルミ(AlN)基板、酸化ジリコニア(ZrO2)基板等、又は、これらの基板が積層されたものである。基板12は、アルミニウム基板、ステンレス基板等、導電性を有する材料から構成された基板を部分的に含んでいてもよい。本実施の形態では、基板12が、ガラス基板である。 The substrate 12 contains an inorganic material having a certain insulating property. For example, the substrate 12 includes a glass substrate, a quartz substrate, a sapphire substrate, a resin substrate, a silicon substrate, a silicon carbide substrate, an alumina (Al 2 O 3 ) substrate, an aluminum nitride (AlN) substrate, a diriconia oxide (ZrO 2 ) substrate, and the like. Alternatively, these substrates are laminated. The substrate 12 may partially include a substrate made of a conductive material such as an aluminum substrate or a stainless steel substrate. In this embodiment, the substrate 12 is a glass substrate.

基板12で用いるガラスの例としては、無アルカリガラス等を挙げることができる。無アルカリガラスとは、ナトリウムやカリウム等のアルカリ成分を含まないガラスである。無アルカリガラスは、例えば、アルカリ成分の代わりにホウ酸を含む。また、無アルカリガラスは、例えば、酸化カルシウムや酸化バリウム等のアルカリ土類金属酸化物を含む。無アルカリガラスの例としては、旭硝子製のEN-A1や、コーニング製のイーグルXG等を挙げることができる。基板12がガラスを含む場合、基板12の厚みは、例えば0.25mm以上且つ0.45mm以下である。基板12がガラスを含むことにより、基板12の絶縁性を高めることができる。これにより、後述するように第1配線構造部30の一部によってキャパシタ15が形成されている場合に、キャパシタ15の耐電圧特性を高めることができる。 Examples of the glass used in the substrate 12 include non-alkali glass and the like. Non-alkali glass is glass that does not contain alkaline components such as sodium and potassium. The non-alkali glass contains, for example, boric acid instead of the alkaline component. Further, the non-alkali glass contains, for example, an alkaline earth metal oxide such as calcium oxide and barium oxide. Examples of non-alkali glass include EN-A1 manufactured by Asahi Glass and Eagle XG manufactured by Corning. When the substrate 12 contains glass, the thickness of the substrate 12 is, for example, 0.25 mm or more and 0.45 mm or less. Since the substrate 12 contains glass, the insulating property of the substrate 12 can be improved. As a result, when the capacitor 15 is formed by a part of the first wiring structure portion 30 as described later, the withstand voltage characteristic of the capacitor 15 can be enhanced.

図1に示す例において、基板12に形成された貫通孔20は、基板12の第1面13及び第2面14から基板12の厚み方向の中央部に向かうにつれて幅が小さくなる形状を有している。より詳しくは、本例における貫通孔20は平面視で円形状であり、その内周面すなわち側壁21における第1面13側の端部から基板12の厚み方向の中央部に至る部分、及び、その内周面すなわち側壁21における第2面14側の端部から基板12の厚み方向の中央部に至る部分のそれぞれが、中央部側に向けて先細りのテーパ状となっている。しかしながら、貫通孔20の形状が特に限られることはない。例えば、貫通孔20の側壁21は、基板12の第1面13の法線方向に沿って第2面14から第1面13にかけて広がっていてもよい。また、側壁21の一部が湾曲していてもよい。 In the example shown in FIG. 1, the through hole 20 formed in the substrate 12 has a shape in which the width decreases from the first surface 13 and the second surface 14 of the substrate 12 toward the central portion in the thickness direction of the substrate 12. ing. More specifically, the through hole 20 in this example has a circular shape in a plan view, and the inner peripheral surface thereof, that is, the portion of the side wall 21 from the end portion on the first surface 13 side to the central portion in the thickness direction of the substrate 12 and the portion. Each of the inner peripheral surface, that is, the portion of the side wall 21 from the end portion on the second surface 14 side to the central portion in the thickness direction of the substrate 12, is tapered toward the central portion side. However, the shape of the through hole 20 is not particularly limited. For example, the side wall 21 of the through hole 20 may extend from the second surface 14 to the first surface 13 along the normal direction of the first surface 13 of the substrate 12. Further, a part of the side wall 21 may be curved.

貫通孔20の長さ、すなわち第1面13の法線方向における貫通孔20の寸法は、基板12の厚みに等しい。貫通孔20の幅、すなわち第1面13の面内方向における貫通孔20の寸法Sは、例えば40μm以上且つ150μm以下である。また、貫通孔20の幅に対する長さの比、すなわち貫通孔20のアスペクト比は、例えば4以上且つ10以下である。なお、ここで説明した貫通孔20の幅とは、貫通孔20の面内方向における最大幅を意味する。 The length of the through hole 20, that is, the dimension of the through hole 20 in the normal direction of the first surface 13, is equal to the thickness of the substrate 12. The width of the through hole 20, that is, the dimension S of the through hole 20 in the in-plane direction of the first surface 13, is, for example, 40 μm or more and 150 μm or less. Further, the ratio of the length to the width of the through hole 20, that is, the aspect ratio of the through hole 20, is, for example, 4 or more and 10 or less. The width of the through hole 20 described here means the maximum width of the through hole 20 in the in-plane direction.

(貫通電極)
貫通電極22は、貫通孔20の内部に位置し、且つ導電性を有する部材である。本実施の形態において、貫通電極22の厚みは、貫通孔20の幅よりも小さく、このため、貫通孔20の内部には、貫通電極22が存在しない空間がある。すなわち、貫通電極22は、いわゆるコンフォーマルビアである。貫通電極22の厚みは、例えば100nm以上且つ20μm以下である。
(Through Silicon Via)
The through electrode 22 is a member located inside the through hole 20 and having conductivity. In the present embodiment, the thickness of the through electrode 22 is smaller than the width of the through hole 20, so that there is a space inside the through hole 20 in which the through electrode 22 does not exist. That is, the through silicon via 22 is a so-called conformal via. The thickness of the through electrode 22 is, for example, 100 nm or more and 20 μm or less.

図2は、貫通孔20に設けられた貫通電極22等を拡大して示す断面図である。貫通電極22が導電性を有する限りにおいて、貫通電極22の構成は特には限定されない。例えば、貫通電極22は、導電性を有する単一の層から構成されてもよく、若しくは、導電性を有する複数の層を含んでいてもよい。本実施の形態では、図2に示すように、貫通電極22が、貫通孔20の側壁21側から貫通孔20の中心側へ順に並ぶ第1シード層22S及び第1めっき層22Pを有する。 FIG. 2 is an enlarged cross-sectional view showing a through electrode 22 or the like provided in the through hole 20. As long as the through electrode 22 has conductivity, the configuration of the through electrode 22 is not particularly limited. For example, the through silicon via 22 may be composed of a single layer having conductivity, or may include a plurality of layers having conductivity. In the present embodiment, as shown in FIG. 2, the through electrode 22 has a first seed layer 22S and a first plating layer 22P arranged in order from the side wall 21 side of the through hole 20 to the center side of the through hole 20.

第1シード層22Sは、電解めっき処理によって第1めっき層22Pを形成する電解めっき工程の際に、めっき液中の金属イオンを析出させて第1めっき層22Pを成長させるための土台となる、導電性を有する層である。本実施の形態における第1シード層22Sは、金属酸化物を含む下地金属層221と、第1めっき層22Pに含まれる金属材料と同一の材料を含む被覆金属層222と、を有し、下地金属層221及び被覆金属層222はこの順で貫通孔20の側壁21に積層され、下地金属層221は、側壁21に密着している。 The first seed layer 22S serves as a base for growing the first plating layer 22P by precipitating metal ions in the plating solution during the electrolytic plating step of forming the first plating layer 22P by the electrolytic plating treatment. It is a layer having conductivity. The first seed layer 22S in the present embodiment has a base metal layer 221 containing a metal oxide and a coated metal layer 222 containing the same material as the metal material contained in the first plating layer 22P, and is a base. The metal layer 221 and the coated metal layer 222 are laminated on the side wall 21 of the through hole 20 in this order, and the base metal layer 221 is in close contact with the side wall 21.

下地金属層221は、ゾルゲル法またはディップコートにより形成された密着層であり、被覆金属層222は、無電解めっき処理により形成された無電解めっき層である。金属酸化物を含む下地金属層221を側壁21にゾルゲル法又はディップコートにより密着させ、且つ、下地金属層221上に無電解めっき処理により被覆金属層222を形成した場合においては、密着性が高く且つ膜厚を抑えながらも平坦となり、しかもピンホールの発生が抑制されるシード層を形成可能であることを、本件発明者は鋭意の研究により知見した。この知見に基づいて、本実施の形態では、第1シード層22Sを、下地金属層221と被覆金属層222とを用いて形成している。 The base metal layer 221 is an adhesion layer formed by a sol-gel method or a dip coat, and the coated metal layer 222 is an electroless plating layer formed by an electroless plating treatment. When the base metal layer 221 containing the metal oxide is adhered to the side wall 21 by a sol-gel method or a dip coat, and the coated metal layer 222 is formed on the base metal layer 221 by electroless plating, the adhesion is high. Moreover, the present inventor has found through diligent research that it is possible to form a seed layer that is flat while suppressing the film thickness and that suppresses the generation of pinholes. Based on this finding, in the present embodiment, the first seed layer 22S is formed by using the base metal layer 221 and the coating metal layer 222.

下地金属層221に含まれる金属酸化物は、基板12との関係で密着性が良好となるものである限り特に限定されるものではないが、本件発明者の鋭意の研究では、基板12がガラス基板である場合において、金属酸化物を酸化亜鉛とすることで、下地金属層221が基板12に対して強固に密着することが見出されている。 The metal oxide contained in the base metal layer 221 is not particularly limited as long as it has good adhesion in relation to the substrate 12, but in the diligent research of the present inventor, the substrate 12 is made of glass. In the case of a substrate, it has been found that the underlying metal layer 221 is firmly adhered to the substrate 12 by using zinc oxide as the metal oxide.

また、被覆金属層222は、下地金属層221との関係で密着性が良好で且つ無電解めっき後に平坦性を確保可能である限り特に限定されるものではないが、本件発明者の鋭意の研究では、基板12がガラス基板であり、下地金属層221に含まれる金属酸化物が酸化亜鉛である場合においては、被覆金属層222に含まれる金属材料を銅とすることで、被覆金属層222が下地金属層221に対して強固に密着しつつ、膜厚を抑えながら平坦となり、且つピンホールの発生が抑制されることが見出されている。したがって、本実施の形態では、好適な貫通電極22を形成するために、基板12がガラス基板となっており、下地金属層221に含まれる金属酸化物が酸化亜鉛となっており、被覆金属層222に含まれる金属材料が銅となっている。 Further, the coated metal layer 222 is not particularly limited as long as it has good adhesion in relation to the underlying metal layer 221 and flatness can be ensured after electroless plating, but the intent of the present inventor's research. Then, when the substrate 12 is a glass substrate and the metal oxide contained in the base metal layer 221 is zinc oxide, the coated metal layer 222 is formed by using copper as the metal material contained in the coated metal layer 222. It has been found that the metal layer 221 is firmly adhered to the base metal layer 221 and is flattened while suppressing the film thickness, and the generation of pinholes is suppressed. Therefore, in the present embodiment, in order to form a suitable through electrode 22, the substrate 12 is a glass substrate, the metal oxide contained in the base metal layer 221 is zinc oxide, and the coated metal layer. The metal material contained in 222 is copper.

なお、基板12をガラス基板とし、下地金属層221に含まれる金属酸化物を酸化亜鉛とし、被覆金属層222に含まれる金属材料を銅とする場合においては、下地金属層221の厚みを0.05μm以上且つ0.2μm以下の範囲で貫通孔20の側壁21に形成しつつ、被覆金属層222の厚みを0.2μm以上且つ1.0μm以下の範囲で形成することが好ましい。このような範囲で第1シード層22Sを形成した際には、密着性が高く且つ膜厚を抑えながらも平坦となる有用な第1シード層22Sを貫通孔20内に形成可能であることを本件発明者は実験によって確認している。また、このような条件で第1シード層22Sを形成した場合には、この第1シード層22S上の第1めっき層22Pについても、膜厚を抑えながらも平坦に形成することができる。 When the substrate 12 is a glass substrate, the metal oxide contained in the base metal layer 221 is zinc oxide, and the metal material contained in the coated metal layer 222 is copper, the thickness of the base metal layer 221 is set to 0. It is preferable to form the coating metal layer 222 in the range of 0.2 μm or more and 1.0 μm or less while forming it on the side wall 21 of the through hole 20 in the range of 05 μm or more and 0.2 μm or less. When the first seed layer 22S is formed in such a range, it is possible to form a useful first seed layer 22S in the through hole 20 which has high adhesion and is flat while suppressing the film thickness. The inventor of the present invention has confirmed by experiment. Further, when the first seed layer 22S is formed under such conditions, the first plating layer 22P on the first seed layer 22S can also be formed flat while suppressing the film thickness.

また、第1シード層22Sは、下地金属層221と被覆金属層222との間にパラジウムを備えていてもよい。このようなパラジウムは触媒として機能し、被覆金属層222の析出を促進させることができる。 Further, the first seed layer 22S may include palladium between the base metal layer 221 and the coating metal layer 222. Such palladium functions as a catalyst and can promote the precipitation of the coated metal layer 222.

一方、第1めっき層22Pは、電解めっき処理によって形成される、導電性を有する層である。第1めっき層22Pを構成する材料としては、銅、金、銀、白金、ロジウム、スズ、アルミニウム、ニッケル、クロム等の金属又はこれらを用いた合金等、あるいはこれらを積層したものを使用することができる。本実施の形態では、第1めっき層22Pを構成する材料が被覆金属層222に含まれる材料と同一であるため、銅を含んでいる。 On the other hand, the first plating layer 22P is a layer having conductivity formed by the electrolytic plating treatment. As the material constituting the first plating layer 22P, a metal such as copper, gold, silver, platinum, rhodium, tin, aluminum, nickel, chromium, an alloy using these, or a laminated material thereof shall be used. Can be done. In the present embodiment, since the material constituting the first plating layer 22P is the same as the material contained in the coated metal layer 222, copper is contained.

(第1配線構造部)
次に、第1配線構造部30について説明する。第1配線構造部30は、基板12の第1面13側に電気的な回路を構成するよう第1面13側に設けられた導電層や絶縁層等の層を有するものである。本実施の形態では、第1配線構造部30の一部によって、キャパシタ15が構成されている。また、第1配線構造部30の一部によって、インダクタ16の一部が構成されている。本実施の形態において、第1配線構造部30は、第1面第1導電層31、第1面第1無機層32、第1面第2導電層33、第1面第1被覆有機層34、第1面第3導電層35及び第1面第2被覆有機層36を有する。
(1st wiring structure part)
Next, the first wiring structure portion 30 will be described. The first wiring structure portion 30 has a layer such as a conductive layer or an insulating layer provided on the first surface 13 side so as to form an electric circuit on the first surface 13 side of the substrate 12. In the present embodiment, the capacitor 15 is configured by a part of the first wiring structure portion 30. Further, a part of the inductor 16 is formed by a part of the first wiring structure portion 30. In the present embodiment, the first wiring structure portion 30 includes a first surface first conductive layer 31, a first surface first inorganic layer 32, a first surface second conductive layer 33, and a first surface first coated organic layer 34. It has a first surface third conductive layer 35 and a first surface second coated organic layer 36.

〔第1面第1導電層〕
第1面第1導電層31は、基板12の第1面13上に位置する、導電性を有する層である。第1面第1導電層31は、貫通電極22に電気的に接続されていてもよく、本実施の形態では、貫通電極22が、第1面第1導電層31に電気的に接続されている。本例の第1面第1導電層31は、貫通電極22と同じ工程で形成されており、図2に示すように、第1シード層22Sと第1めっき層22Pとを有する。また、第1面13上の第1シード層22Sは、金属酸化物を含む下地金属層221と、第1めっき層22Pに含まれる金属材料と同一の材料を含む被覆金属層222と、を有し、下地金属層221及び被覆金属層222はこの順で基板12の第1面13に積層され、下地金属層221は、第1面13に密着している。
[First surface, first conductive layer]
The first surface first conductive layer 31 is a layer having conductivity located on the first surface 13 of the substrate 12. The first surface first conductive layer 31 may be electrically connected to the through electrode 22. In the present embodiment, the through electrode 22 is electrically connected to the first surface first conductive layer 31. There is. The first surface first conductive layer 31 of this example is formed in the same process as the through electrode 22, and has a first seed layer 22S and a first plating layer 22P as shown in FIG. Further, the first seed layer 22S on the first surface 13 includes a base metal layer 221 containing a metal oxide and a coated metal layer 222 containing the same material as the metal material contained in the first plating layer 22P. The underlying metal layer 221 and the coated metal layer 222 are laminated on the first surface 13 of the substrate 12 in this order, and the underlying metal layer 221 is in close contact with the first surface 13.

上述したように、下地金属層221は、ゾルゲル法またはディップコートにより形成された密着層であり、被覆金属層222は、無電解めっき処理により形成された無電解めっき層である。本実施の形態では、第1面13上の第1シード層22Sにおいても、貫通孔20内の第1シード層22Sと同様に、高い密着性を確保すべく、下地金属層221に含まれる金属酸化物が酸化亜鉛となっており、被覆金属層222に含まれる金属材料が銅となっている。 As described above, the base metal layer 221 is an adhesion layer formed by a sol-gel method or a dip coat, and the coating metal layer 222 is an electroless plating layer formed by an electroless plating treatment. In the present embodiment, the metal contained in the base metal layer 221 also in the first seed layer 22S on the first surface 13 in order to ensure high adhesion as in the case of the first seed layer 22S in the through hole 20. The oxide is zinc oxide, and the metal material contained in the coated metal layer 222 is copper.

また、基板12をガラス基板とし、下地金属層221に含まれる金属酸化物を酸化亜鉛とし、被覆金属層222に含まれる金属材料を銅とする場合には、第1面13上において、下地金属層221の厚みを0.05μm以上且つ0.2μm以下の範囲で基板12の第1面13に形成しつつ、被覆金属層222の厚みを0.2μm以上且つ1.0μm以下の範囲で形成することが好ましい。このような場合、密着性が高く且つ膜厚を抑えながらも平坦となる有用な第1シード層22Sを第1面13上に形成可能である。また、このような第1シード層22S上の第1めっき層22Pについても、膜厚を抑えながらも平坦に形成することができる。 When the substrate 12 is a glass substrate, the metal oxide contained in the base metal layer 221 is zinc oxide, and the metal material contained in the coated metal layer 222 is copper, the base metal is on the first surface 13. The thickness of the coated metal layer 222 is formed in the range of 0.2 μm or more and 1.0 μm or less while the thickness of the layer 221 is formed on the first surface 13 of the substrate 12 in the range of 0.05 μm or more and 0.2 μm or less. Is preferable. In such a case, a useful first seed layer 22S having high adhesion and being flat while suppressing the film thickness can be formed on the first surface 13. Further, the first plating layer 22P on the first seed layer 22S can also be formed flat while suppressing the film thickness.

また、第1面第1導電層31を構成する第1シード層22Sも、下地金属層221と被覆金属層222との間にパラジウムを備えていてもよい。一方、第1面第1導電層31を構成する第1めっき層22Pは、電解めっき処理によって形成される、導電性を有する層である。第1めっき層22Pを構成する材料としては、銅、金、銀、白金、ロジウム、スズ、アルミニウム、ニッケル、クロム等の金属又はこれらを用いた合金等、あるいはこれらを積層したものを使用することができる。本実施の形態では、第1めっき層22Pを構成する材料が被覆金属層222に含まれる材料と同一であるため、銅を含んでいる。 Further, the first seed layer 22S constituting the first surface first conductive layer 31 may also be provided with palladium between the base metal layer 221 and the coating metal layer 222. On the other hand, the first plating layer 22P constituting the first surface first conductive layer 31 is a layer having conductivity formed by the electrolytic plating treatment. As the material constituting the first plating layer 22P, a metal such as copper, gold, silver, platinum, rhodium, tin, aluminum, nickel, chromium, an alloy using these, or a laminated material thereof shall be used. Can be done. In the present embodiment, since the material constituting the first plating layer 22P is the same as the material contained in the coated metal layer 222, copper is contained.

〔第1面第1無機層〕
第1面第1無機層32は、少なくとも部分的に第1面第1導電層31上に位置し、無機材料を含み、且つ絶縁性を有する層である。第1面第1無機層32の無機材料としては、SiN等の珪素窒化物を用いることができる。その他にも、第1面第1無機層32の無機材料の例として、酸化シリコン、酸化アルミ、五酸化タンタル等を挙げることができる。第1面第1無機層32の無機材料の比誘電率は、例えば3以上且つ50以下である。また、第1面第1無機層32の厚みは、例えば50nm以上且つ400nm以下である。第1面第1無機層32は、単一の層から構成されていてもよく、複数の層を含んでいてもよい。
[First surface, first inorganic layer]
The first surface first inorganic layer 32 is a layer that is at least partially located on the first surface first conductive layer 31 and contains an inorganic material and has an insulating property. As the inorganic material of the first surface first inorganic layer 32, a silicon nitride such as SiN can be used. In addition, as an example of the inorganic material of the first surface first inorganic layer 32, silicon oxide, aluminum oxide, tantalum pentoxide and the like can be mentioned. The relative permittivity of the inorganic material of the first surface first inorganic layer 32 is, for example, 3 or more and 50 or less. The thickness of the first surface first inorganic layer 32 is, for example, 50 nm or more and 400 nm or less. The first surface first inorganic layer 32 may be composed of a single layer or may include a plurality of layers.

〔第1面第2導電層〕
第1面第2導電層33は、第1面第1無機層32上に位置する、導電性を有する層である。上述の第1面第1導電層31と、第1面第1導電層31上に位置する上述の第1面第1無機層32と、第1面第1無機層32上に位置する第1面第2導電層33とによって、キャパシタ15が構成されている。図2に示すように、第1面第2導電層33は、第2シード層33Sと第2めっき層33Pとを有し、第2シード層33S及び第2めっき層33Pはこの順で第1面第1無機層32に積層されている。
[First surface, second conductive layer]
The first surface second conductive layer 33 is a layer having conductivity located on the first surface first inorganic layer 32. The above-mentioned first surface first conductive layer 31, the above-mentioned first surface first inorganic layer 32 located on the first surface first conductive layer 31, and the first surface located on the first surface first inorganic layer 32. The surface second conductive layer 33 constitutes the capacitor 15. As shown in FIG. 2, the first surface second conductive layer 33 has a second seed layer 33S and a second plating layer 33P, and the second seed layer 33S and the second plating layer 33P are first in this order. It is laminated on the surface first inorganic layer 32.

第2シード層33Sは、電解めっき処理によって第2めっき層33Pを形成する電解めっき工程の際に、めっき液中の金属イオンを析出させて第2めっき層33Pを成長させるための土台となる、導電性を有する層である。本実施の形態における第2シード層33Sは、下地金属層331と、第2めっき層33Pに含まれる金属材料と同一の材料を含む被覆金属層332と、を有し、下地金属層331及び被覆金属層332はこの順で第1面第1無機層32に積層されている。下地金属層331及び被覆金属層332はともに、スパッタリングにより形成されたスパッタ層である。本実施の形態において、下地金属層331に含まれる金属材料は、チタンであり、被覆金属層332に含まれる金属材料は、銅である。 The second seed layer 33S serves as a base for growing the second plating layer 33P by precipitating metal ions in the plating solution during the electrolytic plating step of forming the second plating layer 33P by the electrolytic plating treatment. It is a layer having conductivity. The second seed layer 33S in the present embodiment has a base metal layer 331 and a coating metal layer 332 containing the same material as the metal material contained in the second plating layer 33P, and includes the base metal layer 331 and the coating. The metal layer 332 is laminated on the first surface first inorganic layer 32 in this order. Both the base metal layer 331 and the coated metal layer 332 are sputter layers formed by sputtering. In the present embodiment, the metal material contained in the base metal layer 331 is titanium, and the metal material contained in the coated metal layer 332 is copper.

一方、第2めっき層33Pは、電解めっき処理によって形成される、導電性を有する層である。第2めっき層33Pを構成する材料としては、銅、金、銀、白金、ロジウム、スズ、アルミニウム、ニッケル、クロム等の金属又はこれらを用いた合金等、あるいはこれらを積層したものを使用することができる。本実施の形態では、第2めっき層33Pを構成する材料が被覆金属層332に含まれる材料と同一であるため、銅を含んでいる。 On the other hand, the second plating layer 33P is a layer having conductivity formed by the electrolytic plating treatment. As the material constituting the second plating layer 33P, a metal such as copper, gold, silver, platinum, rhodium, tin, aluminum, nickel, chromium, an alloy using these, or a laminated material thereof shall be used. Can be done. In the present embodiment, since the material constituting the second plating layer 33P is the same as the material contained in the coated metal layer 332, copper is contained.

第2めっき層33Pは、チタンを含む下地金属層331をスパッタにより形成するとともに、下地金属層331上に銅を含む被覆金属層332をスパッタにより形成して、第2シード層33Sを形成し、次いで第2シード層33Sをエッチング液によりエッチングしてパターニングした後、電解めっき処理を行うことで形成され得る。このような工程では、第2シード層33Sをエッチングする際に、第1シード層22Sがサイドエッチングされる状況が生じ得る。そこで、本実施の形態では、上述した第1シード層22Sが、第2シード層33Sをエッチングするエッチング液に対して耐食性を有する材料を含んでいる。 In the second plating layer 33P, the base metal layer 331 containing titanium is formed by etching, and the coated metal layer 332 containing copper is formed on the base metal layer 331 by etching to form the second seed layer 33S. Next, the second seed layer 33S can be formed by etching with an etching solution, patterning, and then performing an electrolytic plating treatment. In such a step, when the second seed layer 33S is etched, a situation may occur in which the first seed layer 22S is side-etched. Therefore, in the present embodiment, the above-mentioned first seed layer 22S contains a material having corrosion resistance to the etching solution for etching the second seed layer 33S.

具体的には、第2シード層33Sの下地金属層331がチタンを含むのに対して、第1シード層22Sの下地金属層221は酸化亜鉛を含む。下地金属層331をエッチングする際には、エッチング液として、例えばメルテックス社製のTI-3991が使用され得るが、このようなエッチング液に対して、酸化亜鉛は耐食性を有する。これにより、本実施の形態では、第2シード層33Sの下地金属層331のエッチングの際に、第1シード層22Sの下地金属層221に欠落が生じることが抑制され、下地金属層221において不所望な欠落が生じていない状態となっている。 Specifically, the base metal layer 331 of the second seed layer 33S contains titanium, whereas the base metal layer 221 of the first seed layer 22S contains zinc oxide. When etching the base metal layer 331, for example, TI-391 manufactured by Meltex Inc. can be used as the etching solution, and zinc oxide has corrosion resistance to such an etching solution. As a result, in the present embodiment, when the base metal layer 331 of the second seed layer 33S is etched, it is suppressed that the base metal layer 221 of the first seed layer 22S is missing, and the base metal layer 221 does not. It is in a state where the desired omission has not occurred.

〔第1面第1被覆有機層〕
次に、第1面第1被覆有機層34は、第1面第1無機層32上及び第1面第2導電層33に位置し、有機材料を含み、且つ絶縁性を有する層である。第1面第1被覆有機層34の有機材料としては、ポリイミド、エポキシ等を用いることができる。第1面第1被覆有機層34の有機材料は、好ましくは0.003以下、より好ましくは0.002以下、更に好ましくは0.001以下の誘電正接を有する。誘電正接の小さい有機材料を用いて第1面第1被覆有機層34を構成することにより、キャパシタ15やインダクタ16を通るべき電気信号が第1面第1被覆有機層34を通ってしまうことを抑制することができる。これにより、キャパシタ15やインダクタ16を備える実装基板10の帯域を高周波側に広げることができる。
[First surface, first coated organic layer]
Next, the first surface first-coated organic layer 34 is located on the first surface first inorganic layer 32 and on the first surface second conductive layer 33, and is a layer containing an organic material and having insulating properties. As the organic material of the first coated organic layer 34 on the first surface, polyimide, epoxy or the like can be used. The organic material of the first surface first coated organic layer 34 has a dielectric loss tangent of preferably 0.003 or less, more preferably 0.002 or less, still more preferably 0.001 or less. By constructing the first surface first-coated organic layer 34 using an organic material having a small dielectric loss tangent, it is possible that an electric signal to pass through the capacitor 15 and the inductor 16 passes through the first surface first-coated organic layer 34. It can be suppressed. As a result, the band of the mounting board 10 including the capacitor 15 and the inductor 16 can be expanded to the high frequency side.

〔第1面第3導電層〕
第1面第3導電層35は、第1面第1導電層31上又は第1面第2導電層33上に位置する、導電性を有する層である。図1に示す例において、第1面第3導電層35は、キャパシタ15の一方の電極である第1面第1導電層31に接続された部分、及び、キャパシタ15の他方の電極である第1面第2導電層33に接続された部分を含む。
[First surface, third conductive layer]
The first surface third conductive layer 35 is a layer having conductivity located on the first surface first conductive layer 31 or the first surface second conductive layer 33. In the example shown in FIG. 1, the first surface third conductive layer 35 is a portion connected to the first surface first conductive layer 31 which is one electrode of the capacitor 15, and the other electrode of the capacitor 15. The portion connected to the second conductive layer 33 on the first surface is included.

第1面第3導電層35は、貫通電極22や第1面第1導電層31と同様に、順に積層されたシード層及びめっき層を含んでいてもよい。第1面第3導電層35を構成する材料は、貫通電極22や第1面第1導電層31を構成する材料と同様でもよい。 The first surface third conductive layer 35 may include a seed layer and a plating layer laminated in order, similarly to the through electrode 22 and the first surface first conductive layer 31. The material constituting the first surface third conductive layer 35 may be the same as the material constituting the through electrode 22 and the first surface first conductive layer 31.

〔第1面第2被覆有機層〕
第1面第2被覆有機層36は、第1面第1被覆有機層34上及び第1面第3導電層35上に位置し、有機材料を含み、且つ絶縁性を有する層である。第1面第2被覆有機層36は、第1面第1被覆有機層34と同様に、好ましくは0.003以下、より好ましくは0.002以下、更に好ましくは0.001以下の誘電正接を有する有機材料を含む。第1面第2被覆有機層36の有機材料としては、第1面第1被覆有機層34と同様に、ポリイミド、エポキシ等を用いることができる。
[First surface, second coated organic layer]
The first surface second coated organic layer 36 is a layer located on the first surface first coated organic layer 34 and on the first surface third conductive layer 35, containing an organic material, and having an insulating property. Similar to the first surface first-coated organic layer 34, the first surface second-coated organic layer 36 preferably has a dielectric loss tangent of 0.003 or less, more preferably 0.002 or less, still more preferably 0.001 or less. Includes organic materials that have. As the organic material of the first surface second coated organic layer 36, polyimide, epoxy or the like can be used as in the case of the first surface first coated organic layer 34.

(第2配線構造部)
次に、第2配線構造部40について説明する。第2配線構造部40は、基板12の第2面14側に電気的な回路を構成するよう第2面14側に設けられた導電層や絶縁層等の層を有するものである。第2配線構造部40の一部と、上述の第1配線構造部30の一部及び貫通電極22とによって、インダクタ16が構成されている。本実施の形態において、第2配線構造部40は、第2面第1導電層41及び第2面第1被覆有機層43を有する。
(2nd wiring structure part)
Next, the second wiring structure unit 40 will be described. The second wiring structure portion 40 has a layer such as a conductive layer or an insulating layer provided on the second surface 14 side so as to form an electric circuit on the second surface 14 side of the substrate 12. The inductor 16 is composed of a part of the second wiring structure part 40, a part of the first wiring structure part 30 described above, and the through silicon via 22. In the present embodiment, the second wiring structure portion 40 has a second surface first conductive layer 41 and a second surface first coated organic layer 43.

〔第2面第1導電層〕
第2面第1導電層41は、基板12の第2面14上に位置する、導電性を有する層である。第2面第1導電層41は、貫通電極22に接続されていてもよく、本実施の形態では、貫通電極22が、第2面第1導電層41に接続されている。第2面第1導電層41は、貫通電極22及び第1面第1導電層31と同じ工程で形成されているため、第1シード層22Sと第1めっき層22Pとを有する。そして、第2面14上の第1シード層22Sも、金属酸化物を含む下地金属層221と、第1めっき層22Pに含まれる金属材料と同一の材料を含む被覆金属層222と、を有し、下地金属層221及び被覆金属層222はこの順で第2面14に積層され、下地金属層221は、第2面14に密着している。
[Second surface, first conductive layer]
The second surface first conductive layer 41 is a layer having conductivity located on the second surface 14 of the substrate 12. The second surface first conductive layer 41 may be connected to the through electrode 22, and in the present embodiment, the through electrode 22 is connected to the second surface first conductive layer 41. Since the second surface first conductive layer 41 is formed in the same process as the through electrode 22 and the first surface first conductive layer 31, it has a first seed layer 22S and a first plating layer 22P. The first seed layer 22S on the second surface 14 also has a base metal layer 221 containing a metal oxide and a coated metal layer 222 containing the same material as the metal material contained in the first plating layer 22P. The underlying metal layer 221 and the coated metal layer 222 are laminated on the second surface 14 in this order, and the underlying metal layer 221 is in close contact with the second surface 14.

第2面14上の第1シード層22Sにおいても、下地金属層221は、ゾルゲル法またはディップコートにより形成された密着層であり、被覆金属層222は、無電解めっき処理により形成された無電解めっき層である。また、下地金属層221に含まれる金属酸化物は酸化亜鉛であり、被覆金属層222に含まれる金属材料は銅である。 Also in the first seed layer 22S on the second surface 14, the base metal layer 221 is an adhesion layer formed by a sol-gel method or a dip coat, and the coating metal layer 222 is an electroless plating process. It is a plating layer. The metal oxide contained in the base metal layer 221 is zinc oxide, and the metal material contained in the coated metal layer 222 is copper.

一方、第2面第1導電層41を構成する第1めっき層22Pは、電解めっき処理によって形成される、導電性を有する層である。第1めっき層22Pを構成する材料としては、銅、金、銀、白金、ロジウム、スズ、アルミニウム、ニッケル、クロム等の金属又はこれらを用いた合金等、あるいはこれらを積層したものを使用することができる。本実施の形態では、第1めっき層22Pを構成する材料が被覆金属層222に含まれる材料と同一であるため、銅を含んでいる。 On the other hand, the first plating layer 22P constituting the second surface first conductive layer 41 is a layer having conductivity formed by the electrolytic plating treatment. As the material constituting the first plating layer 22P, a metal such as copper, gold, silver, platinum, rhodium, tin, aluminum, nickel, chromium, an alloy using these, or a laminated material thereof shall be used. Can be done. In the present embodiment, since the material constituting the first plating layer 22P is the same as the material contained in the coated metal layer 222, copper is contained.

図3は、実装基板10の第1面第1導電層31及び第2面第1導電層41を第1面13側から見た場合の平面図である。図3においては、第1面第1導電層31上に積層される第1面第1無機層32等の層が省略されている。また、図3においては、第2面14側に位置する第2面第1導電層41が点線で表されている。図1及び図3に示すように、第2面第1導電層41と、第2面第1導電層41に接続された貫通電極22と、貫通電極22に接続された第1面第1導電層31とによって、インダクタ16が構成される。ちなみに、図1は、図3のA-A線に沿う断面図である。 FIG. 3 is a plan view of the first surface first conductive layer 31 and the second surface first conductive layer 41 of the mounting substrate 10 when viewed from the first surface 13 side. In FIG. 3, layers such as the first surface first inorganic layer 32 laminated on the first surface first conductive layer 31 are omitted. Further, in FIG. 3, the second surface first conductive layer 41 located on the second surface 14 side is represented by a dotted line. As shown in FIGS. 1 and 3, the first surface first conductive layer 41, the through electrode 22 connected to the second surface first conductive layer 41, and the first surface first conductive layer connected to the through electrode 22. The layer 31 constitutes the inductor 16. Incidentally, FIG. 1 is a cross-sectional view taken along the line AA of FIG.

〔第2面第1被覆有機層〕
第2面第1被覆有機層43は、第2面第1導電層41上に位置し、有機材料を含み、且つ絶縁性を有する層である。第2面第1被覆有機層43は、第1面第1被覆有機層34や第1面第2被覆有機層36と同様に、好ましくは0.003以下、より好ましくは0.002以下、更に好ましくは0.001以下の誘電正接を有する有機材料を含む。第2面第1被覆有機層43の有機材料としては、第1面第1被覆有機層34や第1面第2被覆有機層36と同様に、ポリイミド、エポキシ等を用いることができる。
[Second surface, first coated organic layer]
The second surface first coated organic layer 43 is a layer located on the second surface first conductive layer 41, containing an organic material, and having an insulating property. The second surface first-coated organic layer 43 is preferably 0.003 or less, more preferably 0.002 or less, and further, similarly to the first surface first-coated organic layer 34 and the first surface second-coated organic layer 36. It preferably contains an organic material having a dielectric loss tangent of 0.001 or less. As the organic material of the second surface first-coated organic layer 43, polyimide, epoxy or the like can be used as in the case of the first surface first-coated organic layer 34 and the first surface second-coated organic layer 36.

実装基板の製造方法
以下、実装基板10の製造方法の一例について、図4乃至図17を参照して説明する。
Manufacturing Method of Mounting Board Hereinafter, an example of the manufacturing method of the mounting board 10 will be described with reference to FIGS. 4 to 17.

(貫通孔の形成工程)
まず、基板12に貫通孔20を形成する。この際、まず、貫通孔20が形成される前の基板12の第1面13及び第2面14の少なくともいずれかにレジスト層を設ける。その後、レジスト層のうち貫通孔20に対応する位置に開口を設ける。次に、レジスト層の開口において基板12を加工することにより、図4に示すように、基板12に貫通孔20を形成することができる。基板12を加工する方法としては、反応性イオンエッチング法、深掘り反応性イオンエッチング法等のドライエッチング法や、ウェットエッチング法等を用いることができる。
(Step of forming through holes)
First, a through hole 20 is formed in the substrate 12. At this time, first, a resist layer is provided on at least one of the first surface 13 and the second surface 14 of the substrate 12 before the through hole 20 is formed. After that, an opening is provided in the resist layer at a position corresponding to the through hole 20. Next, by processing the substrate 12 at the opening of the resist layer, a through hole 20 can be formed in the substrate 12 as shown in FIG. As a method for processing the substrate 12, a dry etching method such as a reactive ion etching method or a deep digging reactive ion etching method, a wet etching method, or the like can be used.

(貫通電極及び第1導電層の形成工程)
次に、貫通孔20の側壁21に貫通電極22を形成する。本実施の形態においては、貫通電極22と同時に、基板12の第1面13上に第1面第1導電層31を形成し、基板12の第2面14上に第2面第1導電層41を形成する。
(Step of forming through silicon via and first conductive layer)
Next, the through electrode 22 is formed on the side wall 21 of the through hole 20. In the present embodiment, at the same time as the through silicon via 22, the first surface first conductive layer 31 is formed on the first surface 13 of the substrate 12, and the second surface first conductive layer is formed on the second surface 14 of the substrate 12. Form 41.

この際、まず、図5に示すように、第1面13、第2面14及び貫通孔20の側壁21上に、酸化亜鉛を含む下地金属層221を形成する。本実施の形態では、ゾルゲル法によって下地金属層221が形成される。次いで、図6に示すように、下地金属層221上に部分的にレジスト層37を形成する。続いて、図7に示すように、下地金属層221上に銅を含む被覆金属層222を形成する。本実施の形態では、被覆金属層222が無電解めっき処理によって形成される。これにより、第1面13、第2面14及び貫通孔20の側壁21上に、第1シード層22Sが形成される。 At this time, first, as shown in FIG. 5, a base metal layer 221 containing zinc oxide is formed on the first surface 13, the second surface 14, and the side wall 21 of the through hole 20. In this embodiment, the base metal layer 221 is formed by the sol-gel method. Next, as shown in FIG. 6, a resist layer 37 is partially formed on the base metal layer 221. Subsequently, as shown in FIG. 7, a coated metal layer 222 containing copper is formed on the base metal layer 221. In this embodiment, the coated metal layer 222 is formed by electroless plating. As a result, the first seed layer 22S is formed on the first surface 13, the second surface 14, and the side wall 21 of the through hole 20.

なお、ゾルゲル法によって酸化亜鉛を含む下地金属層221を形成する場合、例えば、酢酸亜鉛二水和物、酢酸プラセオジム、ジエタノールアミンを含むエタノール溶液を用いたゾルゲル法により下地金属層221を形成することができる。 When the base metal layer 221 containing zinc oxide is formed by the sol-gel method, for example, the base metal layer 221 can be formed by the sol-gel method using an ethanol solution containing zinc acetate dihydrate, placeodium acetate, and diethanolamine. can.

続いて、図8に示すように、第1シード層22S上に銅を含む第1めっき層22Pを形成する。第1めっき層22Pは、電解めっきにより形成される。次いで、図9に示すように、レジスト層37を除去する。また、下地金属層221のうちレジスト層37によって覆われていた部分を、例えばウェットエッチングにより除去する。このようにして、基板12に、所望のパターンの第1面第1導電層31、第2面第1導電層41及び貫通電極22が形成される。これにより、第2面第1導電層41と、第2面第1導電層41に接続された貫通電極22と、貫通電極22に接続された第1面第1導電層31とを備えるインダクタ16を構成することができる。 Subsequently, as shown in FIG. 8, a first plating layer 22P containing copper is formed on the first seed layer 22S. The first plating layer 22P is formed by electrolytic plating. Then, as shown in FIG. 9, the resist layer 37 is removed. Further, the portion of the base metal layer 221 that was covered by the resist layer 37 is removed by, for example, wet etching. In this way, the first surface first conductive layer 31, the second surface first conductive layer 41, and the through silicon via 22 having a desired pattern are formed on the substrate 12. As a result, the inductor 16 including the second surface first conductive layer 41, the through electrode 22 connected to the second surface first conductive layer 41, and the first surface first conductive layer 31 connected to the through electrode 22. Can be configured.

なお、下地金属層221と被覆金属層222との間にパラジウムを設ける場合には、下地金属層221の表面にパラジウムを付着させる工程が実施される。この場合、パラジウムを含む触媒溶液の中に、下地金属層221が設けられた基板12が浸漬される。なお、下地金属層221上に被覆金属層222を無電解めっき処理に形成する際に、被覆金属層222の析出が促進するのであれば、下地金属層221と被覆金属層222との間に付着させる物質は、パラジウムに限られることはない。 When palladium is provided between the base metal layer 221 and the coating metal layer 222, a step of adhering palladium to the surface of the base metal layer 221 is performed. In this case, the substrate 12 provided with the base metal layer 221 is immersed in the catalyst solution containing palladium. If the precipitation of the coated metal layer 222 is promoted when the coated metal layer 222 is formed on the base metal layer 221 by electroless plating, it adheres between the base metal layer 221 and the coated metal layer 222. The substance that causes it is not limited to palladium.

(第1面第1無機層の形成工程)
次に、図10に示すように、第1面第1導電層31上に第1面第1無機層32をパターニングした状態で形成する。この際、まず、第1面第1導電層31、第2面第1導電層41等が設けられた基板12の全域に、まず、第1面第1無機層32を例えばプラズマCVD、スパッタリング等で形成し、その後、第1面第1無機層32をエッチングによりパターニングしてもよい。
(Step of forming the first inorganic layer on the first surface)
Next, as shown in FIG. 10, the first surface first inorganic layer 32 is formed in a patterned state on the first surface first conductive layer 31. At this time, first, the first surface first inorganic layer 32 is first applied to the entire area of the substrate 12 provided with the first surface first conductive layer 31, the second surface first conductive layer 41, etc., for example, plasma CVD, sputtering, etc. Then, the first surface first inorganic layer 32 may be patterned by etching.

(第1面第2導電層の形成工程)
次に、第1面第1無機層32の一部分上に第1面第2導電層33を形成する。この際、まず、図11に示すように、第1面第1無機層32等が設けられた基板12の全域にチタンを含む下地金属層331を形成する。本実施の形態では、下地金属層331がスパッタリングにより形成される。次いで、図12に示すように、下地金属層331によって覆われた基板12の全域に銅を含む被覆金属層332を形成する。本実施の形態では、被覆金属層332もスパッタリングにより形成される。これにより、パターニングされる前の下地金属層331及び被覆金属層332を有する第2シード層33Sが形成される。
(Step of forming the first surface and the second conductive layer)
Next, the first surface second conductive layer 33 is formed on a part of the first surface first inorganic layer 32. At this time, first, as shown in FIG. 11, a base metal layer 331 containing titanium is formed in the entire area of the substrate 12 provided with the first surface first inorganic layer 32 and the like. In this embodiment, the base metal layer 331 is formed by sputtering. Next, as shown in FIG. 12, a coated metal layer 332 containing copper is formed over the entire area of the substrate 12 covered with the base metal layer 331. In this embodiment, the coated metal layer 332 is also formed by sputtering. As a result, the second seed layer 33S having the base metal layer 331 and the coating metal layer 332 before being patterned is formed.

続いて、図13に示すように、第2シード層33Sにおいて第2めっき層33Pが形成されることが予定される位置にレジスト層38が形成される。次いで、図14に示すように、第2シード層33Sのうちのレジスト層38によって覆われていない部分が除去される。この際、まず、被覆金属層332のうちのレジスト層38によって覆われていない部分がエッチング液によりエッチングされる。その後、下地金属層331のうちのレジスト層38によって覆われていない部分がエッチング液によりエッチングされる。銅を含む被覆金属層332をエッチングするエッチング液としては、例えばメルテックス社製のCU-3930が使用され得る。また、チタンを含む下地金属層331をエッチングするエッチング液としては、例えばメルテックス社製のTI-3991が使用され得る。 Subsequently, as shown in FIG. 13, the resist layer 38 is formed in the second seed layer 33S at a position where the second plating layer 33P is expected to be formed. Then, as shown in FIG. 14, the portion of the second seed layer 33S that is not covered by the resist layer 38 is removed. At this time, first, the portion of the coated metal layer 332 that is not covered by the resist layer 38 is etched by the etching solution. After that, the portion of the base metal layer 331 that is not covered by the resist layer 38 is etched by the etching solution. As the etching solution for etching the coated metal layer 332 containing copper, for example, CU-3930 manufactured by Meltex Inc. can be used. Further, as the etching solution for etching the base metal layer 331 containing titanium, for example, TI-391 manufactured by Meltex Inc. can be used.

上述のように被覆金属層332をエッチングした後の基板12においては、第2シード層33Sの下地金属層331が、第1シード層22Sの下地金属層221の端部と直接的に結合した状態となる。そのため、第2シード層33Sの下地金属層331をエッチングする際に使用するエッチング液に対し、第1シード層22Sの下地金属層221が耐食性を有していない場合には、下地金属層221がサイドエッチングされる状況が生じ得る。しかしながら、本実施の形態では、上述したように下地金属層221が、第2シード層33Sの下地金属層331をエッチングするエッチング液に対して耐食性を有する材料から形成されている。これにより、第2シード層33Sの下地金属層331のエッチングの際に、第1シード層22Sの下地金属層221に欠落が生じることが抑制される。 In the substrate 12 after etching the coated metal layer 332 as described above, the base metal layer 331 of the second seed layer 33S is directly bonded to the end portion of the base metal layer 221 of the first seed layer 22S. It becomes. Therefore, when the base metal layer 221 of the first seed layer 22S does not have corrosion resistance to the etching solution used when etching the base metal layer 331 of the second seed layer 33S, the base metal layer 221 is used. Situations where side etching can occur. However, in the present embodiment, as described above, the base metal layer 221 is formed of a material having corrosion resistance to the etching solution for etching the base metal layer 331 of the second seed layer 33S. As a result, it is possible to prevent the base metal layer 221 of the first seed layer 22S from being missing when the base metal layer 331 of the second seed layer 33S is etched.

次いで、図15に示すように、レジスト層38が除去される。その後、図16に示すように、第2シード層33S上に、電解めっき処理により第2めっき層33Pが形成される。このようにして、第1面第2導電層33が形成される。これにより、第1面第1導電層31と、第1面第1導電層31上の第1面第1無機層32と、第1面第1無機層32上の第1面第2導電層33と、を備えるキャパシタ15を構成することができる。 Then, as shown in FIG. 15, the resist layer 38 is removed. After that, as shown in FIG. 16, the second plating layer 33P is formed on the second seed layer 33S by the electrolytic plating treatment. In this way, the first surface second conductive layer 33 is formed. As a result, the first surface first conductive layer 31, the first surface first inorganic layer 32 on the first surface first conductive layer 31, and the first surface second conductive layer on the first surface first inorganic layer 32. A capacitor 15 including 33 can be configured.

その後は、図17に示すように、第1面第2導電層33の一部分上及び第1面第1無機層32の一部分上に第1面第1被覆有機層34を所望のパターンで形成する。次いで、第2面第1導電層41の一部分上及び基板12の第2面14の一部分上に第2面第1被覆有機層43を所望のパターンで形成する。以降は、第1面第3導電層35及び第1面第2被覆有機層36が順次形成され、実装基板10が形成される。 After that, as shown in FIG. 17, the first surface first coated organic layer 34 is formed in a desired pattern on a part of the first surface second conductive layer 33 and on a part of the first surface first inorganic layer 32. .. Next, the second surface first coated organic layer 43 is formed in a desired pattern on a part of the second surface first conductive layer 41 and on a part of the second surface 14 of the substrate 12. After that, the first surface third conductive layer 35 and the first surface second coated organic layer 36 are sequentially formed, and the mounting substrate 10 is formed.

以上に説明した本実施の形態においては、基板12と、第1面第1導電層31と、絶縁層としての第1面第1無機層32と、第1面第2導電層33とがこの順で積層される。第1面第1導電層31は、第1シード層22Sと第1めっき層22Pとを有し、第1シード層22S及び第1めっき層22Pはこの順で基板12に積層されており、第1面第2導電層33は、第2シード層33Sと第2めっき層33Pとを有し、第2シード層33S及び第2めっき層33Pはこの順で第1面第1無機層32に積層されている。そして、第1シード層22Sは、第2シード層33Sをエッチングするエッチング液に対して耐食性を有する材料を含む。 In the present embodiment described above, the substrate 12, the first surface first conductive layer 31, the first surface first inorganic layer 32 as an insulating layer, and the first surface second conductive layer 33 are the same. Stacked in order. The first surface first conductive layer 31 has a first seed layer 22S and a first plating layer 22P, and the first seed layer 22S and the first plating layer 22P are laminated on the substrate 12 in this order. The first surface second conductive layer 33 has a second seed layer 33S and a second plating layer 33P, and the second seed layer 33S and the second plating layer 33P are laminated on the first surface first inorganic layer 32 in this order. Has been done. The first seed layer 22S contains a material having corrosion resistance to the etching solution for etching the second seed layer 33S.

これにより、第2シード層33Sの一部が、第1面第1導電層31の側とは反対側の第1面第1無機層32の面上に残存するように第2シード層33Sの下地金属層331をエッチング液によりエッチングする際に、第1シード層22Sの下地金属層221に欠落が生じることが抑制される。そのため、本実施の形態によれば、導電層の不所望な欠落が抑制された実装基板10を提供することが可能となる。なお、本実施の形態では、第1シード層22S及び第2シード層33Sが2つの層を有するが、これら各シード層は、単層であってもよい。また、本実施の形態では、貫通孔20内に貫通電極22が設けられるが、基板12に凹上の孔を形成し、この孔内に電極部が設けられ、これが導電層に接続されてもよい。 As a result, a part of the second seed layer 33S remains on the surface of the first surface first inorganic layer 32 opposite to the side of the first surface first conductive layer 31. When the base metal layer 331 is etched with the etching solution, it is possible to prevent the base metal layer 221 of the first seed layer 22S from being chipped. Therefore, according to the present embodiment, it is possible to provide a mounting substrate 10 in which an undesired loss of the conductive layer is suppressed. In the present embodiment, the first seed layer 22S and the second seed layer 33S have two layers, and each of these seed layers may be a single layer. Further, in the present embodiment, the through electrode 22 is provided in the through hole 20, but even if a concave hole is formed in the substrate 12 and an electrode portion is provided in the hole and this is connected to the conductive layer. good.

(酸化亜鉛を含む下地金属層の有用性に関する確認試験)
ところで、本実施の形態では、上述したように、第1シード層22Sの下地金属層221が酸化亜鉛を含み、且つ、ゾルゲル法により形成される。この場合の有用性について、実験例1~3を例に挙げて以下に説明する。
(Confirmation test on the usefulness of the underlying metal layer containing zinc oxide)
By the way, in the present embodiment, as described above, the base metal layer 221 of the first seed layer 22S contains zinc oxide and is formed by the sol-gel method. The usefulness in this case will be described below by taking Experimental Examples 1 to 3 as an example.

実験例1では、酸化亜鉛を含む第1シード層22Sの下地金属層221をゾルゲル法によって形成し、銅を含む被覆金属層222を無電解めっき処理により形成した。このように形成された第1シード層22S上に第1めっき層22Pを電解めっき処理により形成し、貫通電極22と第1面第1導電層31とを形成した。この状態において、密着強度、微細配線再現性、ピンホールの発生状況、及び導通状態についての確認試験を行った。 In Experimental Example 1, the base metal layer 221 of the first seed layer 22S containing zinc oxide was formed by the sol-gel method, and the coated metal layer 222 containing copper was formed by electroless plating. The first plating layer 22P was formed on the first seed layer 22S thus formed by an electrolytic plating treatment to form a through electrode 22 and a first surface first conductive layer 31. In this state, confirmation tests were conducted on the adhesion strength, fine wiring reproducibility, pinhole generation status, and continuity status.

実験例2では、チタンを含む第1シード層22Sの下地金属層221をスパッタリングにより形成した。その後、実施例1と同様の処理で、貫通電極及びこれに接続される導電層を形成した。そして、この状態において、実験例1と同様に、密着強度、微細配線再現性、ピンホールの発生状況、及び導通状態についての確認試験を行った。 In Experimental Example 2, the base metal layer 221 of the first seed layer 22S containing titanium was formed by sputtering. Then, the through electrode and the conductive layer connected to the through electrode were formed by the same treatment as in Example 1. Then, in this state, a confirmation test was conducted on the adhesion strength, the reproducibility of fine wiring, the state of occurrence of pinholes, and the state of continuity, as in Experimental Example 1.

実験例3では、第1シード層22Sの下地金属層221に相当する層を設けずに、銅を含むシード層を無電解めっき処理により形成した後、電解めっきにより銅を含むめっき層を形成し、貫通電極及びこれに接続される導電層を形成した。そして、この状態において、実験例1と同様に、密着強度、微細配線再現性、ピンホールの発生状況、及び導通状態についての確認試験を行った。 In Experimental Example 3, a seed layer containing copper was formed by electroless plating without providing a layer corresponding to the base metal layer 221 of the first seed layer 22S, and then a plating layer containing copper was formed by electrolytic plating. , A through electrode and a conductive layer connected to it were formed. Then, in this state, a confirmation test was conducted on the adhesion strength, the reproducibility of fine wiring, the state of occurrence of pinholes, and the state of continuity, as in Experimental Example 1.

各実験例では、基板12がガラス基板である。また、第1面第1導電層31が8μmの線幅で形成されている。 In each experimental example, the substrate 12 is a glass substrate. Further, the first surface first conductive layer 31 is formed with a line width of 8 μm.

密着強度の確認試験では、第1面第1導電層31を、インストロン型引張り試験機で、引っ張り試験を行い、各導電層が剥離された際の力を計測した。 In the adhesion strength confirmation test, the first surface first conductive layer 31 was subjected to a tensile test with an Instron type tensile tester, and the force when each conductive layer was peeled off was measured.

微細配線再現性の確認試験では、このように微細に形成された第1面第1導電層31が剥がれているか否か及び外観不良があるか否かを顕微鏡で観察した。 In the confirmation test of the fine wiring reproducibility, it was observed with a microscope whether or not the first surface first conductive layer 31 thus finely formed was peeled off and whether or not there was an appearance defect.

ピンホールの発生状況の確認試験では、第1面第1導電層31にピンホールが発生しているか否かを顕微鏡で観察した。 In the confirmation test of the state of occurrence of pinholes, it was observed with a microscope whether or not pinholes were generated in the first conductive layer 31 on the first surface.

導通状態の確認試験では、各実験例において、100個の貫通電極を経由したオープンショートテストにより、導通状態を確認した。 In the continuity state confirmation test, in each experimental example, the continuity state was confirmed by an open short test via 100 through electrodes.

各確認試験の結果は、以下の表1の通りである。 The results of each confirmation test are shown in Table 1 below.

Figure 0007008276000001
Figure 0007008276000001

以上の確認試験では下地金属層221が酸化亜鉛を含み、且つ、ゾルゲル法により形成された場合に、特に有用であることが確認された。特に実験例1が、実験例2及び3に対して導通状態が良好であるのは、ゾルゲル法によって下地金属層221が形成されることで、貫通孔20内の第1シード層22Sの断線が効果的に抑制されていることが理由であるものと推認される。そのため、貫通電極22を形成する場合には、酸化亜鉛を含む下地金属層221をゾルゲル法で形成することが特に有用であると言える。また、実験例1及び2では、剥離強度が6N/mであるが、この数値は剥離強度として十分に高い値である。 In the above confirmation test, it was confirmed that the base metal layer 221 is particularly useful when it contains zinc oxide and is formed by the sol-gel method. In particular, Experimental Example 1 has a good conduction state with respect to Experimental Examples 2 and 3 because the base metal layer 221 is formed by the sol-gel method, so that the first seed layer 22S in the through hole 20 is disconnected. It is presumed that the reason is that it is effectively suppressed. Therefore, when forming the through silicon via 22, it can be said that it is particularly useful to form the base metal layer 221 containing zinc oxide by the sol-gel method. Further, in Experimental Examples 1 and 2, the peel strength is 6 N / m, but this value is a sufficiently high value as the peel strength.

素子搭載基板
図18は、図1に示した実装基板10と、実装基板10に搭載され、貫通孔20に設けられた貫通電極22に電気的に接続された素子61と、を備える素子搭載基板60の一例を示す断面図である。素子61は、ロジックICやメモリIC等のLSIチップである。また、素子61は、MEMS(Micro Electro Mechanical Systems)チップであってもよい。MEMSチップとは、機械要素部品、センサ、アクチュエータ、電子回路等が1つの基板上に集積化された電子デバイスである。図18に示すように、素子61は、実装基板10の第1面第3導電層35等の導電層に電気的に接続された端子62を有する。
Element mounting board FIG. 18 is an element mounting board including the mounting board 10 shown in FIG. 1 and an element 61 mounted on the mounting board 10 and electrically connected to a through electrode 22 provided in the through hole 20. It is sectional drawing which shows an example of 60. The element 61 is an LSI chip such as a logic IC or a memory IC. Further, the element 61 may be a MEMS (Micro Electro Mechanical Systems) chip. A MEMS chip is an electronic device in which machine element parts, sensors, actuators, electronic circuits, etc. are integrated on one substrate. As shown in FIG. 18, the element 61 has a terminal 62 electrically connected to a conductive layer such as the first surface third conductive layer 35 of the mounting substrate 10.

実装基板が搭載される製品の例
図19は、本開示の実施形態に係る実装基板10が搭載され得る製品の例を示す図である。本開示の実施形態に係る実装基板10は、様々な製品において利用され得る。例えば、ノート型パーソナルコンピュータ110、タブレット端末120、携帯電話130、スマートフォン140、デジタルビデオカメラ150、デジタルカメラ160、デジタル時計170、サーバ180等に搭載される。
Example of a Product on which a Mounting Board is Mounted FIG. 19 is a diagram showing an example of a product on which the mounting board 10 according to the embodiment of the present disclosure can be mounted. The mounting board 10 according to the embodiment of the present disclosure can be used in various products. For example, it is mounted on a notebook personal computer 110, a tablet terminal 120, a mobile phone 130, a smartphone 140, a digital video camera 150, a digital camera 160, a digital clock 170, a server 180, and the like.

10…実装基板
12…基板
13…第1面
14…第2面
20…貫通孔
22…貫通電極
22S…第1シード層
22P…第1めっき層
221…下地金属層
222…被覆金属層
31…第1面第1導電層
32…第1面第1無機層
33…第1面第2導電層
33S…第2シード層
33P…第2めっき層
331…下地金属層
332…被覆金属層
10 ... Mounting substrate 12 ... Substrate 13 ... First surface 14 ... Second surface 20 ... Through hole 22 ... Through electrode 22S ... First seed layer 22P ... First plating layer 221 ... Underlayer metal layer 222 ... Coating metal layer 31 ... First 1st surface 1st conductive layer 32 ... 1st surface 1st inorganic layer 33 ... 1st surface 2nd conductive layer 33S ... 2nd seed layer 33P ... 2nd plating layer 331 ... Underlayer metal layer 332 ... Coating metal layer

Claims (10)

基板と、第1導電層と、絶縁層と、第2導電層とがこの順で積層され、
前記第1導電層は、第1シード層と第1めっき層とを有し、前記第1シード層及び前記第1めっき層はこの順で前記基板に積層されており、
前記第2導電層は、第2シード層と第2めっき層とを有し、前記第2シード層及び前記第2めっき層はこの順で前記絶縁層に積層されており、
前記第1シード層は、前記第2シード層をエッチングするエッチング液に対して耐食性を有する材料を含み、
前記第1シード層は、金属酸化物を含む下地金属層と、前記第1めっき層に含まれる金属材料と同一の材料を含む被覆金属層と、を有し、前記下地金属層及び前記被覆金属層はこの順で前記基板に積層され、前記下地金属層は、前記基板に密着し、
前記下地金属層に含まれる前記金属酸化物は、酸化亜鉛であり、
前記被覆金属層及び前記第1めっき層に含まれる前記金属材料は、銅であり、
前記下地金属層と前記被覆金属層との間にパラジウムを備える、実装基板。
The substrate, the first conductive layer, the insulating layer, and the second conductive layer are laminated in this order.
The first conductive layer has a first seed layer and a first plating layer, and the first seed layer and the first plating layer are laminated on the substrate in this order.
The second conductive layer has a second seed layer and a second plating layer, and the second seed layer and the second plating layer are laminated on the insulating layer in this order.
The first seed layer contains a material having corrosion resistance to an etching solution for etching the second seed layer.
The first seed layer has a base metal layer containing a metal oxide and a coated metal layer containing the same material as the metal material contained in the first plating layer, and the base metal layer and the coated metal. The layers are laminated on the substrate in this order, and the base metal layer is in close contact with the substrate.
The metal oxide contained in the base metal layer is zinc oxide.
The metal material contained in the coating metal layer and the first plating layer is copper.
A mounting substrate comprising palladium between the underlying metal layer and the coated metal layer .
前記第2シード層は、チタンを含む、請求項に記載の実装基板。 The mounting substrate according to claim 1 , wherein the second seed layer contains titanium. 前記基板は、ガラス基板である、請求項1又は2に記載の実装基板。 The mounting substrate according to claim 1 or 2 , wherein the substrate is a glass substrate. 基板と、第1導電層と、絶縁層と、第2導電層とがこの順で積層され、
前記第1導電層は、第1シード層と第1めっき層とを有し、前記第1シード層及び前記第1めっき層はこの順で前記基板に積層されており、
前記第2導電層は、第2シード層と第2めっき層とを有し、前記第2シード層及び前記第2めっき層はこの順で前記絶縁層に積層されており、
前記第1シード層は、前記第2シード層をエッチングするエッチング液に対して耐食性を有する材料を含み、
前記第1シード層は、金属酸化物を含む下地金属層と、前記第1めっき層に含まれる金属材料と同一の材料を含む被覆金属層と、を有し、前記下地金属層及び前記被覆金属層はこの順で前記基板に積層され、前記下地金属層は、前記基板に密着し、
前記下地金属層と前記被覆金属層との間にパラジウムを備える、実装基板。
The substrate, the first conductive layer, the insulating layer, and the second conductive layer are laminated in this order.
The first conductive layer has a first seed layer and a first plating layer, and the first seed layer and the first plating layer are laminated on the substrate in this order.
The second conductive layer has a second seed layer and a second plating layer, and the second seed layer and the second plating layer are laminated on the insulating layer in this order.
The first seed layer contains a material having corrosion resistance to an etching solution for etching the second seed layer.
The first seed layer has a base metal layer containing a metal oxide and a coated metal layer containing the same material as the metal material contained in the first plating layer, and the base metal layer and the coated metal. The layers are laminated on the substrate in this order, and the base metal layer is in close contact with the substrate.
A mounting substrate comprising palladium between the underlying metal layer and the coated metal layer .
第1シード層と第1めっき層とを有し、前記第1シード層及び前記第1めっき層がこの順で基板に積層される第1導電層における前記第1シード層を形成する工程であって、金属酸化物を含む下地金属層と、前記第1めっき層に含まれる金属材料と同一の材料を含む被覆金属層とをこの順で前記基板に積層して、前記第1シード層を形成する工程と、
前記第1導電層と、絶縁層と、をこの順で前記基板に積層してパターニングした後、前記第1導電層、前記絶縁層及び前記基板を覆うように第2シード層を設ける工程と、
前記第2シード層の一部が、前記第1導電層の側とは反対側の前記絶縁層の面上に残存するように前記第2シード層をエッチング液によりエッチングする工程と、
エッチング後の前記第2シード層上に第2めっき層を形成し、前記第2シード層及び前記第2めっき層を有する第2導電層を形成する工程と、
を備え、
前記第1シード層を、前記第2シード層をエッチングする前記エッチング液に対して耐食性を有する材料から形成し、
前記下地金属層を、ゾルゲル法又はディップコートにより形成し、
前記被覆金属層を、無電解めっき処理により形成する、実装基板の製造方法。
It is a step of forming the first seed layer in the first conductive layer having the first seed layer and the first plating layer, and the first seed layer and the first plating layer are laminated on the substrate in this order. The base metal layer containing the metal oxide and the coated metal layer containing the same material as the metal material contained in the first plating layer are laminated on the substrate in this order to form the first seed layer. And the process to do
A step of laminating and patterning the first conductive layer and the insulating layer on the substrate in this order, and then providing a second seed layer so as to cover the first conductive layer, the insulating layer, and the substrate.
A step of etching the second seed layer with an etching solution so that a part of the second seed layer remains on the surface of the insulating layer on the side opposite to the side of the first conductive layer.
A step of forming a second plating layer on the second seed layer after etching, and forming a second conductive layer having the second seed layer and the second plating layer.
Equipped with
The first seed layer is formed of a material having corrosion resistance to the etching solution for etching the second seed layer.
The base metal layer is formed by a sol-gel method or a dip coat, and is formed.
A method for manufacturing a mounting substrate, wherein the coated metal layer is formed by electroless plating .
前記下地金属層に含まれる前記金属酸化物は、酸化亜鉛であり、
前記被覆金属層及び前記第1めっき層に含まれる前記金属材料は、銅である、請求項に記載の実装基板の製造方法。
The metal oxide contained in the base metal layer is zinc oxide.
The method for manufacturing a mounting substrate according to claim 5 , wherein the metal material contained in the coated metal layer and the first plating layer is copper.
前記第1シード層は、前記下地金属層にパラジウムを設けた後に、前記被覆金属層を形成することで形成される、請求項に記載の実装基板の製造方法。 The method for manufacturing a mounting substrate according to claim 6 , wherein the first seed layer is formed by forming the coated metal layer after providing palladium on the base metal layer. 前記第2シード層は、チタンを含む、請求項6又は7に記載の実装基板の製造方法。 The method for manufacturing a mounting substrate according to claim 6 or 7 , wherein the second seed layer contains titanium. 前記基板として、ガラス基板を用いる、請求項6乃至8のいずれかに記載の実装基板の製造方法。 The method for manufacturing a mounting substrate according to any one of claims 6 to 8 , wherein a glass substrate is used as the substrate. 前記基板は、前記第1導電層、前記絶縁層及び前記第2導電層が積層される主面と、前記主面に形成された孔とを有しており、
前記第1導電層が、前記主面と前記孔とに跨がって位置するように、前記下地金属層がゾルゲル法又はディップコートにより形成され、前記被覆金属層が無電解めっき処理により形成される、請求項に記載の実装基板の製造方法。
The substrate has a main surface on which the first conductive layer, the insulating layer, and the second conductive layer are laminated, and a hole formed in the main surface.
The base metal layer is formed by a sol-gel method or a dip coat so that the first conductive layer is located so as to straddle the main surface and the holes, and the coated metal layer is formed by electroless plating. The method for manufacturing a mounting board according to claim 5 .
JP2017240983A 2017-12-15 2017-12-15 Mounting board and its manufacturing method Active JP7008276B2 (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2017240983A JP7008276B2 (en) 2017-12-15 2017-12-15 Mounting board and its manufacturing method
JP2022002533A JP7457923B2 (en) 2017-12-15 2022-01-11 Mounting board and manufacturing method thereof
JP2024042825A JP2024073602A (en) 2017-12-15 2024-03-18 Mounting board and manufacturing method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2017240983A JP7008276B2 (en) 2017-12-15 2017-12-15 Mounting board and its manufacturing method

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2022002533A Division JP7457923B2 (en) 2017-12-15 2022-01-11 Mounting board and manufacturing method thereof

Publications (2)

Publication Number Publication Date
JP2019110169A JP2019110169A (en) 2019-07-04
JP7008276B2 true JP7008276B2 (en) 2022-01-25

Family

ID=67180186

Family Applications (3)

Application Number Title Priority Date Filing Date
JP2017240983A Active JP7008276B2 (en) 2017-12-15 2017-12-15 Mounting board and its manufacturing method
JP2022002533A Active JP7457923B2 (en) 2017-12-15 2022-01-11 Mounting board and manufacturing method thereof
JP2024042825A Pending JP2024073602A (en) 2017-12-15 2024-03-18 Mounting board and manufacturing method thereof

Family Applications After (2)

Application Number Title Priority Date Filing Date
JP2022002533A Active JP7457923B2 (en) 2017-12-15 2022-01-11 Mounting board and manufacturing method thereof
JP2024042825A Pending JP2024073602A (en) 2017-12-15 2024-03-18 Mounting board and manufacturing method thereof

Country Status (1)

Country Link
JP (3) JP7008276B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7238712B2 (en) * 2019-09-18 2023-03-14 トヨタ自動車株式会社 Wiring board manufacturing method and wiring board

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018093061A (en) 2016-12-02 2018-06-14 凸版印刷株式会社 Electronic component and manufacturing method thereof

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018093061A (en) 2016-12-02 2018-06-14 凸版印刷株式会社 Electronic component and manufacturing method thereof

Also Published As

Publication number Publication date
JP2019110169A (en) 2019-07-04
JP2022050582A (en) 2022-03-30
JP2024073602A (en) 2024-05-29
JP7457923B2 (en) 2024-03-29

Similar Documents

Publication Publication Date Title
JP6323768B1 (en) Penetration electrode substrate, manufacturing method thereof, and mounting substrate
JP7447982B2 (en) Through-electrode substrate, mounting board including through-electrode substrate, and method for manufacturing the through-electrode substrate
JP2011029522A (en) Multilayer wiring board
JP2024073602A (en) Mounting board and manufacturing method thereof
KR20160001026A (en) Embedded multilayer ceramic electronic component, manufacturing method thereof and print circuit board having embedded multilayer ceramic electronic component
US20070246248A1 (en) Flexible printed circuit board
JP5715237B2 (en) Flexible multilayer board
JP2023120327A (en) Capacitor built-in component, mounting board including capacitor built-in component, and manufacturing method of capacitor built-in component
TWI694752B (en) Embedded passive device structure
JP2018120932A (en) Through-electrode sheet-like body, mounting board with through electrode substrate, and method for manufacturing through-electrode substrate
JP2018148086A (en) Manufacturing method for through electrode substrate and through electrode substrate
JP7236059B2 (en) Through electrode substrate, mounting substrate provided with through electrode substrate, and method for manufacturing through electrode substrate
JP2015225963A (en) Wiring board, electronic device, and electronic module
JP7405183B2 (en) Wiring board, mounting board including wiring board, and method for manufacturing wiring board
JP6267068B2 (en) Wiring board, electronic device and electronic module
JP7182084B2 (en) Penetration electrode substrate and manufacturing method thereof
JP2018190933A (en) Wiring board and manufacturing method of the same
JP2015012157A (en) Wiring board and electronic device
JP6965589B2 (en) Manufacturing method of mounting substrate and through electrode substrate including through electrode substrate and through electrode substrate
JP4616230B2 (en) Substrate for IC inspection equipment
JP2018110157A (en) Through electrode substrate, mounting substrate including through electrode substrate, and manufacturing method of through electrode substrate
JP2014086679A (en) Thin film wiring board, multilayer wiring board and substrate for probe card
JP2008209237A (en) Probe card assembly substrate and probe card assembly
WO2013005473A1 (en) Multilayer structure and method for manufacturing same
JP2018107337A (en) Electronic component and manufacturing method of the same

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20201026

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20210709

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20210903

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20211210

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20211223

R150 Certificate of patent or registration of utility model

Ref document number: 7008276

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150