JP6806185B2 - 混合信号マルチチップmemsデバイスパッケージにおけるクロストークの低減 - Google Patents
混合信号マルチチップmemsデバイスパッケージにおけるクロストークの低減 Download PDFInfo
- Publication number
- JP6806185B2 JP6806185B2 JP2019095767A JP2019095767A JP6806185B2 JP 6806185 B2 JP6806185 B2 JP 6806185B2 JP 2019095767 A JP2019095767 A JP 2019095767A JP 2019095767 A JP2019095767 A JP 2019095767A JP 6806185 B2 JP6806185 B2 JP 6806185B2
- Authority
- JP
- Japan
- Prior art keywords
- bond pad
- signal
- pad
- die
- chip
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81B—MICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
- B81B7/00—Microstructural systems; Auxiliary parts of microstructural devices or systems
- B81B7/0006—Interconnects
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81B—MICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
- B81B7/00—Microstructural systems; Auxiliary parts of microstructural devices or systems
- B81B7/0032—Packages or encapsulation
- B81B7/0064—Packages or encapsulation for protecting against electromagnetic or electrostatic interferences
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81B—MICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
- B81B7/00—Microstructural systems; Auxiliary parts of microstructural devices or systems
- B81B7/0032—Packages or encapsulation
- B81B7/007—Interconnections between the MEMS and external electrical signals
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81B—MICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
- B81B7/00—Microstructural systems; Auxiliary parts of microstructural devices or systems
- B81B7/02—Microstructural systems; Auxiliary parts of microstructural devices or systems containing distinct electrical or optical devices of particular relevance for their function, e.g. microelectro-mechanical systems [MEMS]
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81C—PROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
- B81C1/00—Manufacture or treatment of devices or systems in or on a substrate
- B81C1/00015—Manufacture or treatment of devices or systems in or on a substrate for manufacturing microsystems
- B81C1/00222—Integrating an electronic processing unit with a micromechanical structure
- B81C1/0023—Packaging together an electronic processing unit die and a micromechanical structure die
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81C—PROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
- B81C1/00—Manufacture or treatment of devices or systems in or on a substrate
- B81C1/00015—Manufacture or treatment of devices or systems in or on a substrate for manufacturing microsystems
- B81C1/00222—Integrating an electronic processing unit with a micromechanical structure
- B81C1/00246—Monolithic integration, i.e. micromechanical structure and electronic processing unit are integrated on the same substrate
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81C—PROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
- B81C1/00—Manufacture or treatment of devices or systems in or on a substrate
- B81C1/00015—Manufacture or treatment of devices or systems in or on a substrate for manufacturing microsystems
- B81C1/00261—Processes for packaging MEMS devices
- B81C1/00301—Connecting electric signal lines from the MEMS device with external electrical signal lines, e.g. through vias
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/06—Receivers
- H04B1/16—Circuits
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81B—MICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
- B81B2207/00—Microstructural systems or auxiliary parts thereof
- B81B2207/01—Microstructural systems or auxiliary parts thereof comprising a micromechanical device connected to control or processing electronics, i.e. Smart-MEMS
- B81B2207/012—Microstructural systems or auxiliary parts thereof comprising a micromechanical device connected to control or processing electronics, i.e. Smart-MEMS the micromechanical device and the control or processing electronics being separate parts in the same package
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81B—MICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
- B81B2207/00—Microstructural systems or auxiliary parts thereof
- B81B2207/07—Interconnects
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81B—MICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
- B81B2207/00—Microstructural systems or auxiliary parts thereof
- B81B2207/09—Packages
- B81B2207/091—Arrangements for connecting external electrical signals to mechanical structures inside the package
- B81B2207/098—Arrangements not provided for in groups B81B2207/092 - B81B2207/097
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81C—PROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
- B81C2203/00—Forming microstructural systems
- B81C2203/01—Packaging MEMS
- B81C2203/0154—Moulding a cap over the MEMS device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L2224/40—Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
- H01L2224/401—Disposition
- H01L2224/40135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/40137—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/48137—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4912—Layout
- H01L2224/49175—Parallel arrangements
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Semiconductor Integrated Circuits (AREA)
- Wire Bonding (AREA)
Description
部品パッケージの外側に通信される信号間のクロストークを低減するためのいくつかの解決策が、当技術分野において知られている。
Claims (14)
- ダイハンドルを含むリードフレームと、
前記ダイハンドルに取り付けられ、MEMS構造体を含む第1ダイであって、当該第1ダイの少なくとも1つのアナログチップパッド内に少なくとも1つのアナログ信号を供給するように構成された第1ダイと、
前記ダイハンドルに取り付けられたデジタルダイであって、前記第1ダイから、当該デジタルダイの少なくとも1つのアナログチップパッドを介して前記少なくとも1つのアナログ信号を受信するように構成されたデジタルダイであって、第1ボンディングワイヤが、当該デジタルダイの前記少なくとも1つのアナログチップパッドを、前記第1ダイの前記少なくとも1つのアナログ出力チップパッドのそれぞれに結合するデジタルダイとを備える混合信号マルチチップパッケージであって、
少なくとも1つの前記デジタルダイは、前記リードフレームの少なくとも1つの第1ボンドパッドを介して送受信される少なくとも1つのデジタル信号担持信号を用いて、外部回路と通信するように構成され、
DC電圧に結合されるように構成された、前記リードフレームの少なくとも1つの第2ボンドパッドは、前記少なくとも1つの第1ボンドパッドと前記第1ボンディングワイヤとの間に前記リードフレームの面に沿って横方向に延在し、前記少なくとも1つの第1ボンドパッドと前記第1ボンディングワイヤとの間にDCガードを形成する
混合信号マルチチップパッケージ。 - 前記少なくとも1つの第1ボンドパッドの面積は、前記リードフレームにおける中間サイズのボンドパッドの面積の50%未満である
請求項1に記載の混合信号マルチチップパッケージ。 - 前記少なくとも1つの第2ボンドパッドは、前記少なくとも1つの第1ボンドパッドにおける前記第1ボンディングワイヤに面する側において、前記少なくとも1つの第1ボンドパッドに隣接して配置される
請求項1または2に記載の混合信号マルチチップパッケージ。 - 前記少なくとも1つの第2ボンドパッドは、平均サイズのボンドパッドによって覆われた周囲の一部より大きい、前記第1ボンディングワイヤの方向にある前記少なくとも1つの第1ボンドパッドの周囲の一部を覆う
請求項1または3に記載の混合信号マルチチップパッケージ。 - 前記DC電圧は、接地電圧および動作電圧のうちのいずれか1つである
請求項1〜4のいずれか1項に記載の混合信号マルチチップパッケージ。 - 前記リードフレームは、前記リードフレームの橋絡部によって互いに橋絡された2つの第2ボンドパッドを含み、前記少なくとも1つの第1ボンドパッドは前記2つの第2ボンドパッド間に存在し、前記2つの第2ボンドパッドは前記橋絡部によって短絡し、前記橋絡部は、それぞれの前記少なくとも1つの第1ボンドパッドを外部回路へ結合するように構成された少なくとも1つの信号担持リードの反対側で、前記少なくとも1つの第1ボンドパッドを取り囲み、前記橋絡部は、前記少なくとも1つの第1ボンドパッドと、前記混合信号マルチチップパッケージの内部に存在する他の部品との間にDCバリアを形成するように構成される
請求項1〜5のいずれか1項に記載の混合信号マルチチップパッケージ。 - 前記橋絡部は、信号担持チップパッドと、前記少なくとも1つの第1ボンドパッドおよび前記信号担持チップパッドを結合する信号担持ボンディングワイヤとを含む横
方向領域をさらに取り囲むように拡張される
請求項6に記載の混合信号マルチチップパッケージ。 - ダイハンドルを含むリードフレームを備える混合信号マルチチップパッケージにおけるクロストークを低減する方法であって、
前記ダイハンドルに取り付けられ、かつMEMS構造体を含む第1ダイの少なくとも1つのアナログチップパッドと、前記ダイハンドルに取り付けられた少なくとも1つのデジタルダイの少なくとも1つのアナログチップパッドとの間で少なくとも1つのアナログ信号を伝送し、前記少なくとも1つのアナログ信号の各々を、第1ボンディングワイヤによってそれぞれの前記アナログチップパッド間で伝送するステップと、
前記デジタルダイの回路によって前記少なくとも1つのアナログ信号を処理するステップと、
リードフレームの少なくとも1つの第1ボンドパッドを介して送受信される少なくとも1つのデジタル信号担持信号を用いて、前記デジタルダイの回路によって外部回路と通信するステップと、
前記少なくとも1つの第1ボンドパッドと前記第1ボンディングワイヤとの間に配置された少なくとも1つの第2ボンドパッドをDC電圧に結合し、前記少なくとも1つの第2ボンドパッドは、前記リードフレームの面に沿って横方向に延在し、前記少なくとも1つの第1ボンドパッドと前記第1ボンディングワイヤとの間にDCガードを形成するステップとを含む
方法。 - 前記方法は、さらに、前記少なくとも1つの第1ボンドパッドの面積が前記リードフレームにおける中間サイズのボンドパッドの面積の50%未満であるように少なくとも前記第1ボンドパッドの面積を縮小するステップを含む
請求項8に記載の方法。 - 前記方法は、さらに、前記少なくとも1つの第1ボンドパッドにおける前記第1ボンディングワイヤに面する側において、前記少なくとも1つの第1ボンドパッドに隣接して前記少なくとも1つの第2ボンドパッドを配置するステップを含む
請求項8または9に記載の方法。 - 前記方法は、さらに、平均サイズのボンドパッドによって覆われた周囲の一部より大きい、前記第1ボンディングワイヤの方向にある前記少なくとも1つの第1ボンドパッドの周囲の一部を、前記少なくとも1つの第2ボンドパッドで覆うステップを含む
請求項8または10に記載の方法。 - 前記DC電圧は、接地電圧および動作電圧のうちのいずれか1つである
請求項8〜11のいずれか1項に記載の方法。 - 前記方法は、さらに、前記リードフレームの橋絡部によって、2つの第2ボンドパッドを互いに橋絡し、前記少なくとも1つの第1ボンドパッドは前記2つの第2ボンドパッド間に存在し、前記2つの第2ボンドパッドは前記橋絡部によって短絡し、前記橋絡部は、それぞれの前記少なくとも1つの第1ボンドパッドを外部回路へ結合するように構成された少なくとも1つの信号担持リードの反対側で、前記少なくとも1つの第1ボンドパッドを取り囲み、前記橋絡部は、前記少なくとも1つの第1ボンドパッドと、前記混合信号マルチチップパッケージの内部に存在する他の部品との間にDCバリアを形成するように構成されるステップを含む
請求項8〜12のいずれか1項に記載の方法。 - 前記方法は、さらに、前記橋絡部を、信号担持チップパッドと、前記少なくとも1つの第1ボンドパッドおよび前記信号担持チップパッドを結合する信号担持ボンディングワイヤとを含む前記パッケージの横方向領域をさらに取り囲むように拡張するステップを含む
請求項13に記載の方法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FI20185469 | 2018-05-22 | ||
FI20185469 | 2018-05-22 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2019216237A JP2019216237A (ja) | 2019-12-19 |
JP6806185B2 true JP6806185B2 (ja) | 2021-01-06 |
Family
ID=66589211
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019095767A Active JP6806185B2 (ja) | 2018-05-22 | 2019-05-22 | 混合信号マルチチップmemsデバイスパッケージにおけるクロストークの低減 |
Country Status (4)
Country | Link |
---|---|
US (1) | US10633246B2 (ja) |
EP (2) | EP3575262B1 (ja) |
JP (1) | JP6806185B2 (ja) |
CN (1) | CN110510571B (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11063629B1 (en) * | 2020-10-14 | 2021-07-13 | Nvidia Corporation | Techniques for detecting wireless communications interference from a wired communications channel |
TWI737529B (zh) * | 2020-10-30 | 2021-08-21 | 精拓科技股份有限公司 | 數位隔離器 |
Family Cites Families (35)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5511428A (en) * | 1994-06-10 | 1996-04-30 | Massachusetts Institute Of Technology | Backside contact of sensor microstructures |
JPH0870090A (ja) * | 1994-08-30 | 1996-03-12 | Kawasaki Steel Corp | 半導体集積回路 |
JP3106087B2 (ja) * | 1995-04-07 | 2000-11-06 | 松下電器産業株式会社 | リードフレーム及び半導体装置 |
US6538336B1 (en) | 2000-11-14 | 2003-03-25 | Rambus Inc. | Wirebond assembly for high-speed integrated circuits |
JP2003204027A (ja) * | 2002-01-09 | 2003-07-18 | Matsushita Electric Ind Co Ltd | リードフレーム及びその製造方法、樹脂封止型半導体装置及びその製造方法 |
JP4146290B2 (ja) * | 2003-06-06 | 2008-09-10 | 株式会社ルネサステクノロジ | 半導体装置 |
US7064442B1 (en) * | 2003-07-02 | 2006-06-20 | Analog Devices, Inc. | Integrated circuit package device |
US7557433B2 (en) * | 2004-10-25 | 2009-07-07 | Mccain Joseph H | Microelectronic device with integrated energy source |
US6933599B2 (en) * | 2003-10-27 | 2005-08-23 | Freescale Semiconductor, Inc. | Electromagnetic noise shielding in semiconductor packages using caged interconnect structures |
US20050205951A1 (en) * | 2004-03-18 | 2005-09-22 | Honeywell Internatioanl, Inc. | Flip chip bonded micro-electromechanical system (MEMS) device |
US8003443B2 (en) * | 2006-03-10 | 2011-08-23 | Stats Chippac Ltd. | Non-leaded integrated circuit package system with multiple ground sites |
WO2007127348A2 (en) * | 2006-04-26 | 2007-11-08 | Ems Technologies, Inc. | Planar mixed-signal circuit board |
US7569472B2 (en) | 2006-10-31 | 2009-08-04 | Lsi Corporation | Method and apparatus of power ring positioning to minimize crosstalk |
US7843021B2 (en) * | 2008-02-28 | 2010-11-30 | Shandong Gettop Acoustic Co. Ltd. | Double-side mountable MEMS package |
US8154134B2 (en) * | 2008-05-12 | 2012-04-10 | Texas Instruments Incorporated | Packaged electronic devices with face-up die having TSV connection to leads and die pad |
JP5191915B2 (ja) * | 2009-01-30 | 2013-05-08 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
US8703499B2 (en) * | 2009-04-27 | 2014-04-22 | E-Vitae Pte. Ltd. | On-chip laboratory for blood analysis |
US8217474B2 (en) * | 2009-12-28 | 2012-07-10 | Solid State System Co., Ltd. | Hermetic MEMS device and method for fabricating hermetic MEMS device and package structure of MEMS device |
JP5418607B2 (ja) * | 2010-01-28 | 2014-02-19 | 株式会社村田製作所 | 可変容量装置 |
US8618620B2 (en) * | 2010-07-13 | 2013-12-31 | Infineon Technologies Ag | Pressure sensor package systems and methods |
US8921955B1 (en) * | 2011-02-24 | 2014-12-30 | Amkor Technology, Inc. | Semiconductor device with micro electromechanical system die |
ITAN20110029A1 (it) * | 2011-03-01 | 2012-09-02 | Stefano Marchetti | Sistema integrato di tele-alimentazione per trasmissioni bidirezionali a larga banda |
JP5618873B2 (ja) * | 2011-03-15 | 2014-11-05 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
US8674486B2 (en) * | 2011-12-14 | 2014-03-18 | Samsung Electro-Mechanics | Isolation barrier device and methods of use |
KR102071078B1 (ko) * | 2012-12-06 | 2020-01-30 | 매그나칩 반도체 유한회사 | 멀티 칩 패키지 |
JP2015095486A (ja) * | 2013-11-08 | 2015-05-18 | アイシン精機株式会社 | 半導体装置 |
CN206134667U (zh) * | 2014-04-03 | 2017-04-26 | 株式会社村田制作所 | 可变电容器 |
US9905410B2 (en) * | 2015-01-31 | 2018-02-27 | Agilent Technologies, Inc. | Time-of-flight mass spectrometry using multi-channel detectors |
JP6522402B2 (ja) * | 2015-04-16 | 2019-05-29 | ローム株式会社 | 半導体装置 |
US10333505B2 (en) * | 2017-02-21 | 2019-06-25 | M31 Technology Corporation | Repetitive IO structure in a PHY for supporting C-PHY compatible standard and/or D-PHY compatible standard |
EP3470366B1 (en) * | 2017-10-12 | 2020-07-08 | Murata Manufacturing Co., Ltd. | Reducing vibration of a mems installation on a printed circuit board |
DE102018106560A1 (de) * | 2017-10-17 | 2019-04-18 | Infineon Technologies Ag | Drucksensorbauelemente und Verfahren zum Herstellen von Drucksensorbauelementen |
US10396053B2 (en) * | 2017-11-17 | 2019-08-27 | General Electric Company | Semiconductor logic device and system and method of embedded packaging of same |
US10566301B2 (en) * | 2017-11-17 | 2020-02-18 | General Electric Company | Semiconductor logic device and system and method of embedded packaging of same |
JP2019165197A (ja) * | 2017-12-13 | 2019-09-26 | 株式会社村田製作所 | 半導体部品のemc保護 |
-
2019
- 2019-05-15 EP EP19174590.0A patent/EP3575262B1/en active Active
- 2019-05-15 EP EP20176768.8A patent/EP3725737B1/en active Active
- 2019-05-21 CN CN201910424132.XA patent/CN110510571B/zh active Active
- 2019-05-22 JP JP2019095767A patent/JP6806185B2/ja active Active
- 2019-05-22 US US16/419,453 patent/US10633246B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
EP3725737A1 (en) | 2020-10-21 |
CN110510571A (zh) | 2019-11-29 |
EP3575262A1 (en) | 2019-12-04 |
EP3725737B1 (en) | 2023-07-26 |
US20190359480A1 (en) | 2019-11-28 |
CN110510571B (zh) | 2023-07-25 |
JP2019216237A (ja) | 2019-12-19 |
EP3575262B1 (en) | 2021-04-14 |
US10633246B2 (en) | 2020-04-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8294256B2 (en) | Chip package structure and method of making the same | |
EP0810655A2 (en) | A package for a semiconductor device | |
US7098528B2 (en) | Embedded redistribution interposer for footprint compatible chip package conversion | |
JP6806185B2 (ja) | 混合信号マルチチップmemsデバイスパッケージにおけるクロストークの低減 | |
US20090080135A1 (en) | Apparatus and Method for ESD Protection of an Integrated Circuit | |
AU2009217526B2 (en) | Pressure sense die pad layout and method for direct wire bonding to programmable compensation integrated circuit die | |
US20190177159A1 (en) | Emc protection of a semiconductor component | |
KR100652106B1 (ko) | 회로 장치 | |
US7638862B2 (en) | Die attach paddle for mounting integrated circuit die | |
CN105720019B (zh) | 具有盖帽的图像感测装置和相关方法 | |
US7569472B2 (en) | Method and apparatus of power ring positioning to minimize crosstalk | |
EP2884242B1 (en) | Sensor Package And Manufacturing Method | |
CN111742407A (zh) | 半导体装置 | |
US20080116585A1 (en) | Multi-chip structure | |
EP3285294B1 (en) | Integrated circuit die having a split solder pad | |
JP2004103654A (ja) | 光結合半導体装置及びその製造方法 | |
KR20010067308A (ko) | 적층 다이를 갖는 집적 회로 패키지 | |
CN113574403B (zh) | 磁场传感器 | |
CN111900144B (zh) | 高速互连的接地参考形状 | |
CN212387732U (zh) | 电子设备 | |
TWI236768B (en) | Low noise multi chip image sensor package | |
TW202441748A (zh) | 積體電路、半導體結構、用以形成積體電路的方法 | |
KR101389716B1 (ko) | 입력 장치, 단말장치 및 패키징 방법 | |
JP2006222109A (ja) | マルチチップモジュール | |
JPH10209369A (ja) | 半導体集積回路の実装方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20190820 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20200521 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20200616 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200717 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20201104 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20201117 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6806185 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |