JP6762710B2 - 撮像装置及びその制御方法 - Google Patents

撮像装置及びその制御方法 Download PDF

Info

Publication number
JP6762710B2
JP6762710B2 JP2015243320A JP2015243320A JP6762710B2 JP 6762710 B2 JP6762710 B2 JP 6762710B2 JP 2015243320 A JP2015243320 A JP 2015243320A JP 2015243320 A JP2015243320 A JP 2015243320A JP 6762710 B2 JP6762710 B2 JP 6762710B2
Authority
JP
Japan
Prior art keywords
signal
pixel
scanning
line
phase difference
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2015243320A
Other languages
English (en)
Other versions
JP2017112423A (ja
Inventor
稔 廣瀬
稔 廣瀬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP2015243320A priority Critical patent/JP6762710B2/ja
Priority to US15/374,779 priority patent/US10225494B2/en
Publication of JP2017112423A publication Critical patent/JP2017112423A/ja
Application granted granted Critical
Publication of JP6762710B2 publication Critical patent/JP6762710B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/50Control of the SSIS exposure
    • H04N25/53Control of the integration time
    • H04N25/533Control of the integration time by using differing integration times for different sensor regions
    • H04N25/534Control of the integration time by using differing integration times for different sensor regions depending on the spectral component
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/60Control of cameras or camera modules
    • H04N23/63Control of cameras or camera modules by using electronic viewfinders
    • H04N23/633Control of cameras or camera modules by using electronic viewfinders for displaying additional information relating to control or operation of the camera
    • H04N23/634Warning indications
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/60Control of cameras or camera modules
    • H04N23/65Control of camera operation in relation to power supply
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/60Control of cameras or camera modules
    • H04N23/667Camera operation mode switching, e.g. between still and video, sport and normal or high- and low-resolution modes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/60Control of cameras or camera modules
    • H04N23/67Focus control based on electronic image sensor signals
    • H04N23/672Focus control based on electronic image sensor signals based on the phase difference signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/70Circuitry for compensating brightness variation in the scene
    • H04N23/71Circuitry for evaluating the brightness variation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/40Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled
    • H04N25/44Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled by partially reading an SSIS array
    • H04N25/447Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled by partially reading an SSIS array by preserving the colour pattern with or without loss of information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/40Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled
    • H04N25/46Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled by combining or binning pixels
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • H04N25/63Noise processing, e.g. detecting, correcting, reducing or removing noise applied to dark current
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/703SSIS architectures incorporating pixels for producing signals other than image signals
    • H04N25/704Pixels specially adapted for focusing, e.g. phase difference pixel sets
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/75Circuitry for providing, modifying or processing image signals from the pixel array
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • H04N25/778Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components comprising amplifiers shared between a plurality of pixels, i.e. at least one part of the amplifier must be on the sensor array itself

Description

本発明は、撮像装置及びその制御方法に関し、特に焦点検出技術に関するものである。
撮像装置において、撮像素子に位相差検出機能を組み込むことにより、撮影レンズのピントずれ量を求めることを可能とする技術が提案されている。
例えば特許文献1では、撮像素子の一部の受光素子において、受光部の感度領域をオンチップマイクロレンズの光軸に対して偏心させることで瞳分割機能を持たせている。そして、これらの受光素子を有する画素を、撮像素子中に所定の間隔で配置させることで位相差検出機能を実現している。
また、例えば特許文献2では、撮像素子の一つのマイクロレンズに対応する各画素に、A画素及びB画素の複数の光電変換素子を設け、A画素出力とA+B画素出力を読み出している。そして、A画素出力とA+B画素出力を減算処理することでB画素出力を求め、位相差検出機能を実現している。
特開2010−219958号公報 特開2013−106194号公報
しかしながら、特許文献1の位相差検出画素は通常画素としては利用できないため、位相差検出画素の配置割合を大きくすることは困難である。そのため、位相差検出の分解能が低くなって位相差検出の精度が低下してしまう。
一方、特許文献2では全ての画素が複数の光電変換素子を有しているので、全ての画素を位相差検出素子として利用できる。このため、位相差検出の分解能が向上する。しかし、全ての画素からA+B信号とA信号を読み出すために、A+B画素とA画素をそれぞれ読み出すための読み出し回路が必要となる。特に、撮像素子内で比較的大きな面積を必要とする保持容量が2倍必要となり、また制御線も複雑となることから、撮像素子の回路規模の増大が懸念される。また、A+B信号とA信号(またはB信号)の両方を読み出すことから、読み出し時間も2倍必要となってしまう。
本発明に係る撮像装置は、被写体からの光を光電変換する単位画素が行列状に配列され、単位画素に生じた電荷に基づく画像生成用の第1の信号、及び単位画素の一部領域に生じた電荷に基づく位相差検出用の第2の信号を出力する撮像素子と、第1の信号及び第2の信号を行毎に読み出すための走査を制御する走査回路と、を備え、走査回路は、第1の信号を第1の周期で間引いて読み出す第1の走査と、第1の走査で第1の信号が読み出されない行について、第2の信号を第2の周期毎に所定の間引き率で間引いて読み出す第2の走査とを行うことを特徴とする。
本発明によれば、撮像素子の回路規模及び読み出し時間を増大することなく、位相差検出を高精度に行うことができる撮像装置及びその制御方法を提供することができる。
第1の実施形態における撮像装置の構成を示すブロック図。 第1の実施形態における撮像装置の概略構成を示す側断面図。 第1の実施形態におけるDSP内部の機能を示すブロック図。 第1の実施形態における撮像素子の回路図。 第1の実施形態における撮像素子の単位画素の回路図。 第1の実施形態における撮像素子の平面図。 第1の実施形態における位相差検出を行わない場合の撮像素子の駆動を示すタイミングチャート。 第1の実施形態における撮像素子の読み出し方法を説明するための模式図。 第1の実施形態における位相差検出を行う場合の撮像素子の駆動を示すタイミングチャート。 第1の実施形態における撮像装置の撮影動作を示すフローチャート。 第1の実施形態における静止画撮影処理を示すフローチャート。 第1の実施形態における動画撮影処理を示すフローチャート。 第1の実施形態における焦点検出領域と読み出し領域の関係を示す図。 第1の実施形態における第2の走査における第2の周期、及び間引き率の設定例を示す図。
以下、添付図面を参照して本発明を実施するための最良の形態を詳細に説明する。ただし、本形態において例示される構成部品の寸法、形状、それらの相対配置などは、本発明が適用される装置の構成や各種条件により適宜変更されるべきものであり、本発明がそれらの例示に限定されるものではない。
<第1の実施形態>
従来、撮像装置の自動焦点検出及び自動焦点調整において、撮影レンズを通過した光束を用いる一般的な方式として、コントラスト検出方式が知られている。この方式は撮像素子を焦点検出用センサとして用いるもので、撮像素子の出力信号を評価して、そのコントラスト情報が最大となるように撮影レンズの位置を動かすことで焦点調整が可能となる。
しかしながら、撮影レンズを動かしてはコントラスト情報を評価する必要があるとともに、その評価結果としてコントラストが最大であったことが分かった後に、再度コントラスト最大の位置に撮影レンズを移動させるため時間を要する。従って、高速な動作は困難であった。
このような欠点を改善するために撮像素子に位相差検出機能を組み込むことで、撮像素子を焦点検出素子として用いながら、なおかつ撮影レンズのピントずれ量を直接求めることを可能とする技術が提案されている。
例えば特許文献1では、撮像素子の一部の受光素子に、オンチップマイクロレンズの光軸に対して受光部の感度領域を偏心させることで瞳分割機能を持たせている。これらの画素を撮像素子中に所定の間隔で配置させることで位相差検出機能を実現している。
また、例えば特許文献2では、撮像素子の一つのマイクロレンズに対応する各画素にA画素、B画素という複数の光電変換素子を設け、A画素出力とA+B画素出力を読み出している。この2つの出力を減算処理することでB画素出力を求め、位相差検出機能を実現している。
特許文献1には、位相差検出画素が配置されている行のみ、いわゆるローリングシャッタ駆動におけるリセットラインを通常画素行と位相差検出画素を含む行とでそれぞれ独立に走査する案が開示されている。この場合、同一行内に配置された位相差検出画素と通常画素とで、撮像素子内部での信号の読み出し方法は変わらない。しかし、特許文献1では、位相差検出画素を通常画素して使用できないため、位相差検出画素の配置割合を極端に大きくすることは困難である。そのため、位相差検出のための分解能は低くなる。
一方、特許文献2では、全ての画素を複数の光電変換素子で形成することで、全ての画素が位相差検出素子として利用可能となる。このため、水平方向の分解能も向上する。しかしながら、全ての画素の複数の光電変換素子からA+B信号とA信号を読み出すために、撮像素子はA+B画素とA画素をそれぞれ読み出すための読み出し回路が必要となる。特に、撮像素子内で比較的大きな面積を必要とする保持容量を2倍必要とすること、また制御線も複雑となることから、撮像素子周辺部の回路面積の増大が懸念される。
また、特許文献2に示すように、撮像素子の全ての撮像画素が複数の光電変換素子手段から形成される撮像素子では、周辺読み出し回路における回路構成が複雑となり、とくに保持容量といった面積的に比較的大きな回路素子が必要となる。
さらにシステム全体としてA+B信号からA信号を減算しB信号を算出する仕組みが必要であり、回路規模の大きさ、コストが課題であった。また、A+B信号とA(またはB)信号を読み出すためには、単純に画素数が2倍になったことと等価であるため、読み出し時間が2倍必要となる。このように、列回路への書き込み時間が増加し、水平転送時間が単純に2倍となるため、高速読み出しが困難となる課題が生じる。
なお、全ての画素からA+B信号と、A信号の両方を読み出すことをせず、特定の行のみA+B信号と、A信号の両方を読み出そうとすると、特定行のみ水平転送時間が長くなる。しかしながら、特定行のみ水平同期の周期を変えることは、読み出し信号の処理回路の回路規模の増大と煩雑さを招くことになる。
そこで、第1の実施形態では、撮像素子の回路規模、コスト及び読み出し時間を増大することなく、画像の画質を落とさずに、位相差検出に十分な精度で必要な画素信号を読み出す方法について説明する。また、焦点検出動作における撮影条件に応じて、位相差検出画素の読み出しを切り替えることで、AF性能を改善する方法についても説明する。
図1は、本発明の第1の実施形態にかかる撮像装置のブロック図である。撮像素子101は、光学系(図示せず)の射出瞳を通過して結像した撮影光束を光電変換する。撮像素子101は、ISO感度に応じてゲインを切り替える不図示のアンプ回路を内蔵している。アナログフロントエンド(AFE)102は、撮像素子101からのアナログ信号をデジタル信号に変換するA/D変換器を内蔵し、また、ダークオフセットレベルをクランプする機能を有している。
DSP(Digital Signal Processor)103は、AFE102から出力されたデータ信号に対して、各種の補正処理、現像処理、圧縮処理を行う。また、DSP103は、RAM107上の画像データに対して各種の補正処理を行うことも可能である。更に、DSP103は、撮像素子101で発生する各種ノイズの補正処理、欠陥画素の検出及び欠陥画素と位相差検出用画素からの出力の補正処理、位相差検出用画素の周辺画素に対する補正処理等を行う。また、DSP103は、位相差検出用画素からの出力を用いてオートフォーカス情報を算出する演算処理も行う。なお、これらの処理についての詳細は後述する。
また、DSP103は、ROM106、RAM107等の各種メモリに対するアクセス処理、記録媒体108への画像データの書き込み処理、表示部114に対する各種データの表示処理等を行う。なお、第1の実施形態ではアナログ出力タイプのCMOS型の撮像素子101とAFE102の組み合わせからなる例を示しているが、デジタル出力タイプのCMOS型の撮像素子を用い、DSP103に直接接続するものであっても構わない。
タイミング発生回路104は、CPU105の制御の下、撮像素子101、AFE102及びDSP103にクロック信号や制御信号を供給し、DSP103と協働して、撮像素子101の各種読出しモードに対応したタイミング信号を生成する。CPU105は、DSP103及びタイミング発生回路104の制御、並びに測光、焦点調整等のカメラ機能の制御を行う。焦点調整では、撮像素子101とは別に構成された位相差AFを行うための不図示の撮像素子の出力を用いたAFや、撮像素子101に組み込まれた位相差検出用画素の出力を用いて演算されるオートフォーカス情報を用いたAF等を行うことができる。
CPU105には、電源スイッチ109、第1段目のシャッタスイッチSW1(110)、第2段目のシャッタスイッチSW2(111)、モードダイアル112及びISO感度設定スイッチ113等の各種スイッチが接続されている。CPU105は、これらのスイッチ及びダイアルの設定状態に応じた処理を実行する。
ROM106は、撮像装置の制御プログラム、すなわち、CPU105が実行するプログラム、及び各種の補正用データ等を記憶しており、一般的にはフラッシュメモリにより構成されている。RAM107は、ROM106よりも高速にアクセスできるように構成されている。RAM107は、ワークエリアとして利用され、DSP103により処理される画像データ等を一時的に記憶する。記録媒体108としては、例えば撮影された画像データを保存するメモリカード等が用いられ、例えば不図示のコネクタを介してDSP103に接続される。LCD等により構成される表示部114は、撮像装置の情報を表示したり、撮影した画像を再生表示したり、或いは動画像データを表示したりするために用いられる。
電源スイッチ109は、撮像装置を起動させる際にユーザにより操作される。不図示のレリーズボタンを操作することにより第1段目のシャッタスイッチSW1(110)がオンされた場合は、測光処理、測距処理等の撮影前処理が実行される。更に、第2段目のシャッタスイッチSW2(111)がオンされた場合は、不図示のミラー及びシャッタを駆動し、撮像素子101により撮像した画像データをAFE102及びDSP103を介して記録媒体108に書込む一連の撮像動作が開始される。モードダイアル112は、撮像装置の各種の動作モードを設定するために用いられる。ISO感度設定スイッチ113は、撮像装置の撮影ISO感度を設定するために用いられる。
図2は、図1に示す撮像装置の概略構成を示す側断面図である。この撮像装置においては、静止画を撮影する光学ファインダー使用時の状態と、動画撮影あるいはライブビュー使用時のミラーアップ、シャッタ開状態とがある。光学ファインダー使用時の状態を図2(a)に、動画撮影及びライブビュー時のミラーアップ、シャッタ開状態を図2(b)に示す。
図2に示すように、第1の実施形態における撮像装置は、主に、カメラ本体201と、その前面に装着された撮影レンズ202とからなる。撮影レンズ202は交換可能であり、カメラ本体201と撮影レンズ202はマウント接点群203を介して電気的に接続される。撮影レンズ202には、絞り204、焦点調整用レンズ群205等が配置されており、いずれもレンズ制御部206により制御される。
カメラ本体201は、ハーフミラーであるメインミラー207を有し、図2(a)に示す光学ファインダー使用時の状態では、撮影光路上に斜設されて撮影レンズ202からの光をファインダー光学系へ反射する。反射光はピント板211に投影され、撮影者は光路変更用のペンタプリズム212、接眼レンズ群213を介して、ピント板211に投影された被写体像を確認することができる。
一方、メインミラー207を透過した一部の光はサブミラー208を介してAFユニット209に入射する。AFユニット209は位相差検出方式のAFセンサである。位相差AFについては詳細な説明は省略するが、この検出結果を基に、撮影レンズ202の焦点調整用レンズ群205を制御することでAF動作を行う。
不図示のレリーズボタンに連動し、半押しでオンするSW1(110)によりAEやAF等の撮影準備動作が行われる。全押しでオンするSW2(111)がONすると、図2(b)に示すように、メインミラー207及びサブミラー208が光路から退避するよう動作し、その後フォーカルプレーンシャッタ210が所定時間開いて、撮像素子101が露光されることとなる。なお、フォーカルプレーンシャッタ210は図2(a)に示すように通常閉状態であり、撮影時のみ指定された秒時の露光を行うよう開動作を行う。
また、モードダイアル112によりモードが切り替えられ、例えばライブビュー状態になると、SW2がONした時の静止画撮影時と同様に、図2(b)に示すように、メインミラー207及びサブミラー208が光路から退避し、その状態が保持される。さらにフォーカルプレーンシャッタ210も開状態を保持し、撮像素子101が常時露光された状態となる。そして、撮像素子101から得られた信号を表示部114に表示することでライブビューモードが実現される。また、この状態で動画像を記録することで、動画モードに対応できる。
この場合、サブミラー208も光路から退避しているため、AFユニット209へ被写体像が入射しないため、AFユニット209を用いた位相差AFは不可能となる。またメインミラー207も光路から退避しているため、光学ファインダーを用いて被写体像を確認することもできない。
次に図3を参照して、DSP103の構成について説明する。DSP103は先に説明した画像処理の基本となる現像部1001、圧縮部1002のほかにメモリ制御部1003、記録媒体制御部1004、LCD表示制御部1005がある。さらに、後述する位相差検出用画素の出力からオートフォーカス情報を算出する焦点検出演算部1006、算出したオートフォーカス情報をCPU105に送信したり、全般的にCPU105と双方向の通信を行う通信制御部1007がある。
また、画像生成を行う際に撮像素子101が有する理想状態からの感度や、ダークレベルの誤差をデジタル的に補正するための画像補正部1008、更に、AF用補正部1009を有する。AF用補正部1009は、位相差検出用画素の出力からオートフォーカス情報を算出するために、焦点検出演算部1006にデータを送出する前に、光学条件の補正をデジタル的に行う。光学条件の補正としては、例えば、位相差検出用画素の理想状態からの感度や、ダークレベルの誤差補正や、撮影時の撮影レンズ202の焦点距離や絞り値などを含む。
次に、撮像素子101の画素構造について説明する。図4は第1の実施形態における撮像素子101の構成の一例を示す等価回路図である。画素領域には複数の光電変換部を含む単位画素が、水平及び垂直方向に等間隔で行列状に配列されている。撮像素子101は、単位画素に生じた電荷に基づく画像生成用の信号(第1の信号)、及び単位画素が分割された一部領域(瞳領域)に生じた電荷に基づく位相差検出用の信号(第2の信号)を出力する。
ここで単位画素の構成について説明する。図5は撮像素子101の第n行目の単位画素の構成を説明するための等価回路図、図6は単位画素の平面図である。図5及び図6において、光電変換部501及び、光電変換部502はフォトダイオードにより構成される。光電変換部501及び502は単位画素上部に配置された一つのマイクロレンズ601に対応する領域内部に2つに分割されて配置されており、便宜的に光電変換部501をA画素、光電変換部502をB画素と呼ぶこととする。マイクロレンズ601は点線で示した画素ピッチに接するように形成されている。
マイクロレンズ601に対してオフセットして配置されていることから、A画素とB画素は分割された瞳領域を透過した被写体像を光電変換することとなり、A画素出力、B画素出力を読み出すことで位相差検出が可能となり、焦点検出動作が可能となる。即ち、A画素及びB画素が位相差検出用画素である。
光電変換部501及び502で発生した電荷は、それぞれ転送トランジスタ507、508を介してFD部(フローティングディフュージョン部)503に転送される。FD部503は増幅トランジスタ504のゲートに接続され、画素アンプを構成すると共に、電荷電圧変換部としても機能する。
各転送トランジスタ507、508は垂直走査回路520から制御線512に出力される制御信号φTXA_n、及び、制御線513に出力される制御信号φTXB_nにより制御される。転送トランジスタ507、508は、制御信号φTXA_n、φTXB_nがH(ハイレベル)のときオン、L(ローレベル)のときオフとなる。なお、各制御信号におけるnは行を示しており、例えば、制御信号φTXA_nは、第n行目の単位画素に対して出力する制御信号φTXAであることを表している。
また垂直走査回路520より出力される制御線511に出力されるリセット信号φRES_nをHとすることで、リセットトランジスタ505がオンとなり、FD部503をリセットすることができる。また、制御信号φTXA_n及びφTXB_nがHの期間の光電変換部501、502の電荷をリセットすることができる。
垂直走査回路520より出力される制御線510に出力される制御信号φSEL_nがHになると、選択トランジスタ506がオンとなり、増幅トランジスタ504の出力が垂直出力線509に現れる。垂直出力線509には不図示の定電流源が接続され、この垂直出力線509に接続された列ごとの増幅トランジスタ504とからソースフォロワ回路を構成することとなる。
図4は、上述した単位画素が水平方向に4画素、垂直方向に2画素配置された場合を示す模式図である。なお、実際の撮像素子では、このような画素が数十万から数千万画素程度、配置されている。図4では各単位画素のマイクロレンズ601と、その下のA画素、B画素を模式的に示している。各単位画素は列毎に垂直出力線509に接続されている。
垂直出力線509は各列に用意された列アンプ401に接続する。この列アンプ401は各垂直出力線509の出力に入力容量C0と帰還容量Cfにより定まる所定のゲインを乗じて、後段のフォロワ404に出力する。フォロワ404はこの出力をアナログスイッチ405または406を介して、ノイズ成分保持容量CTkNまたは信号成分保持容量CTkSに出力する。なお、kは、図4に示す例では列を表し、k=1〜4である。アナログスイッチ405、406は、それぞれ、不図示の垂直走査回路から制御線409、410に出力される制御信号φTS、φTNにより制御される。
列毎に第n行目の画素のノイズ成分と信号成分を保持したノイズ成分保持容量CTkN、信号成分保持容量CTkSは、不図示の水平走査回路によって出力アンプ411の入力に順次接続される。例えば保持容量CT1N、CT1Sが出力アンプ411に接続されると、出力アンプ411は1列目の電圧の差分に対して所定ゲインを乗じて撮像素子101の外部へ出力する。水平走査回路により次の時刻に保持容量CT3N、CT3Sが出力アンプ411に接続され、これを1行の列数分だけ繰り返し一行分の水平走査動作を終える。この動作を撮像素子101の特定行の選択動作を順次垂直方向に進めることで、撮像素子101の所定の画素の出力を得ることが可能となる。
また、このときに各単位画素のA画素とB画素の両方の出力を同時に転送すると、画像生成に好適な同一のマイクロレンズ601の下部に配置された画素全体に生じる電荷信号を出力することができる。
特許文献2の撮像素子とは異なり、第1の実施形態の列回路ではA+B信号またはA信号、またはB信号のいずれかを読み出すための1対のノイズ成分保持容量CTkN、信号成分保持容量CTkSしか必要としない。すなわち、第1の実施形態の列回路においては、列回路は、位相差検出のために光電変換素子を分離しないので、位相差検出を行わない通常の撮像素子のものと同じ回路構成である。
●位相差検出を行わない場合
まず、位相差検出を行わない場合の動作について、図7に示すタイミングチャートに従って説明する。図7において、時刻t1で水平同期信号HDが入力されると、所定時間後の時刻t2に第n行目の画素群を選択するφSEL_nがHとなり、第n行目の画素の選択トランジスタ506がONとなる。これにより、増幅トランジスタ504の入力に応じた信号が、垂直出力線509に現れる。
同時に第n行目の画素のリセット信号φRES_nがHとなり、第n行目の画素のリセットトランジスタ505をオンする。その後、所定時間後の時刻t3でリセット信号φRES_nをLとし、リセット動作を解除する。すると、垂直出力線509にはリセット解除した状態での信号レベルが現れる。
時刻t3で同時に制御信号φTNがHとなり、リセット解除時の垂直出力線509の信号レベルが列アンプ401により増幅された信号が、ノイズ成分保持容量CTkNに現れる。時刻t4で制御信号φTNをLにすると、リセット解除後の信号レベルが、ノイズ成分保持容量CTkNにホールドされることとなる。
次に時刻t5で第n行目の画素のA画素及びB画素それぞれの転送トランジスタ507、508をオンにすべく、制御信号φTXA_n、φTXB_nをHとする。この動作によりA画素及びB画素の信号電荷が、共にFD部503へ転送される。
所定時間後の時刻t6で制御信号φTXA_n、φTXB_nをLにして転送トランジスタ507、508をオフにする。更に、制御信号φTSをHにする。これにより、信号電荷に応じた垂直出力線509の信号レベルが列アンプ401により増幅されて、信号成分保持容量CTkSに現れる。そして、時刻t7でφTSをLにすると、信号電荷に応じた信号レベルが、信号成分保持容量CTkSにホールドされることとなる。
ここまでで第n行目の各画素のリセット解除直後の出力が各列のノイズ成分保持容量CTkNに保持され、信号電荷に応じた出力が各列の信号成分保持容量CTkSに保持されたことになる。この後、不図示の水平転送回路によって、各列のノイズ成分保持容量CTkNと、信号成分保持容量CTkSを、順次出力アンプ411に接続する。そして、ノイズ成分保持容量CTkNと信号成分保持容量CTkSの差分を、所定ゲインを乗じて出力することで、第n行目のA画素+B画素の信号(合成信号)の読み出しを完了する。位相差検出が不要な場合は、これまで説明した読み出し動作を行うことで実現できる。
上述した駆動方法の概念を図8(a)に示す。図8(a)は、撮像素子101の画素領域を示す図である。図8(a)〜(c)に示す画素領域中の左側及び上側の斜線部は、遮光されたオプティカルブラック部(OB部)を示している。また、図8(a)の画素領域の左側には行番号を示している。先に説明したように、位相差検出を行わない場合には、画素領域を構成する全ての画素から、A画素+B画素の合成信号が読み出される。
●位相差検出を行う場合
次に位相差検出を行う場合の動作について説明する。第1の実施形態において、位相差検出を行う場合には、まず、垂直方向に、第1の周期で間引きながら、A画素+B画素からの合成信号を読み出す。この第1回目の走査を、以下「第1の走査」という。そして、全面を垂直方向に走査したのち、再度垂直走査を垂直方向の上部の行に戻し、今度は、第1の走査で読み出さなかった行について、第2の周期で間引きながら再度走査する。この第2回目の走査を「第2の走査」という。第1の走査では、対象行の単位画素から画像生成用の合成信号を読み出す。一方、第2の走査では、対象行の単位画素内のA画素及びB画素から位相差検出用の信号を順次読み出す。そして、読み出した合成信号を用いて画像を生成するとともに、位相差検出用信号を用いて位相差検出を行う。このような読み出し方法は、撮影する画像の解像度が小さくて、静止画モードと比較して読み出し対象の行が少なくて済む動画モード時に好適であるため、第1の実施形態では、動画モードでの適用を想定するが、これに限定されるものではない。
第1の走査及び第2の走査を行う場合の、読み出し行の模式図を図8(b)に示す。図8(b)において、太枠で囲まれた行は、第1の走査における読み出し対象行であり、その他の行は、第1の走査において読み出されずに間引かれる行である。また、図8(b)に縦線パターンを付した行は、第2の走査における読み出し対象行である。
図8(b)に示す例では、垂直走査回路520は、V0行目のA画素及びB画素から合成信号を読み出した後、第1の周期後(図8では3行後)のV1行目から合成信号を読み出す。引き続き、垂直走査回路520は、同じ第1の周期で、V2、V3、V4、V5、V6及びV7行目から合成信号を順次読み出す。これらV0からV7までの読み出しが、第1の走査である。第1の走査により読み出される行は、画像生成に好適な同一のマイクロレンズ601の下部に配置された画素全体に生じる電荷信号を出力することとなり、V0〜V7行目の合成信号から画像が生成される。
なお、第1の実施形態では列方向(水平方向)には間引きせずに読み出しを行っているため、水平方向と垂直方向の読み出し画素数が異なり、画像の縦横比が異なってしまう。しかしながら後段で縦横比の変換を行ってもよいし、水平方向も同じ比率で一般的な間引き読み出し、あるいは加算間引き読み出しを行ってもよく、任意の方法で縦横比の変換が可能である。
V7行目まで第1の走査で読み出した後、垂直走査回路520は、V8行目まで戻り、V8行目に含まれる画素のうち、まず、A画素から位相差検出用信号を読み出す。続けて、同一行のV8行目に含まれる画素のうち、B画素から位相差検出用信号を読み出す。その後、第2の周期後(図8では1行後)のV9行目に含まれる画素のうち、A画素から位相差検出用信号を読み出す。続けて、同一行のV9行目に含まれる画素のうち、B画素から位相差検出用信号を読み出す。その後、すでに第1の走査で読み出しているV4行目をスキップし、次の第2の周期後(1行後)のV10行目のA画素及びB画素、更に次の第2の周期後(1行後)のV11行目のA画素及びB画素を読み出す。同様に、すでに第1の走査で読み出しているV5行目をスキップし、V12行目及び次のV13行目を順次読み出す。これらV8からV13までの読み出しが第2の走査である。
このように、第2の走査では、同一行に対して、A画素からの信号及びB画素からの信号を別々に読み出す。なお、焦点を検出する画素領域が焦点検出領域として予め設定されている場合には、この焦点検出領域を含む最も狭い行範囲を、第2の走査の対象行範囲とすることが好ましい。例えば、図8(b)において、V8行目からV13行目の範囲に焦点検出領域が予め設定されている場合には、上述の動作のように、V8行目からV13行目までが第2の走査の対象行範囲となる。なお、焦点検出領域は、不図示の操作部によりユーザが所望の領域を指定しても良いし、被写体検出等による公知の方法により自動的に設定しても良いし、あるいは、固定の領域であっても良い。第2の走査における垂直方向走査の第2の周期を小さくすることで、位相差検出時のノイズ低減効果が期待できる。一方、第2の周期を大きくすることにより読み出し時間が短縮されるので、高速なフレームレートへの対応が可能となる。
こうして読み出されて処理される順序に画素配置を並べ替えると、図8(c)に示す模式図のようになる。先に説明したように、V0〜V7行目は、第1の走査においてA画素及びB画素から合成信号を読み出しているため、この合成信号を用いて通常の画像生成が可能である。一方、V8〜V13行目は、第2の走査においてA画素及びB画素から位相差検出用信号を読み出しているため、同一行毎に得られるペアのA画素出力とB画素出力を用いて位相差検出が可能である。
次に、第1の走査及び第2の走査について図9に示すタイミングチャートを参照して説明する。ここでは、第1の走査で読み出す最終行のV7行目からの読み出し動作について説明する。図9の時刻t1において、水平同期信号HDが入力されると、所定時間後の時刻t2にV7行目の画素群を選択するφSEL_V7がHとなり、V7行目の画素の選択トランジスタ506がONとなる。これにより増幅トランジスタ504の入力に応じた信号が垂直出力線509に現れる。同時にV7行目の画素のリセット信号φRES_V7がHとなり、V7行目の画素のリセットトランジスタ505をオンする。
その後、所定時間後の時刻t3でリセット信号φRES_V7をLとし、リセット動作を解除する。すると垂直出力線509にはリセット解除した状態での信号レベルが現れる。時刻t3で同時に制御信号φTNがHとなり、リセット解除時の垂直出力線509の信号レベルが列アンプ401で増幅された信号がノイズ成分保持容量CTkNに現れる。時刻t4でφTN410をLにすると、リセット解除後の信号レベルが、ノイズ成分保持容量CTkNにホールドされることとなる。
次に時刻t5でV7行目のA画素及びB画素それぞれの転送トランジスタ507、508をオンにすべく、制御信号φTXA_V7、φTXB_V7をHとする。この動作によりA画素及びB画素の信号電荷がともにFD部503に転送される。さらに所定時間後の時刻t6で転送トランジスタ507、508をオフにすると、A画素及びB画素の信号電荷がともにFD部503にホールドされる。さらに時刻t6で制御信号φTSがHになると、信号電荷に応じた垂直出力線509の信号レベルが列アンプ401で増幅された信号が信号成分保持容量CTkSに現れる。時刻t7でφTSをLにすると、信号電荷に応じた信号レベルが、信号成分保持容量CTkSにホールドされることとなる。
ここまででV7行目の各画素のリセット解除直後の出力が各列のノイズ成分保持容量CTkNに、信号電荷に応じた出力が各列の信号成分保持容量CTkSに保持されたことになる。この後、不図示の水平転送回路によって、各列のノイズ成分保持容量CTkNと、信号成分保持容量CTkSを順次出力アンプ411に接続し、この差分に所定ゲインを乗じて出力することでV7行目の合成信号の読み出しを完了する。ここではV7行目の動作を説明したがV0〜V6行での動作も同様である。
次に時刻t9で次の水平同期信号HD信号が入力すると、それまで第V7行目を選択していたφSEL_V7がLとなる。そして所定時間後の時刻t10にV8行目の画素群を選択するφSEL_V8がHとなり、V8行目の画素の選択トランジスタ506がONとなる。これにより増幅トランジスタ504の入力に応じた信号が垂直出力線509に現れる。同時にV8行目の画素のリセット信号φRES_V8がHとなり、V8行目の画素のリセットトランジスタ505をオンする。
その後、所定時間後の時刻t11でリセット信号φRES_V8をLとし、リセット動作を解除する。すると、垂直出力線509にはリセット解除した状態での信号レベルが現れる。時刻t11で同時に制御信号φTNがHとなり、リセット解除時の垂直出力線509の信号レベルが列アンプ401で増幅された信号がノイズ成分保持容量CTkNに現れる。時刻t12でφTNをLにすると、リセット解除後の信号レベルが、ノイズ成分保持容量CTkNにホールドされることとなる。
次に時刻t13でV8行目の画素のA画素のみの転送トランジスタ507をオンにすべく、制御信号φTXA_V8をH、φTXB_V8をLとする。この動作によりA画素のみの信号電荷がFD部503へ転送される。さらに所定時間後の時刻t14で転送トランジスタ507をオフにすると、この動作によりA画素のみの信号電荷がFD部503にホールドされることとなる。さらに時刻t14で制御信号φTSがHになると、信号電荷に応じた垂直出力線509の信号レベルが列アンプ401で増幅された信号が信号成分保持容量CTkSに現れる。時刻t15でφTSをLにすると、信号電荷に応じた信号レベルが、信号成分保持容量CTkSにホールドされることとなる。
ここまででV8行の各画素のリセット解除直後の出力が各列のノイズ成分保持容量CTkNに、信号電荷に応じた出力が各列の信号成分保持容量CTkSに保持されたことになる。この後、不図示の水平転送回路によって、各列のノイズ成分保持容量CTkNと、信号成分保持容量CTkSを順次出力アンプ411に接続し、この差分に所定ゲインを乗じて出力することでV8行目のA画素のみの信号読み出しを完了する。
次に時刻t17で次の水平同期信号HD信号が入力すると、それまで第V8行目を選択していたφSEL_V8がLとなる。そして所定時間後の時刻t18に再びV8行目の画素群を選択するφSEL_V8がHとなり、V8行目の画素の選択トランジスタ506がONとなる。これにより増幅トランジスタ504の入力に応じた信号が垂直出力線509に現れる。同時にV8行目の画素のリセット信号φRES_V8がHとなり、V8行目の画素のリセットトランジスタ505をオンする。
その後、所定時間後の時刻t19でリセット信号φRES_V8をLとし、リセット動作を解除する。すると、垂直出力線509にはリセット解除した状態での信号レベルが現れる。時刻t19で同時に制御信号φTNがHとなり、リセット解除時の垂直出力線509の信号レベルが列アンプ401で増幅された信号がノイズ成分保持容量CTkNに現れる。時刻t20でφTNをLにすると、リセット解除後の信号レベルが、ノイズ成分保持容量CTkNにホールドされることとなる。
次に時刻t21でV8行目の画素のB画素のみの転送トランジスタ507をオンにすべく、制御信号φTXB_V8をH、φTXA_V8をLとする。この動作によりB画素のみの信号電荷がFD部503へ転送される。さらに所定時間後の時刻t22で転送トランジスタ507をオフにすると、この動作によりB画素のみの信号電荷がFD部503にホールドされることとなる。さらに時刻t22で制御信号φTSがHになると、信号電荷に応じた垂直出力線509の信号レベルが列アンプ401で増幅された信号が信号成分保持容量CTkSに現れる。時刻t23でφTSをLにすると、信号電荷に応じた信号レベルが、信号成分保持容量CTkSにホールドされることとなる。
ここまででV8行の各画素のリセット解除直後の出力が各列のノイズ成分保持容量CTkNに、信号電荷に応じた出力が各列の信号成分保持容量CTkSに保持されたことになる。この後、不図示の水平転送回路によって、各列のノイズ成分保持容量CTkNと、信号成分保持容量CTkSを順次出力アンプ411に接続し、この差分に所定ゲインを乗じて出力することでV8行目のB画素のみの信号読み出しを完了する。
次に時刻t25で次の水平同期信号HD信号が入力すると、それまで第V8行目を選択していたφSEL_V8がLとなる。そして所定時間後の時刻t26にV9行目の画素群を選択するφSEL_V9がHとなり、V9行目の画素の選択トランジスタ506がONとなる。これにより増幅トランジスタ504の入力に応じた信号が垂直出力線509に現れる。同時にV9行目の画素のリセット信号φRES_V9がHとなり、V9行目の画素のリセットトランジスタ505をオンする。
その後、所定時間後の時刻t27でリセット信号φRES_V9をLとし、リセット動作を解除する。すると、垂直出力線509にはリセット解除した状態での信号レベルが現れる。時刻t27で同時に制御信号φTNがHとなり、リセット解除時の垂直出力線509の信号レベルが列アンプ401で増幅された信号がノイズ成分保持容量CTkNに現れる。時刻t28でφTNをLにすると、リセット解除後の信号レベルが、ノイズ成分保持容量CTkNにホールドされることとなる。
次に時刻t29でV9行目の画素のA画素のみの転送トランジスタ507をオンにすべく、制御信号φTXA_V9をH、φTXB_V9をLとする。この動作によりA画素のみの信号電荷がFD部503へ転送される。さらに所定時間後の時刻t30で転送トランジスタ507をオフにすると、この動作によりA画素のみの信号電荷がFD部503にホールドされることとなる。さらに時刻t30で制御信号φTSがHになると、信号電荷に応じた垂直出力線509の信号レベルが列アンプ401で増幅された信号が信号成分保持容量CTkSに現れる。時刻t31でφTSをLにすると、信号電荷に応じた信号レベルが、信号成分保持容量CTkSにホールドされることとなる。
ここまででV9行の各画素のリセット解除直後の出力が各列のノイズ成分保持容量CTkNに、信号電荷に応じた出力が各列の信号成分保持容量CTkSに保持されたことになる。この後、不図示の水平転送回路によって、各列のノイズ成分保持容量CTkNと、信号成分保持容量CTkSを順次出力アンプ411に接続し、この差分に所定ゲインを乗じて出力することでV9行目のA画素のみの信号読み出しを完了する。
次に時刻t33で次の水平同期信号HD信号が入力すると、それまで第V9行目を選択していたφSEL_V9がLとなる。そして所定時間後の時刻t34に再びV9行目の画素群を選択するφSEL_V9がHとなり、V9行目の画素の選択トランジスタ506がONとなる。これにより増幅トランジスタ504の入力に応じた信号が垂直出力線509に現れる。同時にV9行目の画素のリセット信号φRES_V9がHとなり、V9行目の画素のリセットトランジスタ505をオンする。
その後、所定時間後の時刻t35でリセット信号φRES_V9をLとし、リセット動作を解除する。すると、垂直出力線509にはリセット解除した状態での信号レベルが現れる。時刻t35で同時に制御信号φTNがHとなり、リセット解除時の垂直出力線509の信号レベルが列アンプ401で増幅された信号がノイズ成分保持容量CTkNに現れる。時刻t36でφTNをLにすると、リセット解除後の信号レベルが、ノイズ成分保持容量CTkNにホールドされることとなる。
次に時刻t37でV9行目の画素のB画素のみの転送トランジスタ507をオンにすべく、制御信号φTXB_V9をH、φTXA_V9をLとする。この動作によりB画素のみの信号電荷がFD部503へ転送される。さらに所定時間後の時刻t38で転送トランジスタ507をオフにすると、この動作によりB画素のみの信号電荷がFD部503にホールドされることとなる。さらに時刻t39で制御信号φTSがHになると、信号電荷に応じた垂直出力線509の信号レベルが列アンプ401で増幅された信号が信号成分保持容量CTkSに現れる。時刻t40でφTSをLにすると、信号電荷に応じた信号レベルが、信号成分保持容量CTkSにホールドされることとなる。
ここまででV9行の各画素のリセット解除直後の出力が各列のノイズ成分保持容量CTkNに、信号電荷に応じた出力が各列の信号成分保持容量CTkSに保持されたことになる。この後、不図示の水平転送回路によって、各列のノイズ成分保持容量CTkNと、信号成分保持容量CTkSを順次出力アンプ411に接続し、この差分に所定ゲインを乗じて出力することでV9行目のB画素のみの信号読み出しを完了する。
以下同様にV10行目以降のA画素及びB画素の信号の読み出し動作を繰り返すことで、所望の読み出し動作が完了する。
●撮影動作
次に、第1の実施形態における撮像装置の撮影動作の概要を図10のフローチャートに基づいて説明する。CPU105は、電源スイッチ109がオンされるまで待ち(S11)、電源スイッチ109がオンされると(S11のON)、撮影に必要な電気エネルギーがバッテリに残存しているか否かを判別する(S12)。
その結果、撮影に必要な電気エネルギーがバッテリに残存していなければ(S12のNO)、CPU105は、その旨の警告メッセージを表示部114に表示して(S17)、S11に戻り、電源スイッチ109が再度オンされるのを待つ。
撮影に必要な電気エネルギーがバッテリに残存していれば(S12のYES)、CPU105は、記録媒体108をチェックする(S13)。このチェックは、記録媒体108が撮像装置に装着されており、かつ所定容量以上のデータを記録可能な状態となっているか否かを判断することにより行う。記録媒体108が撮像装置に装着されていない場合やデータを記録可能な容量が不足している場合は(S13のNO)、CPU105は、その旨の警告メッセージを表示部114に表示して(S17)、S11に戻る。
記録媒体108が装着されて、記録可能な状態となっている場合は(S13のYES)、CPU105は、モードダイアル112により設定された撮影モードが静止画撮影モード、動画撮影モードの何れであるかを判別する(S14)。そして、CPU105は、静止画撮影モードが設定されていれば、静止画撮影処理を行い(S15)、動画撮影モードが設定されていれば、動画撮影処理を行う(S16)。
ここで、S15で行われる静止画撮影の詳細について、図11のフローチャートを参照して説明する。静止画撮影処理では、CPU105は、まず、シャッタスイッチSW1がオンされるのを待つ(S21)。シャッタスイッチSW1がオンされると(S21のON)、CPU105は、不図示の測光制御部からの測光情報を用いて、撮影レンズ202の絞り204の絞りとシャッタ速度を決定する測光処理を行う。更に、AFユニット209からの位相差検出情報を用いて、撮影レンズ202の焦点調整用レンズ群205を被写体位置に合わせる焦点調整処理を行う(S22)。
次に、CPU105は、シャッタスイッチSW2がオンされたか否かを判別する(S23)。その結果、シャッタスイッチSW2がオンされていなければ(S23のOFF)、CPU105は、シャッタスイッチSW1のオン状態が継続しているか否かを判別する(S24)。シャッタスイッチSW1のオン状態が継続しているときは(S24のON)、S22に戻って再度焦点調整処理を行ない、S23でシャッタスイッチSW2がオンされたか否かを判別する。一方、シャッタスイッチSW1のオン状態が継続していなければ(S24のOFF)、S21に戻って、シャッタスイッチSW1が再度オンされるのを待つ。
S23にて、シャッタスイッチSW2がオンされたと判別された場合は、CPU105は、撮影処理を実行する(S25)。静止画の撮影時には、上述した位相差検出を伴わない駆動方法により、図8(a)に示すように撮像素子101の全領域からA画素とB画素の合成信号を読み出す。これにより画像生成に好適な同一のマイクロレンズ601の下部に配置された画素全体に生じる電荷信号を出力することができる。
次に、CPU105は、DSP103に得られた合成信号(画像データ)に対する現像処理を実行させる(S26)。更にCPU105は、DSP103に現像処理が施された画像データに圧縮処理を実行させて、その圧縮処理が施された画像データをRAM107の空き領域に格納させる(S27)。次に、CPU105は、DSP103によりRAM107に格納されている画像データの読み出しと、記録媒体108への記録処理を実行させる(S28)。
そして、CPU105は、電源スイッチ109のオン/オフ状態をチェックする(S29)。電源スイッチ109がオンのままであれば(S29のON)、S21へ戻り、CPU105は次の撮影に備える。一方、電源スイッチ109がオフされていれば(S29のOFF)、図10のS11に戻り、電源スイッチが再度オンされるのを待つ。
次に、S16で行われる動画撮影処理の詳細について、図12のフローチャートを参照して説明する。なお、第1の実施形態では、動画撮影モードになると、フォーカルプレーンシャッタ210を開き、撮像素子101から読み出される画像データを現像して表示部114上に表示し続けるモニタ動作を行う。また、シャッタスイッチSW2がオンしている間は、動画データを記録媒体108に記録し続けるものとする。動画撮影モードから抜け出るには、モードダイアル112の設定を動画撮影モード以外に変更するか、電源スイッチ109をオフする。
まず、CPU105は、モードダイアル112により選択された動画モードに設定され(S31)、メインミラー207、サブミラー208、フォーカルプレーンシャッタ210の開動作を行う(S32)。これにより、図2(b)に示すように、撮像素子101に常時被写体像が入射するようになる。
次に、CPU105は、シャッタスイッチSW2がオンされているか否かを判別する(S33)。シャッタスイッチSW2がオンされている場合には(S33のON)、CPU105は、記録媒体108に動画像データを書き込む記録動作を開始する(S35)。一方、シャッタスイッチSW2がオフされている場合には(S33のOFF)、CPU105は、記録媒体108に動画像データを書き込む記録動作が現在実行されていれば、その記録動作を停止する(S34)。このように、CPU105は、シャッタスイッチSW2がオンされている間は、動画像データの記録処理を継続し、シャッタスイッチSW2がオフされた時点で動画像データの記録処理を停止する。ただし、シャッタスイッチSW2がオフされなくても、所定時間が経過した時点や、記録媒体108の残容量が少なくなった時点で、記録動作を停止するように制御してもよい。
S34またはS35の後、CPU105は、表示部114への画像データのモニタ表示を繰り返すモニタ動作を行うべく、露出調整を行う(S36)。この露出調整では、直前に撮影した画像データから露光量を判断し、適切な露光量となるように、撮影レンズ202の絞り204やAFE102内部のゲインを設定する。ただし、最初の動画撮影時には直前のデータが存在しないため、レンズの絞り204やAFE102内部のゲインとしては、初期値が設定される。
次に、S37において、CPU105は撮影処理を行う。動画撮影モードでは、上述した位相差検出を伴う駆動を行う。まず、図8(b)及び(c)で説明したように、第1の走査により、撮像素子101上の画素を、垂直方向に第1の周期毎に例えば1行読み出す。第1の走査後、位相差検出用信号を得るために、第2の走査を行う。第2の走査で読み出す行範囲は、AFを行う焦点検出領域に応じて指定される。図13に、AFを行う焦点検出領域と第2の走査の対象行範囲との関係を示す。図13の(a)は、焦点検出領域として1点測距枠が設定された場合を示している。また、図13(b)は、焦点検出領域として5×5分割の測距枠が設定された場合を示している。CPU105は、ユーザによって設定される不図示の測距枠モードに応じて、焦点検出領域を設定する。そして、焦点検出領域を含む最も狭い行範囲を、第2の走査の対象行範囲として設定する。例えば、測距枠モードが任意1点モード時は、図13(a)に示すように焦点検出領域を設定し、測距枠モードが自動選択モード時は、図13(b)に示すように焦点検出領域を設定する。あるいは、AFの動作状態に応じて、焦点検出領域を設定してもよい。例えば、AFを行う被写体位置が特定されていない場合は、図13(b)に示す焦点検出領域を設定し、AFを行う被写体位置が特定された場合は、図13(a)に示す焦点検出領域を設定するようにする。
また、CPU105は、第2の走査で読み出しを行う対象行の周期である第2の周期と、各第2の周期における間引き率とを、タイミング発生回路104に指示することで、読み出される位相差検出用信号の密度の切り替えを行う。図14は、第2の走査における第2の周期、及び間引き率の設定例を示す図である。図14(a)〜(c)は、第1の周期が3行である場合の例を示している。すなわち、図14(a)〜(c)では、第1の走査で読み出される合成信号の対象行(太枠で囲まれた行)が、3行周期となっている。
図14(a)は、第2の周期が4行、間引き率が0の場合の例を示している。図14(a)では、第1の走査で読み出されていない行の全てが、縦線で示す第2の走査で読み出される対象行として設定されているため、高密度に位相差検出用信号を得ることが可能である。図14(b)は、第2の周期が4行、間引き率が2行/4行の場合の例を示している。図14(b)では、第1の走査で読み出されていない行の半分が、第2の走査で読み出される対象行として設定されているため、図14(a)に対して読み出し行数を減少させることで、より高速な読み出しを可能としている。図14(c)は、第2の周期が8行、間引き率が6行/8行の場合の例を示している。図14(c)では、第2の走査で読み出す対象行がさらに間引かれ、より高速な読み出しが可能となる。
CPU105は、測距枠モードや被写体の明るさなどにより、第2の走査で読み出しを行う対象行の第2の周期、及び間引き率を切り替える。例えば、図14(a)では、高密度な位相差検出用信号を後段のDSP103に供給することで、ノイズ低減の効果を改善し、低照度下、低コントラスト被写体などの位相差検出性能を改善することが可能である。また、図14(b)では、読み出し行数を減少させることにより、読み出し時間が短縮して高フレームレート化するので、AF速度を改善させることが可能である。また、図14(c)では、例えばAFを行う被写体位置が特定されていない場合に、図13(b)に示すような広範囲な焦点検出領域を設定して高速な読み出しを行うことにより、フレームレートを維持したまま広範囲な位相差検出を行うことが可能となる。この場合、読み出される位相差検出用信号は低密度となり、位相差検出性能の劣化を招く可能性があるが、AFを行う被写体位置の特定(測距点選択)を行う上で、必要な位相差検出性能が満たせていればよい。被写体の特定を行った後の合焦動作において、図14(a)または図14(b)に切り替えることで、高精度な位相差検出を行うことが可能である。
第2の走査により読み出した位相差検出用信号は、DSP103内のAF用補正部1009に転送される。そして、画素毎の補正や、撮影時の光学条件に対応する補正が行われる。
その後、その補正結果を焦点検出演算部1006に転送し、異なる瞳領域から形成された2種類の画素出力であるA画素系列とB画素系列の信号を基に、ここで既知の相関演算等を用いて位相差検出結果を算出し、焦点検出動作を行う。その算出結果をCPU105が受け取り、撮影レンズ202内の焦点調整用レンズ群205の位置制御を行うことで、オートフォーカス制御を行う(S38)。
一方、撮像素子101中の第1の走査で得られる合成信号に対して、画像補正部1008で撮像素子101が有する理想状態からの感度や、ダークレベルの誤差をデジタル的に補正する。更に、現像部1001で撮像素子101の欠陥画素の補正処理を行い、現像処理(S39)、圧縮部1002での圧縮処理(S40)を行う。この際に、シャッタスイッチSW2がオン状態で動画記録中であれば、圧縮した画像信号を記録媒体108に記録する。そして、これらの処理結果を、LCD表示制御部1005を用いて表示部114に表示する(S41)。上述の動作を表示に必要なフレームレートで繰り返すことで、動画用の動作が可能となる。
次に、CPU105は、電源スイッチ109がオフされているかの判断を行い(S42)、オフされていれば(S42のOFF)、動画終了処理を行って(S44)、図10のS11にリターンする。一方、電源スイッチ109がオン状態のままであれば(S42のON)、CPU105は、モードダイアル112をチェックする(S43)。モードダイアル112が動画撮影モードのままであれば、S33に戻り、モードダイアル112が静止画モードに切り替えられていれば、動画終了処理を行って(S45)、図10のS14にリターンする。
S44、S45の動画終了処理では、現在記録動作中であれば記録動作の停止、撮像素子101の駆動停止、DSP103の読出し処理の停止を行う。更に、フォーカルプレーンシャッタ210を閉じるとともにメインミラー207、サブミラー208をダウンする。
このように動画撮影モード時には、第1の走査で垂直方向に間引きながら読み出した合成信号を用いて動画像を生成するとともに、後半の第2の走査で読み出した位相差検出用信号を用いて位相差を算出することが可能となる。そして、動画撮影が行われている間、第1の走査と第2の走査が交互に繰り返されることにより、動画像の画像データとしてとしての品質を保持したまま、撮像素子の出力のみを用いたオートフォーカス制御を実現することができる。
また、このように画像データが、画像生成用の合成信号、位相差検出用信号の順序で出力されることから、その処理内容、補正処理も時間的に分離できる。そのため、読み出した信号から位相差検出用信号を分離して、一方は現像処理、一方は位相差検出演算のため焦点検出演算部に振り分けるといった処理を行ったり、画像データ生成のために位相差検出用信号を補正したりする処理が不要となる。このため、大幅な処理の効率化が可能となる。
また、第1の実施形態における動画撮影モードでは、動画像用の合成信号の読み出し時に、位相差検出用信号を読み出さないようにしている。そのため、動画像の画像データを得る際に、位相差検出用信号によりに生じる画質の低下について懸念する必要が無い。更に、焦点検出動作も垂直走査回路の走査の切り替えにより、任意の領域、間引き周期での検出が可能になる。
なお、第1の実施形態では、まず第1の走査で合成信号を読み出して動画像を生成し、次に第2の走査で位相差検出用信号を読み出してオートフォーカス情報を算出する場合について説明した。しかしながら本発明はこれに限るものではなく、まず第2の走査で位相差検出用信号を読み出してオートフォーカス情報を算出し、その後、第1の走査で合成信号を読み出して動画像を生成してもよい。この場合にはオートフォーカス情報が先に検出できるため、より早くレンズの駆動ができるというメリットがある。これは、垂直走査回路520による走査順序を変更するだけであるので、容易に実現することができる。また、CPU105からどちらの駆動方法から行うかを、例えばフレーム毎に設定し切り替えることも可能である。
上記の通り第1の実施形態によれば、複数の光電変換部を有する画素領域を有し、垂直走査回路内のロジック回路の機能追加で、読み出し行ごとにA+B画素の出力を読み出すか、A画素、及び、B画素を読み出すか切り替え可能とする。これにより、回路規模を大きくせずに、画像の画質を落とすこと無く、位相差検出に十分な精度で必要な画素信号を読み出すことが可能となる。
また、必要な領域のみにおいて位相差検出用の画素信号を読み出すため、全ての画素の合成信号と、位相差検出用信号を読み出す必要が無く、読み出し時間が大幅に短縮され、読み出し動作の高速化を実現することができる。
また、特定行のみにおいて画像用信号と位相差検出用画素信号の両方を読み出すといった、水平走査期間が複雑に変化するような制御を行う必要が無く、従来システムからの対応が容易である。
また、第1の周期が、動画記録モード(解像度、フレームレートなど)によって、例えば3行周期と5行周期などのように異なる場合であっても、同一の第2の周期とすることで、動画記録モードに依存しない位相差検出性能を維持することが可能となる。
また、撮影条件(測距枠モード、AF動作状態、動画記録モードなど)や、撮影シーン(被写体の明るさ、低コントラストなど)に応じて、垂直走査回路520の設定を変更することも可能である。具体的には、被写体の明るさに基づく評価値が第1の閾値以上の場合には、第2の周期を第1の周期よりも大きくし、被写体の明るさに基づく評価値が第2の閾値未満の場合には、第2の周期を第1の周期よりも小さくする(例えば1行とする)。また、あるいは、焦点検出領域の広さに応じて、第2の周期または間引き率を切り替える。このように、状況に合った位相差検出用画素信号の読み出しを容易に実現することが可能であり、AFの高速化、低照度限界、低輝度限界、焦点検出領域の範囲拡大など、AF性能の改善させることが可能となる。
このように、垂直走査回路520の設定次第で、画像生成に使用する行の設定、位相差検出に使用する行の設定は非常に自由度が高く、画像の品質、位相差検出の精度、検出領域、合わせた読み出し速度(フレームレート)等に応じて任意の設定が可能である。
以上のように、本実施形態では、第1の信号及び第2の信号を行毎に読み出すための走査を制御する走査回路(垂直走査回路、タイミング発生回路、CPU)を備えている。そして、走査回路は、第1の信号を第1の周期で間引いて読み出す第1の走査と、第1の走査で読み出さない行について第2の信号を第2の周期毎に所定の間引き率で間引いて読み出す第2の走査とを行う。これにより、撮像素子の回路規模及び読み出し時間を増大することなく、位相差検出を高精度に行うことができる。
<変形実施形態>
上述した第1の実施形態のほかにも自由な展開が可能であり、第1の周期、第2の周期、間引き率は、画像生成用の合成信号、位相差検出用信号の所望の精度等に応じて自由に設定できる。
上述した実施形態では、全行の画素からの読み出しが行われる静止画時の適用については言及していないが、全行読み出す中で特定行に対し第2の走査を行い、位相差検出を行うことで、静止画読み出し時にも適用可能である。ただし、この場合、第2の走査を行った行においては、画像生成用の信号を、DSP103など後段の処理で、A画素からの信号及びB画素からの信号を加算して生成する必要がある。
また、上述した実施形態の説明の中では、画像生成用の第1の走査と位相差検出用の第2の走査とを、セットで行っている。しかしながら、これに限られるものではなく、位相差検出が不要な場合は第1の走査のみを行うことが可能である。また、一方で、AF専用の読み出しを行う場合のように、画像生成用の合成信号が不要で位相差検出のみを行う必要がある場合には、第2の走査のみを行うことが可能である。
また、上述した実施形態では水平方向の読み出し方法については言及していないが、水平方向を間引きしたり、同色の加算、加算平均処理したりする場合でも、上述した実施形態における発明を適用することができる。
本発明は、上述の実施形態の1以上の機能を実現するプログラムを、ネットワーク又は記憶媒体を介してシステム又は装置に供給し、そのシステム又は装置のコンピュータにおける1つ以上のプロセッサーがプログラムを読出し実行する処理でも実現可能である。また、1以上の機能を実現する回路(例えば、ASIC)によっても実現可能である。
なお、上記実施形態は、何れも本発明を実施するにあたっての具体化の例を示したものに過ぎず、これらによって本発明の技術的範囲が限定的に解釈されてはならないものである。すなわち、本発明はその技術思想、又はその主要な特徴から逸脱することなく、様々な形で実施することができる。
101:撮像素子、103:DSP、104:タイミング発生回路、105:CPU、113:モードダイアル、501、502;光電変換部、601:マイクロレンズ、1001:現像部、1002:圧縮部、1006:焦点検出演算部、1008:画像補正部、1009:AF用補正部、CTkS:信号成分保持容量、CTkN:ノイズ成分保持容量

Claims (12)

  1. 被写体からの光を光電変換する単位画素が行列状に配列され、前記単位画素に生じた電荷に基づく画像生成用の第1の信号記単位画素の一部領域に生じた電荷に基づく位相差検出用の第2の信号及び第3の信号とを出力する撮像素子と、
    前記第1の信号前記第2の信号及び前記第3の信号とを行毎に読み出すための走査を制御する走査回路と、
    を備え、
    前記走査回路は、
    前記第1の信号を第1の周期で間引いて読み出す第1の走査と、
    前記第1の走査で前記第1の信号が読み出されない行について、前記第2の信号及び前記第3の信号を第2の周期毎に所定の間引き率で間引いて読み出す第2の走査と、
    を1つのフレームを読み出す際において連続的に行い、
    前記走査回路は同一行での前記第2の走査において前記第2の信号に続いて、前記第2の信号に対して視差を有する前記第3の信号を読み出す
    ことを特徴とする撮像装置。
  2. 請求項1に記載の撮像装置において、
    前記走査回路は、撮影条件または撮影シーンに応じて、前記第2の走査の対象行範囲、前記第2の周期、及び前記間引き率を切り替える
    ことを特徴とする撮像装置。
  3. 請求項2に記載の撮像装置において、
    前記撮影シーンは、前記被写体の明るさに基づく評価値を含み、
    前記走査回路は、前記被写体の明るさに基づく評価値が第1の閾値以上の場合には、前記第2の周期を前記第1の周期よりも大きくする
    ことを特徴とする撮像装置。
  4. 請求項2に記載の撮像装置において、
    前記撮影シーンは、前記被写体の明るさに基づく評価値を含み、
    前記走査回路は、前記被写体の明るさに基づく評価値が第2の閾値未満の場合には、前記第2の周期を前記第1の周期よりも小さくする
    ことを特徴とする撮像装置。
  5. 請求項2から4のいずれか1項に記載の撮像装置において、
    前記撮影条件は、測距を行う範囲が指定された焦点検出領域を含み、
    前記走査回路は、前記焦点検出領域を含む最も狭い行範囲を、前記第2の走査の前記対象行範囲として設定する
    ことを特徴とする撮像装置。
  6. 請求項5に記載の撮像装置において、
    前記走査回路は、前記焦点検出領域の広さに応じて、前記第2の周期または前記間引き率を切り替える
    ことを特徴とする撮像装置。
  7. 請求項1から6のいずれか1項に記載の撮像装置において、
    前記単位画素は、前記一部領域としてA画素及びB画素を有し、
    前記第1の信号は、前記A画素及び前記B画素からの合成信号であり、
    前記第2の信号は、前記A画素からの信号及び前記B画素のうちのいずれか一方からの信号であり、
    前記第3の信号は、前記A画素からの信号及び前記B画素のうちのもう一方からの信号である
    ことを特徴とする撮像装置。
  8. 請求項1から7のいずれか1項に記載の撮像装置において、
    前記走査回路は、前記第1の走査を行った後に前記第2の走査を行う
    ことを特徴とする撮像装置。
  9. 請求項1から8のいずれか1項に記載の撮像装置において、
    前記被写体からの光を前記撮像素子に結像させる光学系と、
    前記第2の信号に基づいて、前記光学系の焦点を調整する焦点調整手段と、
    を更に備える
    ことを特徴とする撮像装置。
  10. 被写体からの光を光電変換する単位画素が行列状に配列され、前記単位画素に生じた電荷に基づく画像生成用の第1の信号記単位画素の一部領域に生じた電荷に基づく位相差検出用の第2の信号及び第3の信号とを出力する撮像素子と、
    を備える撮像装置の制御方法であって、
    前記第1の信号を第1の周期で間引いて読み出す第1の走査ステップと、
    前記第1の走査ステップで前記第1の信号が読み出されない行について、前記第2の信号及び前記第3の信号を第2の周期毎に所定の間引き率で間引いて読み出す第2の走査ステップと、
    を1つのフレームを読み出す際において連続的に行う走査ステップと、を有し、
    前記第2の走査ステップは、同一行において、前記第2の信号に続いて、前記第2の信号に対して視差を有する前記第3の信号を読み出すステップを有する
    ことを特徴とする制御方法。
  11. 被写体からの光を光電変換する単位画素が行列状に配列され、前記単位画素に生じた電荷に基づく画像生成用の第1の信号記単位画素の一部領域に生じた電荷に基づく位相差検出用の第2の信号及び第3の信号とを出力する撮像素子と、
    を備える撮像装置において、
    コンピュータを、
    前記第1の信号を第1の周期で間引いて読み出す第1の走査手段と、
    前記第1の走査手段で前記第1の信号が読み出されない行について、前記第2の信号及び前記第3の信号を第2の周期毎に所定の間引き率で間引いて読み出す第2の走査手段と、
    を1つのフレームを読み出す際において連続的に行う走査手段と、
    して機能させ、
    前記第2の走査手段を、同一行において、前記第2の信号に続いて、前記第2の信号に対して視差を有する前記第3の信号を読み出す手段としてさらに機能させる
    ことを特徴とするプログラム。
  12. 請求項11に記載のプログラムを記録したコンピュータが読み取り可能な記憶媒体。
JP2015243320A 2015-12-14 2015-12-14 撮像装置及びその制御方法 Active JP6762710B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2015243320A JP6762710B2 (ja) 2015-12-14 2015-12-14 撮像装置及びその制御方法
US15/374,779 US10225494B2 (en) 2015-12-14 2016-12-09 Image capturing apparatus and control method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2015243320A JP6762710B2 (ja) 2015-12-14 2015-12-14 撮像装置及びその制御方法

Publications (2)

Publication Number Publication Date
JP2017112423A JP2017112423A (ja) 2017-06-22
JP6762710B2 true JP6762710B2 (ja) 2020-09-30

Family

ID=59019265

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2015243320A Active JP6762710B2 (ja) 2015-12-14 2015-12-14 撮像装置及びその制御方法

Country Status (2)

Country Link
US (1) US10225494B2 (ja)
JP (1) JP6762710B2 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7175635B2 (ja) * 2018-05-31 2022-11-21 キヤノン株式会社 撮像装置およびその制御方法
JP6638852B1 (ja) * 2018-08-31 2020-01-29 ソニー株式会社 撮像装置、撮像システム、撮像方法および撮像プログラム
JP7267719B2 (ja) * 2018-11-28 2023-05-02 キヤノン株式会社 光電変換装置、移動体、信号処理装置
KR102648089B1 (ko) * 2019-03-26 2024-03-19 삼성전자주식회사 이미징 장치 및 이미지 센서
JP7309420B2 (ja) * 2019-04-02 2023-07-18 キヤノン株式会社 撮像装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6657668B1 (en) * 1997-11-19 2003-12-02 Ricoh Company, Ltd. Method, system, and computer readable medium for controlling automatic focusing of a digital camera
JPH11215426A (ja) * 1997-11-19 1999-08-06 Ricoh Co Ltd オートフォーカス装置
US7989745B2 (en) * 2007-10-01 2011-08-02 Nikon Corporation Solid-state imaging device with focus detection and electronic camera with focus adjustment
JP5319347B2 (ja) 2009-03-17 2013-10-16 キヤノン株式会社 撮像装置及びその制御方法
JP5755111B2 (ja) 2011-11-14 2015-07-29 キヤノン株式会社 撮像装置の駆動方法
JP6149369B2 (ja) * 2012-09-27 2017-06-21 株式会社ニコン 撮像素子
JP6099373B2 (ja) * 2012-11-29 2017-03-22 オリンパス株式会社 固体撮像装置および電子カメラ
JP6248412B2 (ja) * 2013-05-13 2017-12-20 ソニー株式会社 撮像装置、撮像方法、プログラム
JP6338436B2 (ja) * 2014-04-25 2018-06-06 キヤノン株式会社 撮像装置及びその制御方法

Also Published As

Publication number Publication date
US20170171477A1 (en) 2017-06-15
JP2017112423A (ja) 2017-06-22
US10225494B2 (en) 2019-03-05

Similar Documents

Publication Publication Date Title
JP6338436B2 (ja) 撮像装置及びその制御方法
US8890972B2 (en) Image capturing apparatus and image processing method
JP6263035B2 (ja) 撮像装置
JP6765860B2 (ja) 撮像素子、撮像装置、および撮像信号処理方法
JP5979961B2 (ja) 焦点検出装置、焦点検出方法及び撮像装置
JP6762710B2 (ja) 撮像装置及びその制御方法
JP5022758B2 (ja) 撮像装置、撮像システム及び撮像装置の駆動方法
US10645320B2 (en) Image pickup apparatus, control method for image pickup apparatus, and computer-readable non-transitory recording medium in which control program for image pickup apparatus is recorded
US20180220058A1 (en) Image capture apparatus, control method therefor, and computer-readable medium
US10812704B2 (en) Focus detection device, method and storage medium, for controlling image sensor operations
JP4637029B2 (ja) 撮像装置及びその制御方法
JP6762767B2 (ja) 撮像素子、撮像装置、および撮像信号処理方法
JP7277263B2 (ja) 撮像装置
JP2007295429A (ja) ディジタル・スチル・カメラおよびその制御方法
JP5127510B2 (ja) 撮像装置、及び撮像装置の制御方法
JP5142807B2 (ja) 撮像装置及びその制御方法
JP2016206455A (ja) 焦点検出装置、撮像装置、焦点検出方法、プログラム、及び記憶媒体
JP7020463B2 (ja) 撮像装置
JP2017203829A (ja) 制御装置、撮像装置、制御方法、プログラム、記憶媒体
JP6590055B2 (ja) 撮像装置
JP2022044285A (ja) 検出装置および検出方法
JP2012230260A (ja) 撮像装置及び制御方法
JP2004304256A (ja) 広ダイナミックレンジ撮像装置
BR102015009321B1 (pt) Aparelho de captura de imagem e método para controlar o mesmo

Legal Events

Date Code Title Description
RD05 Notification of revocation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7425

Effective date: 20171214

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20180126

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20181207

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20191029

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20191112

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20200109

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20200602

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20200730

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20200811

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20200909

R151 Written notification of patent or utility model registration

Ref document number: 6762710

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151