JP6744804B2 - 撮像装置 - Google Patents
撮像装置 Download PDFInfo
- Publication number
- JP6744804B2 JP6744804B2 JP2016222666A JP2016222666A JP6744804B2 JP 6744804 B2 JP6744804 B2 JP 6744804B2 JP 2016222666 A JP2016222666 A JP 2016222666A JP 2016222666 A JP2016222666 A JP 2016222666A JP 6744804 B2 JP6744804 B2 JP 6744804B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- output
- timing
- signal
- synchronization
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000003384 imaging method Methods 0.000 title claims description 9
- 238000012545 processing Methods 0.000 claims description 60
- 238000012937 correction Methods 0.000 claims description 43
- 230000005540 biological transmission Effects 0.000 claims description 25
- 238000006243 chemical reaction Methods 0.000 claims description 12
- 230000001360 synchronised effect Effects 0.000 claims description 9
- 230000010355 oscillation Effects 0.000 claims 1
- 238000001514 detection method Methods 0.000 description 46
- 238000012549 training Methods 0.000 description 18
- 238000010586 diagram Methods 0.000 description 15
- 229920000729 poly(L-lysine) polymer Polymers 0.000 description 9
- 238000012546 transfer Methods 0.000 description 9
- 238000000034 method Methods 0.000 description 5
- 239000000470 constituent Substances 0.000 description 3
- 230000003111 delayed effect Effects 0.000 description 2
- 238000004891 communication Methods 0.000 description 1
- 230000006835 compression Effects 0.000 description 1
- 238000007906 compression Methods 0.000 description 1
- 230000010485 coping Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/71—Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
- H04N25/745—Circuitry for generating timing or clock signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/05—Synchronising circuits with arrangements for extending range of synchronisation, e.g. by using switching between several time constants
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/71—Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
- H04N25/77—Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
- H04N25/772—Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components comprising A/D, V/T, V/F, I/T or I/F converters
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
- H04N25/7795—Circuitry for generating timing or clock signals
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
Description
図10は、第1の実施形態に係る撮像装置1001の構成を示すブロック図である。撮像光学系1002は、レンズを含み、撮影する画像をセンサ100に結像させる。センサ100は、画像データを生成する。センサ100は、後述のように画素部やその周辺の回路を含み、これらの回路が1つの集積回路チップとして構成されている。画像処理部140は、画像データに対して画像処理及び圧縮処理等を行う。操作部1004は、ユーザが撮像装置1001に対して撮影操作や再生画像の表示画角変更の操作などを指示するための操作部である。表示部1005は、ライブビュー画像や撮影画像の再生表示、及び、カメラ操作パラメータの設定や確認のためのメニュー表示等の表示を行う。記憶部1006は、画像処理部140で処理した撮影画像を記憶する。システム制御部1003は、撮像装置1001の各部を制御することにより撮像装置1001全体を制御する。画像処理部140及びシステム制御部1003は、1つの集積回路チップとして構成されてもよい。
本発明は、上述の実施形態の1以上の機能を実現するプログラムを、ネットワーク又は記憶媒体を介してシステム又は装置に供給し、そのシステム又は装置のコンピュータにおける1つ以上のプロセッサーがプログラムを読出し実行する処理でも実現可能である。また、1以上の機能を実現する回路(例えば、ASIC)によっても実現可能である。
Claims (11)
- センサと画像処理手段とを備える撮像装置であって、
前記センサは、
参照タイミング信号により駆動され、画素信号を出力する画素部と、
前記参照タイミング信号に関連する第1タイミング信号に同期して同期コードを前記画素部から出力された画素信号に付加した複数の第1データを、前記第1タイミング信号に応じて複数の伝送路を介して出力する第1出力手段と、
前記参照タイミング信号に関連する第2タイミング信号に同期して同期コードを前記画素部から出力された画素信号に付加した複数の第2データを、前記第2タイミング信号に応じて複数の伝送路を介して出力する第2出力手段と、
を含み、
前記画像処理手段は、
前記第1出力手段から出力された前記複数の第1データ間のタイミングのずれを補正する第1補正手段と、
前記第2出力手段から出力された前記複数の第2データ間のタイミングのずれを補正する第2補正手段と、
前記第1補正手段で補正された前記複数の第1データと、前記第2補正手段で補正された前記複数の第2データとのタイミングのずれを、前記同期コードに基づいて補正する第3補正手段と、
を含む
ことを特徴とする撮像装置。 - 前記第1出力手段及び前記第2出力手段は、前記複数の第1データ及び前記複数の第2データを出力するよりも前に、制御コードを含むデータを出力し、
前記第1補正手段は、前記制御コードを検出したタイミングに基づいて、前記複数の第1データの間のタイミングのずれを補正し、
前記第2補正手段は、前記制御コードを検出したタイミングに基づいて、前記複数の第2データの間のタイミングのずれを補正する
ことを特徴とする請求項1に記載の撮像装置。 - 前記第3補正手段は、前記第1補正手段により補正された前記複数の第1のデータのうち第1閾値以上のデータで前記同期コードが検出されたタイミングと、前記第2補正手段により補正された前記複数の第2のデータのうち前記第1閾値以上のデータで前記同期コードが検出されたタイミングとのずれを補正する
ことを特徴とする請求項1に記載の撮像装置。 - 前記同期コードは、第1のパターンを持つシンボル群であり、
前記第3補正手段は、前記第1補正手段により補正された前記複数の第1データのそれぞれにおいて第2閾値以上の数のシンボルが前記第1のパターンに一致するシンボル群を検出した場合に、前記複数の第1データで前記同期コードを検出したと判断する
ことを特徴とする請求項1に記載の撮像装置。 - 前記制御コードは、第2のパターンを持つシンボル群であり、
前記第1補正手段は、前記第1出力手段から出力された前記複数の第1データのそれぞれについて、第3閾値以上の数のシンボルが前記第2のパターンに一致するシンボル群を検出した場合に、前記制御コードを検出したと判断する
ことを特徴とする請求項2に記載の撮像装置。 - 前記制御コードは、第2のパターンを持つシンボル群であり、
前記第2補正手段は、前記第2出力手段から出力された前記複数の第2データのそれぞれについて、第3閾値以上の数のシンボルが前記第2のパターンに一致するシンボル群を検出した場合に、前記制御コードを検出したと判断する
ことを特徴とする請求項2に記載の撮像装置。 - クロックを発生する発振手段と、
前記クロックに基づいて水平同期信号及び垂直同期信号を発生する同期信号発生手段と、
前記クロック、前記水平同期信号、及び前記垂直同期信号に基づいて前記参照タイミング信号を発生する参照タイミング発生手段と、
前記クロック、前記水平同期信号、及び前記垂直同期信号に基づいて前記第1タイミング信号を発生する第1タイミング発生手段と、
前記クロック、前記水平同期信号、及び前記垂直同期信号に基づいて前記第2タイミング信号を発生する第2タイミング発生手段と、
を更に備えることを特徴とする請求項1に記載の撮像装置。 - 前記同期コードは、前記水平同期信号に同期する
ことを特徴とする請求項7に記載の撮像装置。 - 前記第1出力手段は、前記第1タイミング信号に従って、パラレル形式の前記複数の第1データを、シリアル形式に変換して出力する複数の第1変換手段を備え、
前記第2出力手段は、前記第2タイミング信号に従って、パラレル形式の前記複数の第2データを、シリアル形式に変換して出力する複数の第2変換手段を備え、
前記画像処理手段は、
入力されたシリアル形式の前記複数の第1データを、パラレル形式に変換して出力する複数の第1逆変換手段と、
入力されたシリアル形式の前記複数の第2データを、パラレル形式に変換して出力する複数の第2逆変換手段と、
を備え、
前記第1補正手段は、前記複数の第1逆変換手段で変換された前記複数の第1データ間のタイミングのずれを補正し、
前記第2補正手段は、前記複数の第2逆変換手段で変換された前記複数の第2データ間のタイミングのずれを補正する
ことを特徴とする請求項1に記載の撮像装置。 - 前記第1出力手段及び前記第2出力手段は、前記撮像装置が起動したあと、かつ、前記画素部が前記画素信号を出力するより前に、前記制御コードを含むデータを出力する
ことを特徴とする請求項2に記載の撮像装置。 - 前記画像処理手段は、前記センサが設けられるチップと異なるチップに設けられる
ことを特徴とする請求項1に記載の撮像装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016222666A JP6744804B2 (ja) | 2016-11-15 | 2016-11-15 | 撮像装置 |
US15/807,694 US10057524B2 (en) | 2016-11-15 | 2017-11-09 | Image capturing apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016222666A JP6744804B2 (ja) | 2016-11-15 | 2016-11-15 | 撮像装置 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2018082282A JP2018082282A (ja) | 2018-05-24 |
JP2018082282A5 JP2018082282A5 (ja) | 2019-11-28 |
JP6744804B2 true JP6744804B2 (ja) | 2020-08-19 |
Family
ID=62108815
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016222666A Active JP6744804B2 (ja) | 2016-11-15 | 2016-11-15 | 撮像装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10057524B2 (ja) |
JP (1) | JP6744804B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2020053952A (ja) * | 2018-09-28 | 2020-04-02 | キヤノン株式会社 | 撮像装置 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10700668B2 (en) * | 2018-06-15 | 2020-06-30 | Analog Devices Global Unlimited Company | Method and apparatus for pulse generation |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4197584A (en) * | 1978-10-23 | 1980-04-08 | The Perkin-Elmer Corporation | Optical inspection system for printing flaw detection |
JPS59125177U (ja) * | 1983-02-08 | 1984-08-23 | 日本放送協会 | フレ−ミングコ−ド検出回路 |
JP3068093B2 (ja) * | 1996-04-11 | 2000-07-24 | 松下電器産業株式会社 | 光ディスクおよび再生装置 |
JP3104741B2 (ja) * | 1996-07-04 | 2000-10-30 | 富士ゼロックス株式会社 | 画像形成装置 |
JP2009236791A (ja) * | 2008-03-28 | 2009-10-15 | Hitachi High-Technologies Corp | 欠陥検査方法及び欠陥検査装置 |
WO2009128280A1 (ja) * | 2008-04-18 | 2009-10-22 | シャープ株式会社 | 表示装置および携帯端末 |
JP5100489B2 (ja) * | 2008-04-28 | 2012-12-19 | キヤノン株式会社 | 撮像装置及び当該装置における信号処理方法 |
JP5359611B2 (ja) * | 2009-06-29 | 2013-12-04 | ソニー株式会社 | 固体撮像装置、固体撮像装置の駆動方法および電子機器 |
US8254725B2 (en) * | 2009-07-28 | 2012-08-28 | Ncr Corporation | Apparatus, method and system for elongating pixel data |
US8970750B2 (en) * | 2010-11-12 | 2015-03-03 | Sony Corporation | Image outputting apparatus, image outputting method, image processing apparatus, image processing method, program, data structure and imaging apparatus |
KR102313502B1 (ko) * | 2015-01-21 | 2021-10-18 | 삼성디스플레이 주식회사 | 표시 장치 |
-
2016
- 2016-11-15 JP JP2016222666A patent/JP6744804B2/ja active Active
-
2017
- 2017-11-09 US US15/807,694 patent/US10057524B2/en active Active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2020053952A (ja) * | 2018-09-28 | 2020-04-02 | キヤノン株式会社 | 撮像装置 |
JP7224831B2 (ja) | 2018-09-28 | 2023-02-20 | キヤノン株式会社 | 撮像装置 |
Also Published As
Publication number | Publication date |
---|---|
US20180139404A1 (en) | 2018-05-17 |
JP2018082282A (ja) | 2018-05-24 |
US10057524B2 (en) | 2018-08-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100719343B1 (ko) | 독립적인 클럭 소스를 기준으로 직렬 클럭을 생성하는 직렬변환기와 데이터의 직렬 전송 방법 | |
JP5119655B2 (ja) | マルチスクリーン表示装置 | |
JP4858294B2 (ja) | 撮像装置、撮像回路および画像処理回路 | |
JP5100489B2 (ja) | 撮像装置及び当該装置における信号処理方法 | |
JP2011217062A (ja) | カメラシステム、信号遅延量調整方法及びプログラム | |
JP2007274122A (ja) | パラレル変換回路 | |
JP6744804B2 (ja) | 撮像装置 | |
JP5923847B2 (ja) | カメラシステム、信号遅延量調整方法及びプログラム | |
WO2010007790A1 (ja) | データ転送装置および電子カメラ | |
JP5365132B2 (ja) | 直列信号の受信装置、直列伝送システム、直列伝送方法、直列信号の送信装置 | |
KR102401996B1 (ko) | 타이밍 조절이 가능한 고속 멀티 레벨 신호 수신기를 포함하는 반도체 장치 및 상기 수신기를 포함하는 반도체 테스트 장치 | |
JP2010244399A (ja) | データ転送装置及び撮像装置 | |
JP2008005123A (ja) | 映像データ送信装置、映像データ受信装置および映像データ伝送システム | |
JP2008055750A (ja) | タイミング検出回路 | |
JP6985846B2 (ja) | 信号処理装置及び信号処理方法 | |
JP2018082282A5 (ja) | ||
JP2012109707A (ja) | データ位相同期装置およびデータ位相同期方法 | |
JP2013175832A (ja) | 画像処理装置、信号伝達回路及び半導体集積回路 | |
JP2004266745A (ja) | 出力回路、受信回路、インターフェース装置及びデジタルカメラ | |
JP2010219638A (ja) | データ転送装置及び撮像装置 | |
KR20120113843A (ko) | 복수의 센서 데이터 입력 방법 및 장치 | |
JP3950650B2 (ja) | 並列データ転送装置及び並列データ転送方法 | |
JP2009159252A (ja) | データ転送装置および電子カメラ | |
JP2009284176A (ja) | 受信装置、及びデータ通信システム | |
JPH07322118A (ja) | ヘッド分離型ccdカメラ及びヘッド分離型ccdカメラの同期位相調整方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20191015 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20191015 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20200529 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20200703 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20200731 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 6744804 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |