JP6721973B2 - 表示パネルの駆動方法及びこれを遂行するための表示装置 - Google Patents

表示パネルの駆動方法及びこれを遂行するための表示装置 Download PDF

Info

Publication number
JP6721973B2
JP6721973B2 JP2015235582A JP2015235582A JP6721973B2 JP 6721973 B2 JP6721973 B2 JP 6721973B2 JP 2015235582 A JP2015235582 A JP 2015235582A JP 2015235582 A JP2015235582 A JP 2015235582A JP 6721973 B2 JP6721973 B2 JP 6721973B2
Authority
JP
Japan
Prior art keywords
gate
gate line
delay value
line group
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2015235582A
Other languages
English (en)
Other versions
JP2016110145A (ja
Inventor
▲益▼ 賢 安
▲益▼ 賢 安
正 徳 徐
正 徳 徐
奉 任 朴
奉 任 朴
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of JP2016110145A publication Critical patent/JP2016110145A/ja
Application granted granted Critical
Publication of JP6721973B2 publication Critical patent/JP6721973B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/12Synchronisation between the display unit and other units, e.g. other display units, video-disc players
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/067Special waveforms for scanning, where no circuit details of the gate driver are given
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0693Calibration of display systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Multimedia (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

本発明は表示パネルの駆動方法及びこれを遂行するための表示装置に関し、より詳しくは、表示品質を向上させることができる表示パネルの駆動方法及びこれを遂行するための表示装置に関する。
一般に、表示装置は画像を表示する表示パネルと前記表示パネルを駆動するパネル駆動部を含む。前記表示パネルは、複数のゲートライン、複数のデータライン、及び前記ゲートライン及び前記データラインに接続される複数の画素を含む。
前記パネル駆動部は、ゲート信号を生成するゲート駆動部、及びデータ電圧を生成するデータ駆動部を含む。前記ゲートラインは前記ゲート信号を前記画素に伝達し、前記データラインは前記データ電圧を前記画素に伝達する。
前記データ電圧は前記データ駆動部から遠ざかるほど前記データラインによる伝播遅延が発生することがある。
前記データ電圧が遅延すると、前記ゲート信号によるピクセルのターンオン時間と前記データ電圧の印加時間とが一致しないので、ピクセルの充電率不足の問題が発生することがある。
前記データ電圧の遅延によるピクセルの充電率不足を補償するためにゲート信号を遅延して生成することがある。この際、前記データ駆動部からの距離によってゲート信号の遅延値を互いに異なるように適用する。
前記ゲート信号の遅延値を変化させる境界ではピクセル充電率の差による横線不良が発生することがある。前記横線不良により表示パネルの表示品質が低下する問題がある。
ここでは、本発明の技術的課題はこのような点で着目したものであって、本発明の目的は、ゲート信号の遅延値を適切に調節して表示品質を向上させるための表示パネルの駆動方法を提供することにある。
本発明の他の目的は、前記の駆動方法を遂行する表示装置を提供することにある。
前記の本発明の目的を実現するための一実施形態に係る表示パネルの駆動方法は、表示パネルのゲートラインを複数のゲートライングループに分割し、前記ゲートライングループによって互いに異なるゲート遅延値を適用してゲート信号を生成するステップ、及び前記ゲート信号を対応する各ゲートラインに出力するステップを含む。前記ゲート信号は、第1フレームに印加されるゲート遅延値と第2フレームに印加されるゲート遅延値が相異する少なくとも1つの可変ゲート信号を含む。前記可変ゲート信号が印加されるゲートラインは、前記第1フレーム及び前記第2フレームで互いに異なるゲートターンオン開始時間を有する。
本発明の一実施形態において、データ駆動部と近い第Pゲートライングループの第1ゲート遅延値は、前記データ駆動部と遠い第Qゲートライングループの第2ゲート遅延値より小さいことがある。
本発明の一実施形態において、第1フレームの間の前記第Pゲートライングループの前記第1ゲート遅延値はXであり、第2フレームの間の前記第Pゲートライングループの前記第1ゲート遅延値はX+aでありうる。aは前記第1ゲート遅延値をフレーム毎に可変するための可変値でありうる。
本発明の一実施形態において、第3フレームの間の前記第Pゲートライングループの前記第1ゲート遅延値はX−aでありうる。
本発明の一実施形態において、第1フレームの間の前記第Pゲートライングループの前記第1ゲート遅延値はXであり、第2フレームの間の前記第Pゲートライングループの最初のゲートラインの前記第1ゲート遅延値はX+aであり、前記第Pゲートライングループの前記最初のゲートラインを除外したゲートラインの前記第1ゲート遅延値はXでありうる。
本発明の一実施形態において、第1フレームの間の前記第Pゲートライングループ及び前記第Pゲートラインに隣接した第P+1ゲートライングループの境界は第Yゲートラインであり、第2フレームの間の前記第Pゲートライングループ及び前記第P+1ゲートライングループの境界は第Y+bゲートラインでありうる。
本発明の一実施形態において、第3フレームの間の前記第Pゲートライングループ及び前記第P+1ゲートライングループの境界は第Y−bゲートラインでありうる。
本発明の一実施形態において、前記ゲート遅延値はゲートクロック信号に適用できる。前記ゲート信号は前記ゲートクロック信号に基づいて生成できる。
本発明の一実施形態において、前記ゲート信号はデータ電圧をデータラインに出力するタイミングを定義するロード信号に同期できる。前記ゲート遅延値は前記ロード信号を基準に定義できる。
前記の本発明の他の目的を実現するための一実施形態に係る表示装置は、表示パネル、ゲート駆動部、データ駆動部、及び信号制御部を含む。前記表示パネルは複数のゲートライングループに分割された複数のゲートライン及び複数のデータラインを含む。前記ゲート駆動部は、前記ゲートライングループによって互いに異なるゲート遅延値を適用してゲート信号を生成する。前記ゲート駆動部は、対応する各ゲートラインに前記ゲート信号を出力する。前記データ駆動部は、前記データラインにデータ電圧を出力する。前記信号制御部は、前記ゲート駆動部及び前記データ駆動部を制御する。前記ゲート信号は、第1フレームに印加されるゲート遅延値と第2フレームに印加されるゲート遅延値が相異する少なくとも1つの可変ゲート信号を含む。前記可変ゲート信号が印加されるゲートラインは、前記第1フレーム及び前記第2フレームで互いに異なるゲートターンオン開始時間を有する。
本発明の一実施形態において、前記データ駆動部と近い第Pゲートライングループの第1ゲート遅延値は、前記データ駆動部と遠い第Qゲートライングループの第2ゲート遅延値より小さいことがある。
本発明の一実施形態において、第1フレームの間の前記第Pゲートライングループの前記第1ゲート遅延値はXであり、第2フレームの間の前記第Pゲートライングループの前記第1ゲート遅延値はX+aでありうる。aは前記第1ゲート遅延値をフレーム毎に可変するための可変値でありうる。
本発明の一実施形態において、第3フレームの間の前記第Pゲートライングループの前記第1ゲート遅延値はX−aでありうる。
本発明の一実施形態において、第1フレームの間の前記第Pゲートライングループの前記第1ゲート遅延値はXであり、第2フレームの間の前記第Pゲートライングループの最初のゲートラインの前記第1ゲート遅延値はX+aであり、前記第Pゲートライングループの前記最初のゲートラインを除外したゲートラインの前記第1ゲート遅延値はXでありうる。
本発明の一実施形態において、第1フレームの間の前記第Pゲートライングループ及び前記第Pゲートラインに隣接した第P+1ゲートライングループの境界は第Yゲートラインであり、第2フレームの間の前記第Pゲートライングループ及び前記第P+1ゲートライングループの境界は第Y+bゲートラインでありうる。
本発明の一実施形態において、第3フレームの間の前記第Pゲートライングループ及び前記第P+1ゲートライングループの境界は第Y−bゲートラインでありうる。
本発明の一実施形態において、前記信号制御部は前記ゲート遅延値が適用されたゲートクロック信号を生成することができる。前記ゲート駆動部は、前記ゲートクロック信号に基づいて前記ゲート信号を生成することができる。
本発明の一実施形態において、前記信号制御部は前記データ電圧を前記データラインに出力するタイミングを定義するロード信号を生成することができる。前記ゲート信号は、前記ロード信号に同期できる。前記ゲート遅延値は、前記ロード信号を基準に定義できる。
前記の本発明の目的を実現するための一実施形態に係る表示パネルの駆動方法は、表示パネルのゲートラインを複数のゲートライングループに分割し、前記ゲートライングループの各々に互いに異なるゲート遅延値を適用してゲート信号を生成するステップ、及び前記ゲート信号をゲートラインに出力するステップを含む。前記ゲートライングループのうち、第Pゲートライングループに適用されるゲート遅延値は、前記ゲートライングループのうち、第Qゲートライングループに適用されるゲート遅延値より小さい。前記第Pゲートライングループは、前記第Qゲートライングループより表示装置のデータ駆動部に近い。前記P及び前記Qは自然数である。
本発明の一実施形態において、第1ゲート遅延値は第1フレームの間少なくとも1つのゲートラインに適用され、前記第1ゲート遅延値と異なる第2ゲート遅延値は第2フレームの間少なくとも1つのゲートラインに適用できる。
本発明の一実施形態において、ゲートクロック信号は前記第1ゲート遅延値または前記第2ゲート遅延値に基づいて生成できる。前記ゲート信号は、前記ゲートクロック信号に基づいて生成できる。
本発明の一実施形態において、第1フレームの間の前記第Pゲートライングループに適用されるゲート遅延値はXであり、第2フレームの間の前記第Pゲートライングループに適用されるゲート遅延値はX+aであり、第3フレームの間の前記第Pゲートライングループに適用されるゲート遅延値はX−aでありうる。前記X及び前記aは正の実数でありうる。
本発明の一実施形態において、前記ゲート信号はデータ電圧が前記表示装置のデータラインに出力される出力タイミングに対応するロード信号に同期できる。
このような表示パネルの駆動方法及びこれを遂行するための表示装置によれば、ゲート信号の遅延値を適切に設定してデータ電圧の伝播遅延を補償することによって、横線不良の発生を防止し、画素電圧の充電率を増加させることができる。したがって、表示パネルの表示品質を向上させることができる。
本発明の一実施形態に係る表示装置を示すブロック図である。 図1の信号制御部を示すブロック図である。 図1の表示パネルの上部領域でのゲート信号とデータ電圧を示す波形図である。 図1の表示パネルの下部領域でのゲート信号とデータ電圧を示す波形図である。 図1のゲートライン別ゲート遅延値を示すグラフである。 図1のゲートラインに印加されるゲート信号を示す波形図である。 第1フレームの間の図1のゲートライン別ゲート遅延値を示すグラフである。 第2フレームの間の図1のゲートライン別ゲート遅延値を示すグラフである。 第3フレーム間の図1のゲートライン別ゲート遅延値を示すグラフである。 第1から第3フレームの間の図1の信号制御部で生成されるゲートクロック信号を示す波形図である。 第1から第3フレームの間の図1の信号制御部で生成されるゲートクロック信号を示す波形図である。 第1フレームの間の本発明の一実施形態に係る表示装置のゲートライン別ゲート遅延値を示すグラフである。 第2フレームの間の図8Aのゲートライン別ゲート遅延値を示すグラフである。 第3フレームの間の図8Aのゲートライン別ゲート遅延値を示すグラフである。 第1フレームの間の本発明の一実施形態に係る表示装置のゲートライン別ゲート遅延値を示すグラフである。 第2フレームの間の図9Aのゲートライン別ゲート遅延値を示すグラフである。 第3フレームの間の図9Aのゲートライン別ゲート遅延値を示すグラフである。 第1から第3フレームの間の図9Aの表示装置の信号制御部で生成されるゲートクロック信号を示す波形図である。 図9Aの表示装置の第Yゲートラインに印加されるゲート信号を示す波形図である。
以下、添付した図面を参照して、本発明をより詳細に説明する。
図1は、本発明の一実施形態に係る表示装置を示すブロック図である。
図1を参照すると、前記表示装置は、表示パネル100、信号制御部200、ゲート駆動部300、ガンマ電圧生成部400、及びデータ駆動部500を含む。
前記表示パネル100は、複数のゲートライン(GL1からGLN)、複数のデータライン(DL1からDLM)、及び前記ゲートライン(GL1からGLN)と前記データライン(DL1からDLM)の各々に電気的に接続された複数の画素を含む。前記ゲートライン(GL1からGLN)(ここで、Nは自然数)は第1方向(DR1)に延長され、前記データライン(DL1からDLM)(ここで、Mは自然数)は前記第1方向(DR1)と交差する第2方向(DR2)に延長される。各画素はスイッチング素子(図示せず)、前記スイッチング素子に電気的に接続された液晶キャパシタ(図示せず)、及びストレージキャパシタ(図示せず)を含む。前記画素はマトリックス形態に配置される。
前記信号制御部200は、外部の装置(図示せず)から入力映像データ及び入力制御信号を受信する。前記入力映像データは、赤色映像データ(R)、緑色映像データ(G)、及び青色映像データ(B)を含むことができる。前記入力制御信号は、マスタークロック信号(MCLK)、データイネーブル信号(DE)を含む。前記入力制御信号は,垂直同期信号及び水平同期信号をさらに含むことができる。
前記信号制御部200は、前記入力映像データ及び前記入力制御信号に基づいて第1制御信号(CONT1)、第2制御信号(CONT2)、及びデータ信号(DATA)を生成する。前記信号制御部200は、前記入力制御信号に基づいて前記ゲート駆動部300の駆動タイミングを制御するための前記第1制御信号(CONT1)を生成して前記ゲート駆動部300に出力する。前記信号制御部200は、前記入力制御信号に基づいて前記データ駆動部500の駆動タイミングを制御するための前記第2制御信号(CONT2)を生成して前記データ駆動部500に出力する。前記信号制御部200の動作については後述する図2を参照して具体的に説明する。
前記第1制御信号(CONT1)は、垂直開始信号及びゲートクロック信号を含む。前記第2制御信号(CONT2)は、水平開始信号及びロード信号を含む。
前記ゲート駆動部300は、前記信号制御部200から入力を受けた前記第1制御信号(CONT1)に応答して前記ゲートライン(GL1からGLN)を駆動するためのゲート信号(G1からGN)を生成する。前記ゲート駆動部300は、前記ゲート信号(G1からGN)を前記ゲートライン(GL1からGLN)に順次に出力する。
前記ゲート駆動部300は、前記表示パネル100に直接実装(mounted)されるか、またはテープキャリアパッケージ(TCP:tape carrier package)の形態で前記表示パネル100に接続してもよい。一方、前記ゲート駆動部300は前記表示パネル100に集積(integrated)されることもできる。
前記ガンマ電圧生成部400は、ガンマ基準電圧(VGREF)を生成する。前記ガンマ電圧生成部400は、前記ガンマ基準電圧(VGREF)を前記データ駆動部500に提供する。前記ガンマ基準電圧(VGREF)は、各々のデータ信号(DATA)に対応する値を有する。前記ガンマ電圧生成部400は、前記信号制御部200の内に配置されるか、または前記データ駆動部500内に配置できる。
前記データ駆動部500は、前記信号制御部200から前記第2制御信号(CONT2)及び前記データ信号(DATA)の入力を受けて、前記ガンマ電圧生成部400から前記ガンマ電圧(VGREF)の入力を受ける。前記データ駆動部500は、前記データ信号(DATA)を前記ガンマ電圧(VGREF)を用いてアナログ形態のデータ電圧(D1からDM)に変換する。前記データ駆動部500は、前記データ電圧(D1からDM)を前記データライン(DL1からDLM)に順次に出力する。
前記データ駆動部500は、シフトレジスタ(図示せず)、ラッチ(図示せず)、信号処理部(図示せず)、及びバッファ部(図示せず)を含むことができる。前記シフトレジスタは、ラッチパルスを前記ラッチに出力する。前記ラッチは、前記データ信号(DATA)を一時格納した後、前記信号処理部に出力する。前記信号処理部は、前記ディジタル形態である前記データ信号(DATA)及び前記ガンマ電圧(VGREF)に基づいてアナログ形態の前記データ電圧(D1からDM)を生成して前記バッファ部に出力する。前記バッファ部は、前記データ電圧(D1からDM)のレベルが一定のレベルを有するように補償して前記データ電圧(D1からDM)を前記データライン(DL1からDLM)に出力する。
前記データ駆動部500は、前記表示パネル100に直接実装されるか、またはテープキャリアパッケージ(TCP:tape carrier package)の形態で前記表示パネル100に接続してもよい。一方、前記データ駆動部500は前記表示パネル100に集積されることもできる。
図2は、図1の信号制御部200を示すブロック図である。
図2を参照すると、前記信号制御部200はデータ補正部220及び信号生成部240を含む。これは、説明の便宜のために論理的に区分しただけであり、ハードウェア的に区分したものではない。
前記データ補正部220は外部の装置から前記入力映像データ(RGB)を受信する。前記データ補正部220は、前記入力映像データ(RGB)を補正して前記データ信号(DATA)を生成し、前記データ駆動部500に出力する。
前記データ補正部220は、色特性補償部(図示せず)及び動的キャパシタンス補償部(図示せず)を含むことができる。
前記色特性補償部は、前記入力映像データ(RGB)を受信して色特性補償(Adaptive Color Correction;以下、ACCと称する)を遂行する。前記色特性補償部は、ガンマ曲線を用いて入力映像データ(RGB)を補償することができる。
前記動的キャパシタンス補償部は、以前のフレームデータと現在のフレームデータを用いて前記現在のフレームデータの階調データを補正する動的キャパシタンス補償(Dynamic Capacitance Compensation;以下、DCCと称する)を遂行する。
前記信号生成部240は、外部から前記マスタークロック信号(MCLK)及び前記データイネーブル信号(DE)を受信する。
前記信号生成部240は、前記マスタークロック信号(MCLK)及び前記データイネーブル信号(DE)に基づいて前記第1制御信号(CONT1)を生成して前記ゲート駆動部300に出力する。前記第1制御信号(CONT1)は、前記ゲート駆動部300がゲート信号を生成するためのゲートクロック信号(CPV)を含む。
前記信号生成部240は、前記マスタークロック信号(MCLK)及び前記データイネーブル信号(DE)に基づいて前記第2制御信号(CONT2)を生成して前記データ駆動部500に出力する。前記第2制御信号(CONT2)は、前記データ駆動部500がデータ電圧を出力するタイミングを制御するロード信号(TP)を含む。前記ゲートクロック信号(CPV)及び前記ロード信号(TP)は互いに同期化される。
図3Aは、図1の表示パネル100の上部領域(UA)でのゲート信号とデータ電圧を示す波形図である。図3Bは、図1の表示パネルの下部領域(LA)でのゲート信号とデータ電圧を示す波形図である。図4は、図1のゲートライン別ゲート遅延値を示すグラフである。図5は、図1のゲートラインに印加されるゲート信号を示す波形図である。
前記データ電圧は、前記データ駆動部500から遠ざかるほど前記データラインによる伝播遅延(propagation delay)が増大することがある。伝播遅延とは、前記データ電圧が前記データラインを介して対応するピクセルに印加されるタイミングが遅延されることを意味する。例えば、前記データ駆動部500から遠く離れたピクセルにデータ電圧が印加される時間は、前記データ駆動部500から近いピクセルにデータ電圧が印加される時間より遅いことがある。前記表示パネル100のサイズが大型化するにつれて、前記データ電圧の伝播遅延が増大することがある。
前記図1、図3A、及び図3Bを参照すると、前記表示パネル100のうち、前記データ駆動部500から近い上部領域(UA)は前記データ電圧の伝播遅延がほとんどないが、前記表示パネル100のうち、前記データ駆動部500から遠く離れた下部領域(LA)は前記データ電圧の伝播遅延が大きいことがある。
前記ゲート信号(G1からGN)は、前記ロード信号(TP)に同期されて順次にパルス波形を出力する。例えば、第1ゲート信号(G1)がパルス波形を出力し、第2ゲート信号(G2)がパルス波形を出力し、第3ゲート信号(G3)がパルス波形を出力することができる。最後に、第Nゲート信号(GN)がパルス波形を出力することができる。
従来の表示パネル100では、前記第1から第Nゲート信号が全てロード信号(TP)に同期されて前記ロード信号(TP)の波形のフォーリングエッジから同一の時間にゲートパルスを出力した。例えば、第1ゲート信号(G1)は前記ロード信号(TP)の第1パルスのフォーリングエッジでゲートパルスを出力し、第2ゲート信号(G2)は前記ロード信号(TP)の第2パルスのフォーリングエッジでゲートパルスを出力し、第3ゲート信号(G3)は前記ロード信号(TP)の第3パルスのフォーリングエッジでゲートパルスを出力した。第Nゲート信号(GN)は、前記ロード信号(TP)の第Nパルスのフォーリングエッジでゲートパルスを出力した。
この場合、前記伝播遅延のない前記上部領域(UA)の場合、図3Aに示すように、前記データ電圧の出力時間と前記ゲートパルスのターンオン時間とが一致して充分な画素充電率が確保される。一方、前記伝播遅延が発生する前記下部領域(LA)の場合、図3Bに示すように、前記データ電圧の出力時間が前記ゲートパルスのターンオン時間に比べて遅くなって、充分な画素充電率が確保できない。
図4を参照すると、本発明の一実施形態に係る表示パネル100のゲートライン(GL1からGLN)は、複数のゲートライングループ(GG1、GG2、GG3、GG4、GG5、GG6)に分割される。前記ゲートライングループの個数は本発明を制限しない。
図4のグラフの縦軸はゲートラインの位置を示す。例えば、第1ゲートライングループ(GG1)は第1ゲートラインから第Yゲートラインを含むことができる。第2ゲートライングループ(GG2)は、第Y+1ゲートラインから第2Yゲートラインを含むことができる。第3ゲートライングループ(GG3)は、第2Y+1ゲートラインから第3Yゲートラインを含むことができる。第4ゲートライングループ(GG4)は、第3Y+1ゲートラインから第4Yゲートラインを含むことができる。第5ゲートライングループ(GG5)は、第4Y+1ゲートラインから第5Yゲートラインを含むことができる。第6ゲートライングループ(GG6)は、第5Y+1ゲートラインから第Nゲートラインを含むことができる。例えば、前記各ゲートライングループ(GG1、GG2、GG3、GG4、GG5、GG6)内のゲートラインの個数は互いに同一でありうる。または、前記各ゲートライングループ(GG1、GG2、GG3、GG4、GG5、GG6)内のゲートラインの個数は1つ以下の差を有することができる。
例えば、第1ゲートライングループ(GG1)のゲートラインにはゲート遅延値を適用しない。第2ゲートライングループ(GG2)のゲートラインにはX1のゲート遅延値を適用する。第3ゲートライングループ(GG3)のゲートラインにはX2のゲート遅延値を適用する。第4ゲートライングループ(GG4)のゲートラインにはX3のゲート遅延値を適用する。第5ゲートライングループ(GG5)のゲートラインにはX4のゲート遅延値を適用する。第6ゲートライングループ(GG6)のゲートラインにはX5のゲート遅延値を適用する。X2はX1より大きく、X3はX2より大きく、X4はX3より大きく、X5はX4より大きい。例えば、X2はX1の2倍であり、X3はX1の3倍であり、X4はX1の4倍であり、X5はX1の5倍でありうる。これとは異なり、X2、X3、X4、X5はX1の倍数でないことがある。本発明の一実施形態において、X1より小さいゲート遅延値であるX0を第1ゲートライングループ(GG1)のゲートラインに適用してもよい。
前記第1ゲートライングループ(GG1)のゲートラインに印加されるゲート信号はゲート遅延値がないので、最も早い第1ゲートターンオン開始時間を有する。ゲートターンオン開始時間とは、データロード信号(TP)に基づいてゲート信号がターンオンされ始める時点を意味する。例えば、ゲートターンオン開始時間は前記データロード信号(TP)のフォーリングエッジから前記ゲート信号がターンオンされ始める時点として定義できる。前記第2ゲートライングループGG2のゲートラインは、前記第1ゲートターンオン開始時間よりX1だけ遅延された第2ゲートターンオン開始時間を有する。前記第3ゲートライングループ(GG3)のゲートラインは、前記第1ゲートターンオン開始時間よりX2だけ遅延された第3ゲートターンオン開始時間を有する。前記第4ゲートライングループ(GG4)のゲートラインは、前記第1ゲートターンオン開始時間よりX3だけ遅延された第4ゲートターンオン開始時間を有する。前記第5ゲートライングループ(GG5)のゲートラインは、前記第1ゲートターンオン開始時間よりX4だけ遅延された第5ゲートターンオン開始時間を有する。前記第6ゲートライングループ(GG6)のゲートラインは、前記第1ゲートターンオン開始時間よりX5だけ遅延された第6ゲートターンオン開始時間を有する。結果的に、第1ゲートターンオン開始時間は他のゲートターンオン開始時間(例えば、第2から第5ゲートターンオン開始時間)より早いことがある。
図5を見ると、前記第1ゲートライングループ(GG1)のゲートラインのゲート信号(G1からG4)は、前記ロード信号(TP)のフォーリングエッジでターンオンされる。ここで、前記第1ゲートライングループ(GG1)のゲートラインのゲート信号(G1からG4)が前記ロード信号(TP)のフォーリングエッジでターンオンされることは1つの例示に過ぎず、前記第1ゲートライングループ(GG1)のゲートラインのゲート信号(G1からG4)が前記ロード信号(TP)のフォーリングエッジで必ずターンオンされる必要はない。例えば、第1ゲートライングループ(GG1)のゲートラインのゲート信号(G1からG4)が前記ロード信号(TP)のフォーリングエッジ以後にターンオンできる。
前記第2ゲートライングループ(GG2)のゲートラインのゲート信号(GA1からGA4)は、前記第1ゲートライングループ(GG1)のゲート信号(G1からG4)より前記ロード信号(TP)のフォーリングエッジからゲート遅延値(X1)だけ遅延されてターンオンされる。
前記第3ゲートライングループ(GG3)のゲートラインのゲート信号(GB1からGB4)は前記第1ゲートライングループ(GG1)のゲート信号(G1からG4)より前記ロード信号(TP)のフォーリングエッジからゲート遅延値(X2)だけ遅延されてターンオンされる。
このように、前記ゲートラインの位置によって前記ゲート遅延値を適用して前記ゲート信号を生成すれば、前記データ電圧の遅延に従う充電率の不足を補償することができる。しかしながら、前記ゲート遅延値が非連続的に変化する前記第1ゲートライングループ(GG1)と前記第2ゲートライングループ(GG2)の境界及び前記第2ゲートライングループ(GG2)と前記第3ゲートライングループ(GG3)の境界などで横線不良が視認できる。
図6Aは、第1フレームの間の図1のゲートライン別ゲート遅延値を示すグラフである。図6Bは、第2フレームの間の図1のゲートライン別ゲート遅延値を示すグラフである。図6Cは、第3フレームの間の図1のゲートライン別ゲート遅延値を示すグラフである。図7A及び図7Bは、第1から第3フレームの間の図1の信号制御部で生成されるゲートクロック信号を示す波形図である。
図6Aから図6Cを参照すると、前記ゲート遅延値はフレームによって相異する値を有する。したがって、前記ゲート信号は第1フレームのゲート遅延値と第2フレームのゲート遅延値が相異する可変ゲート信号を含むようになる。
例えば、第1フレームの間、第1ゲートライングループ(GG1)のゲートラインにはゲート遅延値を適用しない。第2ゲートライングループ(GG2)のゲートラインにはX1のゲート遅延値を適用する。第3ゲートライングループ(GG3)のゲートラインにはX2のゲート遅延値を適用する。第4ゲートライングループ(GG4)のゲートラインにはX3のゲート遅延値を適用する。第5ゲートライングループ(GG5)のゲートラインにはX4のゲート遅延値を適用する。第6ゲートライングループ(GG6)のゲートラインにはX5のゲート遅延値を適用する。X2はX1より大きく、X3はX2より大きく、X4はX3より大きく、X5はX4より大きい。例えば、X2はX1の2倍であり、X3はX1の3倍であり、X4はX1の4倍であり、X5はX1の5倍でありうる。本発明の一実施形態において、前記第1フレームの間X1より小さいゲート遅延値であるX0を第1ゲートライングループ(GG1)のゲートラインに適用してもよい。
第2フレームの間、第1ゲートライングループ(GG1)のゲートラインにはゲート遅延値を適用しない。第2ゲートライングループ(GG2)のゲートラインにはX1+aのゲート遅延値を適用する。第3ゲートライングループ(GG3)のゲートラインにはX2+aのゲート遅延値を適用する。第4ゲートライングループ(GG4)のゲートラインにはX3+aのゲート遅延値を適用する。第5ゲートライングループ(GG5)のゲートラインにはX4+aのゲート遅延値を適用する。第6ゲートライングループ(GG6)のゲートラインにはX5+aのゲート遅延値を適用する。aは前記ゲート遅延値をフレーム毎に可変させるための可変値を意味する。aはX1に比べて小さいことがある。aはX2−X1に比べて小さいことがある。aはX3−X2に比べて小さいことがある。aはX4−X3に比べて小さいことがある。aはX5−X4に比べて小さいことがある。本発明の一実施形態において、前記第2フレームの間X1+aより小さいゲート遅延値であるX0+aを第1ゲートライングループ(GG1)のゲートラインに適用してもよい。
第3フレームの間、第1ゲートライングループ(GG1)のゲートラインにはゲート遅延値を適用しない。第2ゲートライングループ(GG2)のゲートラインにはX1−aのゲート遅延値を適用する。第3ゲートライングループ(GG3)のゲートラインにはX2−aのゲート遅延値を適用する。第4ゲートライングループ(GG4)のゲートラインにはX3−aのゲート遅延値を適用する。第5ゲートライングループ(GG5)のゲートラインにはX4−aのゲート遅延値を適用する。第6ゲートライングループ(GG6)のゲートラインにはX5−aのゲート遅延値を適用する。本発明の一実施形態において、前記第3フレームの間X1−aより小さいゲート遅延値であるX0−aを第1ゲートライングループ(GG1)のゲートラインに適用してもよい。
前記信号制御部200の信号生成部240は、前記ゲート遅延値が適用されたゲートクロック信号(CPV)を生成することができる。前記ゲート駆動部300は、前記ゲート遅延値が適用された前記ゲートクロック信号(CPV)を用いて前記ゲート信号(G1からGN)を生成することができる。
図7Aは、第1から第3フレームの間の前記第1ゲートライングループ(GG1)に対応するゲートクロック信号(CPV)を図示している。
第1フレームの間の前記ゲートクロック信号(CPV[1])はゲート遅延値を有しない。第2フレームの間の前記ゲートクロック信号(CPV[2])はゲート遅延値を有しない。第3フレームの間の前記ゲートクロック信号(CPV[3])はゲート遅延値を有しない。
図7Bは、第1から第3フレームの間の前記第2ゲートライングループ(GG2)に対応するゲートクロック信号(CPV)を図示している。
第1フレームの間、前記ゲートクロック信号(CPV[1])はX1のゲート遅延値を有する。第2フレームの間、前記ゲートクロック信号(CPV[2])は前記第1フレームのゲート遅延値と相異する値を有する。例えば、前記第2フレームの間、前記ゲートクロック信号(CPV[2])はX1+aのゲート遅延値を有する。
第3フレームの間、前記ゲートクロック信号(CPV[3])は前記第1及び第2フレームのゲート遅延値と相異する値を有することができる。例えば、前記第3フレームの間、前記ゲートクロック信号(CPV[3])はX1−aのゲート遅延値を有する。
前記信号制御部200は、前記第1ゲートライングループ(GG1)に対応する前記ゲートクロック信号(CPV[1]、CPV[2]、CPV[3])にはゲート遅延値を反映しない。前記ゲート信号は、前記ゲートクロック信号(CPV[1]、CPV[2]、CPV[3])に基づいて生成される。
前記信号制御部200は、前記第2ゲートライングループ(GG2)に対応して、前記フレーム毎に互いに異なるゲート遅延値(X1、X1+a、X1−a)を反映して前記フレーム毎に互いに異なるタイミングを有する前記ゲートクロック信号(CPV[1]、CPV[2]、CPV[3])を生成する。前記ゲート信号は、前記ゲートクロック信号(CPV[1]、CPV[2]、CPV[3])に基づいて生成される。
本実施形態において、前記ゲートクロック信号のゲート遅延値は3フレームを周期で変わることを図示したが、これに限定されるものではない。例えば、前記ゲートクロック信号のゲート遅延値は、2フレームを周期で変動できる。即ち、同一なゲートラインに対して前記ゲートクロック信号は2つの連続したフレームで互いに異なるゲート遅延値を有することができる。これとは異なり、前記ゲートクロック信号のゲート遅延値は4フレーム以上の周期で変動できる。即ち、同一なゲートラインに対して前記ゲートクロック信号は4個の連続したフレームで互いに異なるゲート遅延値を有することができる。
図示してはいないが、第1から第3フレームの間、前記第3ゲートライングループ(GG3)に対応するゲートクロック信号は、順次にX2、X2+a、X2−aのゲート遅延値を有することができる。これとは異なり、前記第3ゲートライングループ(GG3)に対応するゲート遅延値のフレーム別変動パターンは、前記第2ゲートライングループ(GG2)に対応するゲート遅延値のフレーム別変動パターンと相異することがある。
本実施形態では、前記ゲートライングループの境界は前記フレームによって変動されず、固定される。
本実施形態によれば、1つのゲートラインに印加される1つのゲート信号内で、フレーム別に前記ゲート遅延値が変動されるので、ゲートライングループの境界で充電率の差によって横線不良が視認されることを防止することができる。したがって、表示パネルの表示品質を向上させることができる。
図8Aは、第1フレームの間の本発明の一実施形態に係る表示装置のゲートライン別ゲート遅延値を示すグラフである。図8Bは、第2フレームの間の図8Aのゲートライン別ゲート遅延値を示すグラフである。図8Cは、第3フレームの間の図8Bのゲートライン別ゲート遅延値を示すグラフである。
図8Aから図8Cの表示パネルの駆動方法及び表示装置は、ゲート遅延値を除外すれば、図1から図7Bの表示パネルの駆動方法及び表示装置と実質的に同一であるので、同一または類似の構成要素に対しては同一の参照番号を使用し、重複する説明は省略する。
図8Aから図8Cを参照すると、前記ゲート遅延値はフレームによって相異する値を有する。したがって、前記ゲート信号は第1フレームのゲート遅延値と第2フレームのゲート遅延値が相異する可変ゲート信号を含むようになる。本実施形態において、前記可変ゲート信号は前記ゲートライングループの境界部のみに適用できる。
例えば、図8Aを参照すると、第1フレームの間、第1ゲートライングループ(GG1)のゲートラインにはゲート遅延値を適用しない。第2ゲートライングループ(GG2)のゲートラインにはX1のゲート遅延値を適用する。第3ゲートライングループ(GG3)のゲートラインにはX2のゲート遅延値を適用する。第4ゲートライングループ(GG4)のゲートラインにはX3のゲート遅延値を適用する。第5ゲートライングループ(GG5)のゲートラインにはX4のゲート遅延値を適用する。第6ゲートライングループ(GG6)のゲートラインにはX5のゲート遅延値を適用する。本発明の一実施形態において、前記第1フレームの間X1より小さいゲート遅延値であるX0を第1ゲートライングループ(GG1)のゲートラインに適用してもよい。
図8Bを参照すると、第2フレームの間、第1ゲートライングループ(GG1)のゲートラインにはゲート遅延値を適用しない。第2ゲートライングループ(GG2)の最初のゲートラインにはX1+aのゲート遅延値を適用し、前記第2ゲートライングループ(GG2)の最初のゲートラインを除外した残りのゲートラインにはX1のゲート遅延値を適用する。第3ゲートライングループ(GG3)の最初のゲートラインにはX2+aのゲート遅延値を適用し、前記第3ゲートライングループ(GG3)の最初のゲートラインを除外した残りのゲートラインにはX2のゲート遅延値を適用する。第4ゲートライングループ(GG4)の最初のゲートラインにはX3+aのゲート遅延値を適用し、前記第4ゲートライングループ(GG4)の最初のゲートラインを除外した残りのゲートラインにはX3のゲート遅延値を適用する。第5ゲートライングループ(GG5)の最初のゲートラインにはX4+aのゲート遅延値を適用し、前記第5ゲートライングループ(GG5)の最初のゲートラインを除外した残りのゲートラインにはX4のゲート遅延値を適用する。第6ゲートライングループ(GG6)の最初のゲートラインにはX5+aのゲート遅延値を適用し、前記第6ゲートライングループ(GG6)の最初のゲートラインを除外した残りのゲートラインにはX5のゲート遅延値を適用する。本発明の一実施形態において、前記第1フレームの間X1+aより小さいゲート遅延値であるX0+aを第1ゲートライングループ(GG1)のゲートラインに適用してもよい。
図8Cを参照すると、第3フレームの間、第1ゲートライングループ(GG1)のゲートラインにはゲート遅延値を適用しない。第2ゲートライングループ(GG2)の最初のゲートラインにはX1−aのゲート遅延値を適用し、前記第2ゲートライングループ(GG2)の最初のゲートラインを除外した残りのゲートラインにはX1のゲート遅延値を適用する。第3ゲートライングループ(GG3)の最初のゲートラインにはX2−aのゲート遅延値を適用し、前記第3ゲートライングループ(GG3)の最初のゲートラインを除外した残りのゲートラインにはX2のゲート遅延値を適用する。第4ゲートライングループ(GG4)の最初のゲートラインにはX3−aのゲート遅延値を適用し、前記第4ゲートライングループ(GG4)の最初のゲートラインを除外した残りのゲートラインにはX3のゲート遅延値を適用する。第5ゲートライングループ(GG5)の最初のゲートラインにはX4−aのゲート遅延値を適用し、前記第5ゲートライングループ(GG5)の最初のゲートラインを除外した残りのゲートラインにはX4のゲート遅延値を適用する。第6ゲートライングループ(GG6)の最初のゲートラインにはX5−aのゲート遅延値を適用し、前記第6ゲートライングループ(GG6)の最初のゲートラインを除外した残りのゲートラインにはX5のゲート遅延値を適用する。本発明の一実施形態において、前記第1フレームの間X1−aより小さいゲート遅延値であるX0−aを第1ゲートライングループ(GG1)のゲートラインに適用してもよい。
したがって、第1から第3フレームの間の前記第2ゲートライングループ(GG2)の最初のゲートラインに対応するゲートクロック信号(CPV)は、図7Bの波形を有することができる。
本実施形態によれば、1つのゲートラインに印加される1つのゲート信号内で、フレーム別に前記ゲート遅延値が変動されるので、ゲートライングループの境界で充電率の差によって横線不良が視認されることを防止することができる。したがって、表示パネルの表示品質を向上させることができる。
図9Aは、第1フレームの間の本発明の一実施形態に係る表示装置のゲートライン別ゲート遅延値を示すグラフである。図9Bは、第2フレームの間の図9Aのゲートライン別ゲート遅延値を示すグラフである。図9Cは、第3フレームの間の図9Bのゲートライン別ゲート遅延値を示すグラフである。図10は、第1から第3フレームの間の図9Aの表示装置の信号制御部で生成されるゲートクロック信号を示す波形図である。図11は、図9Aの表示装置の第Yゲートラインに印加されるゲート信号を示す波形図である。
図9Aから図9Cの表示パネルの駆動方法及び表示装置は、ゲートライングループの境界を除外すれば、図1から図7Bの表示パネルの駆動方法及び表示装置と実質的に同一であるので、同一または類似の構成要素に対しては同一の参照番号を使用し、重複する説明は省略する。
図9Aから図9Cを参照すると、ゲートライングループに対する前記ゲート遅延値はフレームによって同一な値を有する。但し、前記ゲートライングループの境界はフレーム毎に相異する位置を有することができる。したがって、前記ゲート信号は第1フレームのゲート遅延値と第2フレームのゲート遅延値が相異する可変ゲート信号を含むようになる。本実施形態において、前記可変ゲート信号は前記ゲートライングループの境界部のみに適用できる。
第1から第3フレームの間、第1ゲートライングループ(GG1)のゲートラインにはゲート遅延値を適用しない。第2ゲートライングループ(GG2)のゲートラインにはX1のゲート遅延値を適用する。第3ゲートライングループ(GG3)のゲートラインにはX2のゲート遅延値を適用する。第4ゲートライングループ(GG4)のゲートラインにはX3のゲート遅延値を適用する。第5ゲートライングループ(GG5)のゲートラインにはX4のゲート遅延値を適用する。第6ゲートライングループ(GG6)のゲートラインにはX5のゲート遅延値を適用する。
前記第1フレームで、前記第1ゲートライングループ(GG1)と前記第2ゲートライングループ(GG2)との境界は第Yゲートライン(Yは自然数)に形成され、前記第2ゲートライングループ(GG2)と前記第2ゲートライングループ(GG3)との境界は第2Yゲートラインに形成され、前記第3ゲートライングループ(GG3)と前記第4ゲートライングループ(GG4)との境界は第3Yゲートラインに形成され、前記第4ゲートライングループ(GG4)と前記第5ゲートライングループ(GG5)との境界は第4Yゲートラインに形成され、前記第5ゲートライングループ(GG5)と前記第6ゲートライングループ(GG6)との境界は第5Yゲートラインに形成される。即ち、前記第1ゲートライングループ(GG1)の最後のゲートラインは第Yゲートラインでありうる。前記第2ゲートライングループ(GG2)の最後のゲートラインは第2Yゲートラインでありうる。前記第3ゲートライングループ(GG3)の最後のゲートラインは第3Yゲートラインでありうる。前記第4ゲートライングループ(GG4)の最後のゲートラインは第4Yゲートラインでありうる。前記第5ゲートライングループ(GG5)の最後のゲートラインは第5Yゲートラインでありうる。
前記第2フレームで、前記第1ゲートライングループ(GG1)と前記第2ゲートライングループ(GG2)との境界は第Y+bゲートラインに形成され、前記第2ゲートライングループ(GG2)と前記第2ゲートライングループ(GG3)との境界は第2Y+bゲートラインに形成され、前記第3ゲートライングループ(GG3)と前記第4ゲートライングループ(GG4)との境界は第3Y+bゲートラインに形成され、前記第4ゲートライングループ(GG4)と前記第5ゲートライングループ(GG5)との境界は第4Y+bゲートラインに形成され、前記第5ゲートライングループ(GG5)と前記第6ゲートライングループ(GG6)との境界は第5Y+bゲートラインに形成される。同一な方式で、前記第1ゲートライングループ(GG1)の最後のゲートラインは第Y+bゲートラインでありうる。前記第2ゲートライングループ(GG2)の最後のゲートラインは第2Y+bゲートラインでありうる。前記第3ゲートライングループ(GG3)の最後のゲートラインは第3Y+bゲートラインでありうる。前記第4ゲートライングループ(GG4)の最後のゲートラインは第4Y+bゲートラインでありうる。前記第5ゲートライングループ(GG5)の最後のゲートラインは第5Y+bゲートラインでありうる。
前記第3フレームで、前記第1ゲートライングループ(GG1)と前記第2ゲートライングループ(GG2)との境界は第Y−bゲートラインに形成され、前記第2ゲートライングループ(GG2)と前記第2ゲートライングループ(GG3)との境界は第2Y−bゲートラインに形成され、前記第3ゲートライングループ(GG3)と前記第4ゲートライングループ(GG4)との境界は第3Y−bゲートラインに形成され、前記第4ゲートライングループ(GG4)と前記第5ゲートライングループ(GG5)との境界は第4Y−bゲートラインに形成され、前記第5ゲートライングループ(GG5)と前記第6ゲートライングループ(GG6)との境界は第5Y−bゲートラインに形成される。例えば、前記第1ゲートライングループ(GG1)の最後のゲートラインは第Y−bゲートラインで、前記第2ゲートライングループ(GG2)の最後のゲートラインは第2Y−bゲートラインで、前記第3ゲートライングループ(GG3)の最後のゲートラインは第3Y−bゲートラインで、前記第4ゲートライングループ(GG4)の最後のゲートラインは第4Y−bゲートラインで、前記第5ゲートライングループ(GG5)の最後のゲートラインは第5Y−bゲートラインでありうる。
前記第1から第3フレームの間、前記第1ゲートライングループと前記2ゲートライングループとの境界は第Yゲートライン、第Y+bゲートライン及び第Y−bゲートラインの間で周期的に変動することができる。
bは自然数でありうる。例えば、前記bは1でありうる。
図10を参照すると、前記bが1の時、前記第Y−1ゲートラインに対応するゲートクロック信号(CPV)は第1から第3フレームの間、0のゲート遅延値を有する。
前記bが1の時、前記第Yゲートラインに対応するゲートクロック信号(CPV)は第1及び第2フレームの間0のゲート遅延値を有し、第3フレームの間X1のゲート遅延値を有する。フレームによって相異するゲート遅延値を有する前記ゲートクロック信号(CPV)を用いて前記第Yゲートラインに印加されるゲート信号が生成される。
前記bが1の時、前記第Y+1ゲートラインに対応するゲートクロック信号(CPV)は、第1及び第3フレームの間、X1のゲート遅延値を有し、第2フレームの間、0のゲート遅延値を有する。フレームによって相異するゲート遅延値を有する前記ゲートクロック信号(CPV)を用いて前記第Y+1ゲートラインに印加されるゲート信号が生成される。
図11を参照すると、前記第Y+1ゲートラインに印加されるゲート信号(GY+1)はフレームによってゲート遅延値が変動される。例えば、第1フレームに前記第Y+1ゲートラインに印加されるゲート信号(GY+1)はX1のゲート遅延値を有する。例えば、第2フレームに前記第Y+1ゲートラインに印加されるゲート信号(GY+1)は0のゲート遅延値を有する。例えば、第3フレームに前記第Y+1ゲートラインに印加されるゲート信号(GY+1)はX1のゲート遅延値を有する。
したがって、前記第Y+1ゲートラインに印加されるゲート信号(GY+1)の波形をオシロスコープなどの測定装備により測定すると、図11のようにフレーム毎にデータ電圧D1とゲート信号の重複波形が互いに相異するように表れることができる。
本実施形態によれば、1つのゲートラインに印加される1つのゲート信号内で、フレーム別に前記ゲート遅延値が変動されるので、ゲートライングループの境界で充電率の差によって横線不良が視認されることを防止することができる。したがって、表示パネルの表示品質を向上させることができる。
以上、説明したように、本発明によれば、フレーム毎に可変するゲート遅延値を用いてデータ電圧の伝播遅延を補償することによって、画素の充電率を向上させ、横線不良の視認を防止することができる。したがって、表示パネルの表示品質を向上させることができる。
以上、本発明の好ましい実施形態を参照して説明したが、該当技術分野の熟練した当業者または該当技術分野に通常の知識を有する者であれば、後述する特許請求範囲に記載された本発明の思想及び技術領域から逸脱しない範囲内で本発明を多様に修正及び変更させることができることを理解することができる。
100 表示パネル
200 信号制御部
220 データ補正部
240 信号生成部
300 ゲート駆動部
400 ガンマ電圧生成部
500 データ駆動部

Claims (19)

  1. データ電圧を出力するデータ駆動部からの距離に応じて、表示パネルのゲートラインを複数のゲートライングループに分割し、前記ゲートライングループによって互いに異なるゲート遅延値を適用してゲート信号を対応する各ゲートラインに出力することを含み、 前記ゲート遅延値は、前記ゲート信号を前記対応する各ゲートラインに出力するタイミングを規定し、
    前記ゲート遅延値は、前記データ駆動部から前記データ電圧を対応する各データラインに出力するタイミングを制御するロード信号を基準に、前記データ駆動部からの距離が遠いゲートライングループほど、前記ゲート信号の出力が前記ロード信号の出力から遅延するように前記複数のゲートライングループ毎に設定され、
    前記ゲート信号は第1フレームに印加されるゲート遅延値と第2フレームに印加されるゲート遅延値が相異する少なくとも1つの可変ゲート信号を含み、
    前記可変ゲート信号が印加されるゲートラインは前記第1フレーム及び前記第2フレームで互いに異なるゲートターンオン開始時間を有することを特徴とする、表示パネルの駆動方法。
  2. データ駆動部と近い第P(Pは自然数)ゲートライングループの第1ゲート遅延値は、前記データ駆動部と遠い第Q(Qは自然数)ゲートライングループの第2ゲート遅延値より小さいことを特徴とする、請求項1に記載の表示パネルの駆動方法。
  3. 前記第1フレームの間の前記第Pゲートライングループの前記第1ゲート遅延値はX(Xは正の実数)であり、
    前記第2フレームの間の前記第Pゲートライングループの前記第1ゲート遅延値はX+a(aは正の実数)であり、
    aは前記第1ゲート遅延値をフレーム毎に可変するための可変値であることを特徴とする、請求項2に記載の表示パネルの駆動方法。
  4. 第3フレームの間の前記第Pゲートライングループの前記第1ゲート遅延値はX−aであることを特徴とする、請求項3に記載の表示パネルの駆動方法。
  5. 前記第1フレームの間の前記第Pゲートライングループの前記第1ゲート遅延値はXであり、
    前記第2フレームの間の前記第Pゲートライングループの最初のゲートラインの前記第1ゲート遅延値はX+aであり、前記第Pゲートライングループの前記最初のゲートラインを除外したゲートラインの前記第1ゲート遅延値はXであることを特徴とする、請求項2に記載の表示パネルの駆動方法。
  6. 前記第1フレームの間の前記第Pゲートライングループ及び前記第Pゲートラインに隣接した第P+1ゲートライングループの境界は第Y(Yは自然数)ゲートラインであり、
    前記第2フレームの間、前記第Pゲートライングループ及び前記第P+1ゲートライングループの境界は第Y+b(bは自然数)ゲートラインであることを特徴とする、請求項2に記載の表示パネルの駆動方法。
  7. 第3フレームの間、前記第Pゲートライングループ及び前記第P+1ゲートライングループの境界は第Y−bゲートラインであることを特徴とする、請求項6に記載の表示パネルの駆動方法。
  8. 前記ゲート遅延値はゲートクロック信号に適用され、
    前記ゲート信号は前記ゲートクロック信号に基づいて生成されることを特徴とする、請求項1に記載の表示パネルの駆動方法。
  9. 複数のゲートライングループに分割された複数のゲートライン及び複数のデータラインを含む表示パネルと、
    前記ゲートライングループによって互いに異なるゲート遅延値を適用してゲート信号を生成し、対応する各ゲートラインに前記ゲート信号を出力するゲート駆動部と、
    前記データラインにデータ電圧を出力するデータ駆動部と、
    前記ゲート駆動部及び前記データ駆動部を制御する信号制御部とを含み、
    前記複数のゲートラインは、前記データ駆動部からの距離に応じて、前記複数のゲートライングループに分割され、
    前記ゲート遅延値は、前記ゲート信号を前記対応する各ゲートラインに出力するタイミングを規定し、
    前記ゲート遅延値は、前記データ駆動部から前記データ電圧を対応する各データラインに出力するタイミングを制御するロード信号を基準に、前記データ駆動部からの距離が遠いゲートライングループほど、前記ゲート信号の出力が前記ロード信号の出力から遅延するように前記複数のゲートライングループ毎に設定され、
    前記ゲート信号は第1フレームに印加されるゲート遅延値と第2フレームに印加されるゲート遅延値が相異する少なくとも1つの可変ゲート信号を含み、
    前記可変ゲート信号が印加されるゲートラインは前記第1フレーム及び前記第2フレームで互いに異なるゲートターンオン開始時間を有することを特徴とする、表示装置。
  10. 前記データ駆動部と近い第P(Pは自然数)ゲートライングループの第1ゲート遅延値は前記データ駆動部と遠い第Q(Qは自然数)ゲートライングループの第2ゲート遅延値より小さいことを特徴とする、請求項に記載の表示装置。
  11. 前記第1フレームの間の前記第Pゲートライングループの前記第1ゲート遅延値はX(Xは正の実数)であり、
    前記第2フレームの間の前記第Pゲートライングループの前記第1ゲート遅延値はX+a(aは正の実数)であり、
    aは前記第1ゲート遅延値をフレーム毎に可変するための可変値であることを特徴とする、請求項10に記載の表示装置。
  12. 第3フレームの間の前記第Pゲートライングループの前記第1ゲート遅延値はX−aであることを特徴とする、請求項11に記載の表示装置。
  13. 前記第1フレームの間の前記第Pゲートライングループの前記第1ゲート遅延値はXであり、
    前記第2フレームの間の前記第Pゲートライングループの最初のゲートラインの前記第1ゲート遅延値はX+aであり、前記第Pゲートライングループの前記最初のゲートラインを除外したゲートラインの前記第1ゲート遅延値はXであることを特徴とする、請求項10に記載の表示装置。
  14. 前記第1フレームの間の前記第Pゲートライングループ及び前記第Pゲートラインに隣接した第P+1ゲートライングループの境界は第Y(Yは自然数)ゲートラインであり、
    前記第2フレームの間の前記第Pゲートライングループ及び前記第P+1ゲートライングループの境界は第Y+b(bは自然数)ゲートラインであることを特徴とする、請求項10に記載の表示装置。
  15. 第3フレームの間の前記第Pゲートライングループ及び前記第P+1ゲートライングループの境界は第Y−bゲートラインであることを特徴とする、請求項14に記載の表示装置。
  16. 前記信号制御部は前記ゲート遅延値が適用されたゲートクロック信号を生成し、
    前記ゲート駆動部は前記ゲートクロック信号に基づいて前記ゲート信号を生成することを特徴とする、請求項に記載の表示装置。
  17. データ電圧を出力するデータ駆動部からの距離に応じて、表示パネルのゲートラインを複数のゲートライングループに分割し、前記ゲートライングループの各々に互いに異なるゲート遅延値を適用してゲート信号を生成し、
    前記ゲート信号をゲートラインに出力することを含み、
    前記ゲート遅延値は、前記ゲート信号を前記対応する各ゲートラインに出力するタイミングを規定し、
    前記ゲート遅延値は、前記データ駆動部から前記データ電圧を対応する各データラインに出力するタイミングを制御するロード信号を基準に、前記データ駆動部からの距離が遠いゲートライングループほど、前記ゲート信号の出力が前記ロード信号の出力から遅延するように前記複数のゲートライングループ毎に設定され、
    第1ゲート遅延値は第1フレームの間少なくとも1つのゲートラインに適用され、前記第1ゲート遅延値と異なる第2ゲート遅延値は第2フレームの間少なくとも1つのゲートラインに適用され、
    前記第1フレームにおいて、前記ゲートライングループのうちの第Pゲートライングループに適用される第1ゲート遅延値は、前記ゲートライングループのうちの第Qゲートライングループに適用される第1ゲート遅延値より小さく、
    前記第Pゲートライングループは前記第Qゲートライングループより表示装置のデータ駆動部に近く、
    前記P及び前記Qは自然数であることを特徴とする、表示装置の駆動方法。
  18. ゲートクロック信号は前記第1ゲート遅延値または前記第2ゲート遅延値に基づいて生成され、
    前記ゲート信号は前記ゲートクロック信号に基づいて生成されることを特徴とする、請求項17に記載の表示装置の駆動方法。
  19. 第1フレームの間の前記第Pゲートライングループに適用されるゲート遅延値はXであり、第2フレームの間の前記第Pゲートライングループに適用されるゲート遅延値はX+aであり、第3フレームの間の前記第Pゲートライングループに適用されるゲート遅延値はX−aであり、
    前記X及び前記aは正の実数であることを特徴とする、請求項17に記載の表示装置の駆動方法。
JP2015235582A 2014-12-04 2015-12-02 表示パネルの駆動方法及びこれを遂行するための表示装置 Active JP6721973B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2014-0173263 2014-12-04
KR1020140173263A KR102271628B1 (ko) 2014-12-04 2014-12-04 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치

Publications (2)

Publication Number Publication Date
JP2016110145A JP2016110145A (ja) 2016-06-20
JP6721973B2 true JP6721973B2 (ja) 2020-07-15

Family

ID=54780198

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2015235582A Active JP6721973B2 (ja) 2014-12-04 2015-12-02 表示パネルの駆動方法及びこれを遂行するための表示装置

Country Status (5)

Country Link
US (1) US9947295B2 (ja)
EP (1) EP3029667B1 (ja)
JP (1) JP6721973B2 (ja)
KR (1) KR102271628B1 (ja)
CN (1) CN105679225B (ja)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104851384B (zh) * 2015-05-29 2018-04-20 合肥京东方光电科技有限公司 显示面板的驱动方法及驱动模块、显示面板及显示装置
CN106707642B (zh) * 2016-12-28 2019-08-02 深圳市华星光电技术有限公司 一种显示驱动电路及液晶显示面板
CN109754758B (zh) 2017-11-01 2020-11-03 元太科技工业股份有限公司 显示面板的驱动方法
TWI643172B (zh) * 2017-11-01 2018-12-01 元太科技工業股份有限公司 顯示面板的驅動方法
CN107978291A (zh) * 2017-12-29 2018-05-01 深圳市华星光电技术有限公司 一种驱动信号的调整方法
CN111883082B (zh) * 2020-07-30 2021-11-09 惠科股份有限公司 一种栅极驱动电路、驱动方法和显示器
CN111883083B (zh) * 2020-07-30 2021-11-09 惠科股份有限公司 一种栅极驱动电路和显示装置
KR20220072058A (ko) * 2020-11-24 2022-06-02 삼성디스플레이 주식회사 표시 장치 및 이를 이용한 표시 패널의 구동 방법
WO2024085642A1 (ko) * 2022-10-19 2024-04-25 삼성전자 주식회사 디스플레이를 포함하는 전자 장치 및 이의 동작 방법

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2625248B2 (ja) * 1990-10-01 1997-07-02 シャープ株式会社 液晶表示装置
JP3286078B2 (ja) * 1994-05-24 2002-05-27 株式会社日立製作所 アクティブマトリクス型液晶表示装置およびその駆動方法
TW444184B (en) * 1999-02-22 2001-07-01 Samsung Electronics Co Ltd Driving system of an LCD device and LCD panel driving method
KR100329465B1 (ko) 1999-02-22 2002-03-23 윤종용 액정표시장치의 구동 시스템 및 액정 패널 구동 방법
KR100709702B1 (ko) 2000-02-22 2007-04-19 삼성전자주식회사 데이터 충전 시간을 보상하는 액정표시장치
TW552573B (en) * 2001-08-21 2003-09-11 Samsung Electronics Co Ltd Liquid crystal display and driving method thereof
KR100993117B1 (ko) 2003-12-15 2010-11-08 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
KR100870510B1 (ko) * 2007-04-10 2008-11-26 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
JP5035671B2 (ja) * 2007-05-30 2012-09-26 奇美電子股▲ふん▼有限公司 表示装置の駆動装置および駆動方法
TW200933576A (en) * 2008-01-16 2009-08-01 Au Optronics Corp Flat display and driving method thereof
JP5323608B2 (ja) * 2009-08-03 2013-10-23 株式会社ジャパンディスプレイ 液晶表示装置
KR101777265B1 (ko) * 2010-12-23 2017-09-12 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR20120126643A (ko) * 2011-05-12 2012-11-21 엘지디스플레이 주식회사 액정 표시장치 및 그 구동방법
KR20130116700A (ko) 2012-04-16 2013-10-24 삼성디스플레이 주식회사 표시 장치 및 그의 구동 방법
TWI506610B (zh) 2013-02-20 2015-11-01 Novatek Microelectronics Corp 顯示驅動裝置及顯示面板的驅動方法
KR102084172B1 (ko) * 2013-05-07 2020-03-04 삼성디스플레이 주식회사 표시 장치
KR102145391B1 (ko) 2013-07-18 2020-08-19 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법

Also Published As

Publication number Publication date
EP3029667A3 (en) 2016-11-23
KR102271628B1 (ko) 2021-07-02
US9947295B2 (en) 2018-04-17
CN105679225A (zh) 2016-06-15
JP2016110145A (ja) 2016-06-20
US20160163287A1 (en) 2016-06-09
KR20160068100A (ko) 2016-06-15
EP3029667A2 (en) 2016-06-08
EP3029667B1 (en) 2019-09-11
CN105679225B (zh) 2020-12-04

Similar Documents

Publication Publication Date Title
JP6721973B2 (ja) 表示パネルの駆動方法及びこれを遂行するための表示装置
KR102312958B1 (ko) 표시 장치 및 이를 이용한 표시 패널의 구동 방법
US10733951B2 (en) Display device and driving method thereof
KR101240645B1 (ko) 표시 장치 및 그 구동 방법
KR102541709B1 (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR102347768B1 (ko) 표시 장치 및 이를 이용한 표시 패널의 구동 방법
JP2006171742A (ja) 表示装置及びその駆動方法
WO2015040971A1 (ja) 画像表示装置
US20070195040A1 (en) Display device and driving apparatus thereof
US9741310B2 (en) Method of driving display panel and display apparatus for performing the same
CN101667399A (zh) 动态画面补偿的液晶显示器及其驱动方法
KR101243810B1 (ko) 액정 표시장치의 구동장치와 그의 구동방법
JP2007156474A (ja) 液晶表示装置及びその画像信号補正方法
KR20120109890A (ko) 액정 표시 장치의 구동 장치 및 방법
JP4890756B2 (ja) 信号処理装置及び方法
KR20120128904A (ko) 액정 표시 장치의 구동 장치 및 방법
KR20080017917A (ko) 디스플레이장치
JP5095183B2 (ja) 液晶表示装置及び駆動方法
KR20060134779A (ko) 액정 표시 장치 및 그의 구동 방법
KR20080022689A (ko) 구동 장치, 이를 포함하는 액정 표시 장치 및 이의 구동방법
KR20120089081A (ko) 액정 표시 장치, 영상 신호 보정 장치 및 영상 신호 보정 방법
KR20080064243A (ko) 표시 장치의 구동 장치
KR102189572B1 (ko) 액정표시장치
KR101243788B1 (ko) 표시장치의 구동장치와 그의 구동방법
US10186220B2 (en) Gate driver, a display apparatus having the gate driver and a method of driving the display apparatus

Legal Events

Date Code Title Description
RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20180810

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20181102

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20181130

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20191108

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20191210

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20200310

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20200526

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20200619

R150 Certificate of patent or registration of utility model

Ref document number: 6721973

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250