JP6651314B2 - 反射型マスクブランク、反射型マスク及びその製造方法、並びに半導体装置の製造方法 - Google Patents

反射型マスクブランク、反射型マスク及びその製造方法、並びに半導体装置の製造方法 Download PDF

Info

Publication number
JP6651314B2
JP6651314B2 JP2015180419A JP2015180419A JP6651314B2 JP 6651314 B2 JP6651314 B2 JP 6651314B2 JP 2015180419 A JP2015180419 A JP 2015180419A JP 2015180419 A JP2015180419 A JP 2015180419A JP 6651314 B2 JP6651314 B2 JP 6651314B2
Authority
JP
Japan
Prior art keywords
film
mask
multilayer reflective
reflective
pattern
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2015180419A
Other languages
English (en)
Other versions
JP2016126319A5 (ja
JP2016126319A (ja
Inventor
弘文 小坂井
弘文 小坂井
笑喜 勉
勉 笑喜
竜男 淺川
竜男 淺川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hoya Corp
Original Assignee
Hoya Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hoya Corp filed Critical Hoya Corp
Publication of JP2016126319A publication Critical patent/JP2016126319A/ja
Publication of JP2016126319A5 publication Critical patent/JP2016126319A5/ja
Application granted granted Critical
Publication of JP6651314B2 publication Critical patent/JP6651314B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Preparing Plates And Mask In Photomechanical Process (AREA)

Description

本発明は、半導体装置の製造などに使用される露光用マスクを製造するための原版である反射型マスクブランク、この反射型マスクブランクを用いて製造される反射型マスク及びその製造方法、並びに半導体装置の製造方法に関する。
半導体製造における露光装置の光源の種類は、波長436nmのg線、同365nmのi線、同248nmのKrFレーザ、同193nmのArFレーザと、波長を徐々に短くしながら進化してきており、より微細なパターン転写を実現するため、波長が13.5nm近傍の極端紫外線 (EUV:Extreme Ultra Violet)を用いたEUVリソグラフィが開発されている。EUVリソグラフィでは、EUV光に対して透明な材料が少ないことから、透過型マスクではなく、反射型のマスクが用いられる。この反射型マスクでは、低熱膨張基板上に露光光を反射する多層反射膜が形成され、当該多層反射膜を保護するための保護膜の上に、所望の転写用パターンが形成されたマスク構造を基本構造としている。
転写用パターンには、EUV光を一定量反射させる位相シフト膜型(ハーフトーン位相シフト型)とEUV光を比較的強く吸収する吸収体膜型(バイナリー型)とがあるが、EUV光の吸収量が大きく、相対的に反射光が小さな吸収体膜型でも0.5%程度のEUV光を反射する。このため、EUV用反射型マスクでは、位相シフト膜型はもとより吸収体膜型でも、隣接して行われる露光からの露光光の反射の影響を十分低減するための専用の遮光帯を設ける必要がある。ここで、遮光帯とは、マスクの回路パターン領域を囲むように設けられた遮光枠(領域)であり、露光光が、ウエハ上のパターン転写されるブロックに隣接する領域、例えば隣に転写形成される回路パターン領域に漏れないようにするためのものである。この遮光帯部で十分に反射光を低減できない場合には、隣接領域に露光光が被り、その隣接領域内にあるパターンの解像度低下や、転写寸法精度の低下といった問題を引き起こして、歩留まり低下の原因となる。EUV用反射型マスクでは、単純に位相シフト膜や吸収体膜そのものだけで遮光帯を形成すると反射光が大きく、これらの問題を引き起こすので、十分な遮光性(十分な反射低減機能)を持った遮光帯が用いられる。
EUVリソグラフィ用反射型マスクの代表的な遮光帯は、遮光帯部分の多層反射膜をエッチングする掘り込み型の遮光帯(以下、適宜「多層反射膜掘り込み遮光帯」という)である。この方法は、転写パターン用の吸収体膜上にさらに遮光帯用の吸収膜を積層させた吸収体積層型の遮光帯よりも、高精度転写用パターンの形成、欠陥発生の低減、及び積層遮光帯膜によるシャドーイング効果の防止という観点で有利である。
このようなEUVリソグラフィ用の反射型マスク及びこれを作製するためのマスクブランクスに関連する技術は、特許文献1から特許文献3に開示されている。又、特許文献1には、遮光帯及びシャドーイング効果についても、開示されている。
特開2009−212220号公報 特開2010−080659号公報 特開2004−39884号公報
波長13.5nmのEUVリソグラフィはArFリソグラフィよりも、使用する光の波長が約1/15と桁違いに短いので、その解像度は極めて高い。その分、EUVリソグラフィ用の反射型マスクの致命欠陥のサイズは極めて小さい。
EUVリソグラフィ用の反射型マスクの欠陥は、吸収体パターンや位相シフトパターンのパターン欠陥(以下、適宜「マスクパターン欠陥」という)と、多層反射膜の欠陥に大別される。
極めて小さいサイズのマスクパターン欠陥を低減するためには、超微細パターンに対して極めて高い検査感度を有する電子線(EB)によるパターン欠陥検査(以下、適宜「マスクパターンEB欠陥検査」という)が必要になってきている。マスクパターンEB欠陥検査では、チャージアップを起こすと検査感度の低下や誤検出を起こすおそれがあるので、チャージアップを防止することが重要となる。しかしながら、多層反射膜掘り込み遮光帯型のEUVリソグラフィ用反射型マスクでは、導電体である吸収体膜や多層反射膜が遮光帯によって分断され、回路パターン形成部が電気的に孤立してしまいアースを確保できなくなるため、マスクパターンEB欠陥検査時の電子線照射によってチャージアップを起こすおそれがある。
一方、多層反射膜の欠陥を低減するためには、多層反射膜直下の下地表面の平滑性を極めて高くする必要がある。その理由は、EUVリソグラフィ用反射型マスクには位相欠陥という透過型マスクにはなかった問題があるためである。多層反射膜直下の下地表面に微小な凹凸があると、それが源になってその上に形成される多層反射膜層に乱れ(うねり)が生じ、部分的に位相差が発生する。それに伴ってEUV光の反射率が部分的に変わって致命欠陥源となるおそれがあるからである。又、多層反射膜の欠陥低減のためには、多層反射膜の欠陥を極めて高い感度で検査する必要がある。このためには、検査時のノイズや疑似欠陥を低減する必要があり、多層反射膜表面の平滑性も高いものが要求される。
又、露光源としてEUV光を用いた場合、アウトオブバンド(OoB:Out Of Band)光と呼ばれる真空紫外光及び紫外光(波長:130〜400nm)が発生することが知られている。上述した多層反射膜掘り込み遮光帯型のEUVリソグラフィ用反射型マスクでは、遮光帯領域では基板が露出しているため、アウトオブバンド光は、基板面での反射や、基板を透過し、基板の裏面に設けられた導電膜による反射が生じてしまう。隣接した回路パターン領域は複数回露光されるため、反射したアウトオブバンド光の光量積算値は無視できない大きさとなり、配線パターンの寸法に影響を与えてしまうという問題が発生する。
本発明は、上記の点に鑑み、電子線(EB)によるマスクパターン欠陥検査時のチャージアップを防止するとともに、位相欠陥が少なく、高い表面平滑性を有する多層反射膜を持ち、また、多層反射膜掘り込み部から反射してくるアウトオブバンド光が少なく、その結果、マスクパターンの転写精度が高くなる反射型マスクを製造するのに好適な反射型マスクブランクを提供することを目的とする。又、このマスクブランクを用いた反射型マスク及びその製造方法、並びに半導体装置の製造方法を提供することを目的とする。
上記課題を解決するため、本発明は以下の構成を有する。
(構成1)
基板上に導電性下地膜と、露光光を反射する多層反射膜と、露光光を吸収する吸収体膜が積層された反射型マスクブランクであって、
前記導電性下地膜は、前記多層反射膜と隣接して設けられ、膜厚が1nm以上10nm以下のタンタル系材料からなることを特徴とする反射型マスクブランク。
(構成2)
基板上に導電性下地膜と、露光光を反射する多層反射膜と、露光光を吸収する吸収体膜が積層された反射型マスクブランクであって、
前記導電性下地膜は、前記多層反射膜と隣接して設けられた膜厚が1nm以上10nm以下のタンタル系材料層と、該タンタル系材料層と前記基板との間に設けられた導電性材料層とを含む積層膜からなることを特徴とする反射型マスクブランク。
(構成3)
前記タンタル系材料は、窒素及び酸素のうち少なくとも1つを含むことを特徴とする構成1又は2記載の反射型マスクブランク。
(構成4)
前記多層反射膜上に保護膜が形成されており、該保護膜がルテニウム系材料からなることを特徴とする構成1乃至3のいずれか一つに記載の反射型マスクブランク。
(構成5)
前記多層反射膜は、ケイ素を含有する第1の層とモリブデンを含有する第2の層とが交互に積層されてなり、前記導電性下地膜と接する多層反射膜の最下層は前記第1の層であることを特徴とする構成1乃至4のいずれか一つに記載の反射型マスクブランク。
(構成6)
前記多層反射膜は、ケイ素を含有する第1の層とモリブデンを含有する第2の層とが交互に積層されてなり、前記導電性下地膜と接する多層反射膜の最下層は前記第2の層であることを特徴とする構成1乃至4のいずれか一つに記載の反射型マスクブランク。
(構成7)
構成1及至6のいずれか一つに記載の反射型マスクブランクによって作製されることを特徴とする反射型マスク。
(構成8)
構成1及至6のいずれか一つに記載の反射型マスクブランクを準備する工程と、
前記吸収体膜上にレジストパターンを形成し、該レジストパターンをマスクにしてエッチングにより吸収体パターンを形成する工程、又は前記吸収体膜上にエッチング用ハードマスク膜を形成した後にレジストパターンを形成し、該ハードマスクを介して該レジストパターンをエッチングにより吸収体膜に転写して吸収体パターンを形成する工程と、
前記多層反射膜の一部を酸素ガスを含む塩素系ガスによってドライエッチングする工程と、を含むことを特徴とする反射型マスクの製造方法。
(構成9)
前記多層反射膜の一部をエッチングする場所は、回路パターン領域を取り囲むように設けられた遮光帯領域であることを特徴とする構成8記載の反射型マスクの製造方法。
(構成10)
前記多層反射膜上にルテニウム系材料からなる保護膜が形成されており、該保護膜及び多層反射膜を連続してドライエッチングすることを特徴とする構成8又は9記載の反射型マスクの製造方法。
(構成11)
構成7に記載の反射型マスク、又は構成8乃至10のいずれか一つに記載の反射型マスクの製造方法によって製造された反射型マスクを用いて、該反射型マスク上に形成されているパターンを、半導体基板上に形成されたレジスト膜に露光転写する工程を備えることを特徴とする半導体装置の製造方法。
本発明の反射型マスクブランクによれば、多層反射膜に隣接して基板上に膜厚が1nm以上のタンタル系材料からなる導電性下地膜、あるいは多層反射膜に隣接して形成されたタンタル系材料からなるタンタル系材料膜(層)と該タンタル系材料膜と基板との間に形成された導電膜(層)からなる導電性積層下地膜を備えることにより、回路パターン形成領域は電気的に孤立することなくアースを確保することができて、電子線(EB)によるマスクパターン欠陥検査時のチャージアップを防止できる。このため、高感度で安定的なマスクパターンEB欠陥検査を行うことが可能となる。
ここで、タンタル系材料は、多層反射膜のエッチングに用いられる酸素ガスを含む塩素系ガスによるドライエッチングに対して高いドライエッチング耐性を有する。多層反射膜の一部を酸素ガスを含む塩素系ガスによりエッチングして遮光帯部を形成する際、タンタル系材料は殆どエッチングされないので、膜厚が1nm以上のタンタル系材料でマスクパターンEB欠陥検査に必要な導電率を確保することができる。
又、上記導電性下地膜及び導電性積層下地膜におけるタンタル系材料膜の膜厚を10nm以下で構成したので、グレインを小さくすることができ、高い平滑性を持たせることができるため、その上に形成される多層反射膜は位相欠陥の少ないものとなる。加えて、多層反射膜表面の平滑性も高いものとなるため、多層反射膜の欠陥を検査する際にも疑似欠陥が少なく、高い感度で多層反射膜の欠陥検査を行うことができる。加えて、遮光帯部等の多層反射膜がエッチング除去されて該タンタル系材料膜が露出した領域におけるアウトオブバンド光に対する反射率は、タンタル系材料膜の膜厚を10nm以下とすることにより、露光転写に悪影響を与えない十分小さなものになる。
本発明の反射型マスクの製造方法によれば、マスクパターンも多層反射膜も高い感度で欠陥検査を行うことができ、且つ多層反射膜の位相欠陥が少ないため、欠陥の少ないマスクを製造することができる。又、この反射型マスクを用いてEUVリソグラフィを行えば、転写欠陥の少ない半導体装置の製造方法を提供することが可能になる。
本発明に係る第1のEUVリソグラフィ用反射型マスクブランクの概略構成を説明するための要部断面構成図である。 本発明に係る第2のEUVリソグラフィ用反射型マスクブランクの概略構成を説明するための要部断面構成図である。 本発明に係る第1のEUVリソグラフィ用反射型マスクブランクから、EUVリソグラフィ用反射型マスクを作製する工程を要部断面図にて示した工程図である。 本発明に係るEUVリソグラフィ用反射型マスクの概要構造を説明するための要部平面図である。
以下、本発明の実施形態について、図面を参照しながら具体的に説明する。なお、以下の実施形態は、本発明を具体化する際の一形態であって、本発明をその範囲内に限定するものではない。なお、図中、同一又は相当する部分には同一の符号を付してその説明を簡略化ないし省略することがある。
<反射型マスクブランクの構成及びその製造方法>
図1は、本発明に係る第1のEUVリソグラフィ用反射型マスクブランクの構成を説明するための要部断面図である。同図に示されるように、反射型マスクブランク100は、基板1と、第1主面(表面)側に形成された膜厚が1nm以上10nm以下のタンタル系材料からなる導電性下地膜4と、露光光であるEUV光を反射する多層反射膜5と、当該多層反射膜5を保護するためのルテニウム(Ru)を主成分とした材料で形成される保護膜6と、EUV光を吸収する吸収体膜7と、を有し、これらがこの順で積層されるものである。又、基板1の第2主面(裏面)側には、静電チャック用の裏面導電膜2が形成される。
図2は、本発明に係る第2のEUVリソグラフィ用反射型マスクブランクの構成を説明するための要部断面図である。第1のEUVリソグラフィ用反射型マスクブランクの構成との違いは、第2の構成では、第1の構成の膜厚が1nm以上10nm以下のタンタル系材料からなる単層の導電性下地膜4の代わりに複数層(図2中では代表して2層の場合を図示)からなる積層型導電性下地膜3が形成されていることで、その他は第1の反射型マスクブランクの構成と同じである。ここで、積層型導電性下地膜3の最上層32、すなわち多層反射膜5に接する層は膜厚が1nm以上10nm以下のタンタル系材料からなり、最上層32と基板1の間に形成される膜は導電性材料層(導電膜31)である。最上層32は、多層反射膜5のエッチングに対して耐性を有していればよいが、導電性を有していてもよい。導電膜31は単層の導電膜であっても良いし、複数層からなる導電膜であっても良い。
第2のEUVリソグラフィ用反射型マスクブランク101では、多層反射膜5を加工する時のエッチングストッパ機能を最上層32に持たせることにより、導電膜31を導電機能に特化させた積層型導電性下地膜3とすることができる。このことにより、第1のEUVリソグラフィ用反射型マスクブランクより導電率の調整範囲が拡がり、高い導電率を得ることが可能になるので、電流値の高い電子線(EB)によるマスクパターン欠陥検査においても余裕を持ってチャージアップを防止できる。このため、検査感度のさらなる向上やマスクパターン欠陥検査のスループットの向上に好適である。一方、第1のEUVリソグラフィ用反射型マスクブランク100では、導電性下地膜4が単層膜であるため、製造プロセスが簡略化され、生産性が高いという特徴がある。
以下、各層ごとに説明をする。
<<基板>>
基板1は、EUV露光時の熱による吸収体パターン歪みの発生を防止するため、0±5ppb/℃の範囲内の低熱膨張係数を有するものが好ましく用いられる。この範囲の低熱膨張係数を有する素材としては、例えば、SiO−TiO系ガラス、多成分系ガラスセラミックス等を用いることができる。
基板1の転写パターン(後述の吸収体膜7がこれを構成する)が形成される側の第1主面は、少なくともパターン転写精度、位置精度を得る観点から高平坦度となるように表面加工されている。EUV露光の場合、基板1の転写パターンが形成される側の主表面の132mm×132mmの領域において、平坦度が0.1μm以下であることが好ましく、更に好ましくは0.05μm以下、特に好ましくは0.03μm以下である。又、吸収体膜7が形成される側と反対側の第2主面は、露光装置にセットするときに静電チャックされる面であって、132mm×132mmの領域において、平坦度が0.1μm以下であることが好ましく、更に好ましくは0.05μm以下、特に好ましくは0.03μm以下である。なお、反射型マスクブランクにおける第2主面の平坦度は、142mm×142mmの領域において、平坦度が1μm以下であることが好ましく、更に好ましくは0.5μm以下、特に好ましくは0.3μm以下である。
又、基板1の表面平滑性の高さも極めて重要な項目であり、転写用吸収体パターンが形成される第1主面の表面粗さは、二乗平均平方根粗さ(Rms)で0.15nm以下、さらに好ましくはRmsで0.10nm以下であることが好ましい。なお、表面平滑性は、原子間力顕微鏡で測定することができる。
さらに、基板1は、その上に形成される膜(多層反射膜5など)の膜応力による変形を防止するために、高い剛性を有しているものが好ましい。特に、65GPa以上の高いヤング率を有しているものが好ましい。
<<導電性下地膜>>
導電性下地膜は、基板1と多層反射膜5の間に、多層反射膜5と接触するように形成された膜であり、図1の反射型マスクブランク100に示すように、単層の導電性下地膜4の場合と、図2のマスクブランク101に示すように、複数層からなる積層型導電性下地膜3の場合がある。ここで、単層の導電性下地膜4の場合も、複数層からなる積層型導電性下地膜3の場合も、多層反射膜5に接する膜(層)は、膜厚が1nm以上10nm以下のタンタル系材料からなる。膜厚が1nm以上10nm以下のタンタル系材料は、必要な導電性を有する他、応力も十分小さい。
繰り返しになるが、導電性下地膜4及び積層型導電性下地膜3の最上層32は、多層反射膜5と隣接して設けられ、タンタル(Ta)系材料からなっており、その膜厚は1nm以上10nm以下である。
Taは、酸素ガスを含む塩素系ガスによるドライエッチングに対して極めて高いドライエッチング耐性を示す。このため、多層反射膜5の一部を、酸素ガスを含む塩素系ガスによりエッチングして遮光帯部11を形成する時に、Ta系材料からなる導電性下地膜4及び積層型導電性下地膜3の最上層32は殆どエッチングされず、その膜厚の減少は無視できるレベルにある。この導電性下地膜4及び積層型導電性下地膜3の最上層32の高いエッチング耐性と、Taの導電性から、Ta系材料の膜厚が1nm以上で、チャージアップ防止に必要な導電性が得られる。導電性下地膜4の場合、単層膜で十分な導電性を得るためには、好ましくは3nm以上、より好ましくは4nm以上である。
又、Ta系材料からなる導電性下地膜4及び積層型導電性下地膜3の最上層32の膜厚が10nm以下であるとグレインが小さいため、Ta系材料表面の平滑性は十分に高く、その上に形成される多層反射膜5の平滑性も向上して位相欠陥発生を抑制できる。この多層反射膜5の平滑性は、多層反射膜5の欠陥検査における疑似欠陥の抑制にも効果がある。加えて、アウトオブバンド光に対する反射率は、タンタル系材料膜の膜厚を10nm以下とすることにより、露光転写に悪影響を与えない十分小さなものになる。アウトオブバンド光をできるだけ抑制するためには、5nm以下が好ましく、3nm以下がより好ましい。例えば、タンタル膜の膜厚が3nmの場合、波長130nmから400nmの光に対する反射率は17%となる。
導電性下地膜4及び積層型導電性下地膜3の最上層32の形成方法としては、スパッタリング法が用いられる。特に、イオンビームスパッタ法を用いると、導電性下地膜4の表面平滑性を向上できるため好ましい。さらに、導電性下地膜4及び積層型導電性下地膜3の最上層32を構成する材料(この場合はTa)のスパッタ粒子を、基板1の主表面の法線に対して45度以下の角度で入射させると、表面平滑性をさらに一層向上できるためより好ましい。
導電性下地膜4及び積層型導電性下地膜3の最上層32は、タンタルを主成分として含む材料により構成され、Ta金属単体でも良いし、Taにチタン(Ti)、ニオブ(Nb)、モリブデン(Mo)、ジルコニウム(Zr)、イットリウム(Y)、ホウ素(B)、ランタン(La)、コバルト(Co)、レニウム(Re)等の金属を含有したTa合金であっても良い。
このTa合金のTa含有比率は50原子%以上100原子%未満、好ましくは80原子%以上100原子%未満、さらに好ましくは95原子%以上100原子%未満である。特に、95原子%以上100原子%未満では、マスク洗浄耐性や多層反射膜5をエッチング加工した時のエッチングストッパ機能が優れる。
導電性下地膜4及び積層型導電性下地膜3の最上層32は、窒素(N)を含むタンタル化合物が好ましい。タンタル化合物としては、Ta金属単体又は上記Ta合金とNの他に、O、Bを加えてもよい。窒素の含有量は10原子%以上30原子%以下が好ましい。窒素を含有させると微結晶膜となるため、導電性下地膜4及び積層型導電性下地膜3の最上層32の表面粗さを小さくでき、表面平滑性を向上できる。一方、窒素の含有比率が高すぎると、表面粗さの大きい多結晶膜となる。又、Taは酸化しやすい元素であるため、窒素を含有させることによって、Ta単体と比較して、マスク洗浄耐性が向上する。さらに、Ta単体に比べ、アウトオブバンド光の反射率を低減することが可能となる。
アウトオブバンド光をさらに低減させるためには、積層型導電性下地膜3の最上層32は、酸素(O)を含むタンタル化合物(TaO、TaON等)とすることが好ましい。酸素の含有量は50原子%以上が好ましい。また、基板1を透過しない280nm以下の波長のアウトオブバンド光は、積層型導電性下地膜3の膜厚が薄いほど反射率を小さくできるので、膜厚は1〜6nmがより好ましい。一方、基板1を透過して裏面導電膜2によって反射される280nm超の波長のアウトオブバンド光は、例えばTaOの場合には、積層型導電性下地膜3の膜厚が厚いほど反射率を小さくできる傾向があるので、膜厚は4nm〜10nmがより好ましい。
積層型導電性下地膜3の最上層32は、エッチングストッパ機能を持たせることに特化させる場合には、導電性下地膜4の材料や後述の積層型導電性下地膜3の導電膜31の材料と比較して、導電性の低い酸素(O)、窒素(N)を含むタンタル化合物からなる材料を用いることができる。
積層型導電性下地膜3を構成する導電膜31(導電性材料層)は、その膜の表面が平滑で導電性が高い膜であれば特に制限はない。例えば、タンタル(Ta)、ルテニウム(Ru)、チタン(Ti)、タングステン(W)、クロム(Cr)、モリブデン(Mo)、ロジウム(Rh)、白金(Pt)、ジルコニウム(Zr)、ニオブ(Nb)、イットリウム(Y)、ホウ素(B)、ランタン(La)、コバルト(Co)、レニウム(Re)などの金属単体でも良いし、Taにチタン(Ti)、ニオブ(Nb)、モリブデン(Mo)、ジルコニウム(Zr)、イットリウム(Y)、ホウ素(B)、ランタン(La)、コバルト(Co)、レニウム(Re)等の金属を含有したTa合金でもよいし、Ruにチタン(Ti)、ニオブ(Nb)、モリブデン(Mo)、ジルコニウム(Zr)、イットリウム(Y)、ホウ素(B)、ランタン(La)、コバルト(Co)、レニウム(Re)等を含有したRu合金等の合金であっても良い。又、これらの金属あるいは合金に窒素を添加することも導電膜31の表面粗さを低減し、平滑性を高める上で好ましい。なお、導電膜31の上に形成されている最上層32が多層反射膜5をエッチングする時のエッチングストッパになるので、導電膜31は、エッチング特性に留意する必要は特にない。
積層型導電性下地膜3を構成する導電膜31の膜厚は、最上層32と合わせた導電率が要求値を満たし、且つ表面平滑性の許容値を満たすように設定する。イオンビームスパッタ法等の粒径の細かな成膜法によって導電膜31が形成される場合は、一般に、膜厚の下限は導電率の要求値によって定まり、膜厚の上限値は表面平滑性によって定まる。例えば、導電膜31をイオンビームスパッタ法で形成したRuとした場合は、導電膜31の膜厚は1nmから5nmが好ましい。
積層型導電性下地膜3を構成する導電膜31の形成方法は当該技術分野において公知であるが、例えばイオンビームスパッタ法により成膜することで形成できる。又、導電膜31の平滑性向上のために、精密研磨を行ったりすることも有効である。又、導電膜31の膜応力が大きい場合には、マスクブランクの平坦化効果を目的に、導電膜31に対してアニール処理を行って膜応力調整することも効果的である。
<<多層反射膜>>
多層反射膜5は、EUVリソグラフィ用反射型マスクにおいて、EUV光を反射する機能を付与するものであり、屈折率の異なる元素を主成分とする各層が周期的に積層された多層膜の構成となっている。
一般的には、高屈折率材料である軽元素又はその化合物の薄膜(高屈折率層)と、低屈折率材料である重元素又はその化合物の薄膜(低屈折率層)とが交互に40から60周期程度積層された多層膜が、多層反射膜5として用いられる。
多層膜は、導電性下地膜4あるいは積層型導電性下地膜3の最上層32側から高屈折率層と低屈折率層をこの順に積層した高屈折率層/低屈折率層の積層構造を1周期として複数周期積層しても良いし、導電性下地膜4側あるいは積層型導電性下地膜3の最上層32側から低屈折率層と高屈折率層をこの順に積層した低屈折率層/高屈折率層の積層構造を1周期として複数周期積層しても良い。なお、多層反射膜5の最表面の層、即ち、導電性下地膜4側あるいは積層型導電性下地膜3の最上層32側と反対側の多層反射膜5の表面層は、高屈折率層とすることが好ましい。上述の多層膜において、導電性下地膜4側あるいは積層型導電性下地膜3の最上層32側から高屈折率層と低屈折率層をこの順に積層した高屈折率層/低屈折率層の積層構造を1周期として複数周期積層する場合は最上層が低屈折率層となるが、この場合、低屈折率層が多層反射膜5の最表面を構成すると容易に酸化されてしまい反射型マスクの反射率が減少するので、最上層の低屈折率層上に高屈折率層をさらに形成して多層反射膜5とすることが好ましい。一方、上述の多層膜において、導電性下地膜4側あるいは積層型導電性下地膜3の最上層32側から低屈折率層と高屈折率層をこの順に積層した低屈折率層/高屈折率層の積層構造を1周期として複数周期積層する場合は、最上層が高屈折率層となるので、そのままで良い。
本実施形態において、高屈折率層としては、ケイ素(Si)を含む層が採用される。Siを含む材料としては、Si単体の他に、Siに、ボロン(B)、炭素(C)、窒素(N)、酸素(O)を含むSi化合物でも良い。Siを含む層を高屈折率層として使用することによって、EUV光の反射率に優れたEUVリソグラフィ用反射型マスクが得られる。又、低屈折率層としては、モリブデン(Mo)、ルテニウム(Ru)、ロジウム(Rh)、及び白金(Pt)から選ばれる金属単体や、これらの合金が用いられる。例えば波長13nmから14nmのEUV光に対する多層反射膜5としては、好ましくはMo膜とSi膜を交互に40から60周期程度積層したMo/Si周期積層膜が用いられる。なお、多層反射膜5の最上層である高屈折率層をケイ素(Si)で形成し、当該最上層(Si)と保護膜6との間に、ケイ素と酸素とを含むケイ素酸化物層を形成するようにしてもよい。これにより、マスク洗浄耐性を向上させることができる。
このような多層反射膜5の単独での反射率は通常65%以上であり、上限は通常73%である。なお、多層反射膜5の各構成層の厚み、周期は、露光波長により適宜選択すれば良く、ブラッグ反射の法則を満たすように選択される。多層反射膜5において高屈折率層及び低屈折率層はそれぞれ複数存在するが、高屈折率層同士、そして低屈折率層同士の厚みが同じでなくても良い。又、多層反射膜5の最表面のSi層の膜厚は、反射率を低下させない範囲で調整することができる。最表面のSi(高屈折率層)の膜厚は、3nmから10nmとすることができる。
導電性下地膜4あるいは積層型導電性下地膜3の最上層32の上に形成する多層反射膜5の最初の層が、Moであると、導電性下地膜4の間に拡散層が形成されにくいため、電気抵抗は変化しにくい。一方、導電性下地膜4あるいは積層型導電性下地膜3の最上層32の上に形成する多層反射膜5の最初の層がSiであると、導電性下地膜4の間にTaSiの拡散層が形成されやすい。遮光帯部11形成時に導電性下地膜4や最上層32の表面が露出するが、TaSiの拡散層が形成されていると導電性下地膜4や最上層32の表面の酸化を防止することができるため好ましい。導電性下地膜4や積層型導電性下地膜3の最上層32の上に形成する多層反射膜5の最下層がSiの場合、Moを最初の層とする場合より、0.5nm程度厚くする必要がある。拡散層の厚さは0.5nmから1nmが好ましい。
導電性下地膜4あるいは積層型導電性下地膜3の最上層32を形成する際のイオンビーム発生装置から発せられるイオンビームのパワーを制御することによって、拡散層の膜厚を制御することができる。イオンビームのパワーを上げると、拡散層の膜厚を大きくすることが可能である。また、イオンビーム発生装置から発せられるイオンビームがターゲットに入射することにより発生するスパッタ粒子の入射角度(基板1の主表面の法線に対する入射角度)を調整することにより、拡散層の膜厚を制御してもよい。入射角度が0°に近づくほど拡散層の膜厚を大きくすることができる。
多層反射膜5の形成方法は当該技術分野において公知であるが、例えばイオンビームスパッタ法により、各層を成膜することで形成できる。上述したMo/Si周期多層膜の場合、例えばイオンビームスパッタ法により、先ずSiターゲットを用いて厚さ4nm程度のSi膜を導電性下地膜4あるいは積層型導電性下地膜3上に成膜し、その後Moターゲットを用いて厚さ3nm程度のMo膜を成膜し、これを1周期として、40から60周期積層して、多層反射膜5を形成する(最表面の層はSi層とする)。
導電性下地膜4あるいは積層型導電性下地膜3と多層反射膜5の成膜に際しては、減圧真空下において連続して行われることが望ましい。途中で大気や酸素に曝されると、導電性下地膜4や積層型導電性下地膜3の最上層32を構成するタンタル系材料の表面に酸化層が形成されて導電率が下がるとともに、その表面平滑性も低下する。加えて、真空引き、大気開放、真空引き工程を行うと、異物欠陥率が高まるが、減圧真空下において連続して成膜することにより、異物欠陥を低減できる。一方で、設備の効率運用を鑑みて、導電性下地膜4あるいは積層型導電性下地膜3と、多層反射膜5の成膜に際して、一旦大気開放して別装置で成膜することも可能である。
<<保護膜>>
例えば、ルテニウム(Ru)を含む材料からなる保護膜6は、後述するEUVリソグラフィ用反射型マスクの製造工程におけるドライエッチングや洗浄から多層反射膜5を保護するために、多層反射膜5の上に形成される。又、電子線(EB)を用いたマスクパターンの黒欠陥修正の際の多層反射膜5の保護も兼ね備える。ここで、図1及び図2では保護膜6が1層の場合を示しているが、3層以上の積層構造とし、例えば、最下層と最上層を、上記Ruを含有する物質からなる層とし、最下層と最上層との間に、Ru以外の金属、若しくは合金を介在させたものとしても構わない。保護膜6は、例えば、ルテニウムを主成分として含む材料により構成され、Ru金属単体でもよいし、Ruにチタン(Ti)、ニオブ(Nb)、モリブデン(Mo)、ジルコニウム(Zr)、イットリウム(Y)、ホウ素(B)、ランタン(La)、コバルト(Co)、レニウム(Re)などの金属を含有したRu合金であっても良く、窒素を含んでいても構わない。この中でも特にTiを含有したRu系材料からなる保護膜6を用いると、多層反射膜構成元素であるケイ素の多層反射膜表面から保護膜6への拡散が小さくなる。このため、マスク洗浄時の表面荒れが少なくなり、又、膜はがれも起こしにくくなる。表面荒れの低減は、EUV露光光に対する反射率低下防止に直結するので、EUV露光の露光効率改善、スループット向上のために重要である。
このRu合金のRu含有比率は50原子%以上100原子%未満、好ましくは80原子%以上100原子%未満、さらに好ましくは95原子%以上100原子%未満である。特に、95原子%以上100原子%未満では、保護膜6への多層反射膜構成元素(ケイ素)の拡散を抑えつつ、EUV光の反射率を十分確保しながら、マスク洗浄耐性、吸収体膜7をエッチング加工した時のエッチングストッパ機能、及び多層反射膜経時変化防止の保護膜機能を兼ね備えることが可能となる。
EUVリソグラフィでは、露光光に対して透明な物質が少ないので、マスクパターン面への異物付着を防止するEUVペリクルが技術的に簡単ではない。このことから、ペリクルを用いないペリクルレス運用が主流となっている。又、EUVリソグラフィでは、EUV露光によってマスクにカーボン膜が堆積したり酸化膜が成長するといった露光コンタミが起こる。このため、マスクを半導体装置の製造に使用している段階で、度々洗浄を行ってマスク上の異物やコンタミを除去する必要がある。このことから、EUV反射型マスクでは、光リソグラフィ用の透過型マスクに比べて桁違いのマスク洗浄耐性が要求されている。Tiを含有したRu系材料からなる保護膜6を用いると、硫酸、硫酸過水(SPM)、アンモニア、アンモニア過水(APM)、OHラジカル洗浄水、あるいは濃度が10ppm以下のオゾン水などの洗浄液に対する洗浄耐性が特に高く、マスク洗浄耐性の要求を満たすことが可能となる。
このような保護膜6の厚みは、その保護膜6としての機能を果たすことができる限り特に制限されないが、EUV光の反射率の観点から、好ましくは、1.0nmから8.0nm、より好ましくは、1.5nmから6.0nmである。
保護膜6の形成方法としては、公知の膜形成方法と同様のものを特に制限なく採用することができる。具体例としては、スパッタリング法及びイオンビームスパッタ法が挙げられる。
多層反射膜5上に保護膜6が形成された状態で、100℃以上300℃以下、望ましくは120℃以上250℃以下、さらにいっそう望ましくは150℃以上200℃以下で熱処理(アニール)することが望ましい。このアニールにより、応力が緩和して、マスクブランク応力歪による平坦度の低下を防止できるとともに、多層反射膜5のEUV光反射率経時変化を防止できる。特に、保護膜6がTiを含むRuTi合金である場合は、このアニールによる多層反射膜5からのSiの拡散が強く抑制され、EUV光に対する反射率低下を防止できる。
<<吸収体膜>>
保護膜6の上に、EUV光を吸収する吸収体膜7が形成される。吸収体膜7は、EUV光の吸収を目的とした吸収体膜7であっても良いし、EUV光の位相差も考慮した位相シフト機能を有する吸収体膜7であっても良い。位相シフト機能を有する吸収体膜7とは、EUV光を吸収するとともに一部を反射させて位相をシフトさせるものである。即ち、位相シフト機能を有する吸収体膜7がパターンニングされた反射型マスクにおいて、吸収体膜7が形成されている部分では、EUV光を吸収して減光しつつパターン転写に悪影響がないレベルで一部の光を反射させて、保護膜6を介して多層反射膜5から反射してくるフィールド部からの反射光と所望の位相差を形成するものである。位相シフト機能を有する吸収体膜7は、吸収体膜7からの反射光と多層反射膜5からの反射光との位相差が170度から190度となるように形成される。180度近傍の反転した位相差の光同士がパターンエッジ部で干渉し合うことにより、投影光学像の像コントラストが向上する。その像コントラストの向上にともなって解像度が上がり、露光量裕度、焦点裕度等の露光に関する各種裕度が拡がる。
吸収体膜7は単層の膜であっても良いし、複数の膜からなる多層膜であっても良い。単層膜の場合は、マスクブランク製造時の工程数を削減できて生産効率が上がるという特徴がある。多層膜の場合には、上層膜が、光を用いたマスクパターン検査時の反射防止膜になるように、その光学定数と膜厚を適当に設定する。このことにより、光を用いたマスクパターン検査時の検査感度が向上する。又、上層に酸化耐性が向上する酸素(O)や窒素(N)等が添加された膜を用いると、経時安定性が向上する。このように、多層膜にすることによって様々な機能を付加させることが可能となる。吸収体膜7が位相シフト機能を有する吸収体膜7の場合には、多層膜にすることによって光学面での調整の範囲が拡がり、所望の反射率が得やすくなる。
吸収体膜7としては、EUV光を吸収する機能を有し、エッチング等により加工が可能(好ましくは塩素(Cl)やフッ素(F)系ガスのドライエッチングでエッチング可能)である限り、吸収体膜7の材料は特に限定されない。そのような機能を有するものとして、タンタル(Ta)単体又はTaを主成分として含むタンタル化合物を好ましく用いることができる。
このようなタンタルやタンタル化合物により構成される吸収体膜7は、DCスパッタリング法やRFスパッタリング法などのマグネトロンスパッタリング法といった公知の方法で形成することが出来る。例えば、タンタルとホウ素を含むターゲットを用い、酸素あるいは窒素を添加したアルゴンガスを用いた反応性スパッタリング法で吸収体膜7を保護膜6上に成膜することができる。
前記タンタル化合物は、Taの合金を含む。このような吸収体膜7の結晶状態は、平滑性及び平坦性の点から、アモルファス状又は微結晶の構造であることが好ましい。吸収体膜7表面が平滑・平坦でないと、吸収体パターンのエッジラフネスが大きくなり、パターンの寸法精度が悪くなることがある。吸収体膜7の好ましい表面粗さは、二乗平均平方根粗さ(Rms)で、0.5nm以下であり、更に好ましくは0.4nm以下、0.3nm以下であれば更に好ましい。
前記タンタル化合物としては、TaとBとを含む化合物、TaとNとを含む化合物、TaとOとNとを含む化合物、TaとBとを含み、更にOとNの少なくとも何れかを含む化合物、TaとSiとを含む化合物、TaとSiとNとを含む化合物、TaとGeとを含む化合物、TaとGeとNとを含む化合物、等を用いることが出来る。
TaはEUV光の吸収係数が大きく、又、塩素系ガスやフッ素系ガスで容易にドライエッチングすることが可能な材料であるため、加工性に優れた吸収体膜材料である。さらにTaにBやSi、Ge等を加えることにより、アモルファス状の材料が容易に得られ、吸収体膜7の平滑性を向上させることができる。又、TaにNやOを加えれば、吸収体膜7の酸化に対する耐性が向上するため、経時的な安定性を向上させることが出来るという効果が得られる。
吸収体膜7を、TaBNを下層膜、TaBOを上層膜とし、上層のTaBOの膜厚を約14nmとすると、光を用いたマスクパターン欠陥検査の際、この上層膜が反射防止膜となって検査感度が上がる。
又、吸収体膜7を構成する材料としては、タンタル又はタンタル化合物以外に、Cr、CrN、CrCON、CrCO、CrCOH、CrCONH等のクロム又はクロム化合物や、WN、TiN、Ti等の材料が挙げられる。
<<裏面導電膜>>
基板1の第2主面(裏面)側(多層反射膜5形成面の反対側)には、静電チャック用の裏面導電膜2が形成される。静電チャック用の裏面導電膜2に求められる電気的特性はシート抵抗で言って通常100Ω/□以下である。裏面導電膜2の形成方法は、例えばマグネトロンスパッタリング法やイオンビームスパッタ法により、クロム、タンタル等の金属や合金のターゲットを使用して形成することができる。代表的な材料は、透過型マスクブランクなどのマスクブランク製造でよく用いられるCrNやCrである。裏面導電膜2の厚さは、静電チャック用としての機能を満足する限り特に限定されないが、通常10nmから200nmである。又、この裏面導電膜2は反射型マスクブランク100の第2主面側の応力調整も兼ね備えていて、第1主面側に形成された各種膜からの応力とバランスをとって、平坦な反射型マスクブランクが得られるように調整される。
<<エッチングマスク>>
反射型マスクブランクとしては吸収体膜7上にエッチング用ハードマスク膜やレジスト膜を備えているものであってもよい。エッチング用ハードマスク膜の代表的な材料としては、ケイ素(Si)やケイ素に酸素(O)、窒素(N)、炭素(C)、水素(H)を加えた材料等がある。具体的には、SiO、SiON、SiN、SiO、Si、SiC、SiCO、SiCN、SiCONなどが挙げられる。但し、吸収体膜7が酸素を含む化合物の場合、エッチング用ハードマスク膜として酸素を含む材料、例えばSiOはエッチング耐性の観点から避けたほうが良い。エッチング用ハードマスク膜を形成した場合には、レジスト膜の厚さを薄くすることが可能となり、パターンの微細化に対して有利である。
<反射型マスク及びその製造方法>
本実施形態の反射型マスクブランク100あるいは101を使用して、反射型マスクを製造する。ここでは概要説明のみを行い、後に実施例において図面を参照しながら詳細に説明する。
反射型マスクブランク100あるいは101を準備して、その第1主面の最表面(以下の実施例で説明するように、吸収体膜7上)に、レジスト膜を形成し(反射型マスクブランク100あるいは101としてレジスト膜を備えている場合は不要)、このレジスト膜に回路パターン等の所望のパターンを描画(露光)し、さらに現像、リンスすることによって所定のレジストパターンを形成する。
このレジストパターンをマスクとして使用して、吸収体膜7をドライエッチングすることにより、吸収体パターンを形成する。なお、エッチングガスとしては、Cl、SiCl、CHCl等の塩素系のガス、これら塩素系ガス及びOを所定の割合で含む混合ガス、塩素系ガス及びHeを所定の割合で含む混合ガス、塩素系ガス及びArを所定の割合で含む混合ガス、CF、CHF、C、C、C、C、CH、CHF、C、SF、F等のフッ素系のガス、これらフッ素系ガス及びOを所定の割合で含む混合ガス等を用いることができる。ここで、エッチングの最終段階でエッチングガスに酸素が含まれていると、Ru系保護膜6に表面荒れが生じる。このため、Ru系保護膜6がエッチングに曝されるオーバーエッチング段階では、酸素が含まれていないエッチングガスを用いるのが好ましい。
その後、アッシングやレジスト剥離液によりレジストパターンを除去し、所望の回路パターンが形成された吸収体パターンを作成する。
なお、ここではレジストをエッチングマスクとした時の場合を示したが、エッチング用ハードマスクを用いて所望の回路パターンが形成された吸収体パターンを作成することもできる。この場合は、吸収体膜7の上にエッチング用ハードマスクを形成し、さらにその上にレジスト膜を形成する。エッチング用ハードマスクとしては、吸収体膜7とエッチング選択性が取れる膜が選択される。このレジスト膜に回路パターン等の所望のパターンを描画(露光)し、さらに現像、リンスすることによって所定のレジストパターンを形成する。このレジストパターンをマスクとしてエッチング用ハードマスクマスク膜をドライエッチングしてハードマスクパターンを形成し、レジストパターンをアッシングやレジスト剥離液などで除去する。その後、このハードマスクパターンをマスクにして吸収体膜7をドライエッチングすることにより、所望の回路パターンが形成された吸収体パターンを作成する。その後、ハードマスクパターンをウェットエッチングあるいはドライエッチングによって除去する。
又、ハードマスクパターン形成直後にはレジストパターンを除去せず、レジストパターン付きハードマスクパターンで吸収体膜7をエッチングする方法もある。この場合は、吸収体膜7をエッチングする際にレジストパターンが自動的に除去され、工程が簡略化されるという特徴がある。一方、レジストパターンが除去されたハードマスクパターンをマスクにして吸収体膜7をエッチングする方法では、エッチング途中に消失するレジストからの有機生成物(アウトガス)の変化ということがなく、安定したエッチングができるという特徴がある。
次に、レジスト膜を形成し、このレジスト膜に遮光帯パターンを描画(露光)し、さらに現像、リンスすることによって遮光帯形成用のレジストパターンを形成する。この遮光帯形成用のレジストパターンをマスクとして使用して、吸収体膜7を前記方法でドライエッチングした後、保護膜6及び多層反射膜5もドライエッチングする。ここで、保護膜6及び多層反射膜5のエッチングガスとしては、Cl、SiCl、CHCl等の塩素系のガスにOを含む混合ガスを用いる。被加工膜のエッチングレートと、エッチングストッパとなる導電性下地膜4や積層型導電性下地膜3の最上層32を構成するタンタル系材料に対するエッチングレート比の関係から、塩素系ガスとOガスの混合比率を適宜設定することができる。保護膜6がRu系材料の場合、塩素系のガスにOを含む混合ガスによるドライエッチングで、保護膜6及び多層反射膜5を一括でエッチングすることが可能になるので製造効率が高いという特徴がある。
なお、保護膜及び多層反射膜は一括でドライエッチングせずに、別々のエッチングガスを用いてドライエッチングすることも可能である。また、多層反射膜のドライエッチングの途中でエッチングガスを変えることも可能であり、例えば多層反射膜の上部は塩素系ガスでエッチングし、途中からOガスを導入して多層反射膜の下部は塩素系ガスとOガスの混合ガスでドライエッチングしてもよい。
その後、アッシングやレジスト剥離液によりレジストパターンを除去し、所望の遮光帯パターンを作成する。その後、酸性やアルカリ性の水溶液を用いたウェット洗浄とマスクパターンEB欠陥検査を行い、マスク欠陥修正を適宜行う。
以上の工程により、回路パターン形成領域は導電性下地膜4あるいは積層型導電性下地膜3を介して遮光帯部11の外側に設置されたアース部と低いシート抵抗で電気的に繋がる。このため、マスクパターンEB欠陥検査時のチャージアップを防止でき、高い感度でパターン欠陥検査を行うことができる。又、極めて平滑な表面を持つ導電性下地膜4あるいは積層型導電性下地膜3の上に多層反射膜5が形成されるため、多層反射膜5の位相欠陥も少ない。さらに、多層反射膜5の表面の平滑性も高くなるため、例えば193nmの光を用いた多層膜欠陥検査時のバックグラウンドノイズが減って疑似欠陥が減り、多層反射膜5の欠陥検査感度も向上する。この高い感度でのマスクパターン及び多層反射膜5の欠陥検査と位相欠陥の少ない多層反射膜5により、欠陥の少ない多層反射膜掘り込み遮光帯型反射マスク(EUVリソグラフィ用反射型マスク)が得られる。
なお、ここでは多層反射膜掘り込み遮光帯構造の場合を説明したが、本発明の構造と製法により、マスクブランクの導電性が上がり、又、欠陥の少ない多層反射膜5となることから、多層反射膜掘り込み部がない場合にも同上の効果がある。
<半導体装置の製造方法>
上記本実施形態の反射型マスクを使用してEUV露光を行うことにより、半導体基板上に所望の転写パターンを形成することができる。多層反射膜5の欠陥やマスクパターン欠陥が少ないため、転写欠陥も少ない。このリソグラフィ工程に加え、被加工膜のエッチングや絶縁膜、導電膜の形成、ドーパントの導入、あるいはアニールなど種々の工程を経ることで、所望の電子回路が形成された半導体装置を高い歩留まりで製造することができる。
以下、各実施例について図面を参照しつつ説明する。なお、各実施例において同様の構成要素については同一の符号を使用し、説明を簡略化若しくは省略する。
図3は、EUVリソグラフィ用反射型マスクブランク100から、EUVリソグラフィ用反射型マスク200を作製する工程を示す要部断面模式図である。
実施例1の反射型マスクブランク100は、図3(a)に示すように、裏面導電膜2と、基板1と、単層の導電性下地膜4と、多層反射膜5と、保護膜6と、吸収体膜7を有する。吸収体膜7はTaBNからなる下層吸収体膜71とTaBOからなる上層吸収体膜72の2層膜からなる。最初に、この反射型マスクブランクについて説明する。
((反射型マスクブランク))
(((基板)))
第1主面及び第2主面の両表面が研磨された6025サイズ(約152mm×152mm×6.35mm)の低熱膨張ガラス基板であるSiO−TiO系ガラス基板を準備し基板1とした。平坦で平滑な主表面となるように、粗研磨加工工程、精密研磨加工工程、局所加工工程、及びタッチ研磨加工工程よりなる研磨を行った。
(((裏面導電膜)))
SiO−TiO系ガラス基板1の第2主面(裏面)にCrNからなる裏面導電膜2をマグネトロンスパッタリング(反応性スパッタリング)法により下記の条件にて形成した。裏面導電膜形成条件:Crターゲット、ArとNの混合ガス雰囲気(Ar:90原子%、N:10原子%)、膜厚20nm。
(((導電性下地膜)))
次に、Arガス雰囲気中でTaターゲットを使用したイオンビームスパッタリングを行って、裏面導電膜2が形成された側と反対側の基板1の主表面(第1主面)上に、膜厚4nmのTa膜からなる導電性下地膜4を形成した。ここで、Taのスパッタ粒子は、基板1の主表面の法線に対して30度の角度で入射させた。同様の方法で導電性下地膜4まで作成した試料を用いてシート抵抗を測定したところ、導電性下地膜4のシート抵抗は600Ω/□であり、マスクパターンEB欠陥検査のチャージアップ防止に対して十分低いシート抵抗であった。表面粗さは0.13nm(Rms)であった。ここで、表面粗さは、基板中心の1μm×1μm領域に対して、原子間力顕微鏡(AFM)を用いて測定した。
(((多層反射膜)))
次に、酸化を防止すべく途中で大気開放を行わないようにして、導電性下地膜4上に、多層反射膜5を形成した。即ち、多層反射膜5を導電性下地膜4工程から減圧真空下で連続的に形成した。この多層反射膜5は、波長13.5nmのEUV光に適した多層反射膜とするために、SiとMoからなる周期多層反射膜とした。多層反射膜5は、SiターゲットとMoターゲットを使用し、Arガス雰囲気中でイオンビームスパッタリングにより導電性下地膜4上にSi層及びMo層を交互に積層して形成した。ここで、Si及びMoのスパッタ粒子は、基板1の主表面の法線に対して30度の角度で入射させた。まず、Si膜を4.2nmの厚みで成膜し、続いて、Mo膜を2.8nmの厚みで成膜した。これを1周期とし、同様にして40周期積層し、最後にSi膜を4.0nmの厚みで成膜し、多層反射膜5を形成した。したがって、多層反射膜5の最下層、すなわち導電性下地膜4と接する多層反射膜5の材料はSiであり、また多層反射膜5の最上層、すなわち保護膜6と接する多層反射膜の材料もSiである。多層反射膜5の最下層のSiと導電性下地膜4との間には0.5nmのTaSiの拡散層が形成された。なお、ここでは40周期としたが、それに限るものではなく、例えば60周期でも良い。60周期とした場合、40周期より工程数は増えるが、EUV光に対する反射率を高めることができる。
(((保護膜)))
引き続き、Arガス雰囲気中で、Ruターゲットを使用したイオンビームスパッタリングによりRuからなる保護膜6を2.5nmの厚みで成膜した。ここで、Ruのスパッタ粒子は、基板1の主表面の法線に対して30度の角度で入射させた。その後、大気中で130℃のアニールを行った。
この段階の保護膜6が形成された多層反射膜付き基板に対して、EUV光に対する反射率、多層反射膜5及び保護膜6が形成された側の基板平坦度、及び欠陥数を調べた。又、この段階まで同じ工程で作成した試料について、表面粗さ(表面平滑性)を測定した。その結果、反射率は64%、基板平坦度は500nm、そして欠陥数は5個であり、表面粗さは0.14nm(Rms)であった。ここで、欠陥数は、基板1の周辺領域を除外した132mm×132mmの領域に対して、欠陥検査装置(レーザーテック社製 マスク・サブストレート/ブランクス欠陥検査装置 M1350)を用いて測定した。又、表面粗さは、基板中心の1μm×1μm領域に対して、原子間力顕微鏡(AFM)を用いて測定した。なお、多層反射膜付き基板について、SEVD(Spherical Equivalent Volume Diameter)で20nmサイズの欠陥検査が可能な高感度欠陥検査装置(KLA−Tencor社製 Teron6xx)を用いた欠陥検査においては、疑似欠陥の検出が抑えられ、欠陥検査が可能なレベルの表面状態であった。
(((吸収体膜)))
次に、DCスパッタリング法により、下層吸収体膜71として膜厚56nmのTaBN膜を、上層吸収体膜72として膜厚14nmのTaBO膜を積層して、この2層膜よりなる吸収体膜7を形成した。TaBN膜は、TaBをターゲットに用いて、ArガスとNガスの混合ガス雰囲気にて反応性スパッタリング法で形成した。TaBO膜は、TaBをターゲットに用いて、ArガスとOガスの混合ガス雰囲気にて反応性スパッタリング法により形成した。TaBO膜は経時変化の少ない膜であると共に、この膜厚のTaBO膜は光を用いたマスクパターン検査の時に反射防止層として働き、検査感度を向上させる。EBでマスクパターン検査を行う場合でも、スループットの関係で、光によるマスクパターン検査を併用する方法が多用されている。即ち、メモリセル部のような微細パターンが用いられている領域に対しては検査感度の高いEBでマスクパターン検査を行い、間接周辺回路部のような比較的大きなパターンで構成されている領域に対してはスループットの高い光でマスクパターン検査を行う。
((反射型マスク))
次に、上記反射型マスクブランク100を用いて、反射型マスク200を製造した。
まず、図3(b)に示されるように、反射型マスクブランク100の上層吸収体膜72の上に、レジスト膜8を形成した。そして、このレジスト膜8に回路パターン等の所望のパターンを描画(露光)し、さらに現像、リンスすることによって所定のレジストパターン8aを形成した(図3(c))。次に、レジストパターン8aをマスクにしてTaBO膜(上層吸収体膜72)をCFガスを用いてドライエッチングし、引き続き、TaBN膜(下層吸収体膜71)をClガスを用いてドライエッチングすることで、第1の吸収体パターン7aを形成した(図3(d))。Ruからなる保護膜6はClガスに対するドライエッチング耐性が極めて高く、十分なエッチングストッパとなる。その後、レジストパターン8aをアッシングやレジスト剥離液などで除去した(図3(e))。
その後、第1の吸収体パターン7aが形成された反射型マスクブランクの上に、レジスト膜9を形成した(図3(f))。そして、このレジスト膜9に遮光帯パターンを描画(露光)し、さらに現像、リンスすることによって所定の遮光帯レジストパターン9aを形成した(図3(g))。次に、遮光帯レジストパターン9aをマスクにして、CFガスを用いてTaBO膜を、Clガスを用いてTaBN膜を、ClとOの混合ガスを用いて保護膜6と多層反射膜5をドライエッチングすることで、遮光帯部11が形成された第2のパターンを形成した(図3(h))。この第2のパターンは、図3(h)に示されているように、上層吸収体パターン72bと下層吸収体パターン71bの2層パターンからなる第2の吸収体パターン7b、保護膜パターン6b、及び多層反射膜パターン5bからなる。導電性下地膜4は上述のように膜厚4nmのTa薄膜であるが、この材料はClとOの混合ガスに対して極めて高いエッチングストッパ機能を有しており、膜厚の減少もごく僅かで十分な導電性が確保される。その後、遮光帯レジストパターン9aをアッシングやレジスト剥離液などで除去し、硫酸過水(SPM)洗浄とアルカリ性の水溶液を用いたウェット洗浄を行って、反射型マスク200を製造した(図3(i))。その後マスクパターンEB欠陥検査を行い、適宜必要に応じてマスク欠陥修正を行った。
上記方法によって製造された反射型マスク200の上面図を図4に示す。図4(a)に示されるように、回路等が形成されたデバイス領域(回路パターン領域)12は、遮光帯部11によって外周部領域(周辺領域)13からパターン的には孤立した隔離状態にあるが、膜厚4nmのTa薄膜からなる導電性下地膜4によって、電気的にはデバイス領域12と外周部領域13は繋がっている。マスク上のデバイス領域への異物付着を防止するため、アースは外周部領域13で取るが、導電性下地膜4の介在によってデバイス領域のアースが取れて、マスクパターンEB欠陥検査した時のチャージアップを防止することができる。この結果、マスク上で20nmのパターン欠陥の検出が可能となった。
ここでは、多層反射膜5まで掘り込む場所が遮光帯部11の場合を示したが、その場合だけに限られない。反射型マスク200の上面図である図4(b)に示すように、デバイス領域12内に多層反射膜5まで掘り込まれた溝部14によってパターン的に隔離された領域(孤立された回路パターン領域)12bがある場合でも、電気的には領域12bは外周部領域13と繋がってアースを取ることができる。
本実施例の反射型マスク200では、多層反射膜掘り込み型の遮光帯部11が形成されているが、回路パターン形成領域は膜厚4nmのTa薄膜からなる導電性下地膜4を介して遮光帯部11の外側に設置されたアース部と低いシート抵抗で電気的に繋がっており、チャージアップに伴うパターン描画欠陥、マスクパターンEB欠陥検査感度の低下、及び疑似欠陥の発生といった問題は生じなかった。その結果、マスク上で20nmのパターン欠陥を検出できた。又、平滑な表面を持つ導電性下地膜4によって、極めて平滑な膜上に多層反射膜5が形成されるため、保護膜付き多層反射膜5の欠陥も5個と少なく、欠陥の観点から高い品質を持つ反射型マスクを製造することができた。
((半導体装置の製造))
実施例1で作成した反射型マスクをEUVスキャナにセットし、半導体基板上に被加工膜とレジスト膜が形成されたウエハに対してEUV露光を行った。そして、この露光済レジスト膜を現像することによって、被加工膜が形成された半導体基板上にレジストパターンを形成した。
実施例1で作成した反射型マスクは、多層反射膜5の位相欠陥も少なく、高感度なマスクパターンEB欠陥検査も行われた欠陥に対する品質の高いマスクであるため、転写形成されたウエハ上のレジストパターンの欠陥も少なかった。又、遮光帯部11における波長130nmから400nmの光に対する反射率は19%であり、遮光帯部11からのアウトオブバンド反射光も十分少なく、転写精度も高かった。
このレジストパターンをエッチングにより被加工膜に転写し、又、絶縁膜、導電膜の形成、ドーパントの導入、あるいはアニールなど種々の工程を経ることで、所望の特性を有する半導体装置を高い歩留まりで製造することができた。
実施例2は、単層の導電性下地膜4の材料を実施例1のTaからTaNに代え、又、保護膜6の材料を実施例1のRuからRuTiに代え、且つ、保護膜6を形成した後のアニール温度を実施例1の130℃から150℃に代えた反射型マスクブランクとした例であって、それ以外は、反射型マスクの製造方法及び半導体装置の製造方法を含め、全て実施例1と同じである。
実施例2では、導電性下地膜4として膜厚5nmのTaN(Ta:90原子%、N:10原子%)を用いた。この膜は、Taターゲットを用いて、ArガスとNガスの混合ガス雰囲気にてDCスパッタリングにより形成した。導電性下地膜4まで作成した試料を用いてシート抵抗を測定したところ、導電性下地膜4のシート抵抗は550Ω/□であり、マスクパターンEB欠陥検査のチャージアップ防止に対して必要なシート抵抗を確保した。表面粗さは0.13nm(Rms)であった。ここで、表面粗さは、基板中心の1μm×1μm領域に対して、原子間力顕微鏡(AFM)を用いて測定した。
実施例2における保護膜6は膜厚2.5nmのRuTiである。この膜は、酸化を防止するために途中で大気開放することなく、Si膜とMo膜を交互に40層積層した多層反射膜5に引き続いて全て減圧真空下で連続して成膜した。ここで、実施例1と同様に、多層反射膜5の最下層、すなわち導電性下地膜4と接する多層反射膜5の材料はSiであり、また多層反射膜5の最上層、すなわち保護膜6と接する多層反射膜の材料もSiとした。多層反射膜5の最下層のSiと導電性下地膜4との間には0.5nmのTaNとSiの拡散層が形成された。保護膜6の成膜の方法は、Arガス雰囲気中でRuTi(Ru:95原子%、Ti:5原子%)ターゲットを使用したイオンビームスパッタ法である。ここで、RuとTiからなるスパッタ粒子は、基板1の主表面の法線に対して30度の角度で入射させた。その後、保護膜6が多層反射膜5上に形成された状態で150℃のアニールを行った。
この段階の保護膜6が形成された多層反射膜基板に対して、EUV光に対する反射率、基板平坦度、及び、レーザーテック社製 マスク・サブストレート/ブランクス欠陥検査装置(M1350)による欠陥数を調べた。又、この段階まで同じ工程で作成した試料について、表面粗さを測定した。その結果、反射率は65%、基板平坦度は350nm、そして欠陥数は5個であり、表面粗さは0.13nm(Rms)であった。ここで、欠陥数や表面粗さの計測方法は実施例1と同じである。保護膜6としてRuTi(Ru:95原子%、Ti:5原子%)を用いたことにより、150℃と高めの温度でのアニールにもかかわらず多層反射膜5から保護膜へのSiの拡散が抑制できた。このため、EUV光に対する反射率65%が得られるとともに、150℃のアニールによって応力調整が図られ、基板平坦度は350nmと良好な値になった。又、多層反射膜付き基板について、SEVDで20nmサイズの欠陥検査が可能な高感度欠陥検査装置(KLA−Tencor社製 Teron6xx)を用いた欠陥検査においては、疑似欠陥の検出が抑えられ、欠陥検査が可能なレベルの表面状態であった。
実施例2の方法で製造された反射型マスクは、実施例1と同様に、チャージアップに伴うパターン描画欠陥、マスクパターンEB欠陥検査感度の低下、及び疑似欠陥の発生といった問題は生じなかった。その結果、マスク上で20nmのパターン欠陥を検出できた。又、平滑な表面を持つ導電性下地膜4によって、極めて平滑な膜上に多層反射膜5が形成されるため、保護膜付き多層反射膜の欠陥も5個と少なく、欠陥の観点から高い品質を持つ反射型マスクを製造することができた。
又、実施例2で作成した反射型マスクは、多層反射膜5の位相欠陥も少なく、高感度なマスクパターンEB欠陥検査も行われた低欠陥のマスクであるため、転写形成されたウエハ上のレジストパターンの欠陥も少なかった。又、遮光帯部11における波長130nmから400nmの光に対する反射率は25%であり、遮光帯部11からのアウトオブバンド反射光も十分少なく、転写精度も高かった。このため、所望の特性を有する半導体装置を高い歩留まりで製造することができた。
実施例3は、多層反射膜5のSiとMoの成膜の順序を変えてMoから成膜するように変更した以外は実施例2と全て同じ構造と方法で、反射型マスクブランク、反射型マスク、及び半導体装置を製造した。
したがって実施例3では、実施例2と同様に、導電性下地膜4上に、多層反射膜5を形成した。この際、多層反射膜5は、MoとSiからなる周期多層反射膜とした。多層反射膜5は、MoターゲットとSiターゲットを使用し、Arガス雰囲気中でイオンビームスパッタリングにより導電性下地膜4上にMo層及びSi層を交互に積層して形成した。ここで、Mo及びSiのスパッタ粒子は、基板1の主表面の法線に対して30度の角度で入射させた。まず、Mo膜を2.8nmの厚みで成膜し、続いて、Si膜を4.2nmの厚みで成膜した。これを1周期とし、同様にして40周期積層し、多層反射膜5を形成した。したがって、多層反射膜5の最下層、すなわち導電性下地膜4と接する多層反射膜5の材料はMoであり、また多層反射膜5の最上層、すなわち保護膜6と接する多層反射膜5の材料はSiである。導電性下地膜4と接する多層反射膜5の材料がMoであることから、導電性下地膜4と多層反射膜5の界面に拡散層が形成されにくいため導電率の変化は小さく、安定したものであった。
その後、保護膜6を実施例2と同じ材料と方法で形成し、この段階の保護膜6が形成された多層反射膜基板に対して、EUV光に対する反射率、基板平坦度、及びレーザーテック社製 マスク・サブストレート/ブランクス欠陥検査装置(M1350)による欠陥数を調べた。又、この段階まで同じ工程で作成した試料について、表面粗さを測定した。保護膜6が形成された後のアニール温度は実施例2と同じく150℃である。その結果、反射率は65%、基板平坦度は350nm、そして欠陥数は5個であり、表面粗さは0.13nm(Rms)であり、実施例2とほぼ同じ結果が得られた。ここで、欠陥数や表面粗さの計測方法は実施例1や2と同じである。又、多層反射膜付き基板について、SEVDで20nmサイズの欠陥検査が可能な高感度欠陥検査装置(KLA−Tencor社製 Teron6xx)を用いた欠陥検査においては、疑似欠陥の検出が抑えられ、欠陥検査が可能なレベルの表面状態であった。
実施例3の方法で製造された反射型マスクは、実施例2と同様に、チャージアップに伴うパターン描画欠陥、マスクパターンEB欠陥検査感度の低下、及び疑似欠陥の発生といった問題は生じなかった。その結果、マスク上で20nmのパターン欠陥を検出できた。又、平滑な表面を持つ導電性下地膜4によって、極めて平滑な膜上に多層反射膜5が形成されるため、保護膜付き多層反射膜の欠陥も5個と少なく、欠陥の観点から高い品質を持つ反射型マスクを製造することができた。
又、実施例3で作成した反射型マスクは、多層反射膜5の位相欠陥も少なく、高感度なマスクパターンEB欠陥検査も行われた低欠陥なマスクであるため、転写形成されたウエハ上のレジストパターンの欠陥も少なかった。又、遮光帯部11における波長130nmから400nmの光に対する反射率は26%であり、遮光帯部11からのアウトオブバンド反射光も十分少なく、転写精度も高かった。このため、所望の特性を有する半導体装置を高い歩留まりで製造することができた。
実施例4は、単層の導電性下地膜4に代えて、積層型導電性下地膜3を用いた場合であって、それ以外は実施例2と全て同じ構造と方法で、反射型マスクブランク、反射型マスク、及び半導体装置を製造した。ここで、実施例4の積層型導電性下地膜3は2層膜からなり、最上層32を膜厚2nmのTaN、下層の導電膜31を膜厚2nmのRuとした。
積層型導電性下地膜3の形成方法は下記の通りである。最初に、導電膜31として、基板1の主表面(第1主面)上にArガス雰囲気中でRuターゲットを使用したイオンビームスパッタ法で膜厚2nmのRu膜を形成した。ここで、Ruスパッタ粒子は、基板1の主表面の法線に対して30度の角度で入射させた。その後、最上層32として、導電膜31上にTaターゲットを用いて、ArガスとOガスの混合ガス雰囲気にてDCスパッタリングにより膜厚2nmのTaN膜(Ta:90原子%、N:10原子%)を形成した。
同様の工程で、下層の導電膜31と最上層32からなる積層型導電性下地膜3まで作成した試料を用いてシート抵抗を測定したところ、積層型導電性下地膜3のシート抵抗は850Ω/□であり、マスクパターンEB欠陥検査のチャージアップ防止に対して充分小さなシート抵抗であった。又、表面粗さは0.13nm(Rms)であった。ここで、表面粗さは、基板中心の1μm×1μm領域に対して、原子間力顕微鏡(AFM)を用いて測定した。
その後、多層反射膜5及び保護膜6を実施例2と同じ材料と方法で形成し、この段階の保護膜6が形成された多層反射膜基板に対して、EUV光に対する反射率、基板平坦度、及びレーザーテック社製 マスク・サブストレート/ブランクス欠陥検査装置(M1350)による欠陥数を調べた。又、この段階まで同じ工程で作成した試料について、表面粗さを測定した。保護膜6が形成された後のアニール温度は、実施例2と同じく、150℃である。その結果、反射率は65%、基板平坦度は350nm、そして欠陥数は5個であった。表面粗さは0.14nm(Rms)であり、実施例2とほぼ同じ結果が得られた。ここで、欠陥数や表面粗さの計測方法は実施例1と同じである。又、多層反射膜付き基板について、SEVDで20nmサイズの欠陥検査が可能な高感度欠陥検査装置(KLA−Tencor社製 Teron6xx)を用いた欠陥検査においては、疑似欠陥の検出が抑えられ、欠陥検査が可能なレベルの表面状態であった。
実施例4の方法で製造された反射型マスクは、実施例1と同様に、チャージアップに伴うパターン描画欠陥、マスクパターンEB欠陥検査感度の低下、及び疑似欠陥の発生といった問題は生じなかった。その結果、マスク上で20nmのパターン欠陥を検出できた。又、平滑な表面を持つ積層型導電性下地膜3によって、極めて平滑な膜上に多層反射膜5が形成されるため、保護膜付き多層反射膜の欠陥も5個と少なく、欠陥の観点から高い品質を持つ反射型マスクを製造することができた。
又、実施例4で作成した反射型マスクは、多層反射膜5の位相欠陥も少なく、高感度なマスクパターンEB欠陥検査行われた低欠陥なマスクであるため、転写形成されたウエハ上のレジストパターンの欠陥も少なかった。又、遮光帯部11における波長130nmから400nmの光に対する反射率は22%であり、遮光帯部11からのアウトオブバンド反射光も十分少なく、転写精度も高かった。このため、所望の特性を有する半導体装置を高い歩留まりで製造することができた。
実施例5は、単層の導電性下地膜4の膜厚を実施例2の5nmから10nmに代えた以外は実施例2と全て同じ構造と方法で、反射型マスクブランク、反射型マスク、及び半導体装置を製造した。
実施例5では、導電性下地膜4として膜厚10nmのTaN(Ta:90原子%、N:10原子%)を用いた。実施例2と同様に、シート抵抗を測定したところ、導電性下地膜4のシート抵抗は240Ω/□であり、マスクパターンEB欠陥検査のチャージアップ防止に対して必要なシート抵抗を確保した。実施例2と同様に測定した表面粗さは0.14nm(Rms)であった。
保護膜6が形成された多層反射膜基板に対して、実施例1と同様の計測方法で、EUV光に対する反射率、欠陥数及び表面粗さを測定した。その結果、反射率は65%、欠陥数は6個であり、表面粗さは0.15nm(Rms)であった。又、多層反射膜付き基板について、SEVDで20nmサイズの欠陥検査が可能な高感度欠陥検査装置(KLA−Tencor社製 Teron6xx)を用いた欠陥検査においては、疑似欠陥の検出が抑えられ、欠陥検査が可能なレベルの表面状態であった。
実施例5の方法で製造された反射型マスクは、実施例1と同様に、チャージアップに伴うパターン描画欠陥、マスクパターンEB欠陥検査感度の低下、及び疑似欠陥の発生といった問題は生じなかった。その結果、マスク上で20nmのパターン欠陥を検出できた。又、平滑な表面を持つ導電性下地膜4によって、極めて平滑な膜上に多層反射膜5が形成されるため、保護膜付き多層反射膜の欠陥も6個と少なく、欠陥の観点から高い品質を持つ反射型マスクを製造することができた。
又、実施例5で作成した反射型マスクは、多層反射膜5の位相欠陥も少なく、高感度なマスクパターンEB欠陥検査行われた低欠陥なマスクであるため、転写形成されたウエハ上のレジストパターンの欠陥も少なかった。又、遮光帯部11における波長130nmから400nmの光に対する反射率は39%であり、遮光帯部11からのアウトオブバンド反射光を若干抑制できた。
実施例6は、積層型導電性下地膜3の最上層32の材料を実施例4のTaNからTaOに代えた点及びその膜厚を変えた以外は、実施例4と全て同じ構造と方法で、反射型マスクブランク、反射型マスク、及び半導体装置を製造した。
実施例6では、最上層32としてTaO(Ta:42原子%、O:58原子%)を用い、膜厚を1nm、4nm、6nm、8nm及び10nmと変えて作製した。これらの膜は、Taターゲットを用いて、ArガスとOガスの混合ガス雰囲気にてDCスパッタリングにより形成した。実施例2と同様に、シート抵抗を測定したところ、積層型導電性下地膜3のシート抵抗は何れも2000Ω/□以下であり、マスクパターンEB欠陥検査のチャージアップ防止に対して必要なシート抵抗を確保した。実施例2と同様に測定した表面粗さは0.15nm(Rms)以下であった。
保護膜6が形成された各多層反射膜基板に対して、実施例1と同様の計測方法で、EUV光に対する反射率、欠陥数及び表面粗さを測定した。その結果、反射率は65%以上欠陥数は6個以下であり、表面粗さは0.16nm(Rms)以下であった。又、多層反射膜付き基板について、SEVDで20nmサイズの欠陥検査が可能な高感度欠陥検査装置(KLA−Tencor社製 Teron6xx)を用いた欠陥検査においては、疑似欠陥の検出が抑えられ、欠陥検査が可能なレベルの表面状態であった。
実施例6の方法で製造された反射型マスクは、実施例1と同様に、チャージアップに伴うパターン描画欠陥、マスクパターンEB欠陥検査感度の低下、及び疑似欠陥の発生といった問題は生じなかった。その結果、マスク上で20nmのパターン欠陥を検出できた。又、平滑な表面を持つ導電性下地膜4によって、極めて平滑な膜上に多層反射膜5が形成されるため、保護膜付き多層反射膜の欠陥も6個以下と少なく、欠陥の観点から高い品質を持つ反射型マスクを製造することができた。
又、実施例6で作成した反射型マスクは、多層反射膜5の位相欠陥も少なく、高感度なマスクパターンEB欠陥検査行われた低欠陥なマスクであるため、転写形成されたウエハ上のレジストパターンの欠陥も少なかった。
又、アウトオブバンド反射光は、基板1を透過しない190nmから280nmの波長範囲における反射率の最大値と、基板1を透過する281nmから320nmの波長範囲における反射率の最大値とで評価を行った。最上層32の膜厚が1nm、4nm、6nm、8nm及び10nmの場合の遮光帯部11における波長190nmから280nmの光に対する反射率は各々13%、19%、22%、25%及び28%であり、波長281nmから320nmの光に対する反射率は各々26%、24%、23%、23%及び22%であり、遮光帯部11からのアウトオブバンド反射光も十分少なく、転写精度も高かった。このため、所望の特性を有する半導体装置を高い歩留まりで製造することができた。
実施例7は、積層型導電性下地膜3の最上層32の材料を実施例4のTaNからTaONに代えた点及びその膜厚を変えた以外は、実施例4と全て同じ構造と方法で、反射型マスクブランク、反射型マスク、及び半導体装置を製造した。
実施例7では、最上層32としてTaON(Ta:38原子%、O:52原子%、N:10原子%)を用い、膜厚を1nm、4nm、6nm、8nm、10nmと変えて作製した。この膜は、Taターゲットを用いて、ArガスとOガスとNガスの混合ガス雰囲気にてDCスパッタリングにより形成した。実施例2と同様に、シート抵抗を測定したところ、積層型導電性下地膜3のシート抵抗は何れも2000Ω/□以下であり、マスクパターンEB欠陥検査のチャージアップ防止に対して必要なシート抵抗を確保した。実施例2と同様に測定した表面粗さは0.15nm(Rms)以下であった。
保護膜6が形成された各多層反射膜基板に対して、実施例1と同様の計測方法で、EUV光に対する反射率、欠陥数及び表面粗さを測定した。その結果、反射率は65%以上、欠陥数は6個以下であり、表面粗さは0.16nm(Rms)以下であった。又、多層反射膜付き基板について、SEVDで20nmサイズの欠陥検査が可能な高感度欠陥検査装置(KLA−Tencor社製 Teron6xx)を用いた欠陥検査においては、疑似欠陥の検出が抑えられ、欠陥検査が可能なレベルの表面状態であった。
実施例7の方法で製造された反射型マスクは、実施例1と同様に、チャージアップに伴うパターン描画欠陥、マスクパターンEB欠陥検査感度の低下、及び疑似欠陥の発生といった問題は生じなかった。その結果、マスク上で20nmのパターン欠陥を検出できた。又、平滑な表面を持つ導電性下地膜4によって、極めて平滑な膜上に多層反射膜5が形成されるため、保護膜付き多層反射膜の欠陥も6個以下と少なく、欠陥の観点から高い品質を持つ反射型マスクを製造することができた。
又、実施例7で作成した反射型マスクは、多層反射膜5の位相欠陥も少なく、高感度なマスクパターンEB欠陥検査行われた低欠陥なマスクであるため、転写形成されたウエハ上のレジストパターンの欠陥も少なかった。
又、実施例6と同様にしてアウトオブバンド反射光の評価を行ったところ、最上層32の膜厚が1nm、4nm、6nm、8nm及び10nmの場合の遮光帯部11における波長190nmから280nmの光に対する反射率は各々14%、19%、23%、26%及び28%であり、波長281nmから320nmの光に対する反射率は各々26%、24%、25%、26%及び27%であり、遮光帯部11からのアウトオブバンド反射光も十分少なく、転写精度も高かった。このため、所望の特性を有する半導体装置を高い歩留まりで製造することができた。
(比較例)
比較例では、導電性下地膜4として膜厚が30nmのTa膜を用いた以外、実施例1と同様の構造と方法で、反射型マスクブランク、反射型マスクを製造し、又、実施例1と同様の方法で半導体装置を製造した。
比較例では、導電性下地膜4として膜厚30nmのTa膜を用いた。この膜は、Arガス雰囲気中でTaターゲットを使用したスパッタリング法で成膜した。同様の工程で導電性下地膜4まで作成した試料を用いてシート抵抗を測定したところ、導電性下地膜4のシート抵抗は70Ω/□であり、EBマスク検査のチャージアップ防止に対して必要なシート抵抗を確保した。
その後、多層反射膜5及び保護膜6を実施例1と同じ材料と方法で形成し、この段階の保護膜6が形成された多層反射膜基板に対して、EUV光に対する反射率、基板平坦度、及びレーザーテック社製 マスク・サブストレート/ブランクス欠陥検査装置(M1350)による欠陥数を調べた。又、この段階まで同じ工程で作成した試料について、表面粗さを測定した。保護膜6が形成された後のアニール温度は、実施例1と同じく、130℃である。その結果、反射率は60%、基板平坦度は800nmであった。欠陥数は10個であった。しかし、SEVDで20nmサイズの欠陥検査が可能な高感度欠陥検査装置(KLA−Tencor社製 Teron6xx)を用いた欠陥検査においては、疑似欠陥が多発したため、100000個を超えて測定不可能となった。表面粗さは0.60nm(Rms)であり、実施例1の4.6倍以上の粗さであった。ここで、欠陥数や表面粗さの計測方法は実施例1と同じである。
比較例の方法で製造された反射型マスクは、実施例1と同様に、EBチャージアップに伴うパターン描画欠陥や吸収体パターン検査の感度の低下といった問題は生じなかった。その反面、保護膜付きの多層反射膜の表面は荒れていて、多層反射膜5の欠陥検査結果は擬似欠陥で飽和され、位相欠陥や振幅欠陥の有無すら判別できない状態であった。又、この反射型マスクを用いて転写評価をしたところ、多数の転写欠陥が観測された。したがって、比較例の方法で製造された反射型マスクは欠陥品質が保証できないマスクであった。又、遮光帯部11における波長130nmから400nmの光に対する反射率は40%であり、遮光帯部11からのアウトオブバンド反射光が認められ、その影響でパターン転写精度は低かった。そのため、比較例で作成した反射型マスクを用いて製造された半導体装置の歩留まりは低かった。
なお、上述の実施例2において、保護膜6を形成した後のアニール温度をさらに高温(180℃、200℃、250℃、300℃(アニール処理時間は適宜調整))に設定して反射型マスクブランクを作製したところ、実施例2に比べて基板平坦度はさらに改善して高平坦度の反射型マスクブランクが得られた。
1…基板、2…導電膜、3…積層型導電性下地膜、4…導電性下地膜、5…多層反射膜、5b…多層反射膜パターン、6…保護膜、6b…保護膜パターン、7…吸収体膜、7a…第1の吸収体パターン、7b…第2の吸収体パターン、8…レジスト膜、8a…レジストパターン、9…レジスト膜、9a…遮光帯レジストパターン、11…遮光帯部、12…回路パターン領域、12b…孤立された回路パターン領域、13…周辺領域、14…溝部、31…導電膜、32…最上層、71…TaBN吸収体膜(下層吸収体膜)、71a…TaBN膜パターン(下層吸収体パターン)、71b…TaBN膜パターン(下層吸収体パターン)、72…TaBO膜(上層吸収体膜)、72a…TaBO膜パターン(上層吸収体パターン)、72b…TaBO膜パターン(上層吸収体パターン)、100…反射型マスクブランク(第1のEUVリソグラフィ用反射型マスクブランク)、101…反射型マスクブランク(第2のEUVリソグラフィ用反射型マスクブランク)、200…反射型マスク

Claims (13)

  1. 基板上に導電性下地膜と、露光光を反射する多層反射膜と、露光光を吸収する吸収体膜が積層された反射型マスクブランクであって、
    前記反射型マスクブランクは、前記吸収体膜がパターニングされた転写パターンとしての吸収体パターンを有する反射型マスクを作製するためのものであり、
    前記導電性下地膜は、前記多層反射膜と隣接して設けられ、膜厚が1nm以上4nm以下のタンタル系材料からなることを特徴とする反射型マスクブランク。
  2. 基板上に導電性下地膜と、露光光を反射する多層反射膜と、露光光を吸収する吸収体膜が積層された反射型マスクブランクであって、
    前記導電性下地膜は、前記多層反射膜と隣接して設けられた膜厚が1nm以上4nm以下のタンタル系材料層と、該タンタル系材料層と前記基板との間に設けられた導電性材料層とを含む積層膜からなることを特徴とする反射型マスクブランク。
  3. 基板上に導電性下地膜と、露光光を反射する多層反射膜と、露光光を吸収する吸収体膜が積層された反射型マスクブランクであって、
    前記導電性下地膜は、前記多層反射膜と隣接して設けられた膜厚が1nm以上10nm以下の酸素を含むタンタル系材料層と、該タンタル系材料層と前記基板との間に設けられた導電性材料層とを含む積層膜からなることを特徴とする反射型マスクブランク。
  4. 基板上に導電性下地膜と、露光光を反射する多層反射膜と、露光光を吸収する吸収体膜が積層された反射型マスクブランクであって、
    前記導電性下地膜は、前記多層反射膜と隣接して設けられ、膜厚が1nm以上10nm以下のタンタル系材料を含み、
    前記導電性下地膜は、波長130nmから400nmの光に対する反射率が39%以下であることを特徴とする反射型マスクブランク。
  5. 基板上に導電性下地膜と、露光光を反射する多層反射膜と、露光光を吸収する吸収体膜が積層された反射型マスクブランクであって、
    前記導電性下地膜は、前記多層反射膜と隣接して設けられた膜厚が1nm以上10nm以下のタンタル系材料層と、該タンタル系材料層と前記基板との間に設けられた導電性材料層とを含む積層膜からなり、
    前記導電性下地膜は、波長130nmから400nmの光に対する反射率が39%以下であることを特徴とする反射型マスクブランク。
  6. 前記多層反射膜上に保護膜が形成されており、該保護膜がルテニウム系材料からなることを特徴とする請求項1乃至5のいずれか一つに記載の反射型マスクブランク。
  7. 前記多層反射膜は、ケイ素を含有する第1の層とモリブデンを含有する第2の層とが交互に積層されてなり、前記導電性下地膜と接する多層反射膜の最下層は前記第1の層であることを特徴とする請求項1乃至6のいずれか一つに記載の反射型マスクブランク。
  8. 前記多層反射膜は、ケイ素を含有する第1の層とモリブデンを含有する第2の層とが交互に積層されてなり、前記導電性下地膜と接する多層反射膜の最下層は前記第2の層であることを特徴とする請求項1乃至6のいずれか一つに記載の反射型マスクブランク。
  9. 請求項1及至8のいずれか一つに記載の反射型マスクブランクによって作製されることを特徴とする反射型マスク。
  10. 請求項1及至8のいずれか一つに記載の反射型マスクブランクを準備する工程と、
    前記吸収体膜上にレジストパターンを形成し、該レジストパターンをマスクにしてエッチングにより吸収体パターンを形成する工程、又は前記吸収体膜上にエッチング用ハードマスク膜を形成した後にレジストパターンを形成し、該ハードマスク膜を介して該レジストパターンをエッチングにより吸収体膜に転写して吸収体パターンを形成する工程と、
    前記多層反射膜の一部を酸素ガスを含む塩素系ガスによってドライエッチングする工程と、を含むことを特徴とする反射型マスクの製造方法。
  11. 前記多層反射膜の一部をエッチングする場所は、回路パターン領域を取り囲むように設けられた遮光帯領域であることを特徴とする請求項10記載の反射型マスクの製造方法。
  12. 前記多層反射膜上にルテニウム系材料からなる保護膜が形成されており、該保護膜及び多層反射膜を連続してドライエッチングすることを特徴とする請求項10又は11記載の反射型マスクの製造方法。
  13. 請求項9に記載の反射型マスク、又は請求項10乃至12のいずれか一つに記載の反射型マスクの製造方法によって製造された反射型マスクを用いて、該反射型マスク上に形成されているパターンを、半導体基板上に形成されたレジスト膜に露光転写する工程を備えることを特徴とする半導体装置の製造方法。
JP2015180419A 2014-12-26 2015-09-14 反射型マスクブランク、反射型マスク及びその製造方法、並びに半導体装置の製造方法 Active JP6651314B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2014265214 2014-12-26
JP2014265214 2014-12-26

Publications (3)

Publication Number Publication Date
JP2016126319A JP2016126319A (ja) 2016-07-11
JP2016126319A5 JP2016126319A5 (ja) 2018-08-23
JP6651314B2 true JP6651314B2 (ja) 2020-02-19

Family

ID=56357893

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2015180419A Active JP6651314B2 (ja) 2014-12-26 2015-09-14 反射型マスクブランク、反射型マスク及びその製造方法、並びに半導体装置の製造方法

Country Status (1)

Country Link
JP (1) JP6651314B2 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6855190B2 (ja) * 2016-08-26 2021-04-07 Hoya株式会社 反射型マスク、並びに反射型マスクブランク及び半導体装置の製造方法
KR102631779B1 (ko) * 2016-10-21 2024-02-01 호야 가부시키가이샤 반사형 마스크 블랭크, 반사형 마스크의 제조 방법, 및 반도체 장치의 제조 방법
JP7401356B2 (ja) 2019-03-27 2023-12-19 Hoya株式会社 多層反射膜付き基板、反射型マスクブランク及び反射型マスク、並びに半導体装置の製造方法
KR102522952B1 (ko) * 2020-09-02 2023-04-19 주식회사 에스앤에스텍 극자외선용 반사형 블랭크 마스크 및 그의 결함 검사 방법
CN112158794B (zh) * 2020-09-04 2024-03-22 杭州探真纳米科技有限公司 一种采用等离子体刻蚀制备原子力显微镜探针阶梯型基底的方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05113656A (ja) * 1991-10-23 1993-05-07 Toppan Printing Co Ltd 位相シフトマスクおよびその製造方法並びにそれに用いる位相シフトマスク用ブランク
JP4602430B2 (ja) * 2008-03-03 2010-12-22 株式会社東芝 反射型マスク及びその作製方法
KR101771380B1 (ko) * 2008-05-09 2017-08-24 호야 가부시키가이샤 반사형 마스크, 반사형 마스크 블랭크 및 그 제조 방법
US8562794B2 (en) * 2010-12-14 2013-10-22 Asahi Glass Company, Limited Process for producing reflective mask blank for EUV lithography and process for producing substrate with functional film for the mask blank
JP6157874B2 (ja) * 2012-03-19 2017-07-05 Hoya株式会社 Euvリソグラフィー用多層反射膜付き基板及びeuvリソグラフィー用反射型マスクブランク、並びにeuvリソグラフィー用反射型マスク及び半導体装置の製造方法
JP6226517B2 (ja) * 2012-09-11 2017-11-08 芝浦メカトロニクス株式会社 反射型マスクの製造方法、および反射型マスクの製造装置
JP2016009744A (ja) * 2014-06-24 2016-01-18 凸版印刷株式会社 反射型マスクおよび反射型マスクブランク

Also Published As

Publication number Publication date
JP2016126319A (ja) 2016-07-11

Similar Documents

Publication Publication Date Title
KR102499220B1 (ko) 반사형 마스크 블랭크 및 그 제조 방법, 반사형 마스크 및 그 제조 방법, 및 반도체 장치의 제조 방법
JP7047046B2 (ja) マスクブランク用基板、多層反射膜付き基板、反射型マスクブランク及び反射型マスク、並びに半導体装置の製造方法
TWI810176B (zh) 反射型光罩基底、反射型光罩及其製造方法、與半導體裝置之製造方法
KR102631779B1 (ko) 반사형 마스크 블랭크, 반사형 마스크의 제조 방법, 및 반도체 장치의 제조 방법
KR20190102192A (ko) 도전막 부착 기판, 다층 반사막 부착 기판, 반사형 마스크 블랭크, 반사형 마스크 및 반도체 장치의 제조 방법
JP6651314B2 (ja) 反射型マスクブランク、反射型マスク及びその製造方法、並びに半導体装置の製造方法
TWI827823B (zh) 附多層反射膜之基板、反射型光罩基底及反射型光罩、與半導體裝置之製造方法
US20220342293A1 (en) Substrate with multilayer reflective film, reflective mask blank, reflective mask, and method for manufacturing semiconductor device
JP6425951B2 (ja) 反射型マスクブランク及びその製造方法、反射型マスクの製造方法、並びに半導体装置の製造方法
JP6475400B2 (ja) 反射型マスクブランク、反射型マスク及びその製造方法、並びに半導体装置の製造方法
JP2022064956A (ja) 反射型マスクブランク、反射型マスク及びその製造方法、並びに半導体装置の製造方法
WO2020184473A1 (ja) 反射型マスクブランク、反射型マスク及びその製造方法、並びに半導体装置の製造方法
JP6440996B2 (ja) 反射型マスクブランク及びその製造方法、反射型マスクの製造方法、並びに半導体装置の製造方法
JP2016046370A5 (ja)
TW202219625A (zh) 附多層反射膜之基板、反射型光罩基底、反射型光罩之製造方法及半導體裝置之製造方法
JP7288782B2 (ja) 多層反射膜付き基板、反射型マスクブランク及び反射型マスク、並びに半導体装置の製造方法
JP2018031982A (ja) 反射型マスク、並びに反射型マスクブランク及び半導体装置の製造方法

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150924

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20180711

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20180711

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190423

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20190417

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20190621

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190806

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190910

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20191108

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20191225

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20200114

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20200122

R150 Certificate of patent or registration of utility model

Ref document number: 6651314

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250