JP6643101B2 - 撮像装置 - Google Patents

撮像装置 Download PDF

Info

Publication number
JP6643101B2
JP6643101B2 JP2016009789A JP2016009789A JP6643101B2 JP 6643101 B2 JP6643101 B2 JP 6643101B2 JP 2016009789 A JP2016009789 A JP 2016009789A JP 2016009789 A JP2016009789 A JP 2016009789A JP 6643101 B2 JP6643101 B2 JP 6643101B2
Authority
JP
Japan
Prior art keywords
row
pixel
pixels
scan
read
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2016009789A
Other languages
English (en)
Other versions
JP2017130834A (ja
Inventor
宏和 石井
宏和 石井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP2016009789A priority Critical patent/JP6643101B2/ja
Priority to US15/388,167 priority patent/US9942493B2/en
Priority to CN201710058286.2A priority patent/CN107040729B/zh
Publication of JP2017130834A publication Critical patent/JP2017130834A/ja
Application granted granted Critical
Publication of JP6643101B2 publication Critical patent/JP6643101B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/50Control of the SSIS exposure
    • H04N25/53Control of the integration time
    • H04N25/533Control of the integration time by using differing integration times for different sensor regions
    • H04N25/534Control of the integration time by using differing integration times for different sensor regions depending on the spectral component
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/40Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled
    • H04N25/44Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled by partially reading an SSIS array
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/60Control of cameras or camera modules
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/60Control of cameras or camera modules
    • H04N23/667Camera operation mode switching, e.g. between still and video, sport and normal or high- and low-resolution modes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/60Control of cameras or camera modules
    • H04N23/67Focus control based on electronic image sensor signals
    • H04N23/672Focus control based on electronic image sensor signals based on the phase difference signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/10Circuitry of solid-state image sensors [SSIS]; Control thereof for transforming different wavelengths into image signals
    • H04N25/11Arrangement of colour filter arrays [CFA]; Filter mosaics
    • H04N25/13Arrangement of colour filter arrays [CFA]; Filter mosaics characterised by the spectral characteristics of the filter elements
    • H04N25/134Arrangement of colour filter arrays [CFA]; Filter mosaics characterised by the spectral characteristics of the filter elements based on three different wavelength filter elements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/40Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled
    • H04N25/44Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled by partially reading an SSIS array
    • H04N25/445Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled by partially reading an SSIS array by skipping some contiguous pixels within the read portion of the array
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/50Control of the SSIS exposure
    • H04N25/53Control of the integration time
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/50Control of the SSIS exposure
    • H04N25/53Control of the integration time
    • H04N25/531Control of the integration time by controlling rolling shutters in CMOS SSIS
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/703SSIS architectures incorporating pixels for producing signals other than image signals
    • H04N25/704Pixels specially adapted for focusing, e.g. phase difference pixel sets
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/75Circuitry for providing, modifying or processing image signals from the pixel array
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/78Readout circuits for addressed sensors, e.g. output amplifiers or A/D converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Focusing (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Automatic Focus Adjustment (AREA)

Description

本発明は、撮像装置に関する。
従来より、コントラスト検出方式のオートフォーカスを行う撮像装置が知られている。コントラスト検出方式のオートフォーカスにおいては、撮像素子が焦点検出用のセンサとして用いられる。コントラスト検出方式のオートフォーカスにおいては、撮像素子によって得られた信号のコントラストが最大となるようにフォーカスレンズの位置を動かすことによって、焦点調整が行われる。しかしながら、コントラスト検出方式のオートフォーカスでは、撮影レンズを動かしながらコントラスト情報を評価する必要がある。このため、コントラスト検出方式のオートフォーカスにおいては、コントラストが最大であることが分かった後に、コントラストが最大となるような位置にフォーカスレンズを再度移動させることが必要となる。このため、コントラスト検出方式のオートフォーカスにおいては、焦点検出のために長時間を要し、高速なオートフォーカス動作が困難であった。
このような欠点を解決すべく、近時では、位相差検出方式のオートフォーカスを行う撮像装置が提案されている。位相差検出方式のオートフォーカスを行う撮像装置においては、撮像素子に位相差検出機能が組み込まれている。かかる撮像装置においては、撮像素子から得られる信号に基づいてピントずれ量を直接求めることが可能であり、高速なオートフォーカスを行うことが可能となる。
例えば、特許文献1では、光電変換エリアの中心部から一方に偏った開口部を有する遮光層が形成された画素S1と、光電変換エリアの中心部から他方に偏った開口部を有する遮光層が形成された画素S2とを有する固体撮像装置が開示されている。特許文献1では、これらの画素S1、S2からの信号に基づいて、位相差検出方式のオートフォーカスを行うことができる。
また、特許文献2には、次のような技術が開示されている。即ち、引用文献2では、間引き読み出しの際に間引かれる行に焦点検出用画素が配される。動画像を撮影する際には、間引き読み出しによって画像データが取得され、この後、焦点検出用画素からの信号が読み出される。引用文献2には、画像データを取得するために読み出される行における蓄積時間と、焦点検出用画素が配されている行における蓄積時間とを、それぞれ別個に設定することが記載されている。
特開2000−156823号公報 特開2010−219958号公報
しかしながら、従来の撮像装置では、必ずしも良好な画質や焦点検出精度が得られない場合があった。
本発明の目的は、画質や焦点検出精度の低下を抑制し得る撮像装置を提供することにある。
本発明の一観点によれば、光電変換部をそれぞれ含む複数の画素が行列状に配された画素アレイであって、前記複数の画素のうちの第1の画素は、撮像光学系の射出瞳の全領域を通過する光束に基づく信号を出力し、前記複数の画素のうちの第2の画素は、前記射出瞳の一部である瞳領域を通過する光束に基づく信号を出力し、転送スイッチを介して前記光電変換部に接続されるフローティングディフュージョン領域が、互いに隣接する複数の行にそれぞれ位置する複数の前記画素において共有されている、画素アレイ部と、第1の走査においては、間引きながら前記第1の画素が配されている行を選択し、第2の走査においては、前記第1の走査において選択される行とは異なる行であって且つ前記第2の画素が配されている行を選択する行選択手段と、前記行選択手段によって選択された行に位置する前記画素の前記フローティングディフュージョン領域の電圧に応じた信号を読み出す読み出し手段と、前記第1の走査において読み出される一の行に位置する前記第1の画素に対して前記フローティングディフュージョン領域が共有されている前記第2の画素が位置している他の行が前記第2の走査において読み出される場合には、前記第1の走査において読み出される信号に対応する電荷が前記一の行に位置する前記第1の画素に蓄積される期間である第1の蓄積期間と、前記第2の走査において読み出される信号に対応する電荷が前記他の行に位置する前記第2の画素に蓄積される期間である第2の蓄積期間とが重なり合わないように、前記第1の蓄積期間と前記第2の蓄積期間とをそれぞれ設定する制御手段とを有することを特徴とする撮像装置が提供される。
本発明の他の観点によれば、光電変換部をそれぞれ含む複数の画素が行列状に配された画素アレイであって、前記複数の画素のうちの第1の画素は、撮像光学系の射出瞳の全領域を通過する光束に基づく信号を出力し、前記複数の画素のうちの第2の画素は、前記射出瞳の一部である瞳領域を通過する光束に基づく信号を出力し、転送スイッチを介して前記光電変換部に接続されるフローティングディフュージョン領域が、互いに隣接する複数の行にそれぞれ位置する複数の前記画素において共有されている、画素アレイ部と、第1の走査においては、間引きながら前記第1の画素が配されている行を選択し、第2の走査においては、前記第1の走査において選択される行とは異なる行であって且つ前記第2の画素が配されている行を選択する行選択手段と、前記行選択手段によって選択された行に位置する前記画素の前記フローティングディフュージョン領域の電圧に応じた信号を読み出す読み出し手段と、前記第1の走査において読み出される一の行に位置する前記第1の画素に対して前記フローティングディフュージョン領域が共有されている前記第2の画素が位置している他の行が前記第2の走査において読み出される場合には、前記第1の走査において読み出される信号に対応する電荷が前記一の行に位置する前記第1の画素に蓄積される期間である第1の蓄積期間が、前記第2の走査において読み出される信号に対応する電荷が前記他の行に位置する前記第2の画素に蓄積される期間である第2の蓄積期間以上となるように、前記第1の蓄積期間と前記第2の前記蓄積期間とをそれぞれ設定する制御手段とを有することを特徴とする撮像装置が提供される。
本発明の更に他の観点によれば、光電変換部をそれぞれ含む複数の画素が行列状に配された画素アレイであって、前記複数の画素のうちの第1の画素は、撮像光学系の射出瞳の全領域を通過する光束に基づく信号を出力し、前記複数の画素のうちの第2の画素は、前記射出瞳の一部である瞳領域を通過する光束に基づく信号を出力し、転送スイッチを介して前記光電変換部に接続されるフローティングディフュージョン領域が、互いに隣接する複数の行にそれぞれ位置する複数の前記画素において共有されている、画素アレイ部と、第1の走査においては、間引きながら前記第1の画素が配されている行を選択し、第2の走査においては、前記第1の走査において選択される行とは異なる行であって且つ前記第2の画素が配されている行を選択する行選択手段と、前記行選択手段によって選択された行に位置する前記画素の前記フローティングディフュージョン領域の電圧に応じた信号を読み出す読み出し手段とを有し、前記行選択手段は、前記第1の走査において読み出される行に位置する前記第1の画素に対して前記フローティングディフュージョン領域が共有されていない前記第2の画素が位置する行を前記第2の走査において選択することを特徴とする撮像装置が提供される。
本発明によれば、画質や焦点検出精度の低下を抑制し得る撮像装置を提供することができる。
本発明の一実施形態による撮像装置を示すブロック図である。 本発明の一実施形態による撮像装置の構成を示す図である。 本発明の一実施形態による撮像装置に設けられたデジタルシグナルプロセッサを示すブロック図である。 撮像素子における画素のレイアウトの例を示す図である。 撮像素子に配された画素を示す断面図である。 撮像光学系の射出瞳を通過する光束と画素との関係を模式的に示す図である。 撮像素子の画素部の回路図である。 撮像素子の構成を示す概略図である。 静止画像を取得する際のタイムチャートの例を示す図である。 高精細モードで動画像を取得する際の読み出し動作の例を示す図である。 高速モードで動画像を取得する際の読み出し動作の例を示す図である。 動画像を取得する際の読み出し動作の例を示す図である。 動画像を取得する際の読み出し動作の例を示す図である。 撮像素子の画素部の回路図である。 撮像素子における画素のレイアウトの例を示す図である。 動画像を取得する際の動作の例を示す図である。 本発明の一実施形態による撮像装置の動作を示すフローチャートである。 静止画像を取得する際の動作を示すフローチャートである。 動画像を取得する際の動作を示すフローチャートである。 変形実施形態による読み出し動作の例を示す図である。
以下、本発明の実施形態について、図面を参照して詳細に説明する。
[一実施形態]
本発明の一実施形態による撮像装置について図面を用いて説明する。図1は、本実施形態による撮像装置を示すブロック図である。本実施形態による撮像装置100は、例えば、デジタル一眼レフカメラである。本実施形態による撮像装置100は、撮像素子101と、アナログフロントエンド(AFE:Analog Front End)102とを有している。また、本実施形態による撮像装置100は、デジタルシグナルプロセッサ(DSP:Digital Signal Processor)103と、タイミング発生部(TG:Timing Generator)104とを更に有している。また、本実施形態による撮像装置100は、CPU(Central Processing Unit)105を更に有している。また、本実施形態による撮像装置100は、ROM(Read Only Memory)106と、RAM(Random Access Memory)107と、表示部114と、記録媒体108が取り付けられるコネクタ(図示せず)とを有している。また、本実施形態による撮像装置100は、電源スイッチ109と、1段目のシャッタスイッチ110と、2段目のシャッタスイッチ111と、モードダイアル112と、ISO感度設定スイッチ113とを有している。
撮像素子101としては、CMOS型の撮像素子、即ち、CMOSイメージセンサが用いられている。従って、撮像素子101においては、ライン露光順次読み出し方式、即ち、ローリングシャッターが用いられる。なお、撮像素子101は、ISO感度に応じてゲインを切り替える不図示のアンプ回路を内蔵している。AFE102には、撮像素子101からのアナログ信号をデジタル信号に変換するA/D変換器が内蔵されている。また、AFE102は、ダークオフセットレベルをクランプする機能をも有している。
DSP(信号処理部)103は、AFE102からのデジタル信号、即ち、画像データに対して、補正処理、現像処理、圧縮処理等の各種画像処理を行う。また、DSP103は、ROM106、RAM107等の各種メモリに対するアクセス処理をも行う。また、DSP103は、記録媒体108への画像データの書き込み処理をも行う。また、DSP103は、表示部114を用いた各種データの表示処理等をも行う。なお、DPS103は、RAM107に記録された画像データに対して各種の補正処理をも行う。また、DSP103は、撮像素子101において発生する各種ノイズの補正処理をも行う。また、DSP103は、欠陥画素の検出や、当該欠陥画素の補正処理をも行う。また、DSP103は、後述する位相差検出用画素S1、S2の補正処理をも行う。更に、DSP103は、位相差検出用画素S1、S2の周辺に位置する画素に対する補正処理をも行う。また、DSP103は、位相差検出用画素S1、S2からの出力を用いてデフォーカス情報をも算出する。なお、DSP103の詳細については後述することとする。
タイミング発生部(タイミング発生回路)104は、CPU105からの制御に基づいて、撮像素子101、AFE102及びDSP103に対して、クロック信号や制御信号等を供給する。また、タイミング発生部104は、CPU105と協働して、撮像素子101の各種読み出しモードに対応するタイミング信号を生成する。このように、タイミング発生部104とCPU105とが協業して、撮像素子101等を制御する制御手段として機能する。
CPU(制御部)105は、DSP103やタイミング発生部104に対する制御を行う。また、CPU105は、後述する測光処理をも行う。また、CPU105は、焦点検出素子209(図2参照)からの出力を用いたオートフォーカス(AF:Auto Focus)処理をも行う。焦点検出素子209は、撮像素子101とは独立して設けられており、位相差方式の焦点検出を行う。また、CPU105は、撮像素子101に組み込まれた位相差検出用画素S1、S2からの信号に基づいて得られるデフォーカス情報に基づいて、AF処理等を行う。
CPU105には、例えば、電源スイッチ109と、第1段目のシャッタスイッチ(SW1)110と、第2段目のシャッタスイッチ(SW2)111と、モードダイアル112と、ISO感度設定スイッチ113とが接続されている。CPU105は、これらのスイッチやダイアルの設定状態に応じた処理を実行する。
ROM106には、撮像装置100を制御するための制御プログラム、即ち、CPU105が実行するプログラムや、各種の補正用データ等が記憶されている。ROM106は、一般的には、フラッシュメモリ等の不揮発正メモリによって構成されている。RAM107は、ROM106よりも高速にアクセスすることが可能である。RAM107は、ワークエリアとして利用され、DSP103によって処理される画像データ等を一時的に記憶する。
記録媒体108は、例えば、撮影された画像データ等を保存する。記録媒体108としては、例えばメモリカード等が用いられる。記録媒体108は、例えば不図示のコネクタを介してDSP103に接続される。電源スイッチ109は、撮像装置100を起動させる際にユーザによって操作される。第1段目のシャッタスイッチSW1がオン状態になった場合には、測光処理、焦点検出処理等の撮影前処理が実行される。第2段目のシャッタスイッチSW2がオン状態になった場合には、メインミラー207(図2参照)、サブミラー208(図2参照)及びフォーカルプレーンシャッタ210(図2参照)が駆動される。そして、撮像素子101によって取得された画像データがAFE102とDSP103とを介して記録媒体108に書き込まれる一連の撮像動作が開始される。
モードダイアル112は、撮像装置100の各種の動作モードを設定するために用いられる。ISO感度設定スイッチ113は、ISO感度を設定するために用いられる。表示部114は、撮像装置100に関する情報を表示し、また、撮影した静止画像や動画像等を表示する。表示部114としては、例えば液晶ディスプライ(LCD:Liquid Crystal Display)等が用いられている。
次に、本実施形態による撮像装置100の構成について図2を用いて説明する。図2は、本実施形態による撮像装置100の構成を示す図である。図2は、本実施形態による撮像装置100の内部を側方から見た状態を示している。図2(a)は、メインミラー207及びサブミラー208がダウンしており、フォーカルプレーンシャッタ210が閉じている状態を示している。図2(a)に示す状態においては、ユーザは光学ファインダ215を使用することが可能である。光学ファインダ215は、一般に、静止画像を取得する際に用いられる。図2(b)は、メインミラー207及びサブミラー208がアップしており、フォーカルプレーンシャッタ210が開いている状態を示している。動画像の撮影やライブビュー表示の際には、メインミラー207、サブミラー208及びフォーカルプレーンシャッタ210は、図2(b)に示すような状態に設定される。また、静止画像の撮影において、撮像素子101への露光が行われている際には、図2(b)に示すような状態となる。
図2(a)に示すように、撮像装置100の本体201の前面には、撮影レンズ202が装着される。撮影レンズ202は、撮像装置100の本体201から着脱可能である。撮像装置100の本体201と撮影レンズ202とは、マウント接点群203を介して電気的に接続される。撮影レンズ202内には、絞り204と、ピント調整用レンズ群(フォーカスレンズ)205とが配されており、これらはレンズ制御装置206によって制御される。撮影レンズ202と後述するマイクロレンズ501とが相俟って、撮像光学系が構成される。
撮像装置100の本体201内には、メインミラー207が配されている。メインミラー207としては、例えばハーフミラーが用いられている。図2(a)に示す状態においては、メインミラー207は、撮影光路上に斜設された状態となっており、撮影レンズ202からの光を反射してファインダ光学系214に導く。一方、メインミラー207を透過する光は、サブミラー208によって反射され、焦点検出素子209に入射する。焦点検出素子(AFユニット)209は、位相差方式の焦点検出を行う素子、即ち、位相差方式のAFセンサーである。焦点検出素子209による検出結果に基づいて撮影レンズ202のピント調整用レンズ群205を制御することによって、AF動作が行われる。
撮像装置100の本体201内には、撮像素子101と、フォーカルプレーンシャッタ210とが配されている。フォーカルプレーンシャッタ210は、通常は閉状態となっており、撮影時においてのみ、指定された秒時の露光を行うように開動作を行う。ピント板211と、光路変更用のペンタプリズム212と、接眼レンズ213とによって、ファインダ光学系214が構成されている。ユーザは、接眼レンズ213を介してピント板211を観測することによって被写体像を確認することができる。
不図示のレリーズボタンを半押しにすると、1段目のシャッタスイッチ(SW1)110がオン状態となる。1段目のシャッタスイッチ110がオン状態になると、AE(Automatic Exposure)やAF等の撮影準備動作が行われる。レリーズボタンを全押しにすると、2段目のシャッタスイッチ(SW2)111がON状態となる。2段目のシャッタスイッチSW2がON状態になると、図2(b)に示すように、メインミラー207、サブミラー208が光路から退避するように動作し、その後、フォーカルプレーンシャッタ210が所定時間開き、撮像素子101が露光される。
動作モードが例えばライブビューモードに設定された場合には、メインミラー207とサブミラー208とが光路から退避するように動作し、フォーカルプレーンシャッタ210が開状態となり、このような状態が保持される。これによって、撮像素子101が常時露光される状態となる。撮像素子101によって得られた信号を表示部114に表示することによって、ライブビューが実現される。
動作モードが例えば動画像撮影モードに設定された場合にも、メインミラー207、サブミラー208及びフォーカルプレーンシャッタ210は、ライブビューモードの場合と同様の状態に設定される。
ライブビューモードと動画像撮影モードにおいては、サブミラー208が退避しているため、被写体像は焦点検出素子209に入射されず、この状態では、焦点検出素子209を用いての位相差AFはできない。また、メインミラー207も退避しているため、ファインダ光学系214への被写体像の入射も行われず、光学ファインダ215を用いての被写体像の確認もできない。
図3は、本実施形態による撮像装置100に設けられたDSP103を示すブロック図である。DSP103は、現像部1001と、圧縮部1002と、メモリ制御部1003と、記録媒体制御部1004と、表示制御部1005と、焦点検出演算部1006と、通信制御部1007と、画像補正部1008と、焦点検出用補正部1009とを有している。焦点検出演算部1006は、焦点検出素子209からの出力信号に基づいて焦点検出情報を算出する。通信制御部1007は、CPU105との間で双方向の通信を行う。焦点検出演算部1006によって算出された焦点検出情報は、通信制御部1007を介してCPU105に送信される。
画像補正部1008は、撮像素子101における感度の誤差やダークレベルの誤差を、デジタル的に補正する。焦点検出用補正部1009は、位相差検出用画素S1、S2からのデータを焦点検出演算部1006に入力する前に、位相差検出用画素S1、S2における感度の誤差やダークレベルの誤差をデジタル的に補正する。また、焦点検出用補正部1009は、撮影時における撮影レンズ202の焦点距離をデジタル的に補正する。また、焦点検出用補正部1009は、絞り204における絞り値等の光学条件をデジタル的に補正する。
図4は、撮像素子101における画素のレイアウトの例を示す図である。図4において、Rは、赤色のカラーフィルタが配置された通常画素を示しており、Gは、緑色のカラーフィルタが配置された通常画素を示しており、Bは、青色のカラーフィルタが配置された通常画素を示している。通常画素R,G,Bは、動画像や静止画像等を取得するために用いられる画素であり、後述する位相差検出用の画素S1,S2とは異なるものである。図4には、15行×24列の画素からなる1つの基本ブロック401が示されている。撮像素子101の画素部701(図8参照)には、このようなパターンで画素が配置された基本ブロック401が、水平方向及び垂直方向に繰り返すように配されている。図4において、S1、S2は、位相差方式の焦点検出に用いられる画素、即ち、位相差検出用画素(焦点検出用画素)を示している。
図5は、撮像素子101に配された画素を示す断面図である。図5(a)は、第1の位相差検出用画素S1を示している。図5(b)は、第2の位相差検出用画素S2を示している。図5(c)は、通常画素R,G,Bを示している。これらの画素R、G、B、S1、S2は、光電変換部(フォトダイオード)504をそれぞれ有している。光電変換部504は、不図示の基板内に形成されている。位相差検出用画素S1、S2においては、光電変換部504が形成された基板上に、遮光層503が形成されている。通常画素R、G、Bにおいては、かかる遮光層503は形成されていない。遮光層503は、例えばアルミニウム膜等の遮光性を有する膜によって形成されている。遮光層503は、平坦化層502に埋め込まれている。平坦化層502上には、マイクロレンズ501が形成されている。図5(a)に示すように、第1の位相差検出用画素S1における遮光層503には、入射光の入射方向を規制するスリット508aが形成されている。また、図5(b)に示すように、第2の位相差検出用画素S2における遮光層503には、入射光の入射方向を規制するスリット508bが形成されている。第1の位相差検出用画素S1においては、スリット508aの中心506の位置は、第1の位相差検出用画素S1の光軸中心505に対して、紙面左側にオフセットされている。第2の位相差検出用画素S2においては、スリット508bの中心507の位置は、第2の位相差検出用画素S2の光軸中心505に対して、紙面右側にオフセットされている。このように、位相差検出用画素S1におけるスリット508aにおけるオフセットの方向と、位相差検出用画素S2におけるスリット508bにおけるオフセットの方向とは、反対になっている。
図6は、撮像光学系の射出瞳509を通過する光束と各々の画素との関係を模式的に示す図である。図6(a)は、撮像光学系の射出瞳509のうちの一部の領域である第1の瞳領域510を通過する光束と第1の位相差検出用画素S1との関係を示している。上述したように、第1の位相差検出用画素S1においては、スリット508aが紙面左側にオフセットしている。このため、第1の瞳領域510を通過する光束が、かかるスリット508aを介して、第1の位相差検出用画素S1に入射される。従って、第1の位相差検出用画素S1は、撮像光学系の射出瞳509の一部である第1の瞳領域510を通過する光束に基づく信号を出力することとなる。図6(b)は、撮像光学系の射出瞳509のうちの第1の瞳領域510とは異なる第2の瞳領域511を通過する光束と第2の位相差検出用画素S2との関係を示している。上述したように、第2の位相差検出用画素S2においては、スリット508bが紙面右側にオフセットしている。このため、第2の瞳領域511を通過する光束が、かかるスリット508bを介して、第2の位相差検出用画素S2に入射される。従って、第2の位相差検出用画素S2は、撮像光学系の射出瞳509の一部である第2の瞳領域511を通過する光束に基づく信号を出力することとなる。図6(c)は、撮像光学系の射出瞳509を通過する光束と通常画素R,G,Bとの関係を示している。上述したように、通常画素R,G,Bにおいては、遮光層503が形成されていない。このため、撮像光学系の射出瞳509の全領域を通過する光束が通常画素R,G,Bに入射される。従って、通常画素R,G,Bは、射出瞳509の全領域を通過する光束に基づく信号を出力することとなる。このように、光電変換部504と遮光層503とマイクロレンズ501とを含む位相差検出用画素S1,S2がそれぞれ構成されている。また、光電変換部504とマイクロレンズ501とを含む通常画素R、G、Bがそれぞれ構成されている。
図4(a)に示すレイアウトの例においては、複数の第1の位相差検出用画素S1から成る第1の位相差検出画素群が、第n+1番目の行Vn+1に配されている。また、複数の第2の位相差検出用画素S2から成る第2の位相差検出画素群が、第n+2番目の行Vn+2に配されている。これら2つの行Vn+1、Vn+2にそれぞれ配された複数の位相差検出画素S1、S2からなる位相差検出画素群は、1つのAF枠(AF領域)に対応している。第1の位相差検出用画素S1によって得られる画像データと、第2の位相差検出用画素S2によって得られる画像データとの位相差を検出することによって、被写体までの距離に関する情報を算出することが可能である。水平方向に規則的に配列された複数の第1の位相差検出用画素S1から成る第1の位相差検出用画素群によって取得される被写体像は、例えばA像と称される。また、水平方向に規則的に配列された複数の第2の位相差検出用画素S2から成る第2の位相差検出用画素群によって取得される被写体像は、例えばB像と称される。そして、A像とB像との相対的な位置を検出することによって、被写体像のピントずれ量(デフォーカス量)を検出することができる。
図7は、撮像素子101の画素部の回路図である。本実施形態では、垂直方向に隣接した2つの画素において、フローティングディフュージョン領域(FD領域)602以降の回路が共有されている。このようにFD領域、即ち、フローティングディフュージョン容量が共有されている構成は、フローティングディフュージョン共有構成(FD共有構成)と称される。
図7に示すように、垂直方向に隣接する2つの画素には、光電変換部601、601′がそれぞれ配されている。光電変換部601、601′は、マイクロレンズ501等を通過した光をそれぞれ受光し、受光量に応じた電荷(信号電荷)を生成する。光電変換部601、601′のアノードは、グラウンドGNDにそれぞれ接続されており、光電変換部601、601′のカソードは、転送スイッチ(転送ゲート)607、607′にそれぞれ接続されている。転送スイッチ604は、光電変換部601において発生した電荷をFD領域602に転送するためのものである。転送スイッチ604′は、光電変換部601′において発生した電荷をFD領域602に転送するためのものである。これらの転送スイッチ604、604′は、共通のFD領域602に接続されている。転送スイッチ604、604′は、転送信号TX、TX′によってそれぞれ制御される。
FD領域602は、光電変換部601、601′から転送される電荷を一時的に保持するとともに、保持した電荷を電圧信号に変換する電荷電圧変換部として機能する。FD領域602は、リセットスイッチ605と、増幅トランジスタ(MOSトランジスタ)603とに接続されている。リセットスイッチ605は、光電変換部601、601′をリセット状態にするためのものである。リセットスイッチ605は、リセット信号RESによって制御される。FD領域602に保持された電荷に応じた電圧が増幅トランジスタ603のゲートに印加される。FD領域602と増幅トランジスタ603とによって、光電変換部601、601′に蓄積された信号電荷を電圧に変換するフローティングディフュージョンアンプが構成されている。増幅トランジスタ603は、選択スイッチ606、出力ノード609及び不図示の垂直出力線(出力信号線)を介して不図示の電流源(電流源トランジスタ)に接続されており、これによりソースフォロアが構成されている。増幅トランジスタ603のドレインは、基準電位VDDに接続されている。選択スイッチ606は、画素を選択するためのものである。選択スイッチ606は、選択信号SELによって選択される。
転送スイッチ604のゲート607は、転送信号TXを制御するための共通の信号線(図示せず)に接続されている。また、転送スイッチ604′のゲート607′は、転送信号TX′を制御するための共通の信号線(図示せず)に接続されている。リセットスイッチ605のゲート608は、リセット信号RESを制御するための共通の信号線に接続されている。出力ノード609は、フローティングディフュージョンアンプの出力信号を出力するための不図示の垂直出力線に接続されている。増幅トランジスタ603のゲートの電位に応じたフローティングディフュージョンアンプの出力信号が、垂直出力線を介して出力される。選択スイッチ606のゲート610は、選択信号SELを制御するための信号線に接続されている。
図8は、撮像素子101の構成の例を示す概略図である。撮像素子101の画素アレイ部711には、複数の画素が行列状に配されている。画素アレイ部711には、画素部701とオプティカルブラック(OB:OpticalBlack)部704とが設けられている。画素部701には、図4を用いて上述した基本ブロック401が水平方向及び垂直方向に繰り返すように配置されている。図8においては、水平方向及び垂直方向に繰り返すように配置されている複数の基本ブロック401のうちの2つの基本ブロック401が、符号702、703を用いてそれぞれ図示されている。画素部701に配された複数の基本ブロック401のうちの基本ブロック702,703以外の基本ブロック401については、図8においては図示を省略している。基本ブロック702は、第n番目の行Vnから第n+14番目の行Vn+14に位置し、且つ、第n番目の列Hnから第n+23番目の列Hn+23に位置する複数の画素によって構成されている。基本ブロック703は、第m番目の行Vmから第m+14番目の行Vm+14に位置し、且つ、第n番目の列Hnから第n+23番目の列Hn+23に位置する複数の画素によって構成されている。OB部704には、図8において、ハッチングが付されている。OB部704には、遮光された複数の画素が配されている。OB部704は、画素部701に隣接するように配されており、OB部704に形成された画素、即ち、遮光された画素は、撮影画像の黒を規定するために用いられる。OB部704の画素から出力されるデータ、即ち、OBデータは、ノイズによって0より大きい値となり、OBデータの平均値も0より大きい値となる。撮影画像にも、OBデータと同様のノイズが混入しているため、撮影画像における最低の画素値は必ずしも0とはならない。このため、撮影画像からOBデータの平均値を減算する補正が行われる。このような補正を行うことによって、光が入射されていない画素の値が略0となる。OB部704に配された複数の画素、即ち、遮光された画素は、OB画素と称される。OB部704は、OB画素が水平方向に配列されたVOB部704aと、OB画素が垂直方向に配列されたHOB部704bとを含んでいる。OB画素が水平方向に配列されたVOB部704aからの出力信号に基づいて、列毎の画素信号のばらつきが補正され、OB画素が垂直方向に配列されたHOB部704bからの出力信号に基づいて、行毎の画素信号のばらつきが補正される。
垂直走査部(垂直走査回路)705は、走査信号を順次出力することによって、画素アレイ部711に形成された画素からの信号の読み出しを行毎に制御する。垂直走査部705には、垂直走査を行う際における間引き動作を設定するための間引き設定信号がタイミング発生部104から入力される。垂直走査部705等は、読み出し対象の行を選択する行選択手段の一部として機能する。
信号選択部706には、タイミング発生部104から供給される画素制御信号、即ち、リセット信号RES、転送信号TX、及び、選択信号SELが入力される。垂直走査部705から出力される走査信号によって指定される行に対して、信号選択部706から画素制御信号が出力される。信号蓄積部707には、選択された行に位置する各々の画素からの信号が垂直出力線を介して入力される。信号蓄積部707は、選択された行に位置する各々の画素からの信号、即ち、各々の画素信号を蓄積する。
水平走査部708は、信号蓄積部707に蓄積された画素信号を順次選択し、出力アンプ709を介して撮像素子101の外部に出力する。水平走査部708には、水平走査を行う際における間引き動作を設定するための間引き設定信号や、水平走査のスキップを設定するためのスキップ設定信号がタイミング発生部104から供給される。また、特定の行における動作を制御すべく、垂直走査部705から水平走査部708に制御信号710が供給されるようになっている。水平走査部708と信号蓄積部707は、垂直走査部705等によって選択された行に位置する画素のFD領域602の電圧に応じた信号を読み出す読み出し手段の一部として機能し得る。
図9は、静止画像を撮影する際のタイムチャートの例を示す図である。画素部701に位置する全ての画素からの信号が読み出される読み出しモードは、全画素読み出しモードと称される。ここでは、静止画像を撮影する際に全画素読み出しモードが適用される場合を例に説明する。図9における横軸は時間を示しており、各行において読み出し動作が行われている時間が、各行に対応する枠によって示されている。枠内におけるハッチングが付された部分は、OB部704からの読み出しが行われていることを示している。
一方、動画像を撮影する動画像撮影モードにおいては、高精細の動画像データが取得される「高精細モード」と、速いフレームレートの動画像データが取得される「高速モード」とを選択的に設定することが可能である。ユーザは、モードダイアル112を操作することによって、「高精細モード」又は「高速モード」を選択する。「高精細モード」においては、水平方向においても垂直方向においても3画素毎に読み出しが行われるような間引き読み出しが行われる。一方、「高速モード」においては、水平方向においては3画素毎に読み出しが行われ、垂直方向においては5画素毎に読み出しが行われるような間引き読み出しが行われる。「高精細モード」において読み出される画素数は「高速モード」において読み出される画素数よりも多いため、「高精細モード」においては、「高速モード」の場合よりも高精細な動画像データを得ることができる。また、「高速モード」において読み出される画素数は「高精細モード」において読み出される画素数より少ないため、「高速モード」においては、「高精細モード」の場合よりも速いフレームレートの動画像データを得ることができる。
「高精細モード」で動画像の撮影が行われた場合には、1フレームの画像のサイズ、即ち、1フレームの画素数は例えば1920×1080ピクセルとなり、フレームレートは例えば30fpsとなる。一方、「高速モード」で動画像の撮影が行われた場合には、1フレームの画像のサイズ、即ち、1フレームの画素数は例えば1080×720ピクセルとなり、フレームレートは例えば60fpsとなる。
「高精細モード」、即ち、第1のモードにおいては、垂直方向においても水平方向においても3画素毎に読み出しが行われる。例えば、図4(a)を用いて説明すると、「高精細モード」においては、2重線で囲まれた画素からの出力が読み出されることとなる。図8を用いて説明すると、基本ブロック702においては、以下のような画素からの出力が読み出される。即ち、列Hn+1,Hn+4,Hn+7,Hn+10,Hn+13,Hn+16,Hn+19,Hn+22のうちのいずれかに位置し、且つ、行Vn,Vn+3,Vn+6,Vn+9,Vn+12のうちのいずれかに位置する画素からの出力が読み出される。また、図8を用いて説明すると、基本ブロック703においては、以下のような画素からの出力が読み出される。即ち、列Hm+1,Hm+4,Hm+7,Hm+10,Hm+13,Hm+16,Hm+19,Hm+22のうちのいずれかに位置し、且つ、行Vn,Vn+3,Vn+6,Vn+9,Vn+12のうちのいずれかに位置する画素からの出力が読み出される。
上記のような読み出しにおいては、第n+1番目の行Vn+1や第n+2番目の行Vn+2からの読み出しは行われない。このため、第n+1番目の行Vn+1に位置する位相差検出用画素S1や、第n+2番目の行Vn+2に位置する位相差検出用画素S2からは、信号が読み出されない。位相差検出用画素S1、S2からの信号が読み出されないと、これら位相差検出用画素S1、S2からの信号を用いた位相差方式の焦点検出を行い得ない。そこで、通常画素に対する上記のような間引き読み出しを行う第1の走査が完了した後には、図10に示すように、位相差検出用画素S1、S2からの信号の読み出しを行う第2の走査が行われる。
図10は、高精細モードで動画像を取得する際の読み出し動作の例を示す図である。図10において、横軸は時間を示しており、各行において読み出しが行われている時間が、各行に対応する枠によって示されている。枠内におけるハッチングが付されている部分は、OB部704からの読み出しが行われていることを示している。最終行の2行前の行Vend−2までの読み出しを行う第1の走査が終了した後、位相差検出用画素S1、S2が位置している行からの読み出しを行う第2の走査が行われる。第2の走査においては、例えば、第n+1番目の行Vn+1、第n+2番目の行Vn+2、第m+1番目の行Vm+1、第m+2番目の行Vm+2にそれぞれ位置する位相差検出用画素S1、S2からの信号の読み出しが順次行われる。こうして、「高精細モード」における1フレームの画像の読み出しが行われる。
なお、ここでは、2つの基本ブロック702、703からの信号の読み出しを例として説明した。また、ここでは、第n+1番目の行Vn+1に位相差検出用画素S1が位置し、第n+2番目の行Vn+2に位相差検出用画素S2が位置する場合を例に説明した。また、ここでは、第m+1番目の行Vm+1に位相差検出用画素S1が位置し、第m+2番目の行Vm+2に位相差検出用画素S2が位置する場合を例に説明した。しかしながら、信号が読み出される基本ブロック702、703の数は、2個に限定されるものではない。また、基本ブロック702、703における位相差検出行画素S1、S2の配置は、これに限定されるものではない。通常画素に対して間引き読み出しを行う第1の走査を行った後に、位相差検出用画素S1、S2に対する読み出しを行う第2の走査を行えばよい。図10(b)は、信号が読み出される順で行を並べ替えたものである。図10(c)は、各行から読み出されるデータの配列を示したものである。
このように、「高精細モード」においては、垂直方向において例えば3画素毎に通常画素からの読み出しが行われ、水平方向においても例えば3画素毎に通常画素からの読み出しが行われるような間引き読み出しが行われる。このような第1の走査によって得られた信号、即ち、画像データを用いて、動画像の生成が行われる。第2の走査によって取得される位相差検出用画素S1、S2からの信号は、動画像の生成には用いられない。位相差検出用画素S1、S2から読み出される信号を用いて、焦点検出処理が行われる。
「高速モード」、即ち、第2のモードにおいては、垂直方向において5画素毎に通常画素からの読み出しが行われ、水平方向において3画素毎に通常画素からの読み出しが行われるような間引き読み出しが行われる。図4(b)を用いて説明すると、「高速モード」においては、2重線で囲まれた画素からの出力が読み出されることとなる。図8を用いて説明すると、基本ブロック702においては、以下のような画素からの出力が読み出される。即ち、列Hn+1,Hn+4,Hn+7,Hn+10,Hn+13,Hn+16,Hn+19,Hn+22のうちのいずれかに位置し、且つ、行Vn,Vn+5,Vn+10のうちのいずれかに位置する画素からの出力が読み出される。また、図8を用いて説明すると、基本ブロック703においては、以下のような画素からの出力が読み出される。即ち、列Hm+1,Hm+4,Hm+7,Hm+10,Hm+13,Hm+16,Hm+19,Hm+22のうちのいずれかに位置し、且つ、行Vn,Vn+5,Vn+10のうちのいずれかに位置する画素からの出力が読み出される。
このように、「高速モード」の場合にも、「高精細モード」の場合と同様に、第n+1番目の行Vn+1や第n+2番目の行Vn+2からは信号が読み出されない。このため、「高速モード」においても、第n+1番目の行Vn+1に位置する位相差検出用画素S1や、第n+2番目の行Vn+2に位置する位相差検出用画素S2からは、信号が読み出されない。位相差検出用画素S1、S2からの信号が読み出されないと、これら位相差検出用画素S1、S2からの信号を用いた位相差方式の焦点検出を行い得ない。そこで、「高速モード」の場合にも、「高精細モード」の場合と同様に、通常画素に対する上記のような間引き読み出しを行う第1の走査が行われた後に、図11に示すように、位相差検出用画素S1、S2からの信号の読み出しを行う第2の走査が行われる。
図11は、高速モードで動画像を取得する際の読み出し動作の例を示す図である。図11において、横軸は時間を示しており、各行において読み出しが行われている時間が、各行に対応する枠によって示されている。枠内におけるハッチングが付されている部分は、OB部704からの読み出しが行われていることを示している。
最終行の5行前の行Vend−5までの読み出しを行う第1の走査が終了した後、位相差検出用画素S1、S2が位置している行からの読み出しを行う第2の走査が行われる。第2の走査においては、例えば、第n+1番目の行Vn+1、第n+2番目の行Vn+2、第m+1番目の行Vm+1、第m+2番目の行Vm+2にそれぞれ位置する位相差検出用画素S1、S2からの信号の読み出しが順次行われる。こうして、「高速モード」における1フレームの画像の読み出しが行われる。なお、図11(b)は、信号が読み出される順で行を並べ替えたものである。図11(c)は、各行から読み出されるデータの配列を示したものである。
「高速モード」は、上述した「高精細モード」と比較して、垂直方向における間引き度合いが大きいため、読み出される画素数が少なくなる。このため、「高速モード」では、画像の分解能は「高精細モード」の場合よりは落ちるものの、より短時間で読み出しを行うことが可能となる。なお、位相差検出用画素S1、S2は、「高精細モード」と「高速モード」のいずれにおいても、第1の走査の際には読み出されない行に配置されている。
図12は、動画像を取得する際の読み出し動作の例を示す図である。図12(a)〜図12(c)において、横軸は時間を示している。図12(a)、図12(b)の各行に対応して表示された枠は、各行の画素における蓄積期間(蓄積時間)を示しており、左端のタイミングにおいて画素に対するリセットの解除が行われ、右端のタイミングにおいて読み出しが開始されることを模式的に表現している。蓄積期間(蓄積時間)とは、第1の走査又は第2の走査において読み出される信号に対応する電荷が、対応する画素に蓄積される期間(時間)のことである。通常画素からの間引き読み出しを行う第1の走査における動作は、基本的には、図11と同様である。但し、図12においては、通常画素からの信号が読み出される行における蓄積時間(蓄積期間)と位相差検出用画素S1、S2からの信号が読み出される行における蓄積時間とが別個に設定される場合を示している。間引き読み出しを行う第1の走査においては、例えば、第n番目の行Vn,第n+5番目の行Vn+5,第n+10番目の行Vn+10、第m番目の行Vm,第m+5番目の行Vm+5,第m+10番目の行Vm+10が、垂直走査部705によって走査される。位相差検出用画素S1,S2からの信号を読み出す第2の走査においては、位相差検出用画素S1、S2が位置している行Vn+1、Vn+2、Vm+1、Vm+2が、垂直走査部705によって走査される。図12(c)における斜めの実線は、読み出しのタイミングを示しており、図12(c)における斜めの破線は、読み出し動作に先立って実行されるリセット解除のタイミングを示している。転送信号TX、リセット信号RES、選択信号SELの制御線は、行毎に存在しているため、動画像データを取得するための行と、焦点検出用データを取得するための行とで、図12(c)に示すように、別々に独立してリセット解除を行うことが可能である。動画像を取得するための行と焦点検出用データを取得するための行とでリセット解除のタイミングを異ならせることによって、これらの行における蓄積時間を異ならせることができる。図12は、第1の走査において選択される行に位置する画素における蓄積時間に対して、第2の走査において選択される行に位置する画素における蓄積時間が長く設定されている場合を示している。例えば、焦点検出領域が局所的に暗くなっているような場合には、図12のように、第2の走査において選択される行に位置する画素における蓄積時間を比較的長く設定することが有効である。
図13は、動画像を取得する際の読み出し動作の例を示す図である。図13は、第1の走査において読み出される行に位置する画素における蓄積時間に対して、第2の走査において読み出される行に位置する画素における蓄積時間が短く設定されている場合を示している。例えば、焦点検出領域が局所的に明るくなっているような場合には、図13のように、第2の走査において選択される行に位置する画素における蓄積時間を比較的短く設定することがすることが有効である。
図14は、撮像素子101の画素部701の回路図である。図14には、第n番目の行Vnに位置する複数の画素のうちの2つの画素と、第n+1番目の行Vn+1に位置する複数の画素のうちの2つの画素とが抜き出して示されている。光電変換部1201と光電変換部1211とは、第n番目の行Vnに位置している。光電変換部1201′と光電変換部1211′とは、第n+1番目の行Vn+1に位置している。光電変換部1201を含む画素と光電変換部1201′を含む画素とは、垂直方向に隣接している。また、光電変換部1211を含む画素と光電変換部1211′を含む画素とは、垂直方向に隣接している。第n番目の行Vnは第1の走査において読み出され、第n+1番目の行Vn+1は第2の走査において読み出される。上述したように、リセットのタイミングについては、行毎に個別に設定することが可能である。ここでは、第n番目の行Vnに位置する画素における蓄積時間よりも、第n+1番目の行Vn+1に位置する画素における蓄積時間の方が長く設定されている場合を例に説明する。
隣接する画素間においては、相互の信号量に依存した漏れ込みが発生し得る。隣接する画素間において漏れ込みが発生する要因としては、以下のようなものが挙げられる。例えば、ある画素の光電変換部において発生した電荷が、当該画素に隣接する画素の光電変換部に基板を介して拡散することが挙げられる。また、ある画素に入射すべき光が、基板上に配された金属配線層やカバーガラス等によって反射され、当該画素に隣接する画素に入射することも挙げられる。また、ある画素と、当該画素に隣接する画素とが、FD領域602を共用する場合には、漏れ込みが発生し得る。ある画素と、当該画素に隣接する画素とがFD領域602を共用する場合には、以下のような現象が生じ得る。即ち、ある画素からの電荷のみをFD領域602に転送して当該画素からの信号を検出したいにもかかわらず、当該画素に隣接する画素からFD領域602に電荷が漏れ込む場合がある。隣接する画素間においてこのような漏れ込みが生じた場合には、画像信号や焦点検出信号に劣化が生じ、画質や焦点検出精度に悪影響を及ぼす。
上述したように、第1の走査において読み出される行に位置する画素における蓄積時間と、第2の走査において読み出される行に位置する画素における蓄積時間とは別個に設定され得る。このため、FD領域602が共用される2つの行のうちの一方の行の画素においては飽和が生じ、当該2つの行のうちの他方の行においては飽和が生じないような状況も起こり得る。例えば、1つの画像が全体として適正露出となるように蓄積時間の制御が行われる場合には、一部の画素において飽和が生じ、飽和が生じた画素に隣接する画素においては飽和が生じないような状況が起こり得る。
動画像を生成するための信号が読み出される行に位置する画素においては飽和が生じていない一方、焦点検出用の信号が読み出される行に位置する画素においては飽和が生じている場合に起こり得る動画像の画質の低下について、図14を用いて以下に説明する。第n番目の行Vnには、動画像を生成するための画素R,Gが配されている。ここでは、第n番目の行Vnに位置する画素R,Gの光電変換部1201、1211においては、飽和は生じていないものとする。第n+1番目の行Vn+1には、焦点検出用の画素S1が配されている。なお、第n+1番目の行Vn+1には、焦点検出用の画素S1の他、通常画素Gも配されている。ここでは、第n+1番目の行Vn+1に位置する画素G,S1の光電変換部1201′1211′において、飽和が生じているものとする。光電変換部1201、1201′とFD領域1202との間には、それぞれ転送スイッチ1204,1204′が設けられている。また、光電変換部1211、1211′とFD領域1212との間には、それぞれ転送スイッチ1214,1214′が設けられている。転送スイッチ1204、1204′、1214、1214′は、光電変換部1201、1201′、1211、1211′とFD領域1202、1212との間の経路におけるポテンシャル障壁をそれぞれ制御する。転送スイッチ1204、1204′がオフ状態の際には、光電変換部1201、1201′で発生した信号電荷がFD領域1202に流れないように、ポテンシャル障壁が形成される。転送スイッチ1214、1214′がオフ状態の際には、光電変換部1211、1211′で発生した信号電荷がFD領域1212に流れないように、ポテンシャル障壁がそれぞれ形成される。しかし、光電変換部1201、1201′、1211、1211′が飽和した場合には、かかるポテンシャル障壁を越えてFD領域1202、1212に信号電荷が流れてしまう場合がある。第n番目の行Vnに位置する画素Rの光電変換部1201からの信号を読み出すタイミングにおいて、第n+1番目の行Vn+1に位置する画素Gの光電変換部1201′において飽和が生じている場合には、以下のような現象が生じ得る。即ち、光電変換部1201からの信号電荷と光電変換部1201′から漏れ出した電荷とがFD領域1202において加算され、加算された電荷に応じた信号が第n番目の行Vnに位置する画素Rからの信号として読み出される。また、第n番目の行Vnに位置する画素Gの光電変換部1211からの信号を読み出すタイミングにおいて、第n+1番目の行Vn+1に位置する画素S1の光電変換部1211′において飽和が生じている場合には、以下のような現象が生じ得る。即ち、光電変換部1211からの信号電荷と光電変換部1211′から漏れ出した電荷とがFD領域1212において加算され、加算された電荷に応じた信号が第n番目の行Vnに位置する画素Gからの信号として読み出される。このような現象が生じた場合には、第n番目の行Vnに位置するこれらの画素R,Gにおける画素値が、電荷が漏れ込んだ分だけ大きくなり、動画像の画質が低下する。
一方、動画像を生成するための信号が読み出される行に位置する画素においては飽和が生じている一方、焦点検出用の信号が読み出される行に位置する画素においては飽和が生じていない場合に起こり得る焦点検出精度の低下について、図14を用いて説明する。第n番目の行Vnには、上述したように、動画像を生成するための画素R、Gが配されている。ここでは、第n番目の行Vnに位置する画素R,Gの光電変換部1201、1211において、飽和が生じているものとする。第n+1番目の行Vn+1には、上述したように、焦点検出用の画素S1が配されている行である。なお、第n+1番目の行Vn+1には、焦点検出用の画素S1の他、通常画素Gも配されている。ここでは、第n+1番目の行Vn+1に位置する画素G、S1の光電変換部1201′、1211′においては、飽和が生じていないものとする。このような場合には、上記とは逆の現象が生ずる。即ち、第n+1番目の行Vn+1に位置する画素S1の光電変換部1211′からの信号を読み出すタイミングにおいて、第n番目の行Vnに位置する画素Gの光電変換部1211において飽和が生じている場合には、以下のような現象が生ずる。即ち、光電変換部1211′からの信号電荷と光電変換部1211から漏れ出した信号電荷とがFD領域1212において加算され、加算された電荷に応じた信号が焦点検出用の画素S1からの信号として読み出される。このような現象は、飽和が生じている画素が存在している第n番目の行Vnに隣接している第n+1番目の行Vn+1においてのみ生じ、第n+2番目の行Vn+2においては生じない。第n+2番目の行Vn+2に位置する画素は、第n+1番目の行Vn+1に位置する画素に対してFD領域1212を共用していないためである。従って、第n+1番目の行Vn+1に位置する焦点検出用の画素(A像画素)S1において、このような現象が生じたとしても、第n+2番目の行Vn+2に位置する焦点検出用の画素(B像画素)S2においては、このような現象は生じない。また、第n+1番目の行Vn+1に位置する焦点検出用の画素S1に到達する光は、撮影レンズ202の射出瞳509(図6参照)のうちの第1の瞳領域510を通過した光である。一方、第n番目の行Vnに位置する通常画素Gに到達する光は、撮影レンズ202の射出瞳509の全域を通過した光である。即ち、焦点検出用の画素S1に到達する光は、A像の位相に対応したものである一方、通常画素Gに到達する光は、ピントのずれ量に応じた位相ずれを反映していないものである。このため、異なった位相成分の信号電荷が、通常画素Gから位相検出用の画素S1に漏れ込むこととなる。上述したように、位相差方式の焦点検出においては、A像信号とB像信号との相対的な位置を検出することによって、被写体像のピントのずれ量を検出する。このため、異なった位相成分の信号が加算された場合には、A像とB像との間における位相差を正しく検出することが困難となり、オートフォーカスの精度が低下する。
そこで、本実施形態では、上記のような現象に起因する動画像の画質の低下や焦点検出精度の低下を、以下のようにして防止している。
上記のような現象を防止するための手法として、例えば、以下のような手法が考えられる。即ち、第1の走査において読み出される行に位置する画素に対してFD領域602が共用されない行に焦点検出用画素S1、S2を配し、このような焦点検出用画素S1、S2からの信号を第2の走査において読み出すことが考えられる。図15は、撮像素子101における画素のレイアウトの例を示す図である。図15(a)は、第1の走査において読み出される画素が垂直方向において比較的密である場合を示している。図15(b)は、第1の走査において読み出される画素が垂直方向において比較的疎である場合を示している。
図15(b)は、垂直方向においては5画素毎に読み出しが行われ、水平方向においては3画素毎に読み出しが行われるような間引き読み出しが第1の走査において行われる場合を示している。2重線で囲まれた画素は、第1の走査において読み出される画素を示している。第n番目の行Vnと第n+1番目の行Vn+1とは、FD領域602が共用となっている。また、第n+2番目の行Vn+2と第n+3番目の行Vn+3とは、FD領域602が共用となっている。また、第n+4番目の行Vn+4と第n+5番目の行Vn+5とは、FD領域602が共用となっている。また、第n+6番目の行Vn+6と第n+7番目の行Vn+7とは、FD領域602が共用となっている。また、第n+8番目の行Vn+8と第n+9番目の行Vn+9とは、FD領域602が共用となっている。第n+10番目の行Vn+10以降の行においても、同様にFD領域602が共有されている。例えば、第n+2番目の行Vn+2と第n+3番目の行Vn+3は、第1の走査において読み出される行ではなく、且つ、第1の走査において読み出される行に対してFD領域602が共用されている行でもない。また、第n+7番目の行Vn+7と第n+8番目の行Vn+8は、第1の走査において読み出される行ではなく、且つ、第1の走査において読み出される行に対してFD領域602が共用されている行でもない。従って、動画像の生成のために読み出される画素が垂直方向において比較的疎である場合には、焦点検出画素S1、S2を図15(b)のように配置すれば、上記のような現象が生ずるのを防止することができる。そして、動画像の画質の低下や焦点検出精度の低下を防止することができる。
一方、図15(a)に示すように、動画像の生成のために読み出される画素が垂直方向において比較的密である場合には、上記のような条件を満たすように位相差検出用画素S1、S2を配し得ない。しかし、上記のような手法を採用しなくても、上記のような現象が生じるのを防止することは可能である。即ち、第1の走査において読み出される行に位置する画素における蓄積期間と第2の走査において読み出される行に位置する画素における蓄積期間とが時間的に重なり合わないようにすれば、上記のような現象が生じるのを防止することは可能である。
図16は、動画像を取得する際の動作の例を示す図である。図16は、第1の走査において読み出される画素における蓄積期間と第2の走査において読み出される画素における蓄積期間とが重なり合わないように読み出しを行う場合を示している。図16における破線は、リセットの解除のタイミングを示している。図16における実線は、読み出しのタイミングを示している。図16におけるV0、Vn、Vn+5、Vn+10、Vm、Vm+5、Vm+10、Vendは、第1の走査において読み出される行の例を示している。また、図16におけるVn+1、Vn+2、Vm+1、Vm+2は、第2の走査において読み出される行の例を示している。Tread1は、第1の走査における読み出しのタイミングを示している。Tread2は、第2の走査における読み出しのタイミングを示している。第1の走査において読み出される画素における蓄積期間と第2の走査において読み出される画素における蓄積期間とが重なり合わないように読み出しを行う場合には、以下のような式(1)、(2)を満たすことが必要である。
T1=Tvd−T2 ・・・(1)
T2=Tread2−Tread1′ ・・・(2)
ここで、T1は、第1の走査において読み出される行の画素に対して設定可能な最長蓄積時間示している。Tvdは、読み出し動作の更新周期を示している。T2は、第2の走査において読み出される行の画素に対して設定可能な最長蓄積時間を示している。Tread1′は、第2の走査において読み出される行に位置する画素に対してFD領域602が共用される画素が位置している行が第1の走査において読み出されるタイミングを示している。式(2)におけるTread2は、Tread1′において読み出される行に位置している画素に対してFD領域602が共用される画素から信号が読み出されるタイミングを示している。なお、第2の走査において読み出される行は、AF枠の位置に応じて設定される。
このように、第1の走査において読み出される行に位置する画素における蓄積期間と第2の走査において読み出される行に位置する画素における蓄積期間とが重なり合わないように読み出しを行うようにしてもよい。このようにした場合にも、FD領域602が共用される画素間における信号の漏れこみを防止することが可能である。なお、動画像の取得に適した蓄積時間と、焦点検出に適した蓄積時間とを、それぞれ設定することもできる。但し、上記の式(1)、(2)から分かるように、設定可能な蓄積時間や蓄積期間には制限が生じる。このため、オートフォーカス動作を行う場合にのみ上記のような読み出し動作を適用し、オートフォーカス動作を行わない場合には上記のような読み出し動作を適用しないようにしてもよい。なお、CPU105とタイミング発生部104等とが相俟って、これらの蓄積時間や蓄積期間等を制限する制御手段として機能し得る。
次に、本実施形態による撮像装置の動作について図17を用いて説明する。図17は、本実施形態による撮像装置の動作を示すフローチャートである。
まず、CPU105は、電源スイッチ109がオン状態に設定された場合には(ステップS201においてYES)、ステップS202に移行する。電源スイッチ109がオフ状態の場合には(ステップS201においてNO)、ステップS201が繰り返される。
ステップS202では、撮影に必要な電気エネルギーが不図示のバッテリに残存しているか否かを判別する(ステップS202)。撮影に必要な電気エネルギーがバッテリに残存していない場合には(ステップS202においてNO)、CPU105は、その旨の警告メッセージを表示部114に表示する(ステップS211)。そして、ステップS201に戻り、CPU105は、電源スイッチ109が再度オン状態にされるのを待つ。撮影に必要な電気エネルギーがバッテリに残存している場合には(ステップS202においてYES)、ステップS203に移行する。
ステップS203では、CPU105は、記録媒体108をチェックする(ステップS203)。具体的には、CPU105は、所定容量以上のデータを記録することが可能な記録媒体108が撮像装置100に装着されているか否かを判断する。所定容量以上のデータを記録することが可能な記録媒体108が撮像装置100に装着されていない場合には(ステップS203においてNO)、CPU105は、その旨の警告メッセージを表示部114に表示し(ステップS211)、ステップS201に戻る。所定容量以上のデータを記録することが可能な記録媒体108が撮像装置100に装着されている場合には(ステップS203においてYES)、ステップS204に移行する。
ステップS204では、CPU105は、モードダイアル112によって設定された撮影モードが静止画像撮影モードと動画像撮影モードのうちの何れであるかを判別する(ステップS204)。モードダイアル112が静止画撮影モードに設定されている場合には、CPU105は、静止画像の撮影の処理を行う(ステップS205)。一方、モードダイアル112が動画像撮影モードに設定されている場合には、CPU105は、動画像の撮影の処理を行う(ステップS206)。
次に、図17のステップS205において行われる静止画像の撮影について、図18を用いて説明する。図18は、静止画像を取得する際の動作を示すフローチャートである。
CPU105は、まず、1段目のシャッタスイッチSW1がオン状態にされるのを待つ(ステップS401)。1段目のシャッタスイッチSW1がオン状態にされた場合には(ステップS401においてYES)、CPU105は、不図示の測光制御部からの測光情報に基づいて、測光処理を行う(ステップS402)。具体的には、CPU105は、撮影レンズ202の絞り204の絞り値と、シャッター速度とを決定する。また、1段目のシャッタスイッチSW1がオン状態にされた場合には(ステップS401においてYES)、CPU105は、焦点検出素子209からの焦点検出情報に基づいて、測距処理を行う(ステップS402)。具体的には、CPU105は、撮影レンズ202のピント調整用レンズ群205を被写体位置に合わせるための焦点検出演算処理を行う。
次に、CPU105は、2段目のシャッタスイッチSW2がオン状態にされたか否かを判別する(ステップS403)。2段目のシャッタスイッチSW2がオン状態にされていない場合には(ステップS403においてNO)、CPU105は、1段目のシャッタスイッチSW1のオン状態が継続しているか否かを判別する(ステップS404)。1段目のシャッタスイッチSW1のオン状態が継続している場合には、CPU105は、ステップS403に戻り、2段目のシャッタスイッチSW2がオン状態にされたか否かを判別する。一方、1段目のシャッタスイッチSW1のオン状態が継続していない場合には(ステップS404においてNO)、CPU105は、ステップS401に戻り、1段目のシャッタスイッチSW1が再度オン状態にされるのを待つ。ステップS403において、2段目のシャッタスイッチSW2がオン状態にされたと判別された場合には(ステップS403においてYES)、CPU105は、静止画像の撮影の処理を実行する(ステップS405)。静止画像の撮影の処理においては、通常画素からの信号と位相差検出用画素S1、S2からの信号とを間引きすることなく読み出す全画素読み出しモードによって信号の読み出しが行われる。こうして、静止画像データが得られることとなる。
次に、CPU105は、取得した画像データの現像処理をDSP103に実行させる(ステップS406)。次に、CPU105は、現像処理が施された画像データに対する圧縮処理をDSP103に実行させ、圧縮処理が施された画像データのRAM107の空き領域への格納をDSP103に実行させる(ステップS407)。
次に、CPU105は、RAM107に格納されている画像データの読み出しをDSP103に実行させ、読み出した画像データの記録媒体108への記録処理をDSP103に実行させる(ステップS408)。そして、CPU105は、電源スイッチ109がオン状態か否をチェックする(ステップS409)。
電源スイッチ109がオン状態のままである場合には(ステップS409においてYES)、CPU105は、ステップS401へ戻り、次の静止画像の撮影に備える。一方、電源スイッチ109がオフ状態の場合には(ステップS409においてNO)、図17のステップS201に戻り、電源スイッチ109が再度オン状態にされるのを待つ。
次に、図17のステップS206において行われる動画像の撮影について説明する。動画像撮影モードに設定された場合には、フォーカルプレーンシャッタ210が開かれ、撮像素子101から読み出される画像データを現像して表示部114上に表示し続けるモニタ動作が行われる。2段目のシャッタスイッチSW2がオン状態になっている間は、動画データを記録媒体108に記録し続ける。モードダイアル112の設定を動画像撮影モード以外の設定に変更した際には、動画像撮影モードとは異なる撮影モードに切り替わる。また、電源スイッチ109をオフ状態に設定した場合には、動画撮影モードでの撮影は終了する。動画像撮影モードは、上述した「高精細モード」と「高速モード」とを有している。「高精細モード」においては、垂直方向と水平方向のいずれにおいても3画素毎に通常画素が読み出されるように、通常画素からの信号の間引き読み出しが行われる。一方、「高速モード」においては、垂直方向においては5画素毎に通常画素からの信号が読み出され、水平方向においては3画素毎に通常画素からの信号が読み出されるように、通常画素からの信号の間引き読み出しが行われる。なお、撮像素子101の設定と、タイミング発生部104の設定とを、CPU105からの指示によって変更することによって、「高精細モード」での読み出しと「高速モード」での読み出しとを切り替えることが可能である。
「高精細モード」と「高速モード」のいずれにおいても、通常画素からの信号を読み出す第1の走査が完了した後、位相差検出用画素S1,S2からの信号を読み出す第2の走査が行われる。位相差検出用画素S1、S2からの信号を読み出す第2の走査においては、以下のような動作が行われる。即ち、ピント合わせが行われるAF枠に対応しない部分に位置している位相差検出用画素S1、S2が位置している領域は、スキップ領域とされ、スキップ領域に位置している位相差検出用画素S1、S2からの信号は読み出されない(スキップ動作)。なお、タイミング発生部104から水平走査部708に入力されるスキップ設定信号に基づいて、かかるスキップ動作が行われる。
「高精細モード」によって動画像を取得する際に読み出される画素数は、静止画像を取得する際に読み出される画素数の約9分の1となる。また、「高速モード」によって動画像を取得する際に読み出される画素数は、静止画像を取得する際に読み出される画素数の約15分の1となる。従って、「高精細モード」と「高速モード」のいずれにおいても、動画像を取得する際には静止画像を取得する際と比較して、読み出し時間の大幅な短縮が可能である。
図19は、動画像を取得する際の動作を示すフローチャートである。
まず、CPU105は、モードダイアル112の設定に基づいてモード設定を行う(ステップS300)。上述したように、動画像の撮影モードには、「高精細モード」と「高速モード」とがある。CPU105は、モードダイアル112の設定に基づいて、「高精細モード」で動画像を取得するか、それとも、「高速モード」で動画像を取得するかを設定する。次に、CPU105は、メインミラー207及びサブミラー208をアップさせる動作を行うとともに、フォーカルプレーンシャッタ210の開動作を行う(ステップS302)。これにより、図2(b)に示すように、被写体像が撮像素子101に常時入射するようになる。
次に、CPU105は、2段目のシャッタスイッチSW2がオン状態にされているか否かを判別する(ステップS303)。2段目のシャッタスイッチSW2がオン状態にされている場合には(ステップS303においてYES)、CPU105は、動画像データを記録媒体108に書き込む動作である記録動作を開始する(ステップS305)。この後、ステップS306に移行する。一方、2段目のシャッタスイッチSW2がオフ状態にされているにもかかわらず(ステップS303においてNO)、動画像データを記録媒体108に書き込む記録動作が実行中である場合には、CPU105は、記録動作を停止する(ステップS304)。即ち、CPU105は、2段目のシャッタスイッチSW2がオン状態にされている間は、動画像データの記録処理を継続し、2段目のシャッタスイッチSW2がオフ状態にされた時点で動画像データの記録処理を停止する。この後、ステップS306に移行する。なお、2段目のシャッタスイッチSW2がオフ状態にされなくても、所定時間が経過した場合や、記録媒体108の残容量が少なくなった場合には、記録動作を停止するようにしてもよい。
ステップS306では、CPU105は、表示部114への画像データのモニタ表示を繰り返すモニタ動作を行うべく、露出調整を行う。露出調整においては、直前の撮影において得られた画像データ、又は、直前の撮影において位相差検出用画素S1、S2から得られたデータに基づいて露光量を判断し、適切な露光量となるように、レンズの絞り204やAFE102におけるゲインを設定する。但し、最初の動画撮影時には直前の撮影のデータが存在しないため、レンズの絞り204やAFE102におけるゲインとしては、初期値が設定される。また、本実施形態においては、上述したように、動画像を取得するための通常画素からの読み出しを行う第1の走査における蓄積期間と、焦点検出用の画素からの読み出しを行う第2の走査における蓄積時間とが重なり合わないようにすることもできる。このようにする場合には、第1の走査における蓄積期間と第2の走査における蓄積期間とが重なり合わないように蓄積時間や蓄積期間を設定する。
次に、CPU105は、撮影処理を行う(ステップS307)。動画像を取得するため、撮像素子101は、タイミング発生部104からの駆動信号に基づいて、電荷のクリア、電荷の蓄積、及び、読み出しを繰り返し実行する。「高精細モード」においては、撮像素子101は、垂直方向においては3画素毎に通常画素が読み出され、水平方向においては3画素毎に通常画素が読み出されるような間引き読み出しが行われる。「高速モード」においては、撮像素子101は、垂直方向においては5画素毎に通常画素が読み出され、水平方向においては3画素毎に通常画素が読み出されるような間引き読み出しが行われる。通常画素からの読み出しを行う第1の走査が完了した後には、位相差検出用画素S1、S2からの読み出しを行う第2の走査が行われる。第2の走査においては、ピント合わせが行われるAF枠に対応する領域内に位置する位相差検出用画素S1、S2からのみ信号が読み出される。一方、ピント合わせが行われるAF枠に対応する領域以外に位置している位相差検出用画素S1、S2からは、信号の読み出しは行われない。ピント合わせが行われるAF枠に対応する領域内に位置する位相差検出用画素S1、S2からは、間引きを行うことなく信号が読み出される。通常画素からの読み出しと位相差検出用画素S1、S2からの読み出しとは、所定のフレームレートで繰り返し行われる。第2の走査によって位相差検出用画素S1、S2から読み出された信号は、DSP103内の焦点検出用補正部1009に入力される。焦点検出用補正部1009は、画素毎の補正や、撮影時の光学条件に応じた補正を、位相差検出用画素S1、S2から読み出された信号に対して行う。焦点検出用補正部1009によって補正された信号は、焦点検出演算部1006に転送される。焦点検出演算部1006は、異なる位相のスリット508a、508bが形成された2種類の位相差検出用画素S1,S2からの出力に基づいて、デフォーカス情報を算出する。焦点検出演算部1006によって算出されたデフォーカス情報は、CPU105に転送される。CPU105は、撮影レンズ202内に配されたピント調整用レンズ群205の位置をデフォーカス情報に基づいて調整することによって、AF制御を行う。
ステップS309では、第1の走査によって通常画素から読み出された信号に対する現像処理がDSP103内の現像部1001によって行われる。なお、現像処理においては、欠陥画素からの信号を補正する補正処理が行われた後、現像が行われる。ステップS310では、現像されたデータに対する圧縮処理がDSP103内の圧縮部1002によって行われる。圧縮によって得られた画像は、DSP103内の表示制御部1005による表示制御によって表示部114に表示される(ステップS311)。このような動作を所定のフレームレートで繰り返すことによって、動画像を取得するための動作が行われる。
次に、CPU105は、電源スイッチ109がオフ状態にされた場合には(ステップS312においてNO)、動画像の撮影終了処理を行い(ステップS314)、図17のステップS201に戻る。一方、電源スイッチ109がオン状態のままである場合には(ステップS312においてYES)、CPU105は、モードダイアル112をチェックする(ステップS313)。
モードダイアル112が動画像撮影モードのままである場合には、ステップS303に戻る。一方、モードダイアル112が静止画像撮影モードに切り替えられている場合には、動画像の撮影終了処理を行い(ステップS315)、図17のステップS204に戻る。
ステップS314、S315における動画像の撮影終了処理においては、以下のような処理が行われる。即ち、記録動作の実行中である場合には、記録動作の停止が行われる。また、撮像素子101の駆動の停止が行われる。また、DSP103による読み出し処理の停止が行われる。また、フォーカルプレーンシャッタ210を閉じるとともに、メインミラー207及びサブミラー208がダウンされる。こうして、動画像の撮影が完了する。
このように、本実施形態の一態様においては、第1の走査において読み出される通常画素に対してFD領域602が共有されている位相差検出用画素S1、S2が第2の走査において読み出される場合には、以下のような制御が行われる。即ち、かかる通常画素における蓄積期間(蓄積時間)が制限され、又は、かかる位相差検出用画素S1、S2における蓄積期間(蓄積時間)が制限される。具体的には、かかる通常画素における蓄積期間とかかる位相差検出用画素S1、S2における蓄積期間とが重なり合わないように、かかる通常画素における蓄積期間と、かかる位相差検出用画素S1、S2における蓄積期間とがそれぞれ設定される。また、かかる通常画素からの信号が読み出されるタイミングと、かかる位相差検出用画素からの信号が読み出されるタイミングとに基づいて、かかる通常画素における蓄積時間とかかる位相差検出用画素における蓄積時間がそれぞれ設定されるようにしてもよい。本実施形態の一態様によれば、第1の走査において読み出される通常画素と第2の走査において読み出される位相差検出用画素S1、S2とがFD領域602を共有している場合であっても、これらの画素間における信号電荷の漏れを防止し得る。このため、本実施形態の一態様によれば、画質や焦点検出精度の低下を防止し得る撮像装置を提供することができる。
また、本実施形態の他の態様によれば、第1の走査において読み出される行に位置する通常画素に対してFD領域602が共有されていない位相差検出用画素S1、S2が位置する行が第2の走査において選択される。このため、本実施形態の他の態様によれば、第1の走査において読み出される通常画素において飽和が生じた場合であっても、第2の走査において読み出される位相差検出用画素S1、S2に電荷が漏れ込むことはない。また、第2の走査において読み出される位相差検出用画素S1、S2において飽和が生じた場合であっても、第1の走査において読み出される通常画素に電荷が漏れ込むことはない。このため、本実施形態の他の態様によっても、画質や焦点検出精度の低下を防止し得る撮像装置を提供することができる。
[変形実施形態]
以上、本発明の好ましい実施形態について説明したが、本発明はこれらの実施形態に限定されず、その要旨の範囲内で種々の変形及び変更が可能である。
例えば、上記実施形態では、通常画素に対する間引き読み出しを行う第1の走査を行った後に、位相差検出用画素S1、S2からの信号を読み出す第2の走査を行う場合を例に説明したが、これに限定されるものではない。例えば、位相差検出用画素S1、S2からの信号を読み出す第2の走査を行った後に、通常画素に対する間引き読み出しを行う第1の走査を行うようにしてもよい。この場合には、デフォーカス情報の取得が画像の取得よりも先に行われるため、より早くレンズを駆動し得るというメリットがある。第2の走査を第1の走査より前に行うようにすることは、容易に設定することが可能である。また、あるフレームにおいては第1の走査の後に第2の走査を行い、他のフレームにおいては、第2の走査の後に第1の走査を行うようにしてもよい。
また、上記実施形態では、第1の走査において読み出される画素と第2の走査において読み出される画素との間で電荷の漏れが全く生じないようにする場合を例に説明したが、これに限定されるものではない。これらの画素間において電荷の漏れが僅かに生じても、あまり目立たない場合には特段の問題はない。従って、画質や焦点検出精度の劣化があまり顕著とならないような範囲内で、これらの画素に対する蓄積期間や蓄積時間を適宜設定するようにすればよい。図20は、変形実施形態による撮像装置における読み出し動作の例を示すタイムチャートである。破線はリセット解除のタイミングを示しており、実線は画素からの信号の読み出しのタイミングを示している。図20に示すように、第1の走査において読み出される行に位置する画素における蓄積期間と、第2の走査において読み出される行に位置する画素における蓄積期間とは、一部が重なり合っている。また、図20に示す態様においては、第1の走査において読み出される行に位置する画素における蓄積期間(蓄積時間)が、第2の走査において読み出される行に位置する画素における蓄積期間以上に設定されている。第1の走査において読み出される行に位置する画素における蓄積期間と、第2の走査において読み出される行に位置する画素における蓄積期間とが、一部において重なり合っているため、これらの画素間において電荷の漏れ込みが生じ得る。しかし、第1の走査において読み出される通常画素には撮像光学系の射出瞳の全領域からの光束が入射されるのに対し、第2の走査において読み出される焦点検出用画素S1、S2には射出瞳のうちの一部の領域を通過する光束のみが入射される。このため、第2の走査において読み出される焦点検出用画素S1、S2は第1の走査において読み出される通常画素と比較して、飽和が生じにくい。しかも、図20に示す態様においては、第1の走査において読み出される行に位置する画素における蓄積期間が、第2の走査において読み出される行に位置する画素における蓄積期間以上に設定されている。このため、第2の走査において読み出される行に位置する画素において飽和し、第1の走査において読み出される行に位置する画素に電荷が漏れ込んだ場合には、第1の走査において読み出される行に位置する画素においても飽和が生じる可能性が非常に高い。従って、このようにした場合には、画素間において電荷の漏れが生じた場合であっても、かかる電荷の漏れに起因する画質や焦点検出精度の低下はあまり目立たない。従って、図20に示す態様のようにしてもよい。即ち、第1の走査において読み出される行に位置する画素における蓄積期間を、第2の走査において読み出される行に位置する画素における蓄積期間以上に設定するようにしてもよい。
本発明は、上述の実施形態の1以上の機能を実現するプログラムを、ネットワーク又は記憶媒体を介してシステム又は装置に供給し、そのシステム又は装置のコンピュータにおける1つ以上のプロセッサーがプログラムを読出し実行する処理でも実現可能である。また、1以上の機能を実現する回路(例えば、ASIC)によっても実現可能である。
100…撮像装置
101…撮像素子
202…撮影レンズ
509…射出瞳
510、511…瞳領域
601、601′…光電変換部
602…FD領域
604、604′…転送スイッチ
711…画素アレイ部

Claims (11)

  1. 光電変換部をそれぞれ含む複数の画素が行列状に配された画素アレイであって、前記複数の画素のうちの第1の画素は、撮像光学系の射出瞳の全領域を通過する光束に基づく信号を出力し、前記複数の画素のうちの第2の画素は、前記射出瞳の一部である瞳領域を通過する光束に基づく信号を出力し、転送スイッチを介して前記光電変換部に接続されるフローティングディフュージョン領域が、互いに隣接する複数の行にそれぞれ位置する複数の前記画素において共有されている、画素アレイ部と、
    第1の走査においては、間引きながら前記第1の画素が配されている行を選択し、第2の走査においては、前記第1の走査において選択される行とは異なる行であって且つ前記第2の画素が配されている行を選択する行選択手段と、
    前記行選択手段によって選択された行に位置する前記画素の前記フローティングディフュージョン領域の電圧に応じた信号を読み出す読み出し手段と、
    前記第1の走査において読み出される一の行に位置する前記第1の画素に対して前記フローティングディフュージョン領域が共有されている前記第2の画素が位置している他の行が前記第2の走査において読み出される場合には、前記第1の走査において読み出される信号に対応する電荷が前記一の行に位置する前記第1の画素に蓄積される期間である第1の蓄積期間と、前記第2の走査において読み出される信号に対応する電荷が前記他の行に位置する前記第2の画素に蓄積される期間である第2の蓄積期間とが重なり合わないように、前記第1の蓄積期間と前記第2の蓄積期間とをそれぞれ設定する制御手段と
    を有することを特徴とする撮像装置。
  2. 前記制御手段は、前記一の行に位置する前記第1の画素からの信号が読み出されるタイミングと、前記他の行に位置する前記第2の画素からの信号が読み出されるタイミングとに基づいて、前記第1の蓄積期間と前記第2の蓄積期間とをそれぞれ設定する
    ことを特徴とする請求項1に記載の撮像装置。
  3. 光電変換部をそれぞれ含む複数の画素が行列状に配された画素アレイであって、前記複数の画素のうちの第1の画素は、撮像光学系の射出瞳の全領域を通過する光束に基づく信号を出力し、前記複数の画素のうちの第2の画素は、前記射出瞳の一部である瞳領域を通過する光束に基づく信号を出力し、転送スイッチを介して前記光電変換部に接続されるフローティングディフュージョン領域が、互いに隣接する複数の行にそれぞれ位置する複数の前記画素において共有されている、画素アレイ部と、
    第1の走査においては、間引きながら前記第1の画素が配されている行を選択し、第2の走査においては、前記第1の走査において選択される行とは異なる行であって且つ前記第2の画素が配されている行を選択する行選択手段と、
    前記行選択手段によって選択された行に位置する前記画素の前記フローティングディフュージョン領域の電圧に応じた信号を読み出す読み出し手段と、
    前記第1の走査において読み出される一の行に位置する前記第1の画素に対して前記フローティングディフュージョン領域が共有されている前記第2の画素が位置している他の行が前記第2の走査において読み出される場合には、前記第1の走査において読み出される信号に対応する電荷が前記一の行に位置する前記第1の画素に蓄積される期間である第1の蓄積期間が、前記第2の走査において読み出される信号に対応する電荷が前記他の行に位置する前記第2の画素に蓄積される期間である第2の蓄積期間以上となるように、前記第1の蓄積期間と前記第2の前記蓄積期間とをそれぞれ設定する制御手段と
    を有することを特徴とする撮像装置。
  4. 光電変換部をそれぞれ含む複数の画素が行列状に配された画素アレイであって、前記複数の画素のうちの第1の画素は、撮像光学系の射出瞳の全領域を通過する光束に基づく信号を出力し、前記複数の画素のうちの第2の画素は、前記射出瞳の一部である瞳領域を通過する光束に基づく信号を出力し、転送スイッチを介して前記光電変換部に接続されるフローティングディフュージョン領域が、互いに隣接する複数の行にそれぞれ位置する複数の前記画素において共有されている、画素アレイ部と、
    第1の走査においては、間引きながら前記第1の画素が配されている行を選択し、第2の走査においては、前記第1の走査において選択される行とは異なる行であって且つ前記第2の画素が配されている行を選択する行選択手段と、
    前記行選択手段によって選択された行に位置する前記画素の前記フローティングディフュージョン領域の電圧に応じた信号を読み出す読み出し手段とを有し、
    前記行選択手段は、前記第1の走査において読み出される行に位置する前記第1の画素に対して前記フローティングディフュージョン領域が共有されていない前記第2の画素が位置する行を前記第2の走査において選択する
    ことを特徴とする撮像装置。
  5. 第1の画素数の画像を取得する第1のモードと、前記第1の画素数とは異なる第2の画素数の画像を取得する第2のモードとを設定可能なモード設定手段を更に有し、
    前記第1のモードに設定された場合には、前記行選択手段は、第1の態様で間引きながら前記第1の画素が配されている前記行を選択し、前記第2のモードに設定された場合には、前記行選択手段は、前記第1の態様とは異なる第2の態様で間引きながら前記第2の画素が配されている前記行を選択する
    ことを特徴とする請求項1乃至4のいずれか1項に記載の撮像装置。
  6. 光電変換部をそれぞれ含む複数の画素が行列状に配された画素アレイであって、前記複数の画素のうちの第1の画素は、撮像光学系の射出瞳の全領域を通過する光束に基づく信号を出力し、前記複数の画素のうちの第2の画素は、前記射出瞳の一部である瞳領域を通過する光束に基づく信号を出力し、転送スイッチを介して前記光電変換部に接続されるフローティングディフュージョン領域が、互いに隣接する複数の行にそれぞれ位置する複数の前記画素において共有されている、画素アレイ部とからの信号を読み出す読み出し方法であって、
    間引きながら前記第1の画素が配されている行を走査し、前記第1の画素の前記フローティングディフュージョン領域の電圧に応じた信号を読み出す第1の走査と、
    前記第1の走査において選択される行とは異なる行であって且つ前記第2の画素が配されている行を走査し、前記第2の画素の前記フローティングディフュージョン領域の電圧に応じた信号を読み出す第2の走査とを有し、
    前記第1の走査において読み出される一の行に位置する前記第1の画素に対して前記フローティングディフュージョン領域が共有されている前記第2の画素が位置している他の行が前記第2の走査において読み出される場合には、前記第1の走査において読み出される信号に対応する電荷が前記一の行に位置する前記第1の画素に蓄積される期間である第1の蓄積期間と、前記第2の走査において読み出される信号に対応する電荷が前記他の行に位置する前記第2の画素に蓄積される期間である第2の蓄積期間とが重なり合わないように、前記第1の蓄積期間と前記第2の蓄積期間とをそれぞれ設定する
    ことを特徴とする読み出し方法。
  7. 光電変換部をそれぞれ含む複数の画素が行列状に配された画素アレイであって、前記複数の画素のうちの第1の画素は、撮像光学系の射出瞳の全領域を通過する光束に基づく信号を出力し、前記複数の画素のうちの第2の画素は、前記射出瞳の一部である瞳領域を通過する光束に基づく信号を出力し、転送スイッチを介して前記光電変換部に接続されるフローティングディフュージョン領域が、互いに隣接する複数の行にそれぞれ位置する複数の前記画素において共有されている、画素アレイ部とからの信号を読み出す読み出し方法であって、
    間引きながら前記第1の画素が配されている行を走査し、前記第1の画素の前記フローティングディフュージョン領域の電圧に応じた信号を読み出す第1の走査と、
    前記第1の走査において選択される行とは異なる行であって且つ前記第2の画素が配されている行を走査し、前記第2の画素の前記フローティングディフュージョン領域の電圧に応じた信号を読み出す第2の走査とを有し、
    前記第1の走査において読み出される一の行に位置する前記第1の画素に対して前記フローティングディフュージョン領域が共有されている前記第2の画素が位置している他の行が前記第2の走査において読み出される場合には、前記第1の走査において読み出される信号に対応する電荷が前記一の行に位置する前記第1の画素に蓄積される期間である第1の蓄積期間が、前記第2の走査において読み出される信号に対応する電荷が前記他の行に位置する前記第2の画素に蓄積される期間である第2の蓄積期間以上となるように、前記第1の蓄積期間と前記第2の前記蓄積期間とをそれぞれ設定する
    ことを特徴とする読み出し方法。
  8. 光電変換部をそれぞれ含む複数の画素が行列状に配された画素アレイであって、前記複数の画素のうちの第1の画素は、撮像光学系の射出瞳の全領域を通過する光束に基づく信号を出力し、前記複数の画素のうちの第2の画素は、前記射出瞳の一部である瞳領域を通過する光束に基づく信号を出力し、転送スイッチを介して前記光電変換部に接続されるフローティングディフュージョン領域が、互いに隣接する複数の行にそれぞれ位置する複数の前記画素において共有されている、画素アレイ部からの信号を読み出す読み出し方法であって、
    間引きながら前記第1の画素が配されている行を走査し、前記第1の画素の前記フローティングディフュージョン領域の電圧に応じた信号を読み出す第1の走査と、
    前記第1の走査において選択される行とは異なる行であって且つ前記第2の画素が配されている行を走査し、前記第2の画素の前記フローティングディフュージョン領域の電圧に応じた信号を読み出す第2の走査とを有し、
    前記第2の走査では、前記第1の走査において読み出される行に位置する前記第1の画素に対して前記フローティングディフュージョン領域が共有されていない前記第2の画素が位置している行を走査する
    ことを特徴とする読み出し方法。
  9. 光電変換部をそれぞれ含む複数の画素が行列状に配された画素アレイであって、前記複数の画素のうちの第1の画素は、撮像光学系の射出瞳の全領域を通過する光束に基づく信号を出力し、前記複数の画素のうちの第2の画素は、前記射出瞳の一部である瞳領域を通過する光束に基づく信号を出力し、転送スイッチを介して前記光電変換部に接続されるフローティングディフュージョン領域が、互いに隣接する複数の行にそれぞれ位置する複数の前記画素において共有されている、画素アレイ部とからの信号を読み出す読み出し方法をコンピュータに実行させるためのプログラムであって、
    前記読み出し方法は、
    間引きながら前記第1の画素が配されている行を走査し、前記第1の画素の前記フローティングディフュージョン領域の電圧に応じた信号を読み出す第1の走査と、
    前記第1の走査において選択される行とは異なる行であって且つ前記第2の画素が配されている行を走査し、前記第2の画素の前記フローティングディフュージョン領域の電圧に応じた信号を読み出す第2の走査とを有し、
    前記第1の走査において読み出される一の行に位置する前記第1の画素に対して前記フローティングディフュージョン領域が共有されている前記第2の画素が位置している他の行が前記第2の走査において読み出される場合には、前記第1の走査において読み出される信号に対応する電荷が前記一の行に位置する前記第1の画素に蓄積される期間である第1の蓄積期間と、前記第2の走査において読み出される信号に対応する電荷が前記他の行に位置する前記第2の画素に蓄積される期間である第2の蓄積期間とが重なり合わないように、前記第1の蓄積期間と前記第2の蓄積期間とをそれぞれ設定する
    ことを特徴とするプログラム。
  10. 光電変換部をそれぞれ含む複数の画素が行列状に配された画素アレイであって、前記複数の画素のうちの第1の画素は、撮像光学系の射出瞳の全領域を通過する光束に基づく信号を出力し、前記複数の画素のうちの第2の画素は、前記射出瞳の一部である瞳領域を通過する光束に基づく信号を出力し、転送スイッチを介して前記光電変換部に接続されるフローティングディフュージョン領域が、互いに隣接する複数の行にそれぞれ位置する複数の前記画素において共有されている、画素アレイ部とからの信号を読み出す読み出し方法をコンピュータに実行させるためのプログラムであって、
    前記読み出し方法は、
    間引きながら前記第1の画素が配されている行を走査し、前記第1の画素の前記フローティングディフュージョン領域の電圧に応じた信号を読み出す第1の走査と、
    前記第1の走査において選択される行とは異なる行であって且つ前記第2の画素が配されている行を走査し、前記第2の画素の前記フローティングディフュージョン領域の電圧に応じた信号を読み出す第2の走査とを有し、
    前記第1の走査において読み出される一の行に位置する前記第1の画素に対して前記フローティングディフュージョン領域が共有されている前記第2の画素が位置している他の行が前記第2の走査において読み出される場合には、前記第1の走査において読み出される信号に対応する電荷が前記一の行に位置する前記第1の画素に蓄積される期間である第1の蓄積期間が、前記第2の走査において読み出される信号に対応する電荷が前記他の行に位置する前記第2の画素に蓄積される期間である第2の蓄積期間以上となるように、前記第1の蓄積期間と前記第2の前記蓄積期間とをそれぞれ設定する
    ことを特徴とするプログラム。
  11. 光電変換部をそれぞれ含む複数の画素が行列状に配された画素アレイであって、前記複数の画素のうちの第1の画素は、撮像光学系の射出瞳の全領域を通過する光束に基づく信号を出力し、前記複数の画素のうちの第2の画素は、前記射出瞳の一部である瞳領域を通過する光束に基づく信号を出力し、転送スイッチを介して前記光電変換部に接続されるフローティングディフュージョン領域が、互いに隣接する複数の行にそれぞれ位置する複数の前記画素において共有されている、画素アレイ部からの信号を読み出す読み出し方法をコンピュータに実行させるためのプログラムであって、
    前記読み出し方法は、
    間引きながら前記第1の画素が配されている行を走査し、前記第1の画素の前記フローティングディフュージョン領域の電圧に応じた信号を読み出す第1の走査と、
    前記第1の走査において選択される行とは異なる行であって且つ前記第2の画素が配されている行を走査し、前記第2の画素の前記フローティングディフュージョン領域の電圧に応じた信号を読み出す第2の走査とを有し、
    前記第2の走査では、前記第1の走査において読み出される行に位置する前記第1の画素に対して前記フローティングディフュージョン領域が共有されていない前記第2の画素が位置している行を走査する
    ことを特徴とするプログラム。
JP2016009789A 2016-01-21 2016-01-21 撮像装置 Active JP6643101B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2016009789A JP6643101B2 (ja) 2016-01-21 2016-01-21 撮像装置
US15/388,167 US9942493B2 (en) 2016-01-21 2016-12-22 Image pickup apparatus and reading method for outputting signals based on light flux passing through an entire area of an exit pupil and light flux passing through part of the exit pupil
CN201710058286.2A CN107040729B (zh) 2016-01-21 2017-01-23 摄像设备和读取方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2016009789A JP6643101B2 (ja) 2016-01-21 2016-01-21 撮像装置

Publications (2)

Publication Number Publication Date
JP2017130834A JP2017130834A (ja) 2017-07-27
JP6643101B2 true JP6643101B2 (ja) 2020-02-12

Family

ID=59359266

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016009789A Active JP6643101B2 (ja) 2016-01-21 2016-01-21 撮像装置

Country Status (3)

Country Link
US (1) US9942493B2 (ja)
JP (1) JP6643101B2 (ja)
CN (1) CN107040729B (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6736539B2 (ja) 2017-12-15 2020-08-05 キヤノン株式会社 撮像装置及びその駆動方法
JP7365823B2 (ja) * 2019-08-23 2023-10-20 ソニーセミコンダクタソリューションズ株式会社 固体撮像素子、撮像装置、および、固体撮像素子の制御方法

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3592147B2 (ja) 1998-08-20 2004-11-24 キヤノン株式会社 固体撮像装置
JP2004140479A (ja) * 2002-10-16 2004-05-13 Sony Corp 固体撮像装置、カメラ装置、及びその制御方法
JP5034840B2 (ja) * 2007-10-01 2012-09-26 株式会社ニコン 固体撮像装置及びこれを用いた電子カメラ
JP5319347B2 (ja) 2009-03-17 2013-10-16 キヤノン株式会社 撮像装置及びその制御方法
JP2011087050A (ja) * 2009-10-14 2011-04-28 Nikon Corp デジタルカメラ
JP5850680B2 (ja) * 2011-09-09 2016-02-03 キヤノン株式会社 撮像装置及びその制御方法
JP2013157883A (ja) * 2012-01-31 2013-08-15 Sony Corp 固体撮像素子およびカメラシステム
EP2738812B8 (en) * 2012-11-29 2018-07-18 ams Sensors Belgium BVBA A pixel array
JP6220148B2 (ja) * 2013-04-26 2017-10-25 キヤノン株式会社 撮像装置およびその制御方法
JP6176062B2 (ja) * 2013-11-06 2017-08-09 ソニー株式会社 固体撮像装置およびその駆動方法、並びに電子機器
JP2015115344A (ja) * 2013-12-09 2015-06-22 株式会社東芝 固体撮像装置
US9711553B2 (en) * 2014-04-28 2017-07-18 Samsung Electronics Co., Ltd. Image sensor including a pixel having photoelectric conversion elements and image processing device having the image sensor
JP2017054966A (ja) * 2015-09-10 2017-03-16 ルネサスエレクトロニクス株式会社 半導体装置の製造方法および半導体装置

Also Published As

Publication number Publication date
CN107040729A (zh) 2017-08-11
US9942493B2 (en) 2018-04-10
JP2017130834A (ja) 2017-07-27
CN107040729B (zh) 2020-08-04
US20170214867A1 (en) 2017-07-27

Similar Documents

Publication Publication Date Title
JP6263035B2 (ja) 撮像装置
US8817165B2 (en) Image capturing apparatus
EP2938062B1 (en) Image capturing apparatus and method for controlling image capturing apparatus
US8488035B2 (en) Camera system for suppressing spurious signal
JP3814609B2 (ja) 撮像装置、及び撮像装置の駆動方法
US7956915B2 (en) Solid-state imaging apparatus
JP6762710B2 (ja) 撮像装置及びその制御方法
JP6643101B2 (ja) 撮像装置
JP7277263B2 (ja) 撮像装置
JP2006203775A (ja) 固体撮像素子の駆動方法、その撮像素子を用いた撮像装置およびシステム
JP5407798B2 (ja) 焦点検出装置および画像信号処理装置
US11025884B2 (en) Image capturing apparatus, control method thereof, and storage medium
JP5127510B2 (ja) 撮像装置、及び撮像装置の制御方法
WO2023162469A1 (ja) 撮像装置及びその制御方法、プログラム、記憶媒体
JP5407797B2 (ja) 焦点検出装置
JP5311927B2 (ja) 撮像装置、撮像方法
JP2023124784A (ja) 撮像装置及びその制御方法、プログラム、記憶媒体
JP5407796B2 (ja) 焦点検出装置
JP2006211216A (ja) 固体撮像素子の駆動方法、その撮像素子を用いた撮像装置およびシステム
JP2011107634A (ja) 焦点検出装置
JP2006115191A (ja) 撮像装置、シェーディング補正装置、シェーディング補正方法

Legal Events

Date Code Title Description
RD05 Notification of revocation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7425

Effective date: 20171214

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20180126

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20190118

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20191125

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20191205

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20200106

R151 Written notification of patent or utility model registration

Ref document number: 6643101

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151