JP6504128B2 - 電子機器、データ処理方法およびプログラム - Google Patents
電子機器、データ処理方法およびプログラム Download PDFInfo
- Publication number
- JP6504128B2 JP6504128B2 JP2016146865A JP2016146865A JP6504128B2 JP 6504128 B2 JP6504128 B2 JP 6504128B2 JP 2016146865 A JP2016146865 A JP 2016146865A JP 2016146865 A JP2016146865 A JP 2016146865A JP 6504128 B2 JP6504128 B2 JP 6504128B2
- Authority
- JP
- Japan
- Prior art keywords
- inequality
- sign
- mathematical expression
- equal sign
- equal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Description
(x+1)(x+5)=x2+x+5x+5 …(1)
=x2+6x+5 …(2)
のように数式を記載して式を展開するが、従来の電子機器では、少なくとも上記の(2)の数式については左辺が記載されていないため、Verify機能が働かず真偽を判定することができなかった。
(x+1)(x+5)=x2+x+5x+5 …(1)
x2+x+5x+5=…
のように、ユーザが、真と判定された上記(1)の数式の右辺をもう一度左辺に入力し直して、式の展開を行わなければならなかった。
数式の入力を受け付け、その後、特定のユーザ操作を受け付けたことに応じて、入力された前記数式に等号または不等号が含まれているか否かを判断し、
入力された前記数式に等号または不等号が含まれていると判断した場合に、前記等号または不等号、当該等号または不等号の左辺、および、当該等号または不等号の右辺からなる検証対象の数式が正解であるか否かを判断する検証処理を実行し、
入力された前記数式に等号も不等号も含まれていないと判断した場合には、前記検証処理を実行せず、
前記検証処理の結果、前記検証対象の数式が正解であると判断した場合、前記検証対象の数式の前記等号または不等号の右辺、および、前記等号または不等号を、前記検証対象の数式とは別の数式として、表示部に表示させ、
前記別の数式の右辺として、ユーザ操作によるさらに別の数式の入力を受け付け可能な状態で待機する、
制御部を備えることを特徴とする。
次に、関数電卓1の内部構造について説明する。図2は、関数電卓1の内部構成を示すブロック図である。図2に示すように、関数電卓1は、CPU(Central Processing Unit)11と、表示駆動部12と、キー入力部13と、通信部14と、記録媒体読取部15と、記憶部16と、RAM(Random Access Memory)17とを備えて構成されている。
とも、上記のように入力キー群2が操作されて入力された入力データを一時的に記憶する記憶領域170や、ディスプレイ10上に表示させる表示データを一時的に記憶する記憶領域171、後述する連続入力を行うために必要なデータ(すなわち連続入力用データ)を一時的に記憶する記憶領域172、後述する真であると検証された数式の履歴のデータ(すなわち履歴データ)を一時的に記憶する記憶領域173等を備えている。
次に、本実施形態に係る電子機器である関数電卓1における動作について、各図面に示すフローチャートに基づいて説明する。また、本実施形態に係る電子機器である関数電卓1の作用についてもあわせて説明する。なお、以下で説明する関数電卓1の動作は、前述した本発明に係るプログラムに従って行われるため、以下の説明は、本発明に係るプログラムについての説明にもなっている。
関数電卓1のCPU11は、ユーザによりVERIFYキー24(図1参照)が押下されるとVerifyモードに移行し、以下で説明するように、入力された数式を検証し、真または偽の検証結果を出力する検証(Verify)処理を実行するようになっている。以下、VerifyモードにおけるCPU11の動作等について、図3のフローチャートに基づいて説明する。
なお、CPU11は、ユーザによりEXEキー23が押下されたが(ステップS2;Yes)、検証の対象である数式に等号や不等号の記号が含まれていない場合には(ステップS5;No、ステップS13;No)、検証の処理を何もしない(NOP(no operation)参照)。
一方、CPU11は、上記のように、ステップS6やステップS14の検証(Verify)処理で、検証結果が真であった場合、ディスプレイ10上に表示された数式の近傍に「TRUE」の文字を表示させるとともに(ステップS7、S15。図4(B)、図5(B)、図6(B)等参照)とともに、上記のように、RAM17の記憶領域171に記憶されている表示データの中から、検証した数式の右辺(或いは最も右側の等号の右辺)のデータ(例えば図5(B)の場合にはx2+x+5x+5)を連続入力用データとして記憶領域172に記憶させる。
以上のように、本実施形態に係る電子機器1およびプログラムによれば、例えば、前述したように、(x+1)(x+5)の式の展開を行うような場合、ユーザが、
(x+1)(x+5)=x2+x+5x+5 …(1)
と入力して、EXEキー23を押下すると「TRUE」が表示され、右辺が新たな数式の左辺に自動的に移されて、
x2+x+5x+5=
と表示される。そのため、ユーザは、検証結果が真であった(1)式の右辺「x2+x+5x+5」を改めて新たな数式の左辺に入力しなくて済むため、式の展開等を楽に行うことが可能となる。
x2+x+5x+5=x2+6x+5 …(3)
と入力すればよい。そして、ユーザが入力するのは、右辺の「x2+6x+5」だけであるため、例えば自分のノート等で式の展開を行う場合に、
(x+1)(x+5)=x2+x+5x+5 …(1)
=x2+6x+5 …(2)
の記載するのと同じ感覚で式を展開することが可能となる。
また、上記実施形態では、検証された式の右辺を新たな左辺に移動する際に、等号あるいは不等号の記号を追加したが、この記号を追加表示しないで、ユーザに記号を含めて新たな右辺を入力させるようにしても良い。
以下に、この出願の願書に最初に添付した特許請求の範囲に記載した発明を付記する。付記に記載した請求項の項番は、この出願の願書に最初に添付した特許請求の範囲の通りである。
〔付記〕
<請求項1>
左辺、等号または不等号、右辺の順に表記される数式を入力する入力手段と、
前記入力手段から入力された数式をディスプレイ上に表示させる表示制御手段と、
前記入力された数式を検証し、真または偽の検証結果を出力する検証手段と、
前記検証手段による前記数式の検証結果が真である場合に、検証された前記数式の右辺を新たな数式の左辺として表示させ、ユーザに右辺の入力を行わせる入力制御手段と、
を備えることを特徴とする電子機器。
<請求項2>
前記入力制御手段は、検証された前記数式に含まれる等号または不等号を、表示させた前記新たな数式の前記左辺の右側に追加して表示させて、ユーザに右辺の入力を行わせる
ことを特徴とする請求項1に記載の電子機器。
<請求項3>
前記入力制御手段は、前記検証手段による前記数式の検証結果が真である場合、かつ、ユーザによる所定の操作があった場合に、検証された前記数式の前記右辺を新たな数式の左辺に表示させることを特徴とする請求項1または請求項2に記載の電子機器。
<請求項4>
前記検証手段は、前記数式に複数の等号または不等号が含まれている場合には、最も右側に表記されている等号または不等号に関する数式の部分を対象として検証を行うことを特徴とする請求項1から請求項3のいずれか一項に記載の電子機器。
<請求項5>
前記検証手段により真であると検証された前記数式の履歴を記憶する記憶手段と、
ユーザにより所定の操作が行われた場合に、前記記憶手段に記憶された、真であると検証された前記数式の履歴を1つの数式の形で表示する履歴表示手段と、
を備えることを特徴とする請求項1から請求項4のいずれか一項に記載の電子機器。
<請求項6>
ディスプレイを備えたコンピュータを、
左辺、等号または不等号、右辺の順に表記される数式を入力する入力手段と、
前記入力手段から入力された数式をディスプレイ上に表示させる表示制御手段と、
前記入力された数式を検証し、真または偽の検証結果を出力する検証手段と、
前記検証手段による前記数式の検証結果が真である場合に、検証された前記数式の右辺を新たな数式の左辺として表示させ、ユーザに右辺の入力を行わせる入力制御手段、
として機能させるためのプログラム。
2 キー群(入力手段)
10 ディスプレイ
11 CPU(表示制御手段、検証手段、入力制御手段、履歴表示手段)
17 RAM(記憶手段)
Claims (6)
- 数式の入力を受け付け、その後、特定のユーザ操作を受け付けたことに応じて、入力された前記数式に等号または不等号が含まれているか否かを判断し、
入力された前記数式に等号または不等号が含まれていると判断した場合に、前記等号または不等号、当該等号または不等号の左辺、および、当該等号または不等号の右辺からなる検証対象の数式が正解であるか否かを判断する検証処理を実行し、
入力された前記数式に等号も不等号も含まれていないと判断した場合には、前記検証処理を実行せず、
前記検証処理の結果、前記検証対象の数式が正解であると判断した場合、前記検証対象の数式の前記等号または不等号の右辺、および、前記等号または不等号を、前記検証対象の数式とは別の数式として、表示部に表示させ、
前記別の数式の右辺として、ユーザ操作によるさらに別の数式の入力を受け付け可能な状態で待機する、
制御部を備えることを特徴とする電子機器。 - 前記制御部は、さらに、
前記検証処理において、
入力された前記数式に等号が含まれていると判断した場合、前記等号の左辺と右辺とが等しいか否かを判断し、
入力された前記数式に不等号が含まれていると判断した場合、前記不等号の左辺と右辺との大小関係が正しいか否かを判断することを特徴とする請求項1に記載の電子機器。 - 前記制御部は、さらに、
前記検証処理において、入力された前記数式に複数の等号または不等号が含まれている場合には、最も右側に表記されている等号または不等号、当該等号または不等号の左辺、および、当該等号または不等号の右辺からなる数式を、前記検証対象の数式として正解であるか否かの判断を行うことを特徴とする請求項1または請求項2に記載の電子機器。 - 前記制御部は、さらに、
前記検証処理において正解であると判断された数式を記憶手段によって記憶させ、
特定のユーザ操作を受け付けたことに応じて、前記記憶手段に記憶させた前記数式の履歴を、少なくとも1つの等号または不等号を含む1つの数式の形で表示する、ことを特徴とする請求項1から請求項3のいずれか一項に記載の電子機器。 - 電子機器の処理装置によって、
数式の入力を受け付け、その後、特定のユーザ操作を受け付けたことに応じて、入力された前記数式に等号または不等号が含まれているか否かを判断させ、
入力された前記数式に等号または不等号が含まれていると判断された場合に、前記等号または不等号、当該等号または不等号の左辺、および、当該等号または不等号の右辺からなる検証対象の数式が正解であるか否かを判断する検証処理を実行させ、
入力された前記数式に等号も不等号も含まれていないと判断した場合には、前記検証処理を実行させず、
前記検証処理の結果、前記検証対象の数式が正解であると判断した場合、前記検証対象の数式の前記等号または不等号の右辺、および、前記等号または不等号を、前記検証対象の数式とは別の数式として、表示部に表示させ、
前記別の数式の右辺として、ユーザ操作によるさらに別の数式の入力を受け付け可能な状態で待機する、
コンピュータにより読み取り可能なプログラム。 - 電子機器の処理装置によって実行されるデータ処理方法であって、
数式の入力を受け付け、その後、特定のユーザ操作を受け付けたことに応じて、入力された前記数式に等号または不等号が含まれているか否かを判断し、
入力された前記数式に等号または不等号が含まれていると判断した場合に、前記等号または不等号、当該等号または不等号の左辺、および、当該等号または不等号の右辺からなる検証対象の数式が正解であるか否かを判断する検証処理を実行し、
入力された前記数式に等号も不等号も含まれていないと判断した場合には、前記検証処理を実行せず、
前記検証処理の結果、前記検証対象の数式が正解であると判断した場合、前記検証対象の数式の前記等号または不等号の右辺、および、前記等号または不等号を、前記検証対象の数式とは別の数式として、表示部に表示させ、
前記別の数式の右辺として、ユーザ操作によるさらに別の数式の入力を受け付け可能な状態で待機する、データ処理方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016146865A JP6504128B2 (ja) | 2016-07-27 | 2016-07-27 | 電子機器、データ処理方法およびプログラム |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016146865A JP6504128B2 (ja) | 2016-07-27 | 2016-07-27 | 電子機器、データ処理方法およびプログラム |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014259833A Division JP5979212B2 (ja) | 2014-12-24 | 2014-12-24 | 電子機器およびプログラム |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2016192232A JP2016192232A (ja) | 2016-11-10 |
JP2016192232A5 JP2016192232A5 (ja) | 2018-02-08 |
JP6504128B2 true JP6504128B2 (ja) | 2019-04-24 |
Family
ID=57245632
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016146865A Active JP6504128B2 (ja) | 2016-07-27 | 2016-07-27 | 電子機器、データ処理方法およびプログラム |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6504128B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2019168935A (ja) * | 2018-03-23 | 2019-10-03 | カシオ計算機株式会社 | 入力装置、入力方法、およびプログラム |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4092810B2 (ja) * | 1999-04-15 | 2008-05-28 | カシオ計算機株式会社 | 演算表示装置及びプログラムを記録したコンピュータ読み取り可能な記録媒体 |
JP2007102700A (ja) * | 2005-10-07 | 2007-04-19 | Sharp Corp | 電子機器、その制御プログラム、および、コンピュータ読取り可能な記録媒体 |
JP5760327B2 (ja) * | 2010-04-26 | 2015-08-05 | カシオ計算機株式会社 | 電子機器及びプログラム |
-
2016
- 2016-07-27 JP JP2016146865A patent/JP6504128B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2016192232A (ja) | 2016-11-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4661654B2 (ja) | 数式表示制御装置及び数式表示制御プログラム | |
JP4849179B2 (ja) | グラフ表示装置及びプログラム | |
US9880969B2 (en) | Computing device and storage medium containing program therefor | |
EP2642468A1 (en) | Learning support device, learning support method and storage medium in which learning support program is stored | |
JP4961792B2 (ja) | 数式編集装置及び数式編集プログラム | |
JP6504128B2 (ja) | 電子機器、データ処理方法およびプログラム | |
JP2009059256A (ja) | グラフ描画可能な電子機器及びプログラム | |
AU2018204594B2 (en) | Graph display method, graph generating method, electronic device, and recording medium | |
US20190220254A1 (en) | Programming support device, programming support method, and non-transitory recording medium | |
JP5979212B2 (ja) | 電子機器およびプログラム | |
JP5287588B2 (ja) | 図形表示装置およびプログラム | |
USRE46215E1 (en) | Computing machine with an inequality computation function | |
JP2011043917A (ja) | 数式表示演算装置およびプログラム | |
JP2006331184A (ja) | 電子機器およびその制御プログラム | |
US20220276781A1 (en) | Electronic device, electronic device control method, and recording medium | |
JP5141208B2 (ja) | 素因数分解計算機 | |
JP5353152B2 (ja) | 数式演算処理装置及び数式演算処理プログラム | |
JP2014149642A (ja) | 数式表示制御装置、数式表示制御方法及びプログラム | |
JP6028329B2 (ja) | 数式表示装置及び数式表示プログラム | |
JP4192868B2 (ja) | 関数電卓 | |
JP5471126B2 (ja) | 電子機器及びプログラム | |
JP4775244B2 (ja) | 数式処理装置及び数式処理プログラム | |
JP5532890B2 (ja) | 表示装置およびプログラム | |
JP5962802B2 (ja) | 数学公式学習装置およびプログラム | |
JP5617961B2 (ja) | 図形表示装置およびプログラム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20171222 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20171222 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20180709 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20180807 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20181005 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20181127 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20181210 |
|
A911 | Transfer of reconsideration by examiner before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20181218 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190226 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190311 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6504128 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |