JP6075191B2 - 補間回路および受信回路 - Google Patents
補間回路および受信回路 Download PDFInfo
- Publication number
- JP6075191B2 JP6075191B2 JP2013095982A JP2013095982A JP6075191B2 JP 6075191 B2 JP6075191 B2 JP 6075191B2 JP 2013095982 A JP2013095982 A JP 2013095982A JP 2013095982 A JP2013095982 A JP 2013095982A JP 6075191 B2 JP6075191 B2 JP 6075191B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- interpolation
- switch
- data
- capacitor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000003990 capacitor Substances 0.000 claims description 87
- 238000001514 detection method Methods 0.000 claims description 8
- 230000002194 synthesizing effect Effects 0.000 claims description 4
- 238000010586 diagram Methods 0.000 description 23
- 230000000052 comparative effect Effects 0.000 description 20
- 238000005070 sampling Methods 0.000 description 14
- 238000006243 chemical reaction Methods 0.000 description 4
- 230000003111 delayed effect Effects 0.000 description 3
- 230000001360 synchronised effect Effects 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 2
- 230000000295 complement effect Effects 0.000 description 2
- 230000012447 hatching Effects 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 238000004891 communication Methods 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 230000010365 information processing Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06G—ANALOGUE COMPUTERS
- G06G7/00—Devices in which the computing operation is performed by varying electric or magnetic quantities
- G06G7/12—Arrangements for performing computing operations, e.g. operational amplifiers
- G06G7/30—Arrangements for performing computing operations, e.g. operational amplifiers for interpolation or extrapolation
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Theoretical Computer Science (AREA)
- Software Systems (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Analogue/Digital Conversion (AREA)
- Television Systems (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
Description
Code)に基づき補間データを生成する。判定回路14は、補間データを参照値と比較することにより、ハイレベルかローレベルかを判定する。これにより、判定回路14は、出力データを生成する。検出回路16は、出力データのバウンダリ点に基づき出力データの位相を検出し検出信号を出力する。LPF18は、検出信号をフィルタリングし、補間コードとする。受信回路100としては、例えばCDR(Clock
Data Recovery)回路を用いることができる。
Effect Transistor)63aおよび63b、p型FET64aおよび64bを備えている。FET63aとFET64aとのドレインは共通に接続されインバータ80aの出力ノードとなる。FET63aとFET64aとのゲートは共通に接続されインバータ80aの入力ノードとなる。FET63aおよび64aのソースはそれぞれノードN10aおよび電源Vdd(第2電源)に接続される。インバータ80bも同様である。
(付記1)時系列に入力される複数の入力データを、それぞれ保持する複数の保持回路と、前記複数の保持回路に保持された、時系列に隣接する入力データを、補間コードに基づき重み付けし合成した補間データを生成する生成回路と、を具備することを特徴とする補間回路。
(付記2)前記複数の保持回路のそれぞれは、前記入力データの電圧に対応する電荷を蓄積するキャパシタを備えることを特徴とする付記1記載の補間回路。
(付記3)前記複数の保持回路のそれぞれは、前記キャパシタの一端と第1電源との間に直列に接続された第1スイッチと、前記キャパシタの他端と前記第1電源より低い電圧の第2電源との間に直列に接続された第2スイッチと、前記キャパシタの一端に前記入力データに対応する電流を印加する第3スイッチと、を具備することを特徴とする付記2記載の補間回路。
(付記4)前記生成回路には、前記時系列に隣接する保持回路の出力および前記補間コードが入力することを特徴とする付記1から3のいずれか一項記載の補間回路。
(付記5)前記生成回路は、前記時系列に隣接する保持回路の出力を前記補間コードに基づき重み付けし合成した電流を生成する重み付け回路と、前記電流に基づき前記補間データのハイまたはローを判定する判定回路とを備えることを特徴とする付記4記載の補間回路。
(付記6)前記第1スイッチがオフかつ前記第2スイッチがオンの間に、前記第3スイッチのオン期間が含まれることを特徴とする付記3記載の補間回路。
(付記7)前記重み付け回路は、隣接する保持回路に保持された入力データを、前記補間コードに基づき重み付けし合成した第1電流と、前記隣接する保持回路に保持された電圧の反転データを前記補間コードに基づき重み付けし合成した第2電流と、を生成し、前記判定回路は、前記第1電流と前記第電流とを比較することにより、前記補間データの判定を行なうことを特徴とする付記5記載の補間回路。
(付記8)キャパシタの容量値は互いに同じであることを特徴とする付記2から4のいずれか一項記載の補間回路。
(付記9)付記1から8のいずれか一項記載の補間回路と、前記補間データの位相を検出し、前記補間コードを生成する検出回路と、を具備することを特徴とする受信回路。
13 サンプリング回路
16 検出回路
32−35 スイッチ
44 キャパシタ
45 生成回路
46 重み付け回路
48 判定回路
60 ラッチ回路
61 トランジスタ
62 電流源
65 FET
100 受信回路
Claims (6)
- 時系列に入力される複数の入力データを、それぞれ保持する複数の保持回路と、
前記複数の保持回路に保持された、時系列に隣接する入力データに対応する電圧を補間コードに基づき重み付けし合成した第1電流と、前記時系列に隣接する入力データに対応する電圧の反転電圧を前記補間コードに基づき重み付けし合成した第2電流と、を生成する重み付け回路と、
前記第1電流と前記第2電流とを比較することにより、補間データのハイまたはローを判定する判定回路と、
を具備することを特徴とする補間回路。 - 前記複数の保持回路のそれぞれは、前記入力データに対応する電荷を蓄積するキャパシタを備えることを特徴とする請求項1記載の補間回路。
- 前記複数の保持回路のそれぞれは、前記キャパシタの一端と第1電源との間に直列に接続された第1スイッチと、
前記キャパシタの他端と前記第1電源より低い電圧の第2電源との間に直列に接続された第2スイッチと、
前記キャパシタの一端に前記入力データに対応する電流を印加する第3スイッチと、
を具備し、
前記キャパシタの他端は前記重み付け回路に接続され、
前記キャパシタと前記重み付け回路との間には直列にスイッチは接続されていないことを特徴とする請求項2記載の補間回路。 - 前記判定回路は、2つのインバータを有するラッチ回路を備え、
前記2つのインバータのそれぞれの電源に前記第1電流および前記第2電流が流れることを特徴とする請求項1から3のいずれか一項記載の補間回路。 - 前記保持回路が前記入力データを保持するときに、前記第2スイッチおよび前記第3スイッチがオンし、前記第1スイッチがオフすることを特徴とする請求項3記載の補間回路。
- 請求項1から5のいずれか一項記載の補間回路と、
前記補間データの位相を検出し、前記補間コードを生成する検出回路と、
を具備することを特徴とする受信回路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013095982A JP6075191B2 (ja) | 2013-04-30 | 2013-04-30 | 補間回路および受信回路 |
US14/179,133 US9165166B2 (en) | 2013-04-30 | 2014-02-12 | Interpolation circuit and receiving circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013095982A JP6075191B2 (ja) | 2013-04-30 | 2013-04-30 | 補間回路および受信回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014217040A JP2014217040A (ja) | 2014-11-17 |
JP6075191B2 true JP6075191B2 (ja) | 2017-02-08 |
Family
ID=51788744
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013095982A Expired - Fee Related JP6075191B2 (ja) | 2013-04-30 | 2013-04-30 | 補間回路および受信回路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9165166B2 (ja) |
JP (1) | JP6075191B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10790840B2 (en) | 2018-11-15 | 2020-09-29 | Analog Devices International Unlimited Company | Pipelined-interpolating analog-to-digital converter |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6930516B2 (en) * | 2001-05-30 | 2005-08-16 | Agere Systems Inc. | Comparator circuits having non-complementary input structures |
JP3904495B2 (ja) | 2001-09-04 | 2007-04-11 | 松下電器産業株式会社 | A/d変換器 |
CN1290266C (zh) | 2001-09-04 | 2006-12-13 | 松下电器产业株式会社 | A/d转换器 |
JP4668750B2 (ja) * | 2005-09-16 | 2011-04-13 | 富士通株式会社 | データ再生回路 |
WO2009153838A1 (ja) * | 2008-06-20 | 2009-12-23 | 富士通株式会社 | 受信装置 |
US7893858B2 (en) * | 2009-03-05 | 2011-02-22 | Netlogic Microsystems, Inc. | EDC architecture |
US8223046B2 (en) * | 2009-08-14 | 2012-07-17 | Entropic Communications, Inc. | Method and system for accelerated analog to digital conversion |
JP5678672B2 (ja) * | 2011-01-07 | 2015-03-04 | 富士通株式会社 | 受信回路及び電子装置 |
US8324952B2 (en) * | 2011-05-04 | 2012-12-04 | Phase Matrix, Inc. | Time interpolator circuit |
JP2013016985A (ja) * | 2011-07-01 | 2013-01-24 | Renesas Electronics Corp | 位相補間回路及びその設計方法 |
JP5998612B2 (ja) * | 2012-04-23 | 2016-09-28 | 富士通株式会社 | 補間回路および受信回路 |
-
2013
- 2013-04-30 JP JP2013095982A patent/JP6075191B2/ja not_active Expired - Fee Related
-
2014
- 2014-02-12 US US14/179,133 patent/US9165166B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US9165166B2 (en) | 2015-10-20 |
US20140320192A1 (en) | 2014-10-30 |
JP2014217040A (ja) | 2014-11-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7912167B2 (en) | Clock and data recovery circuit | |
KR101291803B1 (ko) | 폴딩 아날로그 디지털 컨버터 | |
TWI586109B (zh) | 相位內插器及時脈與資料回復電路 | |
JP2008124726A (ja) | ランプ波発生回路およびadコンバータ | |
US6175323B1 (en) | Differential pair-based folding interpolator circuit for an analog-to-digital converter | |
CN111756355A (zh) | 正交时钟产生电路及其方法 | |
KR100715845B1 (ko) | 위상혼합기 및 이를 이용한 다중위상 발생기 | |
US8674869B2 (en) | A/D conversion circuit | |
JP6075191B2 (ja) | 補間回路および受信回路 | |
US6239733B1 (en) | Current interpolation circuit for use in an A/D converter | |
KR20070007645A (ko) | 위상 보간 회로. | |
JP2012182871A (ja) | チャージポンプ回路及びスイッチ装置 | |
WO2023080241A1 (ja) | 位相補間回路 | |
US8164373B2 (en) | Drive strength control of phase rotators | |
US6696876B2 (en) | Clock interpolation through capacitive weighting | |
US8872574B2 (en) | Interpolation circuit and reception system | |
JP6075192B2 (ja) | 電子回路 | |
JPH1098356A (ja) | 電圧制御発振器 | |
CN115643137B (zh) | 具有更大增益的多级采样器的装置及方法 | |
EP2779460B1 (en) | Fine timing adjustment method | |
JP2014135604A (ja) | 信号処理回路 | |
CN117526929A (zh) | 电子元件与相位侦测器 | |
CN117526930A (zh) | 电子元件与相位侦测器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20160113 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160829 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160913 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20161104 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20161213 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20161226 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6075191 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |