JP6052221B2 - 電力変換装置 - Google Patents

電力変換装置 Download PDF

Info

Publication number
JP6052221B2
JP6052221B2 JP2014077068A JP2014077068A JP6052221B2 JP 6052221 B2 JP6052221 B2 JP 6052221B2 JP 2014077068 A JP2014077068 A JP 2014077068A JP 2014077068 A JP2014077068 A JP 2014077068A JP 6052221 B2 JP6052221 B2 JP 6052221B2
Authority
JP
Japan
Prior art keywords
circuit
auxiliary
potential side
switching element
energization
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2014077068A
Other languages
English (en)
Other versions
JP2015008622A (ja
Inventor
藤行 岩本
藤行 岩本
和弘 梅谷
和弘 梅谷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Denso Corp
Original Assignee
Denso Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Denso Corp filed Critical Denso Corp
Priority to JP2014077068A priority Critical patent/JP6052221B2/ja
Priority to US14/288,588 priority patent/US9300208B2/en
Publication of JP2015008622A publication Critical patent/JP2015008622A/ja
Application granted granted Critical
Publication of JP6052221B2 publication Critical patent/JP6052221B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • H02M3/158Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • H02M3/158Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load
    • H02M3/1588Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load comprising at least one synchronous rectifier element
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/32Means for protecting converters other than automatic disconnection
    • H02M1/34Snubber circuits
    • H02M1/342Active non-dissipative snubbers
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)

Description

本発明は、少なくとも一つの通電制御素子を有する通電制御素子又は整流素子から成る主直列回路において、共通接続点に主インダクタが接続された構成を取り、通電制御素子をスイッチング動作させることで、入力される電力を変換して出力する電力変換装置に関する。
電力変換装置であるスイッチング電源装置については小型化が求められているが、小型化を実現するためには、例えば当該装置に使用されている受動素子の体格を小型化することが考えられる。受動素子の体格を小型化するには、スイッチング周波数を向上させれば良いが、スイッチング周波数を向上させるとスイッチング損失が増加するため、一方で電力変換効率の低下が問題となる。
例えば特許文献1には、双方向チョッパを備えてなるスイッチング電源装置において、4つの半導体スイッチと1つスナバコンデンサとを追加することで、双方向チョッパを構成するスイッチング素子(M1,M2)のターンオフ時の損失を低減する技術が開示されている。
特開2012−70467号公報
しかしながら、特許文献1の構成では、回路コストを支配する要因となる半導体スイッチの追加数が「4」と多い上に、それらのうち2つ(S1,S3)を駆動するために、基準電位がグランドとは異なる浮遊電源を2つ追加する必要がある。加えて、主スイッチング素子(M1,M2)がターンオフする際に、追加したスイッチ(S1〜S4)には、瞬間的にリアクトル16の電流に等しい大電流が流れるため、電流定格を主スイッチング素子M1,M2と同等程度に大きくする必要がある。結果として、コストアップすると共に回路の実装面積も大きくなることが想定される。
本発明は上記事情に鑑みてなされたものであり、その目的は、より簡単な回路構成でターンオフ損失を低減できる電力変換装置を提供することにある。
請求項1又は2記載の電力変換装置によれば、蓄電部及び、高電位側から低電位側への通電を阻止し、且つ低電位側から高電位側への通電を許容する還流用素子又は還流用回路が迂回する電流経路を構成するように設けられた通電制御素子又は整流素子と異なる側の通電制御素子を導通させて主インダクタに通電を行った後、当該通電制御素子をターンオフさせると、主インダクタに蓄積された電流が(第1)蓄電部及び(第1)還流用素子又は還流用回路を介して流れ、蓄電部に充電されている電荷が出力端子側に放電される。これにより、上記通電制御素子の導通端子間電圧の勾配が緩やかになり、ターンオフ時の損失を低減できる。
ここで、通電制御素子のターンオフ前に、第1補助スイッチング素子をオンさせると、当初は補助インダクタを介して(第1)蓄電部に充電が行われる。そして、(第1)蓄電部の端子電圧が十分上昇した時点で、補助インダクタに磁気エネルギーが残存していれば、(第1)還流用素子又は還流用回路を介して形成されるループ経路に電流が流れ続け、(第1)蓄電部を引き続き充電させることができる。したがって、簡単な回路構成で、通電制御素子のターンオフ損失を低減することができる。
また、2つの電源出力端子の間に、第1補助スイッチング素子と直列に接続され、高電位側から低電位側への通電を阻止し、且つ低電位側から高電位側への通電を許容する(第1)通電経路形成素子又は通電経路形成回路を備える。これにより、第1補助スイッチング素子をオンして(第1)蓄電部への充電が完了した後に、補助インダクタに磁気エネルギーが残存していれば、(第1)通電経路形成素子又は通電経路形成回路→補助インダクタ→(第1)還流用素子又は還流用回路の経路により、エネルギーを出力側に回生させることができる。
更に、第1補助スイッチング素子に加えて、第2補助スイッチング素子を備え、第2補助スイッチング素子は(第1)還流用素子又は還流用回路と直列に接続されたうえで、主直列回路に並列に接続されている。これにより、第1及び第2補助スイッチング素子のオンオフ状態を制御して、補助インダクタに通電することができる。
請求項記載の電力変換装置によれば、第1還流用素子又は還流用回路と、補助インダクタと第2補助スイッチング素子の接続点との間に、高電位側から低電位側への通電を阻止し、且つ低電位側から高電位側への通電を許容する第2通電経路形成素子又は通電経路形成回路を接続し、第1通電経路形成素子又は通電経路形成回路と主直列回路の一方の端子との間に、高電位側から低電位側への通電を阻止し、且つ低電位側から高電位側への通電を許容する第2還流用素子又は還流用回路を接続し、主インダクタが接続される主直列回路の共通接続点と、第1通電経路形成素子又は通電経路形成回路及び第2還流用素子又は還流用回路の共通接続点との間に第2蓄電部を備える。このように構成すれば、2つの通電制御素子をオンオフ制御して昇降圧制御を行う際に、何れの通電制御素子がターンオフする際の導通端子間電圧の勾配を緩やかにして、ターンオフ時の損失を低減できる。
第1実施形態であり、スイッチング電源装置の回路構成を示す図 昇圧動作のタイミングチャート 図2のタイミングチャートにおける期間M1〜M3に流れる回路電流を示す図 同期間M4,M5に流れる回路電流を示す図 降圧動作のタイミングチャート 図5のタイミングチャートにおける期間M1〜M3に流れる回路電流を示す図 同期間M4,M5に流れる回路電流を示す図 第2実施形態を示す図2相当図 図8のタイミングチャートにおける期間M4,M5に流れる回路電流を示す図 同期間M6,M7に流れる回路電流を示す図 図5相当図 図11のタイミングチャートにおける期間M4,M5に流れる回路電流を示す図 同期間M6,M7に流れる回路電流を示す図 第3実施形態を示す図1相当図 第4実施形態を示す図1相当図 第5実施形態を示す図1相当図 第6実施形態を示す図1相当図 第7実施形態を示す図1相当図 第8実施形態を示す図1相当図 第9実施形態を示す図1相当図 第10実施形態であり、インバータ回路に適用した場合を示す図1相当図 第11実施形態を示す図1相当図 第12実施形態を示す図1相当図 制御内容を示すフローチャート
(第1実施形態)
図1に示すように、直流電源1の両端には、入力側のコンデンサC1が接続されている。2つのスイッチング素子(例えばIGBT)S2及びS1(通電制御素子)は直列に接続されており(主直列回路)、直流電源1の正側端子と、スイッチング素子S2のエミッタとの間には、リアクトルL1(主インダクタ)が接続されている。スイッチング素子S2及びS1の直列回路に対しては、逆方向のダイオードDa1(還流用素子),コンデンサCa1及びCa2(スナバコンデンサ,蓄電素子,蓄電部),逆方向のダイオードDa2(還流用素子)の直列回路が並列に接続されている。そして、コンデンサCa1及びCa2の共通接続点は、スイッチング素子S2のエミッタに接続されている。
ダイオードDa1のカソードとダイオードDa2のカソードとの間には、スイッチング素子(NチャネルMOSFET)Sa1(第1補助スイッチング素子)及び逆方向のダイオードDa3(通電経路形成素子)の直列回路が接続されている。また、ダイオードDa1のアノードとグランドとの間には、逆方向のダイオードDa4(通電経路形成素子)及びスイッチング素子(NチャネルMOSFET)Sa2の直列回路が接続されている。そして、スイッチング素子Sa1のソースと、スイッチング素子(第2補助スイッチング素子)Sa2のドレインとの間には、リアクトルLa1(補助インダクタ)が接続されている。また、スイッチング素子S2及びS1の直列回路に対しては、出力側のコンデンサC2が並列に接続されている。
以上において、スイッチング素子S2及びS1並びにリアクトルL1が双方向チョッパ2を構成しており、残りのコンデンサC1,C2を除く回路素子群が損失低減回路3を構成している。そして、スイッチング電源装置4(電力変換装置)は、これらを含んで構成されている。
次に、本実施形態の作用について説明する。図2に示すように、スイッチング電源装置4が昇圧動作を行う際の動作期間をM1〜M6の6つに区分し、以下各期間について説明する。
<昇圧動作;期間M1>
図3(a)に示すようにスイッチング素子S1がオンする期間であり(Sa1及びSa2はオフ)、リアクトルL1に通電が行われて磁気エネルギーが蓄積される。
<期間M2>
図3(b)に示すように、スイッチング素子S1がターンオフして、リアクトルL1の電流がコンデンサCa1,ダイオードDa1を介してスイッチング電源装置4の出力端子側に流れる。この時、コンデンサCa1に充電されている電荷が放電されて、スイッチング素子S1のコレクタ−エミッタ間電圧の変化を緩やかにする(図2(b)参照)。これにより、ターンオフ時のスイッチング損失が低減される。
<期間M3>
図3(c)に示すように、コンデンサCa1の放電が終了すると、リアクトルL1の電流は、スイッチング素子S2のフリーホイールダイオードを介して出力端子側に流れる。
<期間M4>
図4(d)に示すように、スイッチング素子Sa1及びSa2をオンにして、上記フリーホイールを介して流れる電流の一部を、リアクトルLa1にも流す。
<期間M6>
図4(e)に示すように、スイッチング素子S1をターンオンさせた(M5)以降に、スイッチング素子Sa1及びSa2をオフにする。この場合、スイッチング素子Sa1及びSa2をオンさせる期間は、例えば予め定めた一定期間とする。すると、リアクトルLa1の電流がダイオードDa2及びDa3→リアクトルLa1→ダイオードDa4→コンデンサCa1の経路で流れ、コンデンサCa1の端子電圧がスイッチング電源装置4の出力電圧V2になるまで充電する。充電が終了した時点でリアクトルLa1に磁気エネルギーが残存していれば、電流はダイオードDa1を介して出力端子側に流れる。その後、期間M1に戻る。
次に、図5に示すように、スイッチング電源装置4が降圧動作を行う際の動作を、上記と同様に説明する。
<降圧動作;期間M1>
図6(a)に示すようにスイッチング素子S2がオンする期間であり(Sa1及びSa2はオフ)、出力端子側よりリアクトルL1に逆極性で通電が行われて磁気エネルギーが蓄積される。
<期間M2>
図6(b)に示すように、スイッチング素子S2がターンオフして、リアクトルL1の電流が、グランド→ダイオードDa2→コンデンサCa2→リアクトルL1の経路で直流電源1側に流れる。この時、コンデンサCa2に充電されている電荷が放電されて、スイッチング素子S2のコレクタ−エミッタ間電圧の変化を緩やかにする(図5(b)参照)。これにより、ターンオフ時のスイッチング損失が低減される。
<期間M3>
図6(c)に示すように、コンデンサCa2の放電が終了すると、リアクトルL1の電流は、スイッチング素子S1のフリーホイールダイオードを介して直流電源1側に流れる。
<期間M4>
図7(d)に示すように、スイッチング素子Sa1及びSa2をオンにして、リアクトルLa1に通電する。
<期間M6>
図7(e)に示すように、スイッチング素子S2をターンオンさせた(M5)以降に、スイッチング素子Sa1及びSa2をオフにする。この場合も、スイッチング素子Sa1及びSa2をオンさせる期間は、例えば予め定めた一定期間とする。すると、リアクトルLa1の電流がダイオードDa4及びDa1→スイッチング素子S2→コンデンサCa2→ダイオードDa3の経路で流れ、コンデンサCa2の端子電圧がスイッチング電源装置4の出力電圧V2になるまで充電する。充電が終了した時点でリアクトルLa1に磁気エネルギーが残存していれば、電流はリアクトルL1を介して入力端子側に流れる。その後、期間M1に戻る。
以上のように本実施形態によれば、昇圧動作においてスイッチング素子S1がターンオフした際に、リアクトルL1の電流を、コンデンサCa1,ダイオードDa1を介してスイッチング電源装置4の出力端子側に流し、コンデンサCa1の充電電荷を放電させる。これにより、スイッチング素子S1のコレクタ−エミッタ間電圧の変化が緩やかになり、ターンオフ時のスイッチング損失を低減できる。
そして、コンデンサCa1の放電が終了するとスイッチング素子Sa1及びSa2をオンにして、スイッチング素子S2のフリーホイールダイオードを介して出力端子側に流れる電流の一部をリアクトルLa1にも流す。それから、スイッチング素子S1をターンオンさせると同時、又はその後にスイッチング素子Sa1及びSa2をオフにすることで、リアクトルLa1の電流によりコンデンサCa1を充電する。
また、降圧動作において、スイッチング素子S2がターンオフした際に、リアクトルL1の電流を、ダイオードDa2,コンデンサCa2を介して直流電源1側に流し、コンデンサCa2の充電電荷を放電させる。これにより、スイッチング素子S2のコレクタ−エミッタ間電圧の変化が緩やかになり、ターンオフ時のスイッチング損失が低減される。
そして、コンデンサCa2の放電が終了した後にスイッチング素子Sa1及びSa2をオンにして、リアクトルLa1に通電する。それから、スイッチング素子S2をターンオンさせると同時、又はその後に、スイッチング素子Sa1及びSa2をオフにすることで、リアクトルLa1の電流によりコンデンサCa2を充電する。
したがって、従来よりも少ない素子数で、且つ浮遊電源を1つのみ使用する簡単な回路構成により、スイッチング素子S1,S2の両方に対して、ターンオフする際の損失を低減できる。また、コンデンサCa1,Ca2の充電は常にリアクトルLa1に流れる電流によって行われるため、補助スイッチSa1,Sa2の通電に伴う損失やダイオードDa1−Da4の損失を無視すると充電動作は無損失であり、これによってスイッチ電源装置4の効率を一層向上させることができる。また、コンデンサCa1,Ca2を充電するに足る最小限の電流をLa1に蓄積させるようスイッチング素子Sa1,Sa2をオンとする期間を最小限に制御することで、スイッチング素子Sa1及びSa2を介して流れる電流により発生する損失も極力低減できる。
(第2実施形態)
以下、第1実施形態と同一部分には同一符号を付して説明を省略し、異なる部分について説明する。図8に示すように、第2実施形態では、昇圧動作時にスイッチング素子Sa1だけをオンさせる。尚、期間はM1からM7までとなっており、期間M1〜M3のスイッチングパターンは第1実施形態と同様である。
<昇圧動作;期間M4>
図9(a)に示すように、第1実施形態では、スイッチング素子Sa1及びSa2を同時にオンさせる期間であったが、それに替えてスイッチング素子S1をオンさせる。
<期間M5>
そして、続く期間M5では、図9(b)に示すように、スイッチング素子S1のオンを維持したまま、スイッチング素子Sa1をオンさせる。これにより、スイッチング素子Sa1→リアクトルLa1→ダイオードDa4→コンデンサCa1の経路で電流が流れ、コンデンサCa1が充電される。
<期間M6>
図10(c)に示すように、スイッチング素子S1のオンを維持したまま、スイッチング素子Sa1をオフさせる。すると、ダイオードDa2及びDa3→リアクトルLa1→ダイオードDa4→コンデンサCa1の経路で電流が流れ、コンデンサCa1の端子電圧がスイッチング電源装置4の出力電圧V2になるまで充電が継続される。
<期間M7>
図10(d)に示すように、スイッチングパターンは期間M6と同じであり、コンデンサCa1の端子電圧がV2に達してもリアクトルLa1に磁気エネルギーが残存している場合は、ダイオードDa4からダイオードDa1を介して出力端子側に電流が流れる。リアクトルLa1の磁気エネルギーがなくなれば、期間M1に戻る。
次に、図11に示す降圧動作の場合であるが、スイッチング素子Sa2だけをオンさせる。やはり、期間はM1からM7までとなっており、期間M1〜M3のスイッチングパターンは第1実施形態と同様である。そして、
<降圧動作;期間M4>
図12(a)に示すように、第1実施形態におけるスイッチング素子Sa1及びSa2の同時にオンに替えて、スイッチング素子S2をオンさせる。
<期間M5>
図12(b)に示すように、スイッチング素子S2のオンを維持したまま、スイッチング素子Sa2をオンさせる。これにより、スイッチング素子S2→コンデンサCa2→ダイオードDa3→リアクトルLa1→スイッチング素子Sa2→グランドの経路で電流が流れ、コンデンサCa2が充電される。
<期間M6>
図13(c)に示すように、スイッチング素子S2のオンを維持したまま、スイッチング素子Sa2をオフさせる。すると、期間M5の経路における「スイッチング素子Sa2→グランド」に替えて、「ダイオードDa4及びDa1→スイッチング素子S2」の経路で電流が流れ、コンデンサCa2の端子電圧がスイッチング電源装置4の出力電圧V2になるまで充電が継続される。
<期間M7>
図13(d)に示すように、スイッチングパターンは期間M6と同じであり、コンデンサCa2の端子電圧がV2に達してもリアクトルLa1に磁気エネルギーが残存している場合は、ダイオードDa1からスイッチング素子S2を介して直流電源1側にエネルギーが回生される。リアクトルLa1の磁気エネルギーがなくなれば、期間M1に戻る。
以上のように第2実施形態によれば、昇圧動作時において、スイッチング素子S1がオンしている期間にスイッチング素子Sa1をオンさせ、リアクトルLa1,ダイオードDa4を介してコンデンサCa1を充電する。そして、スイッチング素子S1のオンを維持したまま、スイッチング素子Sa1をオフさせ、ダイオードDa2及びDa3,リアクトルLa1,ダイオードDa4の経路でコンデンサCa1の充電を継続する。
また、降圧動作時において、スイッチング素子S2がオンしている期間内にスイッチング素子Sa2をオンさせ、コンデンサCa2,ダイオードDa3,リアクトルLa1の経路で電流を流してコンデンサCa2を充電する。そして、スイッチング素子S2のオンを維持したままスイッチング素子Sa2をオフさせ、ダイオードDa4及びDa1→スイッチング素子S2の経路で電流を流れしてコンデンサCa2の充電を継続する。したがって、第1実施形態と同様の効果が得られる。
第1実施形態ではスイッチング素子Sa1,Sa2を共にオンにしていたため、両スイッチにおいて通電に伴う電力損失が発生していた。第2実施形態では、スイッチング素子Sa1,Sa2のうち何れか一方のみをオンにすればよく、スイッチング素子Sa1,Sa2によって発生する電力損失の合計を抑制することができるため、スイッチング電源装置4の効率を一層向上させることができる。
(第3実施形態)
図14に示すように、第3実施形態のスイッチング電源装置11は、ダイオードDa1〜Da4を、スイッチのシンボルで示すスイッチング素子Sd1〜Sd4に置き換えた損失低減回路12を備えている。尚、スイッチング素子S1及びS2,Sa1及びSa2についても、スイッチのシンボルで示している。そして、スイッチング素子Sd1〜Sd4については、上記実施形態においてダイオードDa1〜Da4を介して電流が流れるタイミングでオンして電流を通電させる。このように構成すれば、ダイオードDa1〜Da4に電流が流れた場合に順方向電圧によって発生する損失を低減できる。
(第4実施形態)
図15に示すように、第4実施形態のスイッチング電源装置13は、リアクトルLa1の両端における素子の接続形態が第1実施形態と相違している。すなわち、ダイオードDa4のアノードとグランドとの間にダイオードDa3及びDa2の直列回路を接続し、スイッチング素子Sa2を、スイッチング素子Sa1と直列に接続している。つまり、ダイオードDa3及びDa2と、スイッチング素子Sa2との接続位置を入れ替えたものが、損失低減回路14を構成している。ただし、スイッチング電源装置13の場合、適用できるスイッチングパターンは第2実施形態のものに限る。このように構成した場合も、スイッチング素子S1,S2のターンオフ時の損失を低減できる。また、第2実施形態と同様、第1実施形態に比べて、スイッチング素子Sa1,Sa2で発生する電力損失の合計を抑制することができ、スイッチング電源装置13の効率を一層向上させることができる。
(第5実施形態)
図16(a)〜(c)に示すように、第5実施形態のスイッチング電源装置15は、単方向昇圧チョッパとして構成されたもので、スイッチング素子S2をダイオードD2(整流素子)に置き換えたものである。ただし、単に前記置き換えのみを行った(a)に示すスイッチング電源装置15Aでは、コンデンサCa2及びダイオードDa2が冗長な構成となっている。そこで、それらを削除した損失低減回路3Bを備えたものが(b)に示すスイッチング電源装置15Bである。
また、(c)に示すスイッチング電源装置15Cは、スイッチング電源装置15Bよりスイッチング素子Sa2を削除した損失低減回路3Cを備えている。このように、単方向昇圧チョッパとして構成されたスイッチング電源装置15についても、スイッチング素子S1のターンオフ時の損失を低減できる。ただし、スイッチング電源装置15Cでは、スイッチング素子Sa2が削除されているため、動作は第2実施形態で説明したものに限られる。
尚、スイッチング電源装置15Cについては、損失低減回路3Cより更にダイオードDa3を削除することも可能である。ただし、その場合、スイッチング素子Sa1をターンオフさせた際に、リアクトルLa1に蓄積されている磁気エネルギーを電流として流すことができなくなり、スイッチング素子Sa1にサージを発生させてエネルギーを損失に替える。そのため、その分だけ損失は増加する。したがって、リアクトルLa1の電流が完全に消失するまでは、スイッチング素子Sa1のオンを継続させて対応する。
(第6実施形態)
図17(a)〜(c)に示すように、第6実施形態のスイッチング電源装置16は、単方向降圧チョッパとして構成されたもので、スイッチング素子S1をダイオードD1(整流素子)に置き換えたものである。この場合も第5実施形態と同様に、単に前記置き換えのみを行った(a)に示すスイッチング電源装置16Aでは、コンデンサCa1及びダイオードDa1が冗長となるので、それらを削除した損失低減回路3B’を備えたものが(b)に示すスイッチング電源装置16Bである。
また、(c)に示すスイッチング電源装置16Cは、スイッチング電源装置16Bよりスイッチング素子Sa1を削除した損失低減回路3C’を備えている。このように、単方向降圧チョッパとして構成されたスイッチング電源装置16についても、スイッチング素子S2のターンオフ時の損失を低減できる。ただし、スイッチング電源装置16Cでは、スイッチング素子Sa1が削除されているため、動作は第2実施形態で説明したものに限られる。
尚、スイッチング電源装置16Cについては損失低減回路3C’より更にダイオードDa4を削除することも可能であるが、第5実施形態と同様に、スイッチング素子Sa21をターンオフさせた際に、リアクトルLa1に蓄積されている磁気エネルギーを電流として流せなくなる分だけ損失は増加する。したがって、リアクトルLa1の電流が完全に消失するまでスイッチング素子Sa2のオンを継続させて対応する。
(第7実施形態)
図18に示すように、第7実施形態のスイッチング電源装置17は、双方向降圧チョッパとして構成されている。損失低減回路3は、入力側のコンデンサC1に並列に接続されており、スイッチング素子S2及びS1の主直列回路は、損失低減回路3に並列に接続されている。コンデンサCa1及びCa2の共通接続点は、主直列回路の共通接続点に接続されており、前記共通接続点とコンデンサC2との間には、リアクトルL1が接続されている。このように構成した場合も、スイッチング素子S2及びS1のターンオフ時の損失を損失低減回路3によって低減できる。スイッチング電源装置17の動作及び効果は、第1実施形態及び第2実施形態と同様である。また、第1実施形態を応用した第3ないし第6実施形態についても、第7実施形態に対して応用することで同様に効果を得ることができる。
(第8実施形態)
図19に示すように、第8実施形態のスイッチング電源装置18は、双方向昇降圧チョッパとして構成されている。入力側には、第7実施形態のスイッチング電源装置17より、コンデンサC2を削除した入力側チョッパ部17’が配置されており、出力側には、第1実施形態のスイッチング電源装置4より、直流電源1及びコンデンサC1を削除した出力側チョッパ部4’が配置されている。そして、リアクトルL1が、入力側チョッパ部17’の主直列回路の共通接続点と出力側チョッパ部4’の主直列回路の共通接続点との間を接続している。以上のように双方向昇降圧チョッパとして構成されるスイッチング電源装置18についても、各チョッパ部17’,4’のスイッチング素子S2及びS1がターンオフする際の損失を低減できる。各チョッパ部17’,4’の動作及び効果は、第1、2、7実施形態等と同様である。また、第1実施形態を応用して構成した第3〜第6実施形態についても、各チョッパ部17’,4’に同様に応用することができ、同様の効果を得ることができる。
(第9実施形態)
図20に示すように、第9実施形態のスイッチング電源装置19は、双方向反転昇降圧チョッパとして構成されている。端子T1,T2間が入力端子である場合、端子T2,T3間が出力端子となる。そして、端子T1,T2間にはコンデンサCinが接続されており、端子T2,T3間にはコンデンサCoutが接続されている。また、端子T1,T3間にはスイッチング素子Q1及びQ2の主直列回路が接続されており、これらの共通接続点と端子T2との間にはリアクトルL1が接続されている。
スイッチング素子Q1及びQ2の主直列回路には、損失低減回路3が並列に接続されており、前記主直列回路の共通接続点は、コンデンサCa1及びCa2の共通接続点に接続されている。この場合、スイッチング素子Q1側をオンしてリアクトルL1に通電した後オフすると、スイッチング素子Q2のフリーホイールダイオードを介してコンデンサCoutを充電する電流が流れ、出力電圧V2は入力電圧V1の逆極性となる。
また、スイッチング素子Q2側をオンしてリアクトルL1に通電した後オフすると、スイッチング素子Q1のフリーホイールダイオードを介してコンデンサCinを充電する電流が流れ、出力電圧V1は入力電圧V2の逆極性となる。このように構成されるスイッチング電源装置19についても、損失低減回路3によりスイッチング素子Q1及びQ2のターンオフ損失を低減できる。
(第10実施形態)
図21に示すように、第10実施形態は、モータ20を駆動するインバータ回路21に、損失低減回路3を適用する。スイッチング素子Q11及びQ12,スイッチング素子Q21及びQ22,スイッチング素子Q31及びQ32の各直列回路は、それぞれU,V,Wの各相アームを構成している。各直列回路の共通接続点(各相出力端子)は、それぞれモータ20のU,V,Wの各相固定子巻線(図示せず)に接続されている。インバータ回路21の直流母線間には、各相に対応した損失低減回路3U,3V,3Wが接続されており、コンデンサCa1及びCa2の共通接続点は、インバータ回路21の各相出力端子にそれぞれ接続されている(U相のみ図示)。
すなわち、第10実施形態では、損失低減回路3Uと、U相アームを構成するスイッチング素子Q11及びQ12と、これらの共通接続点に接続されるモータ20の固定子巻線(図示せず)とが、図18に示す双方向降圧チョッパ(スイッチング電源装置)と等価な構成になっている。したがって、インバータ回路21の各相アームがスイッチング動作を行う際に連動して損失低減回路3を動作させることで、スイッチング素子Q11〜Q32がターンオフする際の損失を低減できる。
(第11実施形態)
図22に示すように、第10実施形態のスイッチング電源装置22は、第1実施形態のスイッチング電源装置4におけるコンデンサCa1及びCa2の直列回路に対し、スイッチング素子Sc1,コンデンサCa3,スイッチング素子Sc2,コンデンサCa4からなる直列回路を並列に接続したものである。これにより、損失低減回路23が構成されている。スイッチング電源装置22では、スイッチング素子Sc1,Sc2をオンオフさせることでコンデンサCaの容量を変化させることができる。この場合、コンデンサCa1,Ca3及びスイッチング素子Sc1と、コンデンサCa2,Ca4及びスイッチング素子Sc2とが、それぞれ蓄電部を構成している。
すなわち、リアクトルL1を介して流れる電流(リアクトル電流)の絶対値が比較的小さい場合に、コンデンサCaの容量が大き過ぎると、スイッチング素子S1又はS2がターンオフしている間にコンデンサCaを放電しきれず、結果として効率を悪化させるおそれがある。そこで、リアクトル電流が比較的大きい場合は、スイッチング素子Sc1,Sc2をオンして、コンデンサCa1,Ca2に対し、それぞれコンデンサCa3,Ca4を並列に接続し、容量を大きくする。
逆に、リアクトル電流の絶対値が比較的小さい場合は、スイッチング素子Sc1,Sc2をオフして、コンデンサCa1,Ca2のみの容量とする。このように制御することで、リアクトル電流の大きさに合わせて効率を低下させることなくターンオフ損失を低減できる。尚、スイッチング素子Sci及びコンデンサCaiの直列回路を3並列以上接続して、容量を変化させても良いことは勿論である。
(第12実施形態)
図23に示すように、第12実施形態のスイッチング電源装置24は、第1実施形態のスイッチング電源装置4に制御回路部25を加えたもので、制御回路部25は、デューティ制御部26,信号性制御部27,判定部28を有している。直流電源1の両端には電圧センサ29が接続されており、出力側のコンデンサC2の両端にも電圧センサ30が接続されている。そして、リアクトルL1のコンデンサC1側の端子には、電流センサ31(電流検出手段)が配置されている。デューティ制御部26には、各センサ29〜31のセンサ信号が入力されており、判定部28には、センサ31のセンサ信号が入力されている。
デューティ制御部26は、電圧センサ29,30によりそれぞれ検出される入力電圧V1,出力電圧V2と、電流センサ31により検出されるリアクトル電流IL1とに基づいてPWM制御用のデューティ指令を生成し、信号生成部27に出力する。信号生成部27は、入力されたデューティ指令に基づいてPWM信号を生成すると、スイッチング素子S1及びS2に出力してこれらのオンオフを制御する。また、信号生成部27は、スイッチング素子S1及びS2に出力されるPWM信号に応じて、スイッチング素子Sa1,Sa2をオンオフするための制御信号を出力する。
判定部28は、リアクトル電流IL1に基づいて、スイッチング素子S1及びS2だけにスイッチング動作させる「ハードスイッチングモード」と、前記スイッチング動作に合わせてスイッチング素子Sa1,Sa2もオンオフさせる「ソフトスイッチングモード」との何れを選択するかを判断し、信号生成部27にモード切替信号を出力する。信号生成部27は、モード切替信号により示されるモードに応じて、スイッチング素子Sa1,Sa2をオンオフさせるか否かを決定する。
次に、第12実施形態の作用について説明する。図24に示すように、判定部28は、リアクトル電流IL1が増加から減少に転じたタイミングを起点として、スイッチング素子S1又はS2をターンオンさせる前の所定のタイミングが到来したか否かを判断する(S10)。そして、前記タイミングが到来したと判断すると(YES)、その時点のリアクトル電流の絶対値IL1が閾値Ith以上か否かを判断する(S20)。そして、(IL1≧Ith)であれば(YES)ソフトスイッチングモードを指定し(S30)、(IL1<Ith)であれば(NO)ハードスイッチングモードを指定する(S40)。
すなわち、リアクトル電流の絶対値IL1が比較的小さい場合では、元来主スイッチング素子S1,S2に発生する損失が小さいためにスイッチング素子Sa1,Sa2もオンオフさせると、損失低減回路に通電することによって発生する損失が主スイッチング素子S1,S2の損失低減効果を上回り、結果として効率を悪化させるおそれがある。そこで、リアクトル電流の絶対値IL1が閾値Ith以下であればスイッチング素子S1又はS2のみをスイッチングさせることで、効率の悪化を防止する。
尚、電流センサ31が検出対象とする電流は、リアクトル電流に限らず直流電源1の正側端子における入力電流や、スイッチング電源装置24の出力電流,スイッチング素子S1及び/又はS2のコレクタ電流やエミッタ電流などでも良い。
以上のように第12実施形態によれば、リアクトル電流を検出する電流センサ31を備え、判定部28は、リアクトル電流の絶対値が所定の閾値未満であれば、スイッチング素子Sa1,Sa2の導通制御を停止させるようにした。これにより、ターンオフ損失の低減を図る必要がない状況下で、逆にスイッチング素子Sa1,Sa2をスイッチングさせることで不要な損失が増加することを抑制できる。
本発明は上記した、又は図面に記載した実施形態にのみ限定されるものではなく、以下のような変形又は拡張が可能である。
還流用素子に替えて、複数の素子により構成される還流用回路を配置しても良い。また、通電経路形成素子に替えて通電経路形成回路を配置しても良い。これらの還流用回路や通電経路形成回路は、前述の実施形態に示した動作状態での通電パターンが実現できるものであれば任意の回路を用いることができる。したがって、これらに例えばアナログスイッチを使用しても良い。
第4、第5,第6実施形態は、そのほか任意の実施形態に対して適用しても構わない。
スイッチング素子は、IGBT,MOSFETに限らず、サイリスタや、バイポーラトランジスタでも良い。
また、前述の実施形態では、損失低減回路のスイッチング素子Sa1,Sa2をオンするタイミングを、主スイッチング素子S1又はS2をオンする前、又は同時として説明しているが、必ずしもその順序に限るものではなく、任意の順番でオンしても構わない。例えば、第1実施形態において、前述の動作方法に替えて、主スイッチング素子S1又はS2をターンオンした後にスイッチング素子Sa1とSa2をターンオン、暫く後にスイッチング素子Sa1とSa2をターンオフするという順序で動作させても本発明は同様の効果を得ることができる。また、逆に第2実施形態において、前述の動作方法に替えて、主スイッチング素子S1又はS2をターンオンする前に、スイッチング素子Sa1又はSa2をターンオンし、主スイッチング素子がターンオンした後に、スイッチング素子Sa1又はSa2をターンオフするという順序で動作させても構わない。
図面中、1は直流電源、3は損失低減回路、4はスイッチング電源装置(電力変換装置)、S1及びS2はスイッチング素子(通電制御素子)、Sa1及びSa2はスイッチング素子(第1及び第2補助スイッチング素子)、Da1及びDa2はダイオード(還流用素子)、Da3及びDa4はダイオード(通電経路形成素子)、Ca1及びCa2はコンデンサ(蓄電部)、L1はリアクトル(主インダクタ)、La1はリアクトル(補助インダクタ)を示す。

Claims (12)

  1. 主インダクタ(L1)の一端に共通接続点が接続される、2つの通電制御素子(S1,S2)からなる主直列回路と、
    一端が前記主直列回路の共通接続点に接続される1つの蓄電部(Ca1,Ca2)と、
    この蓄電部の他端と前記2つの通電制御素子それぞれとの間に、低電位側から高電位側への通電を許容し、且つ高電位側から低電位側への通電を阻止するために接続される1つの還流用素子(Da1,Da2)又は還流用回路と、
    一端が前記蓄電部の他端側に接続される補助インダクタ(La1)と、
    導通した際に、前記還流用素子又は還流用回路及び前記補助インダクタを含むループ経路を形成するように、補助インダクタの他端と前記主直列回路の何れか一方との間に接続される第1補助スイッチング素子(Sa1)と、
    前記還流用素子又は還流用回路と直列に接続される第2補助スイッチング素子(Sa2)と、
    前記第1補助スイッチング素子と直列に接続され、低電位側から高電位側への通電を許容し、且つ高電位側から低電位側への通電を阻止する機能を有する通電経路形成素子(Da3,Da4)又は通電経路形成回路とを備え、
    前記第1補助スイッチング素子と前記通電経路形成素子又は通電経路形成回路との直列接続は、前記主直列回路に並列に接続され、
    前記還流用素子又は還流用回路と、第2補助スイッチング素子との直列接続は、前記主直列回路に並列に接続されることを特徴とする電力変換装置。
  2. 主インダクタ(L1)の一端に共通接続点が接続される、1つの通電制御素子(S1,S2)及び1つの整流素子(D2,D1)からなる主直列回路と、
    一端が前記主直列回路の共通接続点に接続される1つの蓄電部(Ca1,Ca2)と、
    この蓄電部の他端と前記整流素子との間に、低電位側から高電位側への通電を許容し、且つ高電位側から低電位側への通電を阻止するために接続される1つの還流用素子(Da1,Da2)又は還流用回路と、
    一端が前記蓄電部の他端側に接続される補助インダクタ(La1)と、
    導通した際に、前記還流用素子又は還流用回路及び前記補助インダクタを含むループ経路を形成するように、補助インダクタの他端と前記主直列回路の何れか一方との間に接続される1つの第1補助スイッチング素子(Sa1,Sa2)と、
    前記還流用素子又は還流用回路と直列に接続される1つの第2補助スイッチング素子(Sa2,Sa1)と、
    前記第1補助スイッチング素子と直列に接続され、低電位側から高電位側への通電を許容し、且つ高電位側から低電位側への通電を阻止する機能を有する通電経路形成素子(Da3,Da4)又は通電経路形成回路とを備え、
    前記第1補助スイッチング素子と前記通電経路形成素子又は通電経路形成回路との直列接続は、前記主直列回路に並列に接続され、
    前記還流用素子又は還流用回路と、第2補助スイッチング素子との直列接続は、前記主直列回路に並列に接続されることを特徴とする電力変換装置。
  3. 前記蓄電部を第1蓄電部(Ca1,Ca2)とし、
    前記還流用素子又は前記還流用回路を第1還流用素子(Da1,Da2)又は第1還流用回路とし、
    前記通電経路形成素子又は通電経路形成回路を第1通電経路形成素子(Da3,Da4)又は第1通電経路形成回路とすると、
    前記第1還流用素子又は第1還流用回路と前記第1蓄電部との接続点と、前記補助インダクタと前記第2補助スイッチング素子との接続点との間に設けられた、低電位側から高電位側への通電を許容し、且つ高電位側から低電位側への通電を阻止する機能を有する第2通電経路形成素子(Da4,Da3)又は第2通電経路形成回路と、
    前記第1通電経路形成素子又は第1通電経路形成回路と前記第1通電経路形成素子又は第1通電経路形成回路が接続される主直列回路の一端との間に設けられた、低電位側から高電位側への通電を許容し、且つ高電位側から低電位側への通電を阻止する機能を有する第2還流用素子(Da2,Da1)又は第2還流用回路と、
    前記主直列回路の共通接続点と、前記第1通電経路形成素子(Da3,Da4)又は第1通電経路形成回路及び前記第2還流用素子(Da2,Da1)又は第2還流用回路の共通接続点との間に接続される第2蓄電部(Ca2,Ca1)とを備えることを特徴とする請求項1記載の電力変換装置。
  4. 前記通電制御素子をターンオンさせる前に、前記第1及び第2補助スイッチング素子を同期間の間オンさせて、前記補助インダクタに通電を行い、
    前記第1及び第2補助スイッチング素子を同時にオフさせて、前記補助インダクタに蓄積された磁気エネルギーにより前記蓄電部を充電させるように制御することを特徴とする請求項1から3の何れか一項に記載の電力変換装置。
  5. 前記通電制御素子がオンしている期間内に、前記第1及び第2補助スイッチング素子を同時にターンオフさせることを特徴とする請求項4記載の電力変換装置。
  6. 主インダクタ(L1)の一端に共通接続点が接続される、2つの通電制御素子(S1,S2)からなる主直列回路と、
    一端が前記主直列回路の共通接続点に接続される蓄電部(Ca)と、
    この蓄電部の他端と前記2つの通電制御素子それぞれとの間に、低電位側から高電位側への通電を許容し、且つ高電位側から低電位側への通電を阻止するために接続される還流用素子(Da)又は還流用回路と、
    一端が前記蓄電部の他端側に接続される補助インダクタ(La1)と、
    導通した際に、前記還流用素子又は還流用回路及び前記補助インダクタを含むループ経路を形成するように、補助インダクタの他端と前記主直列回路の何れか一方との間に接続される第1補助スイッチング素子(Sa1)と、
    前記第1補助スイッチング素子と直列に接続され、低電位側から高電位側への通電を許容し、且つ高電位側から低電位側への通電を阻止する機能を有する通電経路形成素子(Da3,Da4)又は通電経路形成回路とを備え、
    前記蓄電部を第1蓄電部とし、前記還流用素子又は還流用回路を第1還流用素子又は第1還流用回路とし、前記通電経路形成素子又は通電経路形成回路を第1通電経路形成素子又は第1通電経路形成回路とし、
    前記第1補助スイッチング素子をオン・オフ操作する動作に際して前記第1通電経路形成素子又は第1通電経路形成回路の機能を兼ねる第2補助スイッチング素子が備わり、前記第2補助スイッチング素子は第1補助スイッチング素子と直列に接続され、前記第1補助スイッチング素子と第2補助スイッチング素子の直列接続は前記主直列回路に並列に接続され、前記第1還流用素子又は第1還流用回路と前記第1蓄電部との接続点と、前記補助インダクタとの間に設けられた、低電位側から高電位側への通電を許容し、且つ高電位側から低電位側への通電を阻止する機能を有する第1補助整流素子又は第1補助整流回路と、
    前記第1補助整流素子又は第1補助整流回路と補助インダクタとの接続点と、前記主直列回路の一端との間を結ぶように設けられた、何れも低電位側から高電位側への通電を許容し、且つ高電位側から低電位側への通電を阻止する機能を有する第2補助整流素子又は第2補助整流回路と、第2還流用素子又は第2還流用回路との直列接続と、
    前記第2補助整流素子又は第2補助整流回路と前記第2還流用素子又は第2還流用回路との接続点と、前記主直列回路の共通接続点との間を接続する第2蓄電部とを有することを特徴とする電力変換装置。
  7. 主インダクタ(L1)の一端に共通接続点が接続される、1つの通電制御素子(S1,S2)及び1つの整流素子(D2,D1)からなる主直列回路と、
    一端が前記主直列回路の共通接続点に接続される蓄電部(Ca)と、
    この蓄電部の他端と前記整流素子との間に、低電位側から高電位側への通電を許容し、且つ高電位側から低電位側への通電を阻止するために接続される還流用素子(Da)又は還流用回路と、
    一端が前記蓄電部の他端側に接続される補助インダクタ(La1)と、
    導通した際に、前記還流用素子又は還流用回路及及び前記補助インダクタを含むループ経路を形成するように、補助インダクタの他端と前記主直列回路の何れか一方との間に接続される第1補助スイッチング素子(Sa1)と、
    前記第1補助スイッチング素子と直列に接続され、低電位側から高電位側への通電を許容し、且つ高電位側から低電位側への通電を阻止する機能を有する通電経路形成素子(Da3,Da4)又は通電経路形成回路とを備え、
    前記蓄電部を第1蓄電部とし、前記還流用素子又は還流用回路を第1還流用素子又は第1還流用回路とし、前記通電経路形成素子又は通電経路形成回路を第1通電経路形成素子又は第1通電経路形成回路とし、
    前記第1補助スイッチング素子をオン・オフ操作する動作に際して前記第1通電経路形成素子又は第1通電経路形成回路の機能を兼ねる第2補助スイッチング素子が備わり、前記第2補助スイッチング素子は第1補助スイッチング素子と直列に接続され、前記第1補助スイッチング素子と第2補助スイッチング素子の直列接続は前記主直列回路に並列に接続され、前記第1還流用素子又は第1還流用回路と前記第1蓄電部との接続点と、前記補助インダクタとの間に設けられた、低電位側から高電位側への通電を許容し、且つ高電位側から低電位側への通電を阻止する機能を有する第1補助整流素子又は第1補助整流回路と、
    前記第1補助整流素子又は第1補助整流回路と補助インダクタとの接続点と、前記主直列回路の一端との間を結ぶように設けられた、何れも低電位側から高電位側への通電を許容し、且つ高電位側から低電位側への通電を阻止する機能を有する第2補助整流素子又は第2補助整流回路と、第2還流用素子又は第2還流用回路との直列接続と、
    前記第2補助整流素子又は第2補助整流回路と前記第2還流用素子又は第2還流用回路との接続点と、前記主直列回路の共通接続点との間を接続する第2蓄電部とを有することを特徴とする電力変換装置。
  8. 前記通電制御素子の何れかがオンしている期間中に、
    前記第1補助スイッチング素子又は前記第2補助スイッチング素子の何れかのうち、オンしている通電制御素子と一端を共有しない側の補助スイッチング素子を、ターンオフすることを特徴とすると請求項3又は6記載の電力変換装置。
  9. 前記蓄電部は、複数の蓄電素子(Ca1〜Ca4)と1つ以上のスイッチング素子(Sc1,Sc2)とで構成され、
    前記スイッチング素子の導通状態を制御することで、前記蓄電部の静電容量が変更可能に構成されていることを特徴とする請求項1からの何れか一項に記載の電力変換装置。
  10. 前記第1及び第2補助スイッチング素子をオンさせて、前記補助インダクタに通電される経路で前記蓄電部を充電させ、
    前記オンさせた補助スイッチング素子をオフさせることで、前記補助インダクタに蓄積された磁気エネルギーにより前記蓄電部を継続して充電させるように制御することを特徴とする請求項1からの何れか一項に記載の電力変換装置。
  11. 前記第1及び第2補助スイッチング素子のオン時間を、一定に制御することを特徴とする請求項1から10の何れか一項に記載の電力変換装置。
  12. 前記主インダクタの電流を、直接検出する又は他の回路部品の通電電流から間接的に推定する電流検出手段(31)を備え、
    前記主インダクタの電流の大きさが所定の閾値未満であれば、前記第1及び第2補助スイッチング素子をオンしないように制御することを特徴とする請求項1から11の何れか一項に記載の電力変換装置。
JP2014077068A 2013-05-30 2014-04-03 電力変換装置 Active JP6052221B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2014077068A JP6052221B2 (ja) 2013-05-30 2014-04-03 電力変換装置
US14/288,588 US9300208B2 (en) 2013-05-30 2014-05-28 Power converter with switched current supply control element

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2013114100 2013-05-30
JP2013114100 2013-05-30
JP2014077068A JP6052221B2 (ja) 2013-05-30 2014-04-03 電力変換装置

Publications (2)

Publication Number Publication Date
JP2015008622A JP2015008622A (ja) 2015-01-15
JP6052221B2 true JP6052221B2 (ja) 2016-12-27

Family

ID=51984383

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014077068A Active JP6052221B2 (ja) 2013-05-30 2014-04-03 電力変換装置

Country Status (2)

Country Link
US (1) US9300208B2 (ja)
JP (1) JP6052221B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6424452B2 (ja) * 2014-04-07 2018-11-21 株式会社デンソー 電力変換装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5057990A (en) * 1990-05-02 1991-10-15 Zdzislaw Gulczynski Bidirectional switching power apparatus with AC or DC output
JPH08275524A (ja) * 1995-03-31 1996-10-18 Toshiba Lighting & Technol Corp スイッチング電源装置
JP2007082332A (ja) * 2005-09-14 2007-03-29 Daikin Ind Ltd Dc−dcコンバータ及びその制御方法
JP2010057236A (ja) * 2008-08-27 2010-03-11 Sanken Electric Co Ltd 昇圧チョッパ回路
JP2010200470A (ja) * 2009-02-25 2010-09-09 Eta Electric Industry Co Ltd エネルギー回生スナバ回路
JP5099194B2 (ja) * 2010-09-21 2012-12-12 株式会社デンソー 電力変換装置
JP5403005B2 (ja) * 2010-10-20 2014-01-29 株式会社デンソー 電力変換装置
JP5605701B2 (ja) * 2010-11-12 2014-10-15 独立行政法人産業技術総合研究所 スナバ回路及び電力変換回路

Also Published As

Publication number Publication date
US9300208B2 (en) 2016-03-29
US20140354254A1 (en) 2014-12-04
JP2015008622A (ja) 2015-01-15

Similar Documents

Publication Publication Date Title
US7729144B2 (en) DC/DC power conversion device
JP5460835B1 (ja) Dc/dc電圧変換装置およびその電圧変換制御方法
WO2017058763A1 (en) Driver for a high voltage capacitive actuator
JP2009095149A (ja) 直接形交流電力変換装置
US11201544B2 (en) Stacked buck converters and associated method of operation
JP2009112142A (ja) コンバータ回路およびコンバータ制御方法
JP6185860B2 (ja) 双方向コンバータ
US20130241290A1 (en) Filter circuit and bidirectional power conversion apparatus including thereof
JP6402828B2 (ja) 充電共用インバータ
JP2018121473A (ja) 電力変換装置
JP6424452B2 (ja) 電力変換装置
JP2011114931A (ja) Dc−dcコンバータ
JP2006136125A (ja) 電荷蓄積素子の電力制御回路
JP5211644B2 (ja) Dc/dcコンバータ
JP6008079B2 (ja) 電力変換装置
JP2018007386A (ja) Dc−dcコンバータおよび電源装置
JP5394975B2 (ja) スイッチングトランジスタの制御回路およびそれを用いた電力変換装置
JP5362657B2 (ja) 電力変換装置
JP6052221B2 (ja) 電力変換装置
CN108736694B (zh) 用于开关的驱动电路
JP2015019545A (ja) 電力変換装置
WO2011058665A1 (ja) 電力変換装置
JP2010200470A (ja) エネルギー回生スナバ回路
JP2016046935A (ja) 半導体装置並びにそれを用いたコンバータ、インバータ、エアーコンディショナー、ソーラーパワーコントローラ、及び自動車
JP2017017871A (ja) 電力変換装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20141121

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150914

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20151006

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20151117

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160426

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160614

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20161101

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20161114

R151 Written notification of patent or utility model registration

Ref document number: 6052221

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250