JP5998889B2 - 映像信号処理装置及び映像信号処理方法 - Google Patents
映像信号処理装置及び映像信号処理方法 Download PDFInfo
- Publication number
- JP5998889B2 JP5998889B2 JP2012266081A JP2012266081A JP5998889B2 JP 5998889 B2 JP5998889 B2 JP 5998889B2 JP 2012266081 A JP2012266081 A JP 2012266081A JP 2012266081 A JP2012266081 A JP 2012266081A JP 5998889 B2 JP5998889 B2 JP 5998889B2
- Authority
- JP
- Japan
- Prior art keywords
- video signal
- interpolated
- sampling
- frame frequency
- processing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Controls And Circuits For Display Device (AREA)
- Liquid Crystal Display Device Control (AREA)
- Television Systems (AREA)
Description
1)第1のフレーム周波数の第1の映像信号の実フレーム間に内挿する補間フレームを構成する第1の補間映像信号を生成する補間映像信号生成部(103)と、第1の映像信号に対し隣接する画素の情報を含む可逆フィルタ処理である第1のフィルタ処理を施して第2の映像信号を生成するフィルタ処理部(104a)と、第1の補間映像信号に対し第1のフィルタ処理を施して第2の補間映像信号を生成する補間映像信号フィルタ処理部(104b)と、第2の映像信号の実フレーム間に第2の補間映像信号を内挿して第1のフレーム周波数より高い第2のフレーム周波数の第3の映像信号を生成して出力するとともに、第3の映像信号を1フレーム分遅延させた位相で水平方向或いは垂直方向にサンプリングして遅延サンプリング映像信号を生成して出力するフレーム周波数変換部(105)と、フレーム周波数変換部が出力した第3の映像信号を水平方向或いは垂直方向にサンプリングしてサンプリング映像信号を生成するサンプリング部(106b)と、遅延サンプリング映像信号とサンプリング映像信号とから時間軸方向に強調する処理に用いるパラメータを取得するパラメータ取得部(106c)と、第3の映像信号に対し第1のフィルタ処理の逆フィルタ処理である第2のフィルタ処理を施して第4の映像信号を生成する逆フィルタ処理部(106a)と、逆フィルタ処理部が生成する第4の映像信号に対しパラメータ取得部が取得するパラメータを用いて演算を行い、第4の映像信号を時間軸方向に強調した第5の映像信号を出力する演算部(106d)とを備えることを特徴とする映像信号処理装置。
2)フレーム周波数変換部は第3の映像信号を1フレーム分遅延させた位相で水平方向或いは垂直方向にN画素毎(Nは2以上の自然数)にサンプリングして遅延サンプリング映像信号を生成し、サンプリング部(106b)はフレーム周波数変換部が出力した第3の映像信号を水平方向或いは垂直方向にN画素毎にサンプリングしてサンプリング映像信号を生成し、フィルタ処理部(104a)は第1のフィルタ処理として、N次の行列を用いることを特徴とする1)に記載の映像信号処理装置。
3)第1のフィルタ処理はアダマール行列を用いた処理であり、第2のフィルタ処理はアダマール行列の逆行列を用いた処理であることを特徴とする1)または2)記載の映像信号処理装置。
4)第1のフレーム周波数の第1の映像信号の実フレーム間に内挿する補間フレームを構成する第1の補間映像信号を生成する補間映像信号生成ステップと、第1の映像信号に対し隣接する画素の情報を含む可逆フィルタ処理である第1のフィルタ処理を施して第2の映像信号を生成するフィルタ処理ステップと、第1の補間映像信号に対し第1のフィルタ処理を施して第2の補間映像信号を生成する補間映像信号フィルタ処理ステップと、第2の映像信号の実フレーム間に第2の補間映像信号を内挿して第1のフレーム周波数より高い第2のフレーム周波数の第3の映像信号を生成して出力するとともに、第3の映像信号を1フレーム分遅延させた位相で水平方向或いは垂直方向にサンプリングして遅延サンプリング映像信号を生成して出力するフレーム周波数変換ステップと、フレーム周波数変換ステップで出力された第3の映像信号を水平方向或いは垂直方向にサンプリングしてサンプリング映像信号を生成するサンプリングステップと、遅延サンプリング映像信号とサンプリング映像信号とから時間軸方向に強調する処理に用いるパラメータを取得するパラメータ取得ステップと、第3の映像信号に対し第1のフィルタ処理の逆フィルタ処理である第2のフィルタ処理を施して第4の映像信号を生成する逆フィルタ処理ステップと、逆フィルタ処理ステップで生成された第4の映像信号に対しパラメータ取得ステップで取得されたパラメータを用いて演算を行い、第4の映像信号を時間軸方向に強調した第5の映像信号を出力する演算ステップとを含むことを特徴とする映像信号処理方法。
[液晶表示装置の構成]
図1に示す液晶表示装置10は、液晶パネル(図示せず)に、オーバードライブ処理部106から出力した映像信号を供給して画像を表示させる液晶表示装置である。液晶パネルは、マトリクス状に配列された複数の画素を有し、電気信号を画素毎に所定時間保持して表示するアクティブマトリクス型の液晶パネルであり、上記の画素は液晶表示素子を含んで構成されている。
[液晶表示装置によるオーバードライブの例]
次に、映像信号に対してサンプリングを行い、オーバードライブ処理のためのパラメータを取得する例について説明する。
具体的には、p1、p3のように本来は前フレームfbfと現フレームfafとの間でデータ変化がない画素に対して、k(a−b)やk(b−a)などのパラメータが取得され、強調処理を施してしまう。また、p5、p7のように本来は前フレームfbfと現フレームfafとの間でデータ変化がある画素に対して0のパラメータが取得され、強調処理が全くなされなくなってしまう。
101 フレームメモリ
102 動きベクトル検出部
103 補間映像信号生成部
104a フィルタ処理部
104b 補間映像信号フィルタ処理部
105 フレーム周波数変換部
105a 時系列変換メモリ
106 オーバードライブ処理部
106a 逆フィルタ処理部
106b サンプリング部
106c パラメータ取得部
106d 演算部
Claims (4)
- 第1のフレーム周波数の第1の映像信号の実フレーム間に内挿する補間フレームを構成する第1の補間映像信号を生成する補間映像信号生成部と、
前記第1の映像信号に対し隣接する画素の情報を含む可逆フィルタ処理である第1のフィルタ処理を施して第2の映像信号を生成するフィルタ処理部と、
前記第1の補間映像信号に対し前記第1のフィルタ処理を施して第2の補間映像信号を生成する補間映像信号フィルタ処理部と、
前記第2の映像信号の実フレーム間に前記第2の補間映像信号を内挿して前記第1のフレーム周波数より高い第2のフレーム周波数の第3の映像信号を生成して出力するとともに、前記第3の映像信号を1フレーム分遅延させた位相で水平方向或いは垂直方向にサンプリングして遅延サンプリング映像信号を生成して出力するフレーム周波数変換部と、
前記フレーム周波数変換部が出力した前記第3の映像信号を水平方向或いは垂直方向にサンプリングしてサンプリング映像信号を生成するサンプリング部と、
前記遅延サンプリング映像信号と前記サンプリング映像信号とから時間軸方向に強調する処理に用いるパラメータを取得するパラメータ取得部と、
前記第3の映像信号に対し前記第1のフィルタ処理の逆フィルタ処理である第2のフィルタ処理を施して第4の映像信号を生成する逆フィルタ処理部と、
前記逆フィルタ処理部が生成する第4の映像信号に対し前記パラメータ取得部が取得するパラメータを用いて演算を行い、前記第4の映像信号を時間軸方向に強調した第5の映
像信号を出力する演算部と
を備えることを特徴とする映像信号処理装置。 - 前記フレーム周波数変換部は
前記第3の映像信号を1フレーム分遅延させた位相で水平方向或いは垂直方向にN画素毎(Nは2以上の自然数)にサンプリングして遅延サンプリング映像信号を生成し、
前記サンプリング部は
前記フレーム周波数変換部が出力した前記第3の映像信号を水平方向或いは垂直方向に前記N画素毎にサンプリングしてサンプリング映像信号を生成し、
前記フィルタ処理部は
前記第1のフィルタ処理として、前記画素周期をNとするとき、N次の行列を用いる
ことを特徴とする請求項1に記載の映像信号処理装置。 - 前記第1のフィルタ処理はアダマール行列を用いた処理であり、前記第2のフィルタ処理は前記アダマール行列の逆行列を用いた処理である
ことを特徴とする請求項1または2記載の映像信号処理装置。 - 第1のフレーム周波数の第1の映像信号の実フレーム間に内挿する補間フレームを構成する第1の補間映像信号を生成する補間映像信号生成ステップと、
前記第1の映像信号に対し隣接する画素の情報を含む可逆フィルタ処理である第1のフィルタ処理を施して第2の映像信号を生成するフィルタ処理ステップと、
前記第1の補間映像信号に対し前記第1のフィルタ処理を施して第2の補間映像信号を生成する補間映像信号フィルタ処理ステップと、
前記第2の映像信号の実フレーム間に前記第2の補間映像信号を内挿して前記第1のフレーム周波数より高い第2のフレーム周波数の第3の映像信号を生成して出力するとともに、前記第3の映像信号を1フレーム分遅延させた位相で水平方向或いは垂直方向にサンプリングして遅延サンプリング映像信号を生成して出力するフレーム周波数変換ステップと、
前記フレーム周波数変換ステップで出力された前記第3の映像信号を水平方向或いは垂直方向にサンプリングしてサンプリング映像信号を生成するサンプリングステップと、
前記遅延サンプリング映像信号と前記サンプリング映像信号とから時間軸方向に強調する処理に用いるパラメータを取得するパラメータ取得ステップと、
前記第3の映像信号に対し前記第1のフィルタ処理の逆フィルタ処理である第2のフィルタ処理を施して第4の映像信号を生成する逆フィルタ処理ステップと、
前記逆フィルタ処理ステップで生成した第4の映像信号に対し前記パラメータ取得ステップで取得したパラメータを用いて演算を行い、前記第4の映像信号を時間軸方向に強調した第5の映像信号を出力する演算ステップと
を含むことを特徴とする映像信号処理方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012266081A JP5998889B2 (ja) | 2012-12-05 | 2012-12-05 | 映像信号処理装置及び映像信号処理方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012266081A JP5998889B2 (ja) | 2012-12-05 | 2012-12-05 | 映像信号処理装置及び映像信号処理方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014112765A JP2014112765A (ja) | 2014-06-19 |
JP5998889B2 true JP5998889B2 (ja) | 2016-09-28 |
Family
ID=51169631
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012266081A Active JP5998889B2 (ja) | 2012-12-05 | 2012-12-05 | 映像信号処理装置及び映像信号処理方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5998889B2 (ja) |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05324815A (ja) * | 1992-05-20 | 1993-12-10 | Ricoh Co Ltd | 多値画像圧縮方式及び多値画像出力方式 |
JP4381232B2 (ja) * | 2004-06-11 | 2009-12-09 | シャープ株式会社 | 映像表示装置 |
JP2006041776A (ja) * | 2004-07-26 | 2006-02-09 | Matsushita Electric Ind Co Ltd | 映像信号処理装置 |
JP5200788B2 (ja) * | 2008-09-09 | 2013-06-05 | 富士通株式会社 | 映像信号処理装置、映像信号処理方法および映像信号処理プログラム |
JP2010197548A (ja) * | 2009-02-24 | 2010-09-09 | Victor Co Of Japan Ltd | 画像表示装置 |
JP5358482B2 (ja) * | 2010-02-24 | 2013-12-04 | 株式会社ルネサスエスピードライバ | 表示駆動回路 |
-
2012
- 2012-12-05 JP JP2012266081A patent/JP5998889B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2014112765A (ja) | 2014-06-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5049703B2 (ja) | 画像表示装置、画像処理回路およびその方法 | |
US8396129B2 (en) | Apparatus and method for single-pass, gradient-based motion compensated image rate conversion | |
EP2262255B1 (en) | Image processing apparatus and image processing method | |
EP2114067B1 (en) | Image processing apparatus and image processing method, and program | |
EP1990997A1 (en) | Image display device and method, and image processing device and method | |
US8311392B2 (en) | Image processing apparatus, image processing method, and storage medium | |
JP6523638B2 (ja) | 表示パネルドライバ、表示装置、画像処理装置及び画像処理方法 | |
JP2009300785A (ja) | 表示装置及びその駆動方法 | |
JP5200788B2 (ja) | 映像信号処理装置、映像信号処理方法および映像信号処理プログラム | |
JP4840519B2 (ja) | 立体画像表示装置 | |
EP2680253B1 (en) | Image processing apparatus and image processing method | |
JP4964197B2 (ja) | 映像信号処理装置及び映像信号処理方法 | |
CN102111554A (zh) | 处理运动图像的图像处理方法、设备和程序 | |
US20100289928A1 (en) | Video Signal Processing Unit and Display Unit | |
US9479682B2 (en) | Video signal processing device and display apparatus | |
JP5998889B2 (ja) | 映像信号処理装置及び映像信号処理方法 | |
JP2011059312A (ja) | 画像表示装置およびその制御方法 | |
US8279340B2 (en) | Image signal processing apparatus and method thereof | |
US8928689B2 (en) | Pixel data conversion apparatus and method for display with delta panel arrangement | |
JP4770290B2 (ja) | 液晶表示装置 | |
US20120038646A1 (en) | Image processing apparatus and image processing method | |
JP2005173158A (ja) | 画像表示装置および方法、並びにプログラム | |
JP2014135528A (ja) | 画像処理装置、表示装置、画像処理方法および画像処理プログラム | |
JP4656546B2 (ja) | 映像信号処理装置 | |
JP2017050824A (ja) | フレームレート拡大装置及びプログラム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150331 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160229 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160308 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160328 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160802 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160815 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5998889 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |