JP5789109B2 - 固体撮像素子および撮像装置 - Google Patents

固体撮像素子および撮像装置 Download PDF

Info

Publication number
JP5789109B2
JP5789109B2 JP2011060664A JP2011060664A JP5789109B2 JP 5789109 B2 JP5789109 B2 JP 5789109B2 JP 2011060664 A JP2011060664 A JP 2011060664A JP 2011060664 A JP2011060664 A JP 2011060664A JP 5789109 B2 JP5789109 B2 JP 5789109B2
Authority
JP
Japan
Prior art keywords
image
light receiving
receiving element
signal
unit pixel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2011060664A
Other languages
English (en)
Other versions
JP2012199614A (ja
Inventor
照幸 大門
照幸 大門
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP2011060664A priority Critical patent/JP5789109B2/ja
Publication of JP2012199614A publication Critical patent/JP2012199614A/ja
Application granted granted Critical
Publication of JP5789109B2 publication Critical patent/JP5789109B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Solid State Image Pick-Up Elements (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Studio Devices (AREA)

Description

本発明は、ビデオカメラ、デジタルスチルカメラ等に用いられる固体撮像素子における、撮像信号の読み出し回路を改良する技術に関するものである。
従来から画像信号を列毎に線分割(串歯状に分割)した読み出し方法を有する撮像素子あるいは撮像装置が知られている。特許文献1、特許文献2はその例で、画面が複数チャンネルに線分割して読み出される撮像装置である。この例では、1つの単位画素からは1つの画像を取得するので、1つの画像処理回路(AFE及びDFE)を有していれば、その中で画像の補正や現像処理といった1画面分の画像処理を行うことができる。また、近年では立体的な画像の取得方法や表示方法として、さまざまな方法が提案されている。
図10は視差のある2つの画像を取得する方法を示しており、51が撮影レンズの射出瞳、52が撮像素子の受光素子直上のマイクロレンズ、53はA像用受光素子、54はB像用受光素子である。A像用受光素子53、B像用受光素子54は、夫々撮影レンズの射出瞳51のA像用瞳55で示される光束とB像用瞳56で示される光束を受光できる。また、A像用受光素子53、B像用受光素子54の2つの受光素子及び受光素子直上のマイクロレンズ52で単位画素を構成している。
このような構成でA像用受光素子53からの出力のみで生成した画像とB像用受光素子54からの出力のみで生成した画像は、A像用瞳とB像用瞳の重心間距離Mの視差を持った画像となる。ここで56はA像用受光素子53への光の入射角とその強度分布を、57はB像用受光素子54への光の入射角とその強度分布を示しており、横軸の左側が図10の左方向からの入射角、右側が図10の右方向からの入射角を示し、縦軸に入射光強度を示している。
図10の例では、A像用受光素子53、B像用受光素子54の2つの受光素子で単位画素を構成しているが、更に多数の受光素子で単位画素を構成させた例もある。
特開2007−274212号公報 特開2010−147638号公報
図10で説明したように複数の受光素子によって単位画素を構成する撮像素子を用いた撮像装置で、例えば視差を持ったA画像とB画像を生成する場合、独立した2つの画像を生成する必要がある。従って1つの画像の補正や現像処理といった1画面分の画像処理はA像とB像とでは別々に行う必要があるとともに、そのための効率的な画像信号読み出し方法が撮像素子に望まれている。
また、複数の受光素子によって単位画素を構成すると各受光素子のサイズが小さくなるため、各受光素子の信号の読み出し回路幅も縮小させる必要があるが、その縮小幅にも回路設計上の限界がある。つまり、複数の受光素子によって単位画素を構成する撮像素子において、A像用画像信号とB像用画像信号を効率よく読み出すことで後段での画像処理をやり易いようにすることが望まれる。また、その読み出し回路を効率よく配置させることで設計自由度の高い撮像素子が望まれる。
本発明は、上述した課題に鑑みてなされたものであり、その目的は、複数の受光素子によって単位画素を構成する撮像素子において、2つの画像信号を効率よく読み出せるようにするとともに、読み出し回路を効率良く配置できるようにすることである。
本発明に係わる固体撮像素子は、第1の画像を生成するための第1の受光素子と、前記第1の画像に対して視差を有する第2の画像を生成するための第2の受光素子とを含む受光素子群と、該受光素子群の直上に配置されたマイクロレンズとを単位画素とし、該単位画素を二次元に配置した固体撮像素子であって、1つの前記単位画素は前記第1の受光素子と前記第2の受光素子とを含むとともに、1つの前記単位画素には単一の色が割り当てられ、1つの前記単位画素内における前記第1の受光素子からの信号を第1の方向から読み出し、前記第2の受光素子からの信号を第2の方向から読み出すようにしたことを特徴とする。
本発明によれば、複数の受光素子によって単位画素を構成する撮像素子において、2つの画像信号を効率よく読み出すとともに、読み出し回路を効率良く配置することが可能となる。
第1の実施形態におけるCMOS型固体撮像素子の画素構成を示す図。 第1の実施形態におけるCMOS型固体撮像素子の構成を示すブロック図。 第1の実施形態の撮像装置を示すブロック図。 第2の実施形態におけるCMOS型固体撮像素子の構成を示すブロック図。 第2の実施形態におけるCMOS型固体撮像素子の構成を示す模式図。 第2の実施形態における撮像装置の概要を示す図。 第1の実施形態におけるCMOS型固体撮像素子の構成を示す模式図。 第3の実施形態におけるCMOS型固体撮像素子の画素構成を示す図。 第3の実施形態におけるCMOS型固体撮像素子の構成を示す模式図。 視差のある2つの画像を取得する方法を説明する図。
以下、本発明の実施形態について、添付図面を参照して詳細に説明する。
(第1の実施形態)
図1は、視差を持ったA画像とB画像を生成する撮像装置に用いられる、複数の受光素子によって単位画素を構成するCMOS型固体撮像素子を説明する図である。図1は、A像用受光素子またはB像用受光素子のいずれか一方をPixelとしてその構成を示している。
図1において、光信号電荷を発生するフォトダイオード102pは、この例ではアノード側が接地されている。フォトダイオード102pのカソード側は、転送MOSトランジスタ602を介して不図示のフローティングディフュージョン部に接続されている。またフローティングディフュージョン部は増幅MOSトランジスタ604のゲートに接続されている。また、増幅MOSトランジスタ604のゲートには、これをリセットするためのリセットMOSトランジスタ603のソースが接続されている。リセットMOSトランジスタ603のドレインは電源電圧VDDに接続されている。さらに、増幅MOSトランジスタ604は、ドレインが電源電圧VDDに接続され、ソースが選択MOSトランジスタ605のドレインに接続されている。
転送MOSトランジスタ602のゲート端子はPtx信号により駆動され、フォトダイオード102pの信号をフローティングディフュージョン部及び増幅MOSトランジスタ604のゲートに転送する。リセットMOSトランジスタ603のゲート端子はPres信号により駆動され、フローティングディフュージョン部及びフォトダイオード102pをリセットする。選択MOSトランジスタ605のゲート端子はPsel信号により駆動され、信号はVout端子から出力される。Vout端子は不図示の垂直出力線に接続され、増幅MOSトランジスタ604は選択MOSトランジスタ605を介して垂直出力線負荷と接続されることで、ソースフォロワアンプとして機能する。
図2は、本実施形態のCMOS型固体撮像素子の構成を更に詳細に説明するブロック図である。102はA像用受光素子(第1の受光素子)、103はB像用受光素子(第2の受光素子)であり、それぞれ図1の構成である。二次元のベイヤ配列の単位画素(1画素)101、111、121、131は破線で示されており、夫々101はR(赤)画素、111はGr(緑)画素、121はGb(緑)画素、131はB(青)画素である。図示していないが単位画素の受光素子(受光素子群)の直上にはマイクロレンズが配置されている。ここでは説明を簡略化するため水平4受光素子(2単位画素)、垂直4受光素子(4単位画素)のみを図示しているが、単位画素101、111、121、131は水平・垂直方向に所定数繰り返し配置されることで画素部308を構成しているものとする。
垂直シフトレジスタ301は、行選択線Pres1,Ptx1,Psel1等の信号をA像用受光素子102とB像用受光素子103に出力する。各受光素子は図1の構成を有し、A像用受光素子102からの出力(第1の画像)は行毎に読み出し回路(第1の読み出し回路)302a(CH1)に読み出される。また、B像用受光素子103からの出力(第2の画像)は行毎に読み出し回路(第2の読み出し回路)302b(CH2)に各垂直信号線を介して読み出される。尚、同一行の受光素子に対しては、同一の行選択線Pres1,Ptx1,Psel1等の信号が供給される。
電流源307a、307bは、各垂直信号線に接続される。読み出し回路302a、302bは、垂直信号線上の画素信号を入力し、画素信号をnチャネルMOSトランジスタ303a、303bを介して差動増幅器305aまたは305bに出力する。また、ノイズ信号をnチャネルMOSトランジスタ304a、304bを介して差動増幅器305aまたは305bに出力する。
ここで読み出し回路302a、302bは列毎の読み出し回路を含み、作動増幅器305a、305bは最終段読み出し回路に相当する。また、水平シフトレジスタ306a、306bは、トランジスタ303a、303b及び304a、304bのオン/オフを制御する。差動増幅器305aはA像用画像信号を、差動増幅器305bはB像用画像信号を出力する。
図2の構成において、CH1の読み出し回路302aからはA像信号が読み出され、CH2の読み出し回路302bからはB像信号が読み出される。そのため、CH1の信号のみを使用すればA像のみの画像が、CH2の信号のみを使用すればB像のみの画像が生成できる。また、同一単位画素のCH1とCH2の信号を加算して1画素とすれば、通常の画像を生成することも可能である。
図3は、図1、図2で説明した撮像素子を用いた本実施形態の撮像装置の構成を示すブロック図である。図3において、801はCMOS型固体撮像素子であり、802aは撮像素子801からのA像用画像信号を増幅しAD変換等を行う信号処理回路AFE、802bは撮像素子801からのB像用画像信号を増幅しAD変換等を行う信号処理回路AFEである。そして、それぞれ後述するタイミング発生回路804からタイミングを受け取りそれに従って動作する。803a、803bはDSP(Digital Signal Proseccer)であり、信号処理回路802a、802bからの各データに対して各種補正処理等を行なう。それとともに、後述するCPU805からの制御により、ROM806a、806b、RAM807a、807b等各種メモリの制御、記録媒体808への映像データの書き込み処理を行う。
804は、撮像素子801、信号処理回路802a、802b、DSP803a、803bにクロック信号や制御信号を供給するタイミング発生回路であるTG(Timing Generator)であり、後述するCPU805により制御される。
805はDSP803a、803b、TG804の制御、及び測距回路813、測光回路814など各部を使ったカメラ機能の制御を行なうCPUである。CPU805には、各種スイッチ809〜812が接続され、それぞれの状態に応じた処理を実行する。
806a、806bはカメラの制御プログラムや補正テーブルなどを記憶するROMである。807a、807bはDSP803a、803bで処理される映像データや補正データを一時的に記憶するRAMである。RAM807a,807bはROM806a,806bより高速アクセスが可能である。808は撮影された映像を保存するコンパクトフラッシュ(登録商標)メモリカード等の記録媒体であり、不図示のコネクタを介してカメラと接続される。
809はカメラを起動させるための電源スイッチ、810は測光処理、測距処理、被写体映像をリアルタイムに外部に表示する所謂EVF動作等の撮影準備動作開始を指示するシャッタースイッチSW1である。811は不図示のミラー及びシャッターを駆動し、撮像素子801から読み出した信号を信号処理回路802a,802b、DSP803a,803bを介して記録媒体808に書き込む一連の撮像動作の開始を指示するシャッタースイッチSW2である。812はカメラの撮影モード(例えば通常モード、3Dモード、動画モードなど)を指示するためのモードダイアルスイッチである。813は被写体までの距離を検出し、不図示の撮像レンズの焦点調節を行わせるための測距回路、814は被写体輝度を測定し撮像素子への露光量を決定するための測光回路、815は撮影した映像を外部に表示するための表示装置である。
ここで、破線で示した851aは撮像素子801から出力されたA像用画像信号を処理する回路ブロック、851bは撮像素子801から出力されたB像用画像信号を処理する回路ブロックである。
撮像素子801内において、A像用受光素子からの信号はA像用の読み出し回路302a(第1の方向)から、B像用受光素子からの信号はB像用の読み出し回路302b(第2の方向)から読み出すようにしている。言い換えれば同一の画像を生成する受光素子からの信号は同一方向から読み出すようにしているので、A像用画像信号をA像用画像処理回路ブロック851a(第1の画像処理回路)へ、B像用画像信号をB像用画像処理回路ブロック851b(第2の画像処理回路)へ、それぞれ直接接続することが可能である。
つまり、撮像素子からの画像信号の入れ替え等を行うことなくA像とB像に対して独立して画像処理を施すことが出来る、効率的な画像信号読み出しおよび画像処理が可能となる。
(第2の実施形態)
第1の実施形態では2つの受光素子で単位画素を構成する例を示したが、次に4つの受光素子で単位画素を構成する例について説明する。
図4は、CMOS型固体撮像素子の構成を示すブロック図であり、図2の構成とよく似ている。ベイヤ配列の単位画素(1画素)150、160、170、180は破線で示しており、夫々150はR(赤)画素、160はGr(緑)画素、170はGb(緑)画素、180はB(青)画素である。
図4の単位画素150は、左からB像用受光素子208、202、A像用受光素子201、207の順に配置された4つの受光素子から構成されており、図示していないが単位画素の受光素子の直上にはマイクロレンズが配置されている。A像用受光素子である201、207の信号はA像用読み出し回路902aに読み出され、B像用受光素子である202、208の信号はB像用読み出し回路902bに読み出される構成である。ここでは説明を簡略化するため水平4受光素子(1単位画素)、垂直4受光素子(4単位画素)のみを図示しているが、単位画素150、160、170、180は水平・垂直方向に所定数繰り返し配置されているものとする。
垂直シフトレジスタ901は、行選択線Pres1,Ptx1,Psel1等の信号をA像用受光素子201、207及びB像用受光素子202、208に出力する。A像用受光素子201、207からの出力は行毎に読み出し回路902a(CH1)に読み出され、B像用受光素子202、208からの出力は行毎に読み出し回路902b(CH2)に各垂直信号線を介して読み出される。尚、同一行の受光素子に対しては、同一の行選択線Pres1,Ptx1,Psel1等の信号が供給される。
図4の構成において、CH1の読み出し回路902aからはA像信号が読み出され、CH2の読み出し回路902bからはB像信号が読み出される。そのため、CH1の信号のみを使用すればA像のみの画像が、CH2の信号のみを使用すればB像のみの画像が生成できる。
より詳細には画像の使用目的に応じて受光素子を選択的に使用することも可能である。例えば、A像に使用する素子を単位画素内の201、B像に使用する素子を単位画素内の202としたり、A像に使用する素子を単位画素内の207、B像に使用する素子を単位画素内の208としたりすることも可能である。また、図2の説明と同様に、同一単位画素のCH1とCH2の信号を加算して1画素とすれば、通常の画像を生成することも可能である。図4の構成の撮像素子を図3の撮像装置に組み込むことによって、第2の実施形態を実現する。
このように撮像素子内において、A像用受光素子201、207からの信号はA像用の読み出し回路902aから、B像用受光素子202、208からの信号はB像用の読み出し回路902bから読み出すようにしている。言い換えれば同一の画像を生成する受光素子からの信号は同一方向から読み出すようにしている。そのため、A像用画像信号をA像用画像処理回路ブロック(図3の851a)へ、B像用画像信号をB像用画像処理回路ブロック(図3の851b)へ、それぞれ直接接続することが可能である。つまり、撮像素子からの画像信号の入れ替え等を行うことなくA像とB像に対して独立して画像処理を施すことが出来る、効率的な画像信号読み出しが可能となる。
(第3の実施形態)
第2の実施形態では4つの受光素子で単位画素を構成した例を示したが、このことを別の模式図で示したのが図5、図6である。
図5において単位画素150は、左からB像用受光素子208、202、A像用受光素子201、207の順に配置され4つの受光素子から構成されている。210はマイクロレンズである。A像用受光素子である201、207の信号はA像用読み出し回路902aに読み出され、B像用受光素子である202、208の信号はB像用読み出し回路902bに読み出される構成である。ここでは説明を簡略化するため、単位画素を水平方向に2画素分だけ示しているが、単位画素は水平方向、垂直方向に所定数繰り返し配置されているものとする。
図6は、図5の撮像素子920を撮像装置に組み込んだイメージを示している。A画像処理回路851aには撮像素子920のA像用受光素子からの信号が、B画像処理回路851bには撮像素子920のB像用受光素子からの信号が入力され、それぞれA画像とB画像を生成している。
図5でA像用読み出し回路902a、B像用読み出し回路902bは、受光素子からの信号を増幅する回路や受光素子毎の出力オフセットキャンセル回路などを含み、各受光素子列毎に構成されている。このことは他の文献にも記載があるので詳細は割愛する。一方撮像装置としての解像力性能は、単位画素の配列ピッチによって決まるので単位画素の配列ピッチを大きしたのでは解像力性能を落とすことになる。
従って、水平方向に受光素子数を増やして単位画素を構成し受光素子からの信号を垂直方向に読み出す場合、撮像装置の解像力性能を落とさないためにその読み出し回路の水平方向のサイズは図5に示すように単位画素の配列ピッチの1/2である「L」だけしか取れない。そのため読み出し回路のレイアウトを垂直方向に延ばして構成させるなど、レイアウト設計上の制約が出てきてしまう。
上記説明を第1の実施形態に当てはめて説明するのが、図7である。図7において単位画素101は、左からB像用受光素子103、A像用受光素子102の順に配置され2つの受光素子から構成されている。310はマイクロレンズである。A像用受光素子である102の信号はA像用読み出し回路302aに読み出され、B像用受光素子である103の信号はB像用読み出し回路302bに読み出される構成である。
図7から明らかなように読み出し回路の水平方向のサイズは単位画素の配列ピッチと等しい「2L」とることが出来ている。つまり第1の実施形態は第2の実施形態に比べて読み出し回路の水平方向のサイズを大きく取れるためレイアウト設計上の制約が少なくなっている。
第3の実施形態は、第2の実施形態の読み出し回路のレイアウト設計上の制約を改善するもので、図8、図9を用いて説明する。
図8は、後述する図9におけるB像用受光素子402、408を示している。図8において、光信号電荷を発生するフォトダイオード402p、408pは、この例ではアノード側が接地されている。フォトダイオード402p、408pのカソード側は、それぞれ転送MOSトランジスタ702、707を介して不図示の共通のフローティングディフュージョン部に接続されている。またフローティングディフュージョン部は増幅MOSトランジスタ704のゲートに接続されている。また、増幅MOSトランジスタ704のゲートには、これをリセットするためのリセットMOSトランジスタ703のソースが接続されている。リセットMOSトランジスタ703のドレインは電源電圧VDDに接続されている。さらに、増幅MOSトランジスタ704は、ドレインが電源電圧VDDに接続され、ソースが選択MOSトランジスタ705のドレインに接続されている。
転送MOSトランジスタ702、707のゲート端子はPtx_aおよびPtx_b信号により駆動され、フォトダイオード402p、408pの信号をフローティングディフュージョン部及び増幅MOSトランジスタ704のゲートに転送する。
リセットMOSトランジスタ703のゲート端子はPres信号により駆動され、フローティングディフュージョン部及びフォトダイオード402p、408pをリセットする。選択MOSトランジスタ705のゲート端子はPsel信号により駆動され、信号はVout端子から出力される。Vout端子は不図示の垂直出力線に接続され、増幅MOSトランジスタ704は選択MOSトランジスタ705を介して垂直出力線負荷と接続されることで、ソースフォロワアンプとして機能する。
ここで、Ptx_aのみ駆動すればフォトダイオード402pからの信号のみがVout端子から読み出され、Ptx_bのみ駆動すればフォトダイオード408pからの信号のみがVout端子から読み出される。それぞれを読み出す場合は時系列に読み出せばよい。また、Ptx_aとPtx_bを同時に駆動すればフォトダイオード402pとフォトダイオード408pの信号を加算して読み出すことも可能である。
図8の構成は、B像用受光素子402と408からの信号を共通のフローティングディフュージョン部、増幅MOSトランジスタ704、選択MOSトランジスタ705を介して、1つのVout端子に読み出し可能な構成である。そのため、受光素子が2つでも読み出し回路は1つで良いことになる。このような受光素子の構成を撮像素子全体に適用すれば読み出し回路を減らすことが出来る。
図9は図8の受光素子構成を用いた撮像素子を示したもので、単位画素450は、左からB像用受光素子408、402、A像用受光素子401、407の順に配置され4つの受光素子から構成されている。410はマイクロレンズである。A像用受光素子401、407の信号は共通のVout端子からA像用読み出し回路402aに読み出され、B像用受光素子402、408の信号は共通のVout端子からB像用読み出し回路402bに読み出される構成である。
ここで注目するべきは、2つのA像用受光素子からの信号を共通のVout端子に読み出し、2つのB像用受光素子からの信号を他の共通のVout端子に読み出すようにしている点である。言い換えれば同一の読み出し方向から読み出される受光素子からの信号は、共通のフローティングディフュージョン部から読み出すようにしている。このようにすることで図9から明らかなように、読み出し回路の水平方向のサイズは単位画素の配列ピッチと等しい「2L」とることが出来る。
つまり第2の実施形態と同等にA像とB像に対して独立して画像処理を施すことが出来る、効率的な画像信号読み出しが可能となる。また、第2の実施形態に比べて読み出し回路の水平方向のサイズを大きく取れるためレイアウト設計上の制約を大きく改善することができる。
図8、図9は水平方向に並んだ2つのA像用受光素子と2つのB像用受光素子を配置した単位画素を用いた撮像素子の例であったが、本発明の主旨の範囲内であれば単位画素内の各受光素子は3つ以上であっても良いし、垂直方向に並んだ受光素子の構成でも良い。

Claims (4)

  1. 第1の画像を生成するための第1の受光素子と、前記第1の画像に対して視差を有する第2の画像を生成するための第2の受光素子とを含む受光素子群と、該受光素子群の直上に配置されたマイクロレンズとを単位画素とし、該単位画素を二次元に配置した固体撮像素子であって、
    1つの前記単位画素は前記第1の受光素子と前記第2の受光素子とを含むとともに、1つの前記単位画素には単一の色が割り当てられ、
    1つの前記単位画素内における前記第1の受光素子からの信号を第1の方向から読み出し、前記第2の受光素子からの信号を第2の方向から読み出すようにしたことを特徴とする固体撮像素子。
  2. 前記第1の受光素子からの信号を第1の読み出し回路により前記第1の方向から読み出し、前記第2の受光素子からの信号を第2の読み出し回路により前記第2の方向から読み出すことを特徴とする請求項1に記載の固体撮像素子。
  3. 前記単位画素は受光素子からの信号を読み出すための複数のフローティングディフュージョン部を有し、前記単位画素に含まれる複数の受光素子のうち、同一の読み出し方向から読み出される受光素子からの信号は、同一のフローティングディフュージョン部から読み出されることを特徴とする請求項1に記載の固体撮像素子。
  4. 請求項1乃至3のいずれか1項に記載の固体撮像素子と、
    前記第1の受光素子からの信号を処理する第1の画像処理回路と、
    前記第2の受光素子からの信号を処理する第2の画像処理回路と、
    を備えることを特徴とする撮像装置。
JP2011060664A 2011-03-18 2011-03-18 固体撮像素子および撮像装置 Expired - Fee Related JP5789109B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2011060664A JP5789109B2 (ja) 2011-03-18 2011-03-18 固体撮像素子および撮像装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011060664A JP5789109B2 (ja) 2011-03-18 2011-03-18 固体撮像素子および撮像装置

Publications (2)

Publication Number Publication Date
JP2012199614A JP2012199614A (ja) 2012-10-18
JP5789109B2 true JP5789109B2 (ja) 2015-10-07

Family

ID=47181444

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011060664A Expired - Fee Related JP5789109B2 (ja) 2011-03-18 2011-03-18 固体撮像素子および撮像装置

Country Status (1)

Country Link
JP (1) JP5789109B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6391316B2 (ja) 2014-06-25 2018-09-19 キヤノン株式会社 撮像装置
CN108886568A (zh) * 2016-03-30 2018-11-23 株式会社尼康 光学装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001250931A (ja) * 2000-03-07 2001-09-14 Canon Inc 固体撮像装置およびこれを用いた撮像システム
JP2007259417A (ja) * 2006-02-24 2007-10-04 Sony Corp 固体撮像素子および固体撮像素子の駆動方法および撮像装置
JP2008252935A (ja) * 2008-06-06 2008-10-16 Fujifilm Corp 撮像装置
JP5374110B2 (ja) * 2008-10-22 2013-12-25 キヤノン株式会社 撮像センサ及び撮像装置

Also Published As

Publication number Publication date
JP2012199614A (ja) 2012-10-18

Similar Documents

Publication Publication Date Title
US10021321B2 (en) Imaging device and imaging system
JP4971586B2 (ja) 固体撮像装置
JP2019041388A (ja) 撮像素子および電子機器
US8780236B2 (en) Imaging apparatus for correcting noise when a quantity of pixels in an invalid pixel area is small
JP6588702B2 (ja) 撮像装置及びその制御方法、プログラム、記憶媒体
JP2017183658A (ja) 固体撮像素子、撮像装置、および電子機器
US9807330B2 (en) Solid-state imaging device and imaging apparatus
JP2018191041A (ja) 光電変換装置及びその駆動方法
JP6406977B2 (ja) 光電変換装置、撮像システム
JP2017216646A (ja) 撮像素子、撮像装置、および撮像信号処理方法
US10425605B2 (en) Image sensor and image capturing apparatus
JP5959187B2 (ja) 固体撮像装置、撮像装置、および信号読み出し方法
JP2008017388A (ja) 固体撮像装置
JP2017183659A (ja) 固体撮像素子、撮像装置、および電子機器
CN103209301A (zh) 摄像设备
JP2016225774A (ja) 撮像素子および撮像装置
JP6946045B2 (ja) 焦点検出装置及び撮像システム
JP2016090785A (ja) 撮像装置及びその制御方法
JP6245856B2 (ja) 光電変換装置、光電変換システム
JP5789109B2 (ja) 固体撮像素子および撮像装置
JP6136103B2 (ja) 撮像装置、撮像素子および読出方法。
JP2020061758A (ja) 撮像素子及び撮像装置
JP2020014195A (ja) 撮像装置
US10531018B2 (en) Image sensor for suppressing readout time of image signal and focus detection signal, control method therefor, and image capturing apparatus
US11425319B2 (en) Solid-state imaging device and imaging system

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140306

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20141105

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20141110

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150107

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20150703

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20150731

R151 Written notification of patent or utility model registration

Ref document number: 5789109

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

LAPS Cancellation because of no payment of annual fees