JP5742406B2 - 情報処理装置、接続方法、およびプログラム - Google Patents
情報処理装置、接続方法、およびプログラム Download PDFInfo
- Publication number
- JP5742406B2 JP5742406B2 JP2011086793A JP2011086793A JP5742406B2 JP 5742406 B2 JP5742406 B2 JP 5742406B2 JP 2011086793 A JP2011086793 A JP 2011086793A JP 2011086793 A JP2011086793 A JP 2011086793A JP 5742406 B2 JP5742406 B2 JP 5742406B2
- Authority
- JP
- Japan
- Prior art keywords
- bay
- connector
- terminal
- battery
- controller
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/409—Mechanical coupling
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Power Sources (AREA)
- Charge And Discharge Circuits For Batteries Or The Like (AREA)
- Electric Propulsion And Braking For Vehicles (AREA)
- Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
Description
て入出力される電気信号により、装着部に装着された機器を制御する。このようなインターフェースとしては、ベイインターフェースを例示できる。以下、ベイインターフェースに接続される機器をベイデバイスと呼ぶ。また、ベイデバイスを装着する装着部をベイ構造という。
。そして、ベイドライブ302とベイハードディスク303には、SATA規格コネクタ305が実装されている。以下、SATA規格コネクタを単にSATAコネクタという。ベイドライブ302とベイハードディスク303は、SATAコネクタ305により、PC350に接続され、図2のようにインターフェース信号309を授受する。また、ベイバッテリ304にはバッテリ規格コネクタ306が実装されている。以下、バッテリ規格コネクタを単にバッテリコネクタという。ベイバッテリ304は、バッテリコネクタ306により、PC350に接続され、図2のインターフェース信号311を授受する。
スマートフォン、デスクトップPC、サーバ等でもよい。
装置の一例である。そして、スイッチ13は、GPIOコントローラ18の制御信号にしたがいホスト側のSATAコネクタ5Aの各端子をSATAコントローラ8およびUSBコントローラ14のいずれかに接続する。
A信号線兼用のベイプロジェクタ信号線を示す。また、実線17Bは、バッテリ信号線兼用のベイプロジェクタ信号線を示す。
線からベイプロジェクタ検出信号16を取得した場合に、ベイデバイスとしてベイプロジェクタ12が接続されていることを判定する。なお、ベイプロジェクタ12以外のUSBデバイスについても、GPIOコントローラ18は、ベイプロジェクタ検出信号16により、接続の有無を判定してもよい。したがって、ベイプロジェクタ検出信号16をUSBデバイス検出信号と呼んでもよい。
替えて、SATAコネクタ5のS7の接地端子とP4のMD端子をそれぞれUSBコントローラ14のUSB+とUSB−に接続する。また、GPIOコントローラ18は、S1端子(本来の接地端子)を通じて、輝度制御GPIO信号21をSATAコネクタ5からベイプロジェクタ12に出力する。
内蔵プルアップ回路31と、FET30のゲートを制御するロジック出力回路28とを有している。そして、SC#/T−信号端子26Aは、FET30のドレインに接続されている。
したがって、SATAデバイス検出信号を出力するDP端子は、開放状態である。ここで、DP端子に接続されるGPIOコントローラ18のSATAデバイス検出端子24A(図6参照)が、図7に示したベイプロジェクタ検出信号端子16Aと同様に、プルアップ回路でプルアップされているとする。すると、DP端子が開放状態であるとき、GPIOコントローラ18のSATAデバイス検出端子24Aは、高電位Hとなる。
に変化させ、GPIOコントローラ18にベイプロジェクタ12の接続を伝達する。その結果、BIOSがベイプロジェクタ12の接続を認識する(ST13)。なお、ベイバッテリ4からのバッテリ検出信号を出力するSW/T+端子のベイバッテリ検出信号が高電位Hのとき、バッテリコントローラ10のSC#/T−信号端子26Aは、内蔵プルアップ回路31により高電位H状態となる。ここでは、ベイバッテリ検出信号が高電位Hのとき、図8のロジック出力回路28が低電位Lを出力するとする。したがって、ベイバッテリ4が未接続の場合には、SC#/T−信号端子26Aは、GPIOコントローラ18のベイプロジェクタ検出信号端子16Aに入力されるベイプロジェクタ検出信号16に影響を与えない。
OSがベイ電源をOFFにする(ST1A)。その結果、情報処理装置50は、ST0の状態に復帰する。
0とベイプロジェクタ12とのデータの授受が可能となる。さらに、ベイプロジェクタ12側のSATAコネクタ5BのS1の端子をベイプロジェクタ12内で輝度制御GPIO信号21の受信回路に接続することで、SATAコネクタ5を通じて、GPIOコントローラ18の輝度制御GPIO信号21をベイプロジェクタ12に伝達できる。
上記実施例1では、SATAコネクタ5とバッテリコネクタ6とによって、ベイプロジェクタ12を接続する例を示した。しかし、情報処理装置50の構成は、SATAコネクタ5、バッテリコネクタ6の組み合わせに限定される訳ではない。また、SATAデバイスとベイバッテリ4に換えて接続される新たな機器が、ベイプロジェクタ12に限定される訳ではない。
ンとプルアップが逆であってもよい。
上記実施例1では、SATAコネクタ5とバッテリコネクタ6とによって、ベイプロジェクタ12を接続する例を示した。しかし、情報処理装置50の構成は、SATAコネクタ5、バッテリコネクタ6の組み合わせに限定される訳ではない。
ラ110は、端子126Aから出力される制御信号126等を含む制御信号を第1機器との間で授受し、第1機器を制御する。
コンピュータその他の機械、装置(以下、コンピュータ等)に上記いずれかの機能を実現させるプログラムをコンピュータ等が読み取り可能な記録媒体に記録することができる。そして、コンピュータ等に、この記録媒体のプログラムを読み込ませて実行させることにより、その機能を提供させることができる。
上記実施の形態は、以下の態様(付記という)を開示する。それぞれの付記に含まれる構成要素は、他の付記に含まれる構成要素と組み合わせてもよい。
第1機器が装着されると、第1検出端子を含む端子列を介して前記第1機器に接続される第1制御装置と、
第2制御装置と、
第2機器が装着されると、前記第1検出端子を介して前記第2機器の第1検出信号を検出し、前記第1検出信号に基づいて前記第2機器を前記第2制御装置に接続する接続制御装置と、を備える情報処理装置。
前記第1機器が前記第1制御装置に接続されていないときに、前記第1制御装置は、前
記第1検出端子に高電位状態で接続される回路を有する付記1に記載の情報処理装置。
前記第1検出端子を含み、前記第1制御装置に接続されるとともに、前記第1機器に設けられる第1機器コネクタを受容する第1コネクタと、
第3機器に設けられる第3機器コネクタを受容する第2コネクタと、
前記第2コネクタを介して前記第3機器と接続される第3制御装置と、
前記第2コネクタの少なくとも一部の端子の接続先を前記第2制御装置と前記第3制御装置との間で切り替えるスイッチと、をさらに備える付記2に記載の情報処理装置。
前記第2機器には、前記第1コネクタに受容可能な第2機器コネクタと前記第2コネクタに受容可能な第4機器コネクタとが設けられ、前記第2機器が装着されたときに、前記第1コネクタが前記第2機器コネクタを受容するとともに、前記第2コネクタが前記第4機器コネクタを受容する付記3に記載の情報処理装置。
前記第2コネクタ(5A)は、前記第3機器コネクタを受容したときに前記第3機器からの検出信号が出力される第2検出端子を有し、
前記接続制御装置は、前記第1検出端子が前記第2機器からの前記第1検出信号を出力しているときには、前記スイッチを介して前記第2コネクタの前記少なくとも一部の端子を前記第2制御装置に接続し、前記第2検出端子が前記第3機器からの検出信号を出力しているときには、前記スイッチを介して前記第2コネクタを前記第3制御装置に接続する付記3または4に記載の情報処理装置。
前記第1コネクタの接地導電路は、前記第2コネクタの接地導電路よりもコンダクタンスが大きい付記3から5のいずれか1項に記載の情報処理装置。
コンピュータが、
第1機器の第1制御装置への接続に用いられる端子列に含まれる第1検出端子を介して、前記コンピュータに装着される第2機器の検出信号を検出するステップと、
前記検出信号に基づいて前記第2機器を第2制御装置に接続するステップと、を実行する機器の接続方法。
前記第1機器が前記第1制御装置に接続されていないときに、前記第1検出端子に接続される前記第1制御装置の回路を高電位にするステップをさらに実行する付記7に記載の接続方法。
前記コンピュータは、第3機器を第3制御装置に接続するコネクタをさらに備え、
前記コネクタの第2検出端子を介して前記第3機器の検出信号を検出するステップと、
前記第1検出端子が前記第2機器からの検出信号を出力しているときには、前記コネクタの少なくとも一部の端子を前記第2制御装置に接続するステップと、
前記第2検出端子が前記第3機器からの検出信号を出力しているときには、前記コネクタのすべての端子を前記第3制御装置に接続するステップと、を実行する付記7または8に記載の接続方法。
コンピュータに、
第1機器の第1制御装置への接続に用いられる端子列に含まれる第1検出端子を介して、前記コンピュータに装着される第2機器の検出信号を検出するステップと、
前記検出信号に基づいて前記第2機器を第2制御装置に接続するステップと、を実行させるためのプログラム。
前記第1機器が前記第1制御装置に接続されていないときに、前記第1検出端子に接続される前記第1制御装置の回路を高電位状態にするステップをさらに実行させるための付記10に記載のプログラム。
前記コンピュータは、第3機器を第3制御装置に接続するコネクタをさらに備え、
前記コネクタの第2検出端子を介して前記第3機器の検出信号を検出するステップと、
前記第1検出端子が前記第2機器からの検出信号を出力しているときには、前記コネクタの少なくとも一部の端子を前記第2制御装置に接続するステップと、
前記第2検出端子が前記第3機器からの検出信号を出力しているときには、前記コネクタのすべての端子を前記第3制御装置に接続するステップと、を実行するための付記10または11に記載のプログラム。
3 ベイハードディスク
4 ベイバッテリ
5 SATAコネクタ
6 バッテリコネクタ
7 メインボード
8 SATAコントローラ
L9−1、L9−2 SATAのインターフェースの信号
10 バッテリコントローラ
L11−1、L11−2 バッテリのインターフェースの信号
12 ベイプロジェクタ
13 スイッチ
14 USBコントローラ
L15−1、L15−2、L15−3 ベイプロジェクタインターフェースの信号
16 ベイプロジェクタ検出信号
17A SATA信号線兼用のベイプロジェクタ信号線
17B バッテリ信号線兼用のベイプロジェクタ信号線
18 GPIOコントローラ
19 USB+
20 USB−
21 輝度制御GPIO
22 ベイバッテリ検出信号
23 ベイ電源
24 SATAデバイス検出信号
25 スイッチ制御GPIO
26 SC#/T−信号
26A SC#/T−信号端子
27 外付けのプルアップ
28 ロジック出力回路
28T トランジスタ
29 ベイバッテリ充放電制御信号
30 FET
31 内蔵プルアップ
50 情報処理装置
101、201 スロット
105 第2コネクタ
106 第1コネクタ
108 第3コントローラ
110 第1コントローラ
113 スイッチ
114 第2コンローラ
118 接続制御装置
Claims (8)
- 第1機器が装着されると、前記第1機器を制御するための第1検出端子と前記第1機器を検出するための所定端子を含む端子列を介して前記第1機器に接続される第1制御装置と、
第2制御装置と、
前記第1機器が前記第1制御装置に接続されているときに、前記第1検出端子に前記第1機器の制御信号を出力し、前記第1機器が前記第1制御装置に接続されていないときに第2機器が装着されると、前記第1検出端子を介して前記第2機器の検出信号を検出し、前記第2機器の検出信号に基づいて前記第2機器を前記第2制御装置に接続する接続制御装置と、を備える情報処理装置。 - 前記第1機器が前記第1制御装置に接続されていないときに、前記第1制御装置は、前記第1検出端子に高電位状態で接続される回路を有する請求項1に記載の情報処理装置。
- 前記第1検出端子を含み、前記第1制御装置に接続されるとともに、前記第1機器に設けられる第1機器コネクタを受容する第1コネクタと、
第3機器に設けられる第3機器コネクタを受容する第2コネクタと、
前記第2コネクタを介して前記第3機器と接続される第3制御装置と、
前記第2コネクタの少なくとも一部の端子の接続先を前記第2制御装置と前記第3制御装置との間で切り替えるスイッチと、をさらに備える請求項2に記載の情報処理装置。 - 前記第2機器には、前記第1コネクタに受容可能な第2機器コネクタと前記第2コネクタに受容可能な第4機器コネクタとが設けられ、前記第2機器が装着されたときに、前記第1コネクタが前記第2機器コネクタを受容するとともに、前記第2コネクタが前記第4機器コネクタを受容する請求項3に記載の情報処理装置。
- 前記第2コネクタは、前記第3機器コネクタを受容したときに前記第3機器からの検出信号が出力される第2検出端子を有し、
前記接続制御装置は、前記第1検出端子が前記第2機器からの前記第2機器の検出信号を出力しているときには、前記スイッチを介して前記第2コネクタの前記少なくとも一部
の端子を前記第2制御装置に接続し、前記第2検出端子が前記第3機器からの検出信号を出力しているときには、前記スイッチを介して前記第2コネクタを前記第3制御装置に接続する請求項3または4に記載の情報処理装置。 - 前記第1コネクタの接地導電路は、前記第2コネクタの接地導電路よりもコンダクタンスが大きい請求項3から5のいずれか1項に記載の情報処理装置。
- コンピュータが、
第1機器が装着されると、前記第1機器を制御するための第1検出端子と前記第1機器を検出するための所定端子とを含む端子列を介して前記第1機器を第1制御装置に接続するステップと
前記第1機器が前記第1制御装置に接続されているときに、前記端子列中の第1検出端子に前記第1機器の制御信号を出力するステップと、
前記第1機器が前記第1制御装置に接続されていないときに前記コンピュータに第2機器が装着されると、前記第1検出端子を介して前記第2機器の検出信号を検出するステップと、
前記第2機器の検出信号に基づいて前記第2機器を第2制御装置に接続するステップと、を実行する機器の接続方法。 - コンピュータに、
第1機器が装着されると、前記第1機器を制御するための第1検出端子と前記第1機器を検出するための所定端子とを含む端子列を介して前記第1機器を第1制御装置に接続するステップと
前記第1機器が前記第1制御装置に接続されているときに、前記端子列中の第1検出端子に前記第1機器の制御信号を出力するステップと、
前記第1機器が前記第1制御装置に接続されていないときに前記コンピュータに第2機器が装着されると、前記第1検出端子を介して前記第2機器の検出信号を検出するステップと、
前記第2機器の検出信号に基づいて前記第2機器を第2制御装置に接続するステップと、を実行させるためのプログラム。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011086793A JP5742406B2 (ja) | 2011-04-08 | 2011-04-08 | 情報処理装置、接続方法、およびプログラム |
EP12156958.6A EP2509001B1 (en) | 2011-04-08 | 2012-02-24 | Information processing device, connection method and program |
US13/405,780 US8843668B2 (en) | 2011-04-08 | 2012-02-27 | Information processing device, connection method and storage medium |
KR1020120021110A KR101390080B1 (ko) | 2011-04-08 | 2012-02-29 | 정보 처리 장치, 접속 방법 및 기록 매체 |
CN201210050489.4A CN102736694B (zh) | 2011-04-08 | 2012-02-29 | 信息处理装置、连接方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011086793A JP5742406B2 (ja) | 2011-04-08 | 2011-04-08 | 情報処理装置、接続方法、およびプログラム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012221258A JP2012221258A (ja) | 2012-11-12 |
JP5742406B2 true JP5742406B2 (ja) | 2015-07-01 |
Family
ID=45656715
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011086793A Expired - Fee Related JP5742406B2 (ja) | 2011-04-08 | 2011-04-08 | 情報処理装置、接続方法、およびプログラム |
Country Status (5)
Country | Link |
---|---|
US (1) | US8843668B2 (ja) |
EP (1) | EP2509001B1 (ja) |
JP (1) | JP5742406B2 (ja) |
KR (1) | KR101390080B1 (ja) |
CN (1) | CN102736694B (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201430581A (zh) * | 2013-01-22 | 2014-08-01 | Hon Hai Prec Ind Co Ltd | 筆記本電腦 |
CN104615569A (zh) * | 2014-12-31 | 2015-05-13 | 小米科技有限责任公司 | 一种电子设备和数据传输系统 |
US9984030B2 (en) | 2014-12-31 | 2018-05-29 | Xiaomi Inc. | Electronic device and data transmission system |
US10298791B2 (en) * | 2017-05-16 | 2019-05-21 | Hewlett-Packard Development Company, L. P. | Using transient responses to determine characteristics of control panel connections |
GB201909270D0 (en) * | 2019-06-27 | 2019-08-14 | Nordic Semiconductor Asa | Microcontroller system with GPIOS |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09237141A (ja) | 1996-02-29 | 1997-09-09 | Toshiba Corp | コンピュータシステム及びコンピュータシステムに適用する拡張ユニット |
JPH1069339A (ja) * | 1996-08-28 | 1998-03-10 | Nec Yonezawa Ltd | 外部機器接続用インタフェース機構 |
JPH1195883A (ja) * | 1997-09-22 | 1999-04-09 | Hitachi Ltd | 通信制御装置及びインタフェースケーブル |
US6759849B2 (en) * | 2000-03-27 | 2004-07-06 | Kevin I. Bertness | Battery tester configured to receive a removable digital module |
JP4659175B2 (ja) * | 2000-04-25 | 2011-03-30 | 富士通東芝モバイルコミュニケーションズ株式会社 | 携帯通信端末 |
JP2003157130A (ja) * | 2001-11-20 | 2003-05-30 | Sanyo Electric Co Ltd | オプションデバイス着脱装置 |
JP4105608B2 (ja) * | 2003-08-27 | 2008-06-25 | 株式会社リコー | カード認識システム |
EP1717910B1 (en) | 2005-04-27 | 2011-12-14 | LG Electronics Inc. | Mobile communications terminal using multi-functional socket and method thereof |
JP2006338189A (ja) * | 2005-05-31 | 2006-12-14 | Toshiba Corp | 情報処理装置、およびその制御方法 |
US7743187B2 (en) * | 2006-01-05 | 2010-06-22 | Telechips, Inc. | Audio system, and USB/UART common communication system for the same |
JP2008158595A (ja) | 2006-12-20 | 2008-07-10 | Sony Corp | 情報処理装置 |
JP4308276B2 (ja) * | 2007-02-05 | 2009-08-05 | レノボ・シンガポール・プライベート・リミテッド | 電子機器の接続構造および機能拡張装置 |
US8239581B2 (en) * | 2008-05-15 | 2012-08-07 | Seagate Technology Llc | Data storage device compatible with multiple interconnect standards |
US8176214B2 (en) * | 2008-10-31 | 2012-05-08 | Silicon Image, Inc. | Transmission of alternative content over standard device connectors |
-
2011
- 2011-04-08 JP JP2011086793A patent/JP5742406B2/ja not_active Expired - Fee Related
-
2012
- 2012-02-24 EP EP12156958.6A patent/EP2509001B1/en not_active Not-in-force
- 2012-02-27 US US13/405,780 patent/US8843668B2/en not_active Expired - Fee Related
- 2012-02-29 KR KR1020120021110A patent/KR101390080B1/ko not_active IP Right Cessation
- 2012-02-29 CN CN201210050489.4A patent/CN102736694B/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
EP2509001B1 (en) | 2014-05-14 |
EP2509001A3 (en) | 2013-01-23 |
KR101390080B1 (ko) | 2014-04-29 |
KR20120115090A (ko) | 2012-10-17 |
EP2509001A2 (en) | 2012-10-10 |
CN102736694A (zh) | 2012-10-17 |
US8843668B2 (en) | 2014-09-23 |
CN102736694B (zh) | 2015-07-15 |
US20120260004A1 (en) | 2012-10-11 |
JP2012221258A (ja) | 2012-11-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10747267B2 (en) | Configuring docks | |
TWI494863B (zh) | 雙介面讀卡機模塊 | |
JP5742406B2 (ja) | 情報処理装置、接続方法、およびプログラム | |
KR20160137352A (ko) | Usb 인터페이스 감지기, 감지 방법, usb 커넥터 및 전자 장치 | |
CN108093329B (zh) | 基于共用接口的外设类型检测电路及移动终端 | |
CN106294221B (zh) | 根据模式来控制信号强度的电子设备及方法 | |
US20160249127A1 (en) | Backward compatible system and method for using 4p audio jack to provide power and signal to headset with active noise cancellation | |
US20220269326A1 (en) | Electronic device, interface control method of electronic device, and system | |
CN102082846A (zh) | 多外设共用接口的终端设备 | |
JP2004521419A (ja) | 内部usbハブを有するシステムで電力を管理する方法およびシステム | |
US8626983B2 (en) | Motherboard for supporting expansion card or serial advanced technology attachment dual in-line memory module through same expansion slot | |
CN107613126A (zh) | Uart与usb复用电路以及移动终端 | |
WO2013025221A1 (en) | Connecting expansion slots | |
CN103078224A (zh) | 连接线、控制方法、控制电路以及电子设备 | |
CN102768558A (zh) | 具有扬声器静音控制功能的一体电脑 | |
US9148718B2 (en) | Grounding circuit for alternate audio plug designs | |
US7493507B2 (en) | System for protecting a motherboard while a component is not connected properly to its power source | |
US20130244455A1 (en) | Processing device and processing system | |
CN109478174B (zh) | 用于可逆接口的开关 | |
US20130166929A1 (en) | Power supply system for memory modules | |
US10237819B2 (en) | SSIC device and link control method for SSIC device | |
US9465765B2 (en) | All-in-one SATA interface storage device | |
CN108572935B (zh) | Usb接口控制电路 | |
CN110688260B (zh) | 基于耳机接口的ec复位电路以及电子设备 | |
CN117407222A (zh) | 一种接口检测电路和终端设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140204 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140911 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20141007 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20141208 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150407 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150420 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5742406 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |