CN117407222A - 一种接口检测电路和终端设备 - Google Patents

一种接口检测电路和终端设备 Download PDF

Info

Publication number
CN117407222A
CN117407222A CN202310036759.4A CN202310036759A CN117407222A CN 117407222 A CN117407222 A CN 117407222A CN 202310036759 A CN202310036759 A CN 202310036759A CN 117407222 A CN117407222 A CN 117407222A
Authority
CN
China
Prior art keywords
connection interface
resistor
interface
detection
main control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310036759.4A
Other languages
English (en)
Inventor
扬春明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huizhou TCL Mobile Communication Co Ltd
Original Assignee
Huizhou TCL Mobile Communication Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huizhou TCL Mobile Communication Co Ltd filed Critical Huizhou TCL Mobile Communication Co Ltd
Priority to CN202310036759.4A priority Critical patent/CN117407222A/zh
Publication of CN117407222A publication Critical patent/CN117407222A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/2215Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test error correction or detection circuits
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/2221Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test input/output devices or peripheral units
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0042Universal serial bus [USB]

Abstract

本申请公开了一种接口检测电路和终端设备,其中,接口检测电路包括第一连接接口;第二连接接口;检测模块,与所述第一连接接口和所述第二连接接口电性连接,用于在所述第一连接接口和所述第二连接接口均接入外设时输出第一检测信号;切换模块,分别与所述检测模块、所述第一连接接口和所述第二连接接口电性连接,用于根据第一检测信号将所述第一连接接口与终端设备中的主控芯片连通以传输数据信号;本申请中通过设置接口检测电路使得终端设备能够支持两个接口,以拓展终端设备的应用场景。

Description

一种接口检测电路和终端设备
技术领域
本申请涉及电子电路技术领域,特别涉及一种接口检测电路和终端设备。
背景技术
目前5G dongle类设备如5G数据卡,由于其作为终端设备与主控设备连接时普遍采用单USB Type C口的产品形态。
但在实际应用中大量的主控设备如自动售货机、医疗设备和工控机类产品主要是USB Type A接口,对于单USB Type C口的5G dongle设备,与此类产品对接时需要转接线缆;另外USB Type A接口的供电能力也有限,比如USB2.0仅支持5V/500mA,存在有不能满足5G dongle应用时的功耗情形;而针对消费类用的比如笔记本电脑很多则只配有USB TypeC口,那么对于只设置一个USB Type C口的5G dongle类设备而言,应用场景受到限制。
因而现有技术还有待改进和提高。
发明内容
本申请的目的在于提供一种接口检测电路和终端设备,通过设置接口检测电路使得终端设备能够支持两个接口,以拓展终端设备的应用场景。
为了达到上述目的,本申请采取了以下技术方案:
本申请实施例提供了一种接口检测电路,包括:
第一连接接口;
第二连接接口;
检测模块,与第一连接接口和第二连接接口电性连接,用于在第一连接接口和第二连接接口均接入外设时输出第一检测信号;
切换模块,分别与检测模块、第一连接接口和第二连接接口电性连接,用于根据第一检测信号将第一连接接口与终端设备中的主控芯片连通以传输数据信号。
在一些实施例中的接口检测电路,检测模块包括:
第一检测单元,与第一连接接口电性连接,用于在第一连接接口接入外设时输出第一电平信号,或在第一连接接口接入外设时输出第二电平信号;
第二检测单元,与第二连接接口电性连接,用于在第二连接接口接入外设时输出第三电平信号,或在第二连接接口未接入外设时输出第四电平信号;
逻辑输出单元,与第一检测单元、第二检测单元和切换模块连接,用于根据第一电平信号和第三电平信号输出第一检测信号。
在一些实施例中的接口检测电路,逻辑输出单元还用于根据第一电平信号和第四电平信号输出第一检测信号,或根据第二电平信号和第三电平信号输出第二检测信号;切换模块还用根据第二检测信号将第二连接接口与主控芯片连通以传输数据信号。
在一些实施例中的接口检测电路,第一检测单元和第二检测单元还分别与终端设备中的主控芯片连接;
第一检测单元还用于根据主控芯片输出的控制信号输出第一电平信号或第二电平信号;
第二检测单元还用于根据主控芯片输出的控制信号输出第三电平信号或第四电平信号。
在一些实施例中的接口检测电路,逻辑输出单元还与主控芯片连接,用于将第一检测信号或第二检测信号输出至主控芯片。
在一些实施例中的接口检测电路,第一检测单元包括第一开关管、第二开关管、第一电容、第二电容、第三电容、第一电阻、第二电阻、第三电阻、第四电阻和第五电阻;
第一开关管的第一端与第一连接接口连接,第一开关管的第二端与逻辑输出单元连接,第一开关管的第三端通过第五电阻与第二开关管的第一端连接,第二开关管的第二端接地,第二开关管的第三端与主控芯片的第一端口连接,第三电阻的一端、第四电阻的一端和第三电容的一端均与第二开关管的第三端连接,第三电阻的另一端与第一连接接口连接,第四电阻的另一端接地,第三电容的另一端接地,第一电阻的一端和第一电容的一端均与第一开关管的第一端连接,第一电阻的另一端和第一电容的另一端均与第一开关管的第三端连接,第二电阻的一端和第二电容的一端均与第一开关管的第二端连接,第二电阻的另一端和第二电容的另一端均接地。
在一些实施例中的接口检测电路,第二检测单元包括第三开关管、第四开关管、第四电容、第五电容、第六电容、第六电阻、第七电阻、第八电阻、第九电阻和第十电阻;
第三开关管的第一端与第二连接接口连接,第三开关管的第二端与逻辑输出单元连接,第三开关管的第三端通过第十电阻与第四开关管的第一端连接,第四开关管的第二端接地,第四开关管的第三端与主控芯片的第一端口连接,第八电阻的一端、第九电阻的一端和第六电容的一端均与第四开关管的第三端连接,第八电阻的另一端与第二连接接口连接,第九电阻的另一端接地,第六电容的另一端接地,第六电阻的一端和第四电容的一端均与第三开关管的第一端连接,第六电阻的另一端和第四电容的另一端均与第三开关管的第三端连接,第七电阻的一端和第五电容的一端均与第三开关管的第二端连接,第七电阻的另一端和第五电容的另一端均接地。
在一些实施例中的接口检测电路,逻辑输出单元包括反相器和与非门,反相器的输入端与第一检测单元连接,反相器的输出端与与非门的第一输入端连接,与非门的第二输入端与第二检测单元连接,与非门的输出端分别与切换模块和主控芯片的第一端口连接。
在一些实施例中的接口检测电路,切换模块包括第一切换开关和第二切换开关,第一切换开关的第一端和第二切换开关的第一端均与与非门的输出端连接,第一切换开关的第二端与第二连接接口连接,第一切换开关的第三端与第一连接接口连接,第二切换开关的第二端与第一连接接口连接,第二切换开关的第三端与第二连接接口连接,第一切换开关的输出端与主控芯片的第二端口连接,第二切换开关的输出端与主控芯片的第三端口连接。
本申请实施例还提供了一种终端设备,包括主控芯片和上述的接口检测电路。
本申请提供的一种接口检测电路和终端设备,其中,接口检测电路包括第一连接接口;第二连接接口;检测模块,与第一连接接口和第二连接接口电性连接,用于在第一连接接口和第二连接接口均接入外设时输出第一检测信号;切换模块,分别与检测模块、第一连接接口和第二连接接口电性连接,用于根据第一检测信号将第一连接接口与终端设备中的主控芯片连通以传输数据信号;本申请中通过设置接口检测电路使得终端设备能够支持两个接口,以拓展终端设备的应用场景。
附图说明
图1为本申请提供的接口检测电路的第一种结构框图。
图2为本申请提供的接口检测电路的第二种结构框图。
图3为本申请提供的接口检测电路的第三种结构框图。
图4为本申请提供的接口检测电路的第四种结构框图。
图5为本申请提供的接口检测电路的第五种结构框图。
图6为本申请提供的接口检测电路的第六种结构框图。
图7为本申请提供的接口检测电路中第一检测单元的电路图。
图8为本申请提供的接口检测电路中第二检测单元的电路图。
图9为本申请提供的接口检测电路中逻辑输出单元的结构框图。
图10为本申请提供的接口检测电路中切换模块的结构框图。
具体实施方式
本申请的目的在于提供一种接口检测电路和终端设备,通过设置接口检测电路使得终端设备能够支持两个接口,以拓展终端设备的应用场景。
为使本申请的目的、技术方案及效果更加清楚、明确,以下参照附图并举实施例对本申请进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本申请,并不用于限定本申请。
请参阅图1,本申请提供的终端设备包括主控芯片20和接口检测电路10,主控芯片20与接口检测电路10连接,可用来接收通过接口检测电路10输入的数据信号,也可以接收接口检测电路10反馈的检测信号。需要说明的是,本申请中的终端设备可以是5G dongle类设备如5G数据卡。
其中,接口检测电路10包括第一连接接口21和第二连接接口22,即本申请中的终端设备设置有两个接口,分别为第一连接接口21和第二连接接口22;第一连接接口21可以是Type-A USB接口,第二连接接口22可以是Type-C USB接口,当终端设备的其中一个接口与一个外设(比如主控设备笔记本电脑)连接时,那么另一个接口与另一个外设(比如充电器)连接,由此在满足终端设备与主控设备进行数据传输的同时,还能够由充电器为终端设备辅助供电。
具体实施时,本申请中的接口检测电路10还包括检测模块23,与第一连接接口21和第二连接接口22电性连接,用于在第一连接接口21和第二连接接口22均接入外设时输出第一检测信号;切换模块24,分别与检测模块23、第一连接接口21和第二连接接口22电性连接,用于根据第一检测信号将第一接口与终端设备中的主控芯片20连通以传输数据信号。
本申请中当两个连接接口同时接入外设时,例如,第一连接接口21接入主控设备,第二连接接口22接入电源适配器;此时根据检测模块23和切换模块24可以控制第一连接接口21与主控芯片20连通进行数据传输,而第二连接接口22接入的电源适配器则可以为终端设备提供电能,由此可避免终端设备在数据信号传输时功耗不足的问题。即本申请中通过设置接口检测电路10使得终端设备能够支持两个接口,在终端设备通过一个接口与主控设备进行数据通信,还可以通过另一个接口连接电源适配器进行辅助供电,以便于拓宽终端设备的应用场景。
请参阅图2,在一些实施例中,检测模块23包括第一检测单元231,与第一连接接口21电性连接,用于在第一连接接口21接入外设时输出第一电平信号,或在第一连接接口21接入外设时输出第二电平信号;第二检测单元232,与第二连接接口22电性连接,用于在第二连接接口22接入外设时输出第三电平信号,或在第二连接接口22未接入外设时输出第四电平信号;逻辑输出单元233,与第一检测单元231、第二检测单元232和切换模块24连接,用于根据第一电平信号和第三电平信号输出第一检测信号,以便于在两个连接接口同时接入外设时控制第一接口与终端设备中的主控芯片20连通以传输数据信号。
进一步地,逻辑输出单元233还用于根据第一电平信号和第四电平信号输出第一检测信号,即第一连接接口21接入外设,而第二连接接口22未接入外设;或者,逻辑输出单元233用于根据第二电平信号和第三电平信号输出第二检测信号,即第一连接接口21未接入外设,而第二连接接口22接入外设。切换模块24还用根据第二检测信号将第二连接接口22与主控芯片20连通以传输数据信号。
本实施例中将由第一连接接口21输入的数据信号传输至主控芯片20的通路作为第一传输通路,将由第二连接接口22输入的数据信号传输至主控芯片20的通路作为第二传输通路,那么切换模块24的将第一连接接口21与主控芯片20连通即为选择第一传输通路传输数据,切换模块24将第二连接接口22与主控芯片20连通即为选择第二传输通路传输数据。
当第一连接接口21单独连接主控设备时,切换模块24第一检测信号控制第一传输通路导通;当第二连接接口22单独连接主控设备时,切换模块24根据第二检测信号控制第二传输通路导通;若当第一连接接口21和第二连接接口22同时接入外设,则切换模块24仍根据第一检测信号控制第一传输通路导通,以便于实现终端设备的多个应用场景。
请参阅图3,在一些实施例中,第一检测单元231和第二检测单元232还分别与终端设备中的主控芯片20连接;第一检测单元231还用于根据主控芯片20输出的控制信号输出第一电平信号或第二电平信号;第二检测单元232还用于根据主控芯片20输出的控制信号输出第三电平信号或第四电平信号;即本申请中的第一检测单元231和第二检测单元232也可以由终端设备中的主控芯片20进行控制,由终端设备中的主控芯片20主动切换传输通路。
请参阅图4,在一些实施例中,逻辑输出单元233还与主控芯片20连接,用于将第一检测信号或第二检测信号输出至主控芯片20;即本申请中的逻辑输出单元233会根据第一连接接口21和第二连接接口22的外设接入情况以输出第一检测信号或第二检测信号给到切换模块24,同时也会将该检测信号输出给主控芯片20,使得主控芯片20根据该检测信号可以确定当前的数据信号是通过哪一路传输通路进行传输。
请参阅图5,在一些实施例中,第一连接接口21和第二连接接口22还均与主控芯片20电性连接;第一连接接口21还用在接入外设时为第一检测单元231和主控芯片20提供电能,第二连接接口22还用于在接入外设时为第二检测单元232与主控芯片20提供电能,第一检测单元231在检测到有电能输入时则表明有外设插入,同样,第二检测单元232在检测到有电能输入时则表明有外设插入。
请参阅图6,作为一种实施例,为了防止电压倒灌,第一连接接口21与第一检测单元231中间连接有第一肖特基二极管,第一连接接口21与主控芯片20之间连接有第二肖特基二极管,第二连接接口22与第二检测单元232中间连接有第三肖特基二极管,第二连接接口22与主控芯片20之间连接有第四肖特基二极管。
请参阅图7,作为一种实施例,第一检测单元231包括第一开关管Q1、第二开关管Q2、第一电容C1、第二电容C2、第三电容C3、第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4和第五电阻R5;
第一开关管Q1的第一端与第一连接接口21连接,第一开关管Q1的第二端与逻辑输出单元连接,第一开关管Q1的第三端通过第五电阻R5与第二开关管Q2的第一端连接,第二开关管Q2的第二端接地,第二开关管Q2的第三端与主控芯片20的第一端口(本实施例中为主控芯片20的GPIO口)连接,第三电阻R3的一端、第四电阻R4的一端和第三电容C3的一端均与第二开关管Q2的第三端连接,第三电阻R3的另一端与第一连接接口21连接,第四电阻R4的另一端接地,第三电容C3的另一端接地,第一电阻R1的一端和第一电容C1的一端均与第一开关管Q1的第一端连接,第一电阻R1的另一端和第一电容C1的另一端均与第一开关管Q1的第三端连接,第二电阻R2的一端和第二电容C2的一端均与第一开关管Q1的第二端连接,第二电阻R2的另一端和第二电容C2的另一端均接地。
其中,第一开关管Q1可以是P沟道MOS管,第二开关管Q2为NPN型三极管,第一开关管Q1的第一端为MOS管的源极,第一开关管Q1的第二端为MOS管的漏极,第一开关管Q1的第三端为MOS管的栅极,第二开关管Q2的第一端为三极管的集电极,第二开关管Q2的第二端为三极管的基极,第二开关管Q2的第三端为三极管的发射极。当第一连接接口21有外设插入时,输入电压VBUS_IN1经过分压后使得第二开关管Q2导通,进而使得第一开关管Q1为导通,此时输出的电平信号A1为高电平,即本实施例中的第一电平信号为高电平信号。反之,当第一连接接口21没有外设插入时,则电平信号A1为低电平,即本实施例中的第二电平信号为低电平信号。
请参阅图8,作为一种实施例,第二检测单元232包括第三开关管Q3、第四开关管Q4、第四电容C4、第五电容C5、第六电容C6、第六电阻R6、第七电阻R7、第八电阻R8、第九电阻R9和第十电阻R10。
第三开关管Q3的第一端与第二连接接口22连接,第三开关管Q3的第二端与逻辑输出单元连接,第三开关管Q3的第三端通过第十电阻R10与第四开关管Q4的第一端连接,第四开关管Q4的第二端接地,第四开关管Q4的第三端与主控芯片20的第一端口连接,第八电阻R8的一端、第九电阻R9的一端和第六电容C6的一端均与第四开关管Q4的第三端连接,第八电阻R8的另一端与第二连接接口22连接,第九电阻R9的另一端接地,第六电容C6的另一端接地,第六电阻R6的一端和第四电容C4的一端均与第三开关管Q3的第一端连接,第六电阻R6的另一端和第四电容C4的另一端均与第三开关管Q3的第三端连接,第七电阻R7的一端和第五电容C5的一端均与第三开关管Q3的第二端连接,第七电阻R7的另一端和第五电容C5的另一端均接地。
其中,第三开关管Q3可以是P沟道MOS管,第四开关管Q4为NPN型三极管,第三开关管Q3的第一端为MOS管的源极,第三开关管Q3的第二端为MOS管的漏极,第三开关管Q3的第三端为MOS管的栅极,第四开关管Q4的第一端为三极管的集电极,第四开关管Q4的第二端为三极管的基极,第四开关管Q4的第三端为三极管的发射极。当第二连接接口22有外设插入时,输入电压VBUS_IN2经过分压后使得第四开关管Q4导通,进而使得第三开关管Q3为导通,此时输出的电平信号C0为高电平,即本实施例中的第三电平信号为高电平信号。反之,当第二连接接口22没有外设插入时,则电平信号C0为低电平,即本实施例中的第四电平信号为低电平信号。
其中,第二开关管Q2的第三端和第四开关管Q4的第三端还均与主控芯片20的GPIO口连接。当终端设备刚上电时,主控芯片20的GPIO口默认为输入状态,此时相当于GPIO口对两个检测单元不起作用。那么上电时,切换模块24的控制均是两个连接接口传输的电压信号来决定的,即由硬件组合逻辑来实现传输通路的控制。
而在终端设备上电,软件启动后,则终端设备可以通过需要进行主动控制,即此时可以将GPIO口设置为输出状态,通过控制GPIO口的电平状态进而控制第一检测单元231和第二检测单元232输出的电平状态。
例如,若在上电时,两个连接接口均接入外设,根据硬件组合逻辑将第一传输通路作为数据传输通路,于此同时,主控芯片20的GPIO口会输入高电平,主控芯片20根据接收的高电平可以判断此时第一传输通路导通。但是,若此时第一连接接口21连接的是电源适配器,而第二连接接口22连接的是主控设备,那么根据硬件组合逻辑将第一传输通路导通,以传输数据信号;终端设备会发现枚举不成功。因此在上电软件启动之后,主控芯片20可以将GPIO口设置为输出状态,通过GPIO口输出高低电平来控制第一检测单元231和第二检测单元232,进而可以主动切换传输通路,将第一传输通路切换位置为第二传输通路,确保数据信号能够成功传输。
请参阅图9,作为一种实施例,逻辑输出单元233包括反相器2331和与非门2332,反相器2331的输入端与第一检测单元231连接,反相器2331的输出端与与非门2332的第一输入端连接,与非门2332的第二输入端与第二检测单元232连接,与非门2332的输出端分别与切换模块24和主控芯片20的第一端口连接。
当电平信号A1为高电平时,经过反相器2331之后,反相器2331输出的电平信号A2为低电平,若此时电平信号C0为低电平,则经过与非门2332之后输出的电平信号F为高电平,即本实施例中的第一检测信号为高电平信号;当电平信号A1为低电平时,经过反相器2331之后,反相器2331输出的电平信号A2为高电平,若此时电平信号C0为高电平,则经过与非门2332之后输出的电平信号F为低电平,即本实施例中的第二检测信号为高电平信号。
若电平信号A1和C0均为高电平,那么此时与非门2332输出的电平信号F为高电平,也即输出的为第一检测信号。当第一连接接口21接入的是主控设备,后续第二连接接口22在接入电源适配器,此时与非门2332输出的电平信号F为高电平,切换模块24根据该高电平仍然维持第一传输通路导通;即本申请中的检测模块23相当于也能够起到防呆作用。
请参阅图10,作为一种实施例,切换模块24包括第一切换开关241和第二切换开关242,第一切换开关241的第一端和第二切换开关242的第一端均与与非门2332的输出端连接,第一切换开关241的第二端与第二连接接口22连接,第一切换开关241的第三端与第一连接接口21连接,第二切换开关242的第二端与第一连接接口21连接,第二切换开关242的第三端与第二连接接口22连接,第一切换开关241的输出端与主控芯片20的第二端口连接,第二切换开关242的输出端与主控芯片20的第三端口连接。第一连接接口21和第二连接接口22均为USB接口时,主控芯片20的第二端口可以视为是用来传输USB2.0的数据信号,主控芯片20的第三端口可以视为是用来传输USB3.0的数据信号。即本申请中的第一连接接口21对应的第一传输通路和第二连接接口22对应的第二传输通路均可用来传输USB2.0和USB3.0的数据,即每个连接端口对应两个支路,因此设置有两个切换开关;具体传输哪种类型的数据,则根据实际应用的通讯协议来确定,本申请对此不作限定。
本申请实施例中还提供一种接口检测电路,由于上文对该接口检测电路进行了详细的描述,此处不再赘述。
综上,本申请提供的一种接口检测电路和终端设备,其中,接口检测电路包括第一连接接口;第二连接接口;检测模块,与第一连接接口和第二连接接口电性连接,用于在第一连接接口和第二连接接口均接入外设时输出第一检测信号;切换模块,分别与检测模块、第一连接接口和第二连接接口电性连接,用于根据第一检测信号将第一连接接口与终端设备中的主控芯片连通以传输数据信号;本申请中通过设置接口检测电路使得终端设备能够支持两个接口,以拓展终端设备的应用场景。
可以理解的是,对本领域普通技术人员来说,可以根据本申请的技术方案及其申请构思加以等同替换或改变,而所有这些改变或替换都应属于本申请所附的权利要求的保护范围。

Claims (10)

1.一种接口检测电路,其特征在于,包括:
第一连接接口;
第二连接接口;
检测模块,与所述第一连接接口和所述第二连接接口电性连接,用于在所述第一连接接口和所述第二连接接口均接入外设时输出第一检测信号;
切换模块,分别与所述检测模块、所述第一连接接口和所述第二连接接口电性连接,用于根据第一检测信号将所述第一连接接口与终端设备中的主控芯片连通以传输数据信号。
2.根据权利要求1所述的接口检测电路,其特征在于,所述检测模块包括:
第一检测单元,与所述第一连接接口电性连接,用于在所述第一连接接口接入外设时输出第一电平信号,或在所述第一连接接口接入外设时输出第二电平信号;
第二检测单元,与所述第二连接接口电性连接,用于在所述第二连接接口接入外设时输出第三电平信号,或在所述第二连接接口未接入外设时输出第四电平信号;
逻辑输出单元,与所述第一检测单元、所述第二检测单元和所述切换模块连接,用于根据所述第一电平信号和所述第三电平信号输出所述第一检测信号。
3.根据权利要求2所述的接口检测电路,其特征在于,所述逻辑输出单元还用于根据所述第一电平信号和所述第四电平信号输出所述第一检测信号,或根据所述第二电平信号和所述第三电平信号输出第二检测信号;所述切换模块还用根据所述第二检测信号将所述第二连接接口与所述主控芯片连通以传输所述数据信号。
4.根据权利要求2所述的接口检测电路,其特征在于,所述第一检测单元和所述第二检测单元还分别与所述终端设备中的主控芯片连接;
所述第一检测单元还用于根据所述主控芯片输出的控制信号输出所述第一电平信号或所述第二电平信号;
所述第二检测单元还用于根据所述主控芯片输出的所述控制信号输出所述第三电平信号或所述第四电平信号。
5.根据权利要求3所述的接口检测电路,其特征在于,所述逻辑输出单元还与所述主控芯片连接,用于将所述第一检测信号或所述第二检测信号输出至所述主控芯片。
6.根据权利要求4所述的接口检测电路,其特征在于,第一检测单元包括第一开关管、第二开关管、第一电容、第二电容、第三电容、第一电阻、第二电阻、第三电阻、第四电阻和第五电阻;
所述第一开关管的第一端与所述第一连接接口连接,所述第一开关管的第二端与所述逻辑输出单元连接,所述第一开关管的第三端通过所述第五电阻与所述第二开关管的第一端连接,所述第二开关管的第二端接地,所述第二开关管的第三端与所述主控芯片的第一端口连接,所述第三电阻的一端、所述第四电阻的一端和所述第三电容的一端均与所述第二开关管的第三端连接,所述第三电阻的另一端与所述第一连接接口连接,所述第四电阻的另一端接地,所述第三电容的另一端接地,所述第一电阻的一端和所述第一电容的一端均与所述第一开关管的第一端连接,所述第一电阻的另一端和所述第一电容的另一端均与所述第一开关管的第三端连接,所述第二电阻的一端和所述第二电容的一端均与所述第一开关管的第二端连接,所述第二电阻的另一端和所述第二电容的另一端均接地。
7.根据权利要求4所述的接口检测电路,其特征在于,第二检测单元包括第三开关管、第四开关管、第四电容、第五电容、第六电容、第六电阻、第七电阻、第八电阻、第九电阻和第十电阻;
所述第三开关管的第一端与所述第二连接接口连接,所述第三开关管的第二端与所述逻辑输出单元连接,所述第三开关管的第三端通过所述第十电阻与所述第四开关管的第一端连接,所述第四开关管的第二端接地,所述第四开关管的第三端与所述主控芯片的第一端口连接,所述第八电阻的一端、所述第九电阻的一端和所述第六电容的一端均与所述第四开关管的第三端连接,所述第八电阻的另一端与所述第二连接接口连接,所述第九电阻的另一端接地,所述第六电容的另一端接地,所述第六电阻的一端和所述第四电容的一端均与所述第三开关管的第一端连接,所述第六电阻的另一端和所述第四电容的另一端均与所述第三开关管的第三端连接,所述第七电阻的一端和所述第五电容的一端均与所述第三开关管的第二端连接,所述第七电阻的另一端和所述第五电容的另一端均接地。
8.根据权利要求5所述的接口检测电路,其特征在于,所述逻辑输出单元包括反相器和与非门,所述反相器的输入端与所述第一检测单元连接,所述反相器的输出端与所述与非门的第一输入端连接,所述与非门的第二输入端与所述第二检测单元连接,所述与非门的输出端分别与所述切换模块和所述主控芯片的第一端口连接。
9.根据权利要求8所述的接口检测电路,其特征在于,所述切换模块包括第一切换开关和第二切换开关,所述第一切换开关的第一端和所述第二切换开关的第一端均与所述与非门的输出端连接,所述第一切换开关的第二端与所述第二连接接口连接,所述第一切换开关的第三端与所述第一连接接口连接,所述第二切换开关的第二端与所述第一连接接口连接,所述第二切换开关的第三端与所述第二连接接口连接,所述第一切换开关的输出端与所述主控芯片的第二端口连接,所述第二切换开关的输出端与所述主控芯片的第三端口连接。
10.一种终端设备,其特征在于,包括主控芯片和如权利要求1-9任一项所述的接口检测电路。
CN202310036759.4A 2023-01-10 2023-01-10 一种接口检测电路和终端设备 Pending CN117407222A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310036759.4A CN117407222A (zh) 2023-01-10 2023-01-10 一种接口检测电路和终端设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310036759.4A CN117407222A (zh) 2023-01-10 2023-01-10 一种接口检测电路和终端设备

Publications (1)

Publication Number Publication Date
CN117407222A true CN117407222A (zh) 2024-01-16

Family

ID=89495005

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310036759.4A Pending CN117407222A (zh) 2023-01-10 2023-01-10 一种接口检测电路和终端设备

Country Status (1)

Country Link
CN (1) CN117407222A (zh)

Similar Documents

Publication Publication Date Title
US10204068B2 (en) Serial bus electrical termination control
TWI494863B (zh) 雙介面讀卡機模塊
US10042801B2 (en) System for detecting universal serial bus (USB) device and method thereof
US9141141B2 (en) Portable device and peripheral extension dock
US10311000B2 (en) Integrated universal serial bus (USB) type-C switching
US20070075680A1 (en) Charging mode control circuit
CN105630726A (zh) 复用usb端口的双通道移动终端
KR20150005030A (ko) Usb 인터페이스 제어방법 및 이를 지원하는 전자장치
CN108733609B (zh) 双usb接口的切换电路、智能切换装置以及切换方法
CN112042093A (zh) 双供电c型线缆应用中的动态vconn交换
CN109062846B (zh) 通用串行总线装置及其操作方法
US20200167306A1 (en) Electronic device with usb type-c connector
US20230273662A1 (en) Information reading method, device, cable, charging system, and computer storage medium
US10193286B2 (en) Electronic device and control method thereof
CN116707055B (zh) 充电电路、电子设备及反向充电方法
CN117407222A (zh) 一种接口检测电路和终端设备
US20220206984A1 (en) Electronic apparatus and signal switching method
CN112821156B (zh) 一种电子标签芯片与type-c数据线
CN115237841A (zh) 电子设备、快充方法、装置、系统及可读存储介质
CN111400225B (zh) Usb转接电路
KR20160081676A (ko) 트래블 어댑터
CN114661646A (zh) 串口转接控制电路
CN109344016B (zh) 可在主机和设备模式之间切换的usb设备及切换的方法
CN116054309B (zh) 充电电路、电子设备、充电系统及反向充电方法
WO2017182001A1 (zh) 一种接口配置的方法、装置和计算机存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination