JP5719928B2 - 並列ビットインターリーバ - Google Patents
並列ビットインターリーバ Download PDFInfo
- Publication number
- JP5719928B2 JP5719928B2 JP2013515007A JP2013515007A JP5719928B2 JP 5719928 B2 JP5719928 B2 JP 5719928B2 JP 2013515007 A JP2013515007 A JP 2013515007A JP 2013515007 A JP2013515007 A JP 2013515007A JP 5719928 B2 JP5719928 B2 JP 5719928B2
- Authority
- JP
- Japan
- Prior art keywords
- bit
- bits
- constellation
- cyclic
- interleaver
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 125000004122 cyclic group Chemical group 0.000 claims description 251
- 238000000034 method Methods 0.000 claims description 116
- 230000008569 process Effects 0.000 claims description 71
- 238000012545 processing Methods 0.000 description 110
- 238000010586 diagram Methods 0.000 description 55
- 239000011159 matrix material Substances 0.000 description 33
- 238000013507 mapping Methods 0.000 description 24
- 230000006870 function Effects 0.000 description 15
- 238000004891 communication Methods 0.000 description 8
- 230000005540 biological transmission Effects 0.000 description 6
- 230000003252 repetitive effect Effects 0.000 description 6
- 230000008859 change Effects 0.000 description 5
- 230000008901 benefit Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000007476 Maximum Likelihood Methods 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 2
- 239000000470 constituent Substances 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000012804 iterative process Methods 0.000 description 2
- 230000035772 mutation Effects 0.000 description 2
- 230000010363 phase shift Effects 0.000 description 2
- 239000013589 supplement Substances 0.000 description 2
- 238000012937 correction Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000001771 impaired effect Effects 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 238000003780 insertion Methods 0.000 description 1
- 230000037431 insertion Effects 0.000 description 1
- 238000011835 investigation Methods 0.000 description 1
- 230000013011 mating Effects 0.000 description 1
- 238000005457 optimization Methods 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000011144 upstream manufacturing Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/27—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/27—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
- H03M13/2792—Interleaver wherein interleaving is performed jointly with another technique such as puncturing, multiplexing or routing
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1148—Structural properties of the code parity-check or generator matrix
- H03M13/116—Quasi-cyclic LDPC [QC-LDPC] codes, i.e. the parity-check matrix being composed of permutation or circulant sub-matrices
- H03M13/1165—QC-LDPC codes as defined for the digital video broadcasting [DVB] specifications, e.g. DVB-Satellite [DVB-S2]
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1148—Structural properties of the code parity-check or generator matrix
- H03M13/116—Quasi-cyclic LDPC [QC-LDPC] codes, i.e. the parity-check matrix being composed of permutation or circulant sub-matrices
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/13—Linear codes
- H03M13/19—Single error correction without using particular properties of the cyclic codes, e.g. Hamming codes, extended or generalised Hamming codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/25—Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM]
- H03M13/255—Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM] with Low Density Parity Check [LDPC] codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/27—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
- H03M13/2703—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques the interleaver involving at least two directions
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/27—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
- H03M13/2703—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques the interleaver involving at least two directions
- H03M13/271—Row-column interleaver with permutations, e.g. block interleaving with inter-row, inter-column, intra-row or intra-column permutations
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/29—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
- H03M13/2957—Turbo codes and decoding
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/35—Unequal or adaptive error protection, e.g. by providing a different level of protection according to significance of source information or by adapting the coding according to the change of transmission channel characteristics
- H03M13/356—Unequal error protection [UEP]
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/63—Joint error correction and other techniques
- H03M13/6325—Error control coding in combination with demodulation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/65—Purpose and implementation aspects
- H03M13/6508—Flexibility, adaptability, parametrability and configurability of the implementation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/65—Purpose and implementation aspects
- H03M13/6522—Intended application, e.g. transmission or communication standard
- H03M13/6552—DVB-T2
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0041—Arrangements at the transmitter end
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0071—Use of interleaving
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Probability & Statistics with Applications (AREA)
- Theoretical Computer Science (AREA)
- Mathematical Physics (AREA)
- Computer Networks & Wireless Communication (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Error Detection And Correction (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
Description
図1は、一般的なビットインターリーブ符号化変調(bit-interleaved coding and modulation:BICM)エンコーダを含むトランスミッタの構成を示すブロック図である。図1に示すトランスミッタ100は、入力プロセシングユニット110、BICMエンコーダ(低密度パリティチェック(low-density parity check:LDPC)エンコーダ120、ビットインターリーバ130、コンステレーションマッパ140を含む)、およびモジュレータ150を備える。
1つのLDPC符号語の巡回ブロック数:N=12
1つのコンステレーションのビット数:M=4、即ち16QAM
上記パラメータでは、1つのLDPC符号語がマッピングされるコンステレーション数はQ×N/M=24である。通常、パラメータQおよびNの選択は、システムがサポートする全てのコンステレーションについて、Q×NがMの倍数となるように行われなければならない。
16QAMの場合、4050セル
64QAMの場合、2700セル
256QAMの場合、2025セル
上記の表1によると、QPSKより大きなコンステレーションについては、並列ストリームの数はカラム‐ロウインターリーバの列数に等しい。16K LDPC符号について、16QAMコンステレーション、64QAMコンステレーション、256QAMコンステレーションに対応するビット‐セルデマルチプレクサを、それぞれ、図11、図12、図13に示す。なお、ビットの表記はDVB−T2規格で用いられているものである。
発明者は、鋭意研究を行った結果、以下の2つの条件が満たされるとき、非常に効率的なインターリーバが提供できるという知見を得た。
各コンステレーション語のM個のビットが、LDPC符号語のM個の異なる巡回ブロックにマッピングされる。これは、LDPC符号語のM個の異なる巡回ブロックから1ビットずつコンステレーション語にマッピングする、ことと等価である。この概要を図18(a)に示す。
M個の巡回ブロックにマッピングされるすべてのコンステレーション語が、当該M個の巡回ブロックのみにマッピングされる。これは、QビットからなるM個の異なる巡回ブロックのM×Q個のビットの全ては、Q個のコンステレーション語にのみマッピングされる、ことと等価である。この概要を図18(b)に示す。
以下、上記の条件1、条件2を満たすビットインターリーバ(並列ビットインターリーバ)の詳細について説明する。なお、以下において、実質的に同じ処理内容、および、同じ処理内容を行う構成ユニットには同じ符号を付す。
ステージB:巡回ブロック内パーミュテーション
ステージC:カラム‐ロウパーミュテーション
ここで、巡回ブロック(間)パーミュテーションは符号語を構成するN個の巡回ブロックの並び順を換えるパーミュテーションであり、巡回ブロック内パーミュテーションは巡回ブロックを構成するQ個のビットの並び順を換えるパーミュテーションであり、カラム‐ロウパーミュテーションは、セクションを構成するM×Q個のビットの並び順を換えるパーミュテーションである。
p(b=0)はビットbが0である確率を示し、p(b=1)はビットbが1である確率を示す。ただし、p(b=0)+p(b=1)=1が成り立つ。
上述した条件1、条件2を満たすインターリーバ(並列インターリーバ)では、コンステレーション語のビット数Mが巡回ブロック数Nの約数になることを前提としている。しかしながら、常に、MがNの約数になるとは限らない。例として、DVB−T2規格で使用される16K LDPC符号を挙げることができ、16K LDPC符号の符号語はN=45個の巡回ブロックを有する。MがNの約数にならない場合、Mが偶数であるQAMコンステレーションなどの正方形コンステレーションに対するマッピングは容易ではない。
各コンステレーション語のM個のビットが、LDPC符号語のM/F個の異なる巡回ブロックにマッピングされる。これは、LDPC符号語のM/F個の異なる巡回ブロックからF個のビットずつコンステレーション語にマッピングする、ことと等価である。この概要を図31(a)に示す。
M/F個の巡回ブロックにマッピングされるすべてのコンステレーション語が、当該M/F個の巡回ブロックのみにマッピングされる。これは、QビットからなるM/F個の異なる巡回ブロックのM×Q/F個のビットの全ては、Q/F個のコンステレーション語にのみマッピングされる、ことと等価である。この概要を図31(b)に示す。
以下、上記の条件1A、条件2Aを満たすビットインターリーバ(並列ビットインターリーバ)の詳細について説明する。なお、以下において、実質的に同じ処理内容、および、同じ処理内容を行う構成ユニットには同じ符号を付す。
以下、NがMの倍数ではなく、フォルディングを行う場合のインターリーバの一例について記載する。
本発明は上記の実施の形態で説明した内容に限定されず、本発明の目的とそれに関連又は付随する目的を達成するためのいかなる形態においても実施可能であり、例えば、以下であってもよい。
本発明に係るビットインターリーブ方法、ビットインターリーバ、ビットデインターリーブ方法、ビットデインターリーバ、およびデコーダとその効果について説明する。
対応するビットが0であるか1であるかの確率を示すソフトビット列を生成するコンステレーションデマッパと、前記ソフトビット列をビットデインターリーブする第1のビットデインターリーバと、ビットデインターリーブされた前記ソフトビット列をデコードする低密度パリティチェックデコーダと、を備える。
2010A ビットパーミュテーションユニット
2021A フォルディングセクションパーミュテーションユニット
2131A、2132A カラム‐ロウパーミュテーションユニット
2500A トランスミッタ
2510 LDPCエンコーダ
2520A ビットインターリーバ
2530 コンステレーションマッパ
2700A、2800A レシーバ
2710 コンステレーションデマッパ
2720A ビットデインターリーバ
2730 LDPCデコーダ
2740 減算ユニット
2750A ビットインターリーバ
Claims (4)
- リピートアキュミュレート疑似巡回低密度パリティチェック符号を含む疑似巡回低密度パリティチェック符号の符号語をインターリーブするビットインターリーブ方法であって、
前記ビットインターリーブ方法は、
それぞれがQ個のビットからなるN個の巡回ブロックで構成される符号語の各ビットを、それぞれがM個のビットで構成されるQ×N/M個のコンステレーション語に割り当てる割り当てステップ、
を有し、
NはM/Fの倍数であり、
Fは1より大きい整数であり、且つMとQの約数であり、
前記割り当てステップは、
それぞれがM/F個の前記巡回ブロックから構成されるF×N/M個のフォルディングセクションそれぞれにおいて、Q/F個のコンステレーション語のそれぞれに、M/F個の異なる前記巡回ブロックのそれぞれのF個のビットからなる計M個のビットを割り当てる処理を行う
ことを特徴とするビットインターリーブ方法。 - リピートアキュミュレート疑似巡回低密度パリティチェック符号を含む疑似巡回低密度パリティチェック符号の符号語をインターリーブするビットインターリーバであって、
前記ビットインターリーバは、
それぞれがQ個のビットからなるN個の巡回ブロックで構成される符号語の各ビットを、それぞれがM個のビットで構成されるQ×N/M個のコンステレーション語に割り当てる割り当て部、
を備え、
NはM/Fの倍数であり、
Fは1より大きい整数であり、且つMとQの約数であり、
前記割り当て部は、
それぞれがM/F個の前記巡回ブロックから構成されるF×N/M個のフォルディングセクションそれぞれにおいて、Q/F個のコンステレーション語のそれぞれに、M/F個の異なる前記巡回ブロックのそれぞれのF個のビットからなる計M個のビットを割り当てる処理を行う、
ことを特徴とするビットインターリーバ。 - デコード方法であって、
請求項1記載のビットインターリーブ方法により、それぞれがQ個のビットからなるN個の巡回ブロックで構成される符号語をM個のビットずつ割り当てて生成されたQ×N/M個のコンステレーション語を変調して送信された信号を復調して復調信号を生成する復調ステップと、
前記ビットインターリーブ方法における前記符号語の各ビットの各コンステレーション語への割り当て規則に基づいて、前記復調信号をデコードして、前記疑似巡回低密度パリティチェック符号による符号化前のデータを生成するデコードステップと、
を有することを特徴とするデコード方法。 - デコーダであって、
請求項2記載のビットインターリーバにより、それぞれがQ個のビットからなるN個の巡回ブロックで構成される符号語をM個のビットずつ割り当てて生成されたQ×N/M個のコンステレーション語を変調して送信された信号を復調して復調信号を生成する復調部と、
前記ビットインターリーバにおいて使用された前記符号語の各ビットの各コンステレーション語への割り当て規則に基づいて、前記復調信号をデコードして、前記疑似巡回低密度パリティチェック符号による符号化前のデータを生成するデコード部と、
を備えることを特徴とするデコーダ。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP11004124.1 | 2011-05-18 | ||
EP20110004124 EP2525495A1 (en) | 2011-05-18 | 2011-05-18 | Bit-interleaved coding and modulation (BICM) with quasi-cyclic LDPC codes |
PCT/JP2012/003263 WO2012157283A1 (ja) | 2011-05-18 | 2012-05-18 | 並列ビットインターリーバ |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015056275A Division JP5852757B2 (ja) | 2011-05-18 | 2015-03-19 | 並列ビットインターリーバ |
Publications (2)
Publication Number | Publication Date |
---|---|
JPWO2012157283A1 JPWO2012157283A1 (ja) | 2014-07-31 |
JP5719928B2 true JP5719928B2 (ja) | 2015-05-20 |
Family
ID=44789669
Family Applications (8)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013515007A Active JP5719928B2 (ja) | 2011-05-18 | 2012-05-18 | 並列ビットインターリーバ |
JP2015056275A Active JP5852757B2 (ja) | 2011-05-18 | 2015-03-19 | 並列ビットインターリーバ |
JP2015237158A Active JP6010208B2 (ja) | 2011-05-18 | 2015-12-04 | 並列ビットインターリーバ |
JP2016179350A Active JP6208308B2 (ja) | 2011-05-18 | 2016-09-14 | 並列ビットインターリーバ |
JP2017169317A Active JP6386641B2 (ja) | 2011-05-18 | 2017-09-04 | 並列ビットインターリーバ |
JP2018146401A Active JP6559307B2 (ja) | 2011-05-18 | 2018-08-03 | 並列ビットインターリーバ |
JP2019130812A Active JP6772346B2 (ja) | 2011-05-18 | 2019-07-16 | 並列ビットインターリーバ |
JP2020164383A Active JP7011014B2 (ja) | 2011-05-18 | 2020-09-30 | 並列ビットインターリーバ |
Family Applications After (7)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015056275A Active JP5852757B2 (ja) | 2011-05-18 | 2015-03-19 | 並列ビットインターリーバ |
JP2015237158A Active JP6010208B2 (ja) | 2011-05-18 | 2015-12-04 | 並列ビットインターリーバ |
JP2016179350A Active JP6208308B2 (ja) | 2011-05-18 | 2016-09-14 | 並列ビットインターリーバ |
JP2017169317A Active JP6386641B2 (ja) | 2011-05-18 | 2017-09-04 | 並列ビットインターリーバ |
JP2018146401A Active JP6559307B2 (ja) | 2011-05-18 | 2018-08-03 | 並列ビットインターリーバ |
JP2019130812A Active JP6772346B2 (ja) | 2011-05-18 | 2019-07-16 | 並列ビットインターリーバ |
JP2020164383A Active JP7011014B2 (ja) | 2011-05-18 | 2020-09-30 | 並列ビットインターリーバ |
Country Status (18)
Country | Link |
---|---|
US (6) | US20150128012A1 (ja) |
EP (4) | EP2525495A1 (ja) |
JP (8) | JP5719928B2 (ja) |
KR (11) | KR101803280B1 (ja) |
CN (4) | CN107104678B (ja) |
AU (4) | AU2012257207B2 (ja) |
BR (1) | BR112013029037B1 (ja) |
CA (2) | CA3015973C (ja) |
EA (6) | EA037756B1 (ja) |
ES (2) | ES2550494T3 (ja) |
HU (1) | HUE026185T2 (ja) |
MX (1) | MX2013012639A (ja) |
MY (1) | MY164561A (ja) |
PL (1) | PL2566055T3 (ja) |
SG (2) | SG10201910330UA (ja) |
TW (2) | TWI569586B (ja) |
WO (1) | WO2012157283A1 (ja) |
ZA (3) | ZA201308155B (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2015136164A (ja) * | 2011-05-18 | 2015-07-27 | パナソニック株式会社 | 並列ビットインターリーバ |
JP2015136165A (ja) * | 2011-05-18 | 2015-07-27 | パナソニック株式会社 | 並列ビットインターリーバ |
JP2015146614A (ja) * | 2011-05-18 | 2015-08-13 | パナソニック株式会社 | 並列ビットインターリーバ |
Families Citing this family (41)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2525498A1 (en) * | 2011-05-18 | 2012-11-21 | Panasonic Corporation | Bit-interleaved coding and modulation (BICM) with quasi-cyclic LDPC codes |
WO2015098065A1 (ja) * | 2013-12-27 | 2015-07-02 | パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカ | 送信方法、受信方法、および、送信装置、受信装置 |
US9577678B2 (en) | 2014-01-29 | 2017-02-21 | Electronics And Telecommunications Research Institute | Bit interleaver for low-density parity check codeword having length of 64800 and code rate of 7/15 and quadrature phase shift keying, and bit interleaving method using same |
US9543982B2 (en) | 2014-02-13 | 2017-01-10 | Electronics And Telecommunications Research Institute | Modulator and modulation method using non-uniform 16-symbol signal constellation for low-density parity check codeword having 2/15 code rate |
CA2881540C (en) | 2014-02-13 | 2017-08-01 | Electronics And Telecommunications Research Institute | Modulator and modulation method using non-uniform 16-symbol signal constellation for low-density parity check codeword having 4/15 code rate |
KR101800409B1 (ko) * | 2014-02-19 | 2017-11-23 | 삼성전자주식회사 | 송신 장치 및 그의 인터리빙 방법 |
US10425110B2 (en) * | 2014-02-19 | 2019-09-24 | Samsung Electronics Co., Ltd. | Transmitting apparatus and interleaving method thereof |
CN104868970B (zh) * | 2014-02-20 | 2019-11-26 | 上海数字电视国家工程研究中心有限公司 | Ldpc码字的交织映射方法及解交织解映射方法 |
US9602135B2 (en) | 2014-02-20 | 2017-03-21 | Electronics And Telecommunications Research Institute | Bit interleaver for low-density parity check codeword having length of 64800 and code rate of 5/15 and 64-symbol mapping, and bit interleaving method using same |
US9602136B2 (en) | 2014-03-06 | 2017-03-21 | Electronics And Telecommunications Research Institute | Bit interleaver for low-density parity check codeword having length of 64800 and code rate of 4/15 and 256-symbol mapping, and bit interleaving method using same |
EP4340267A3 (en) * | 2014-04-30 | 2024-04-10 | Huawei Technologies Co., Ltd. | Data sending method and apparatus |
KR102260767B1 (ko) | 2014-05-22 | 2021-06-07 | 한국전자통신연구원 | 길이가 16200이며, 부호율이 3/15인 ldpc 부호어 및 64-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 |
EP2947836A1 (en) * | 2014-05-22 | 2015-11-25 | Panasonic Corporation | Cyclic-block permutations for 1D-4096-QAM with quasi-cyclic LDPC codes and code rates 6/15, 7/15, and 8/15 |
US10361720B2 (en) | 2014-05-22 | 2019-07-23 | Electronics And Telecommunications Research Institute | Bit interleaver for low-density parity check codeword having length of 16200 and code rate of 3/15 and 64-symbol mapping, and bit interleaving method using same |
KR102260775B1 (ko) | 2014-05-22 | 2021-06-07 | 한국전자통신연구원 | 길이가 16200이며, 부호율이 10/15인 ldpc 부호어 및 256-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 |
KR102400538B1 (ko) * | 2014-05-22 | 2022-05-23 | 파나소닉 홀딩스 코퍼레이션 | 통신 방법 및 통신 장치 |
US9600367B2 (en) | 2014-05-22 | 2017-03-21 | Electronics And Telecommunications Research Institute | Bit interleaver for low-density parity check codeword having length of 16200 and code rate of 4/15 and 16-symbol mapping, and bit interleaving method using same |
CA2989608C (en) | 2014-05-22 | 2021-03-09 | Electronics And Telecommunications Research Institute | Bit interleaver for low-density parity check codeword having length of 16200 and code rate of 10/15 and 256-symbol mapping, and bit interleaving method using same |
US10326471B2 (en) | 2014-05-22 | 2019-06-18 | Electronics And Telecommunications Research Institute | Bit interleaver for low-density parity check codeword having length of 16200 and code rate of 3/15 and quadrature phase shift keying, and bit interleaving method using same |
US9369151B2 (en) * | 2014-09-25 | 2016-06-14 | Ali Misfer ALKATHAMI | Apparatus and method for resource allocation |
CN104333435B (zh) * | 2014-09-30 | 2017-11-07 | 扬智科技股份有限公司 | 迭代解映射译码装置 |
KR102240745B1 (ko) | 2015-01-20 | 2021-04-16 | 한국전자통신연구원 | 길이가 64800이며, 부호율이 4/15인 ldpc 부호어 및 qpsk를 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 |
KR102240750B1 (ko) | 2015-01-20 | 2021-04-16 | 한국전자통신연구원 | 길이가 64800이며, 부호율이 2/15인 ldpc 부호어 및 qpsk를 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 |
KR102240748B1 (ko) | 2015-01-20 | 2021-04-16 | 한국전자통신연구원 | 길이가 64800이며, 부호율이 3/15인 ldpc 부호어 및 qpsk를 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 |
KR102240741B1 (ko) | 2015-01-27 | 2021-04-16 | 한국전자통신연구원 | 길이가 16200이며, 부호율이 2/15인 ldpc 부호어 및 64-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 |
KR102240736B1 (ko) | 2015-01-27 | 2021-04-16 | 한국전자통신연구원 | 길이가 64800이며, 부호율이 3/15인 ldpc 부호어 및 64-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 |
KR102240744B1 (ko) | 2015-01-27 | 2021-04-16 | 한국전자통신연구원 | 길이가 16200이며, 부호율이 2/15인 ldpc 부호어 및 16-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 |
KR102240728B1 (ko) | 2015-01-27 | 2021-04-16 | 한국전자통신연구원 | 길이가 64800이며, 부호율이 4/15인 ldpc 부호어 및 64-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 |
KR102240740B1 (ko) | 2015-01-27 | 2021-04-16 | 한국전자통신연구원 | 길이가 16200이며, 부호율이 2/15인 ldpc 부호어 및 256-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 |
US10484017B2 (en) * | 2015-06-01 | 2019-11-19 | Sony Corporation | Data processing apparatus, and data processing method |
US10784901B2 (en) | 2015-11-12 | 2020-09-22 | Qualcomm Incorporated | Puncturing for structured low density parity check (LDPC) codes |
US11043966B2 (en) * | 2016-05-11 | 2021-06-22 | Qualcomm Incorporated | Methods and apparatus for efficiently generating multiple lifted low-density parity-check (LDPC) codes |
US10469104B2 (en) | 2016-06-14 | 2019-11-05 | Qualcomm Incorporated | Methods and apparatus for compactly describing lifted low-density parity-check (LDPC) codes |
EP3566316A4 (en) | 2017-01-06 | 2020-08-19 | Nokia Technologies Oy | METHOD AND APPARATUS FOR USE AND GENERATION OF LDPC BASE MATRIX AS A FUNCTION OF A VECTOR |
EP4216444A1 (en) | 2017-04-14 | 2023-07-26 | Kandou Labs, S.A. | Pipelined forward error correction for vector signaling code channel |
US10312939B2 (en) | 2017-06-10 | 2019-06-04 | Qualcomm Incorporated | Communication techniques involving pairwise orthogonality of adjacent rows in LPDC code |
US10693587B2 (en) * | 2017-07-10 | 2020-06-23 | Kandou Labs, S.A. | Multi-wire permuted forward error correction |
TWI757609B (zh) * | 2018-08-03 | 2022-03-11 | 日商索尼股份有限公司 | 用於通訊的傳輸設備和方法、接收設備和方法 |
DE102019200256B4 (de) * | 2019-01-10 | 2020-07-30 | Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. | Verschachteler |
US11196598B1 (en) * | 2020-06-02 | 2021-12-07 | Huawei Technologies Canada Co., Ltd. | Modulation scheme for high order constellation |
US11356197B1 (en) | 2021-03-19 | 2022-06-07 | Kandou Labs SA | Error-tolerant forward error correction ordered set message decoder |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008125085A (ja) * | 2007-11-13 | 2008-05-29 | Matsushita Electric Ind Co Ltd | 変調器及び変調方法 |
WO2009069628A1 (ja) * | 2007-11-26 | 2009-06-04 | Sony Corporation | データ処理装置、データ処理方法、及びプログラム |
WO2009116204A1 (ja) * | 2008-03-18 | 2009-09-24 | ソニー株式会社 | データ処理装置、及びデータ処理方法 |
Family Cites Families (43)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7090672B2 (en) | 1995-06-07 | 2006-08-15 | Arthrocare Corporation | Method for treating obstructive sleep disorder includes removing tissue from the base of tongue |
EP1089439A1 (en) * | 1999-09-28 | 2001-04-04 | TELEFONAKTIEBOLAGET L M ERICSSON (publ) | Interleaver and method for interleaving an input data bit sequence using a coded storing of symbol and additional information |
US6895547B2 (en) | 2001-07-11 | 2005-05-17 | International Business Machines Corporation | Method and apparatus for low density parity check encoding of data |
US6954885B2 (en) | 2001-12-14 | 2005-10-11 | Qualcomm Incorporated | Method and apparatus for coding bits of data in parallel |
BR0314652A (pt) | 2002-09-27 | 2005-08-02 | Ibiquity Digital Corp | Métodos e aparelhos para intercalar bits de um sinal digital representativo de dados e/ou áudio em um sistema de radiodifusão de áudio digital, para radiodifundir informação digital representativa de dados e/ou áudio em um sistema de radiodifusão de áudio digital, para desintercalar bits recebidos de um sinal digital representativo de dados e/ou áudio em um sistema de radiodifusão de áudio digital e para receber informação digital representativa de dados e/ou áudio em um sistema de radiodifusão de áudio digital |
US7016690B2 (en) | 2003-02-10 | 2006-03-21 | Flarion Technologies, Inc. | Methods and apparatus for updating mobile node location information |
CN100483952C (zh) * | 2003-04-02 | 2009-04-29 | 高通股份有限公司 | 块相干通信系统中的低复杂性解调方法和装置 |
US7231557B2 (en) * | 2003-04-02 | 2007-06-12 | Qualcomm Incorporated | Methods and apparatus for interleaving in a block-coherent communication system |
RU2265960C2 (ru) * | 2003-06-16 | 2005-12-10 | Федеральное государственное унитарное предприятие "Калужский научно-исследовательский институт телемеханических устройств" | Способ передачи информации с использованием адаптивного перемежения |
JP4534128B2 (ja) * | 2004-03-05 | 2010-09-01 | ソニー株式会社 | 符号化方法および装置 |
JP4463857B2 (ja) * | 2005-02-28 | 2010-05-19 | 株式会社エヌ・ティ・ティ・ドコモ | ビットインターリーブ化符号化変調信号を送受信するための方法および装置 |
KR20060097503A (ko) * | 2005-03-11 | 2006-09-14 | 삼성전자주식회사 | 저밀도 패리티 검사 부호를 사용하는 통신 시스템에서 채널인터리빙/디인터리빙 장치 및 그 제어 방법 |
US7774675B1 (en) * | 2005-12-05 | 2010-08-10 | Marvell International Ltd. | LDPC codes and expansion method |
JP4602418B2 (ja) * | 2006-02-02 | 2010-12-22 | 三菱電機株式会社 | 検査行列生成方法、符号化方法、復号方法、通信装置、符号化器および復号器 |
JP4601675B2 (ja) * | 2006-02-09 | 2010-12-22 | 富士通株式会社 | Ldpc検査行列生成方法及び検査行列生成器並びに符号再送方法 |
US7830957B2 (en) | 2006-05-02 | 2010-11-09 | Qualcomm Incorporated | Parallel bit interleaver for a wireless system |
DE102006026895B3 (de) * | 2006-06-09 | 2007-11-08 | Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. | Interleaver-Vorrichtung, Empfänger für ein von der Interleaver-Vorrichtung erzeugtes Signal, Sender zum Erzeugen eines Sendesignals, Verfahren zum Verarbeiten eines Codeworts, Verfahren zum Empfangen eines Signals und Computer-Programm |
CN101162907B (zh) * | 2006-10-10 | 2010-11-03 | 华为技术有限公司 | 一种利用低密度奇偶校验码实现编码的方法及装置 |
KR101445340B1 (ko) * | 2007-06-01 | 2014-09-29 | 삼성전자주식회사 | 가변적으로 부반송파 인터리빙된 ofdm 부반송파를송수신하는 ofdm 송수신 장치 및 그 방법 |
CN101399554B (zh) * | 2007-09-30 | 2012-03-21 | 华为技术有限公司 | 一种基于ldpc码的交织方法和解交织方法及其装置 |
DK2056549T3 (da) * | 2007-10-30 | 2013-02-04 | Sony Corp | Databehandlingsanordning og -fremgangsmåde |
TWI459724B (zh) * | 2007-11-26 | 2014-11-01 | Sony Corp | Data processing device and data processing method |
TWI538415B (zh) * | 2007-11-26 | 2016-06-11 | Sony Corp | Data processing device and data processing method |
TWI497920B (zh) * | 2007-11-26 | 2015-08-21 | Sony Corp | Data processing device and data processing method |
SI2091156T1 (sl) * | 2008-02-18 | 2013-12-31 | Samsung Electronics Co., Ltd. | Aparat in postopek za kodiranje in dekodiranje kanala v komunikacijskem sistemu z uporabo paritetnih kod z nizko gostoto |
EP2248265B1 (en) | 2008-03-03 | 2015-05-27 | RAI RADIOTELEVISIONE ITALIANA S.p.A. | Bit permutation patterns for ldpc coded modulation and qam constellations |
ITTO20080472A1 (it) * | 2008-06-16 | 2009-12-17 | Rai Radiotelevisione Italiana Spa | Metodo di elaborazione di segnali digitali e sistema di trasmissione e ricezione che implementa detto metodo |
WO2010024914A1 (en) * | 2008-08-29 | 2010-03-04 | Thomson Licensing | System and method for reusing dvb-s2 ldpc codes in dvb-c2 |
KR101630442B1 (ko) * | 2008-10-03 | 2016-06-24 | 톰슨 라이센싱 | 이진 소거 서로게이트 채널을 이용하여 awgn 채널 조건 하에서 비트 인터리버를 ldpc 코드와 변조에 적용하기 위한 방법 및 장치 |
JP5312484B2 (ja) | 2008-12-26 | 2013-10-09 | パナソニック株式会社 | 符号化方法、符号化器及び復号器 |
CN102349257B (zh) * | 2009-01-14 | 2015-02-25 | 汤姆森特许公司 | 设计用于多边型低密度奇偶校验编码调制的多路分用器的方法和装置 |
US8588623B2 (en) * | 2009-10-12 | 2013-11-19 | Nec Laboratories America, Inc. | Coded polarization-multiplexed iterative polar modulation |
US8589755B2 (en) * | 2010-06-16 | 2013-11-19 | Nec Laboratories America, Inc. | Reduced-complexity LDPC decoding |
US8381065B2 (en) * | 2010-10-01 | 2013-02-19 | Nec Laboratories America, Inc. | Modified progressive edge-growth LDPC codes for ultra-high-speed serial optical transport |
CN102055485A (zh) * | 2010-12-24 | 2011-05-11 | 中国人民解放军理工大学 | 准循环低密度奇偶校验码及其修正和线性编码方法 |
JP5630278B2 (ja) * | 2010-12-28 | 2014-11-26 | ソニー株式会社 | データ処理装置、及びデータ処理方法 |
EP2525497A1 (en) * | 2011-05-18 | 2012-11-21 | Panasonic Corporation | Bit-interleaved coding and modulation (BICM) with quasi-cyclic LDPC codes |
EP2525498A1 (en) * | 2011-05-18 | 2012-11-21 | Panasonic Corporation | Bit-interleaved coding and modulation (BICM) with quasi-cyclic LDPC codes |
EP2525496A1 (en) * | 2011-05-18 | 2012-11-21 | Panasonic Corporation | Bit-interleaved coding and modulation (BICM) with quasi-cyclic LDPC codes |
EP2525495A1 (en) * | 2011-05-18 | 2012-11-21 | Panasonic Corporation | Bit-interleaved coding and modulation (BICM) with quasi-cyclic LDPC codes |
EP2552043A1 (en) * | 2011-07-25 | 2013-01-30 | Panasonic Corporation | Spatial multiplexing for bit-interleaved coding and modulation with quasi-cyclic LDPC codes |
EP3493408B1 (en) * | 2012-07-27 | 2020-06-17 | Sun Patent Trust | Transmission method |
WO2014186743A1 (en) | 2013-05-17 | 2014-11-20 | Sw Feesaver, Llc | Water skimming device and method |
-
2011
- 2011-05-18 EP EP20110004124 patent/EP2525495A1/en not_active Withdrawn
-
2012
- 2012-05-18 CN CN201710066082.3A patent/CN107104678B/zh active Active
- 2012-05-18 KR KR1020147036715A patent/KR101803280B1/ko active IP Right Grant
- 2012-05-18 KR KR1020207003682A patent/KR102136204B1/ko active IP Right Grant
- 2012-05-18 SG SG10201910330UA patent/SG10201910330UA/en unknown
- 2012-05-18 KR KR1020137028838A patent/KR101507337B1/ko active IP Right Grant
- 2012-05-18 KR KR1020197001937A patent/KR102030497B1/ko active IP Right Grant
- 2012-05-18 CA CA3015973A patent/CA3015973C/en active Active
- 2012-05-18 KR KR1020187017349A patent/KR101942891B1/ko active IP Right Grant
- 2012-05-18 KR KR1020197028977A patent/KR102077116B1/ko active IP Right Grant
- 2012-05-18 KR KR1020217008550A patent/KR102268718B1/ko active IP Right Grant
- 2012-05-18 TW TW104144047A patent/TWI569586B/zh active
- 2012-05-18 EA EA202090576A patent/EA037756B1/ru not_active IP Right Cessation
- 2012-05-18 ES ES12785798.5T patent/ES2550494T3/es active Active
- 2012-05-18 BR BR112013029037-4A patent/BR112013029037B1/pt active IP Right Grant
- 2012-05-18 KR KR1020207036912A patent/KR102233156B1/ko active IP Right Grant
- 2012-05-18 EA EA201691736A patent/EA031465B1/ru not_active IP Right Cessation
- 2012-05-18 WO PCT/JP2012/003263 patent/WO2012157283A1/ja active Application Filing
- 2012-05-18 CN CN201710066088.0A patent/CN107094023B/zh active Active
- 2012-05-18 PL PL12785798T patent/PL2566055T3/pl unknown
- 2012-05-18 KR KR1020177033781A patent/KR101849172B1/ko active IP Right Grant
- 2012-05-18 KR KR1020207020441A patent/KR102196204B1/ko active IP Right Grant
- 2012-05-18 MY MYPI2013702017A patent/MY164561A/en unknown
- 2012-05-18 EP EP15172085.1A patent/EP2940878B1/en active Active
- 2012-05-18 CA CA2833459A patent/CA2833459C/en active Active
- 2012-05-18 EA EA201991080A patent/EA035425B1/ru not_active IP Right Cessation
- 2012-05-18 EA EA201891816A patent/EA033180B1/ru not_active IP Right Cessation
- 2012-05-18 US US14/115,738 patent/US20150128012A1/en not_active Abandoned
- 2012-05-18 AU AU2012257207A patent/AU2012257207B2/en active Active
- 2012-05-18 EA EA202190145A patent/EA039717B1/ru unknown
- 2012-05-18 EA EA201391503A patent/EA201391503A1/ru unknown
- 2012-05-18 SG SG2013081039A patent/SG194738A1/en unknown
- 2012-05-18 CN CN201280022660.9A patent/CN103636130B/zh active Active
- 2012-05-18 ES ES15172085T patent/ES2702385T3/es active Active
- 2012-05-18 EP EP12785798.5A patent/EP2566055B1/en active Active
- 2012-05-18 MX MX2013012639A patent/MX2013012639A/es active IP Right Grant
- 2012-05-18 KR KR1020187009945A patent/KR101871291B1/ko active IP Right Grant
- 2012-05-18 HU HUE12785798A patent/HUE026185T2/en unknown
- 2012-05-18 JP JP2013515007A patent/JP5719928B2/ja active Active
- 2012-05-18 EP EP18185466.2A patent/EP3416294B1/en active Active
- 2012-05-18 CN CN201710066127.7A patent/CN107094024B/zh active Active
- 2012-05-18 TW TW101117763A patent/TWI524680B/zh active
-
2013
- 2013-10-31 ZA ZA2013/08155A patent/ZA201308155B/en unknown
-
2015
- 2015-03-19 JP JP2015056275A patent/JP5852757B2/ja active Active
- 2015-08-13 US US14/825,389 patent/US9385755B2/en active Active
- 2015-12-04 JP JP2015237158A patent/JP6010208B2/ja active Active
-
2016
- 2016-06-08 US US15/176,351 patent/US10355715B2/en active Active
- 2016-09-14 JP JP2016179350A patent/JP6208308B2/ja active Active
- 2016-10-27 AU AU2016250400A patent/AU2016250400B2/en active Active
-
2017
- 2017-09-04 JP JP2017169317A patent/JP6386641B2/ja active Active
- 2017-12-12 ZA ZA2017/08403A patent/ZA201708403B/en unknown
- 2017-12-12 ZA ZA2017/08404A patent/ZA201708404B/en unknown
-
2018
- 2018-03-06 AU AU2018201594A patent/AU2018201594B2/en active Active
- 2018-08-03 JP JP2018146401A patent/JP6559307B2/ja active Active
-
2019
- 2019-05-29 US US16/424,775 patent/US11070236B2/en active Active
- 2019-07-16 JP JP2019130812A patent/JP6772346B2/ja active Active
- 2019-10-25 AU AU2019253907A patent/AU2019253907B2/en active Active
-
2020
- 2020-09-30 JP JP2020164383A patent/JP7011014B2/ja active Active
-
2021
- 2021-06-08 US US17/341,934 patent/US11496157B2/en active Active
-
2022
- 2022-10-04 US US17/959,570 patent/US11894861B2/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008125085A (ja) * | 2007-11-13 | 2008-05-29 | Matsushita Electric Ind Co Ltd | 変調器及び変調方法 |
WO2009069628A1 (ja) * | 2007-11-26 | 2009-06-04 | Sony Corporation | データ処理装置、データ処理方法、及びプログラム |
WO2009116204A1 (ja) * | 2008-03-18 | 2009-09-24 | ソニー株式会社 | データ処理装置、及びデータ処理方法 |
Non-Patent Citations (1)
Title |
---|
JPN6014033216; Final draft ETSI EN 302 755 V1.2.1, 201010, pp.1,17,39-43 * |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2015136164A (ja) * | 2011-05-18 | 2015-07-27 | パナソニック株式会社 | 並列ビットインターリーバ |
JP2015136165A (ja) * | 2011-05-18 | 2015-07-27 | パナソニック株式会社 | 並列ビットインターリーバ |
JP2015146614A (ja) * | 2011-05-18 | 2015-08-13 | パナソニック株式会社 | 並列ビットインターリーバ |
JP2016076965A (ja) * | 2011-05-18 | 2016-05-12 | パナソニック株式会社 | 並列ビットインターリーバ |
JP2016076966A (ja) * | 2011-05-18 | 2016-05-12 | パナソニック株式会社 | 並列ビットインターリーバ |
JP2017017744A (ja) * | 2011-05-18 | 2017-01-19 | パナソニック株式会社 | 並列ビットインターリーバ |
JP2017022757A (ja) * | 2011-05-18 | 2017-01-26 | パナソニック株式会社 | 並列ビットインターリーバ |
Also Published As
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6559307B2 (ja) | 並列ビットインターリーバ | |
JP6568288B2 (ja) | 並列ビットインターリーバ | |
JP6567154B2 (ja) | 並列ビットインターリーバ | |
JP6208307B2 (ja) | 並列ビットインターリーバ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20140606 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140805 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20141002 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150224 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150323 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5719928 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |