JP7011014B2 - 並列ビットインターリーバ - Google Patents
並列ビットインターリーバ Download PDFInfo
- Publication number
- JP7011014B2 JP7011014B2 JP2020164383A JP2020164383A JP7011014B2 JP 7011014 B2 JP7011014 B2 JP 7011014B2 JP 2020164383 A JP2020164383 A JP 2020164383A JP 2020164383 A JP2020164383 A JP 2020164383A JP 7011014 B2 JP7011014 B2 JP 7011014B2
- Authority
- JP
- Japan
- Prior art keywords
- bit
- bits
- permutation
- cyclic
- constellation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/13—Linear codes
- H03M13/19—Single error correction without using particular properties of the cyclic codes, e.g. Hamming codes, extended or generalised Hamming codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/27—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1148—Structural properties of the code parity-check or generator matrix
- H03M13/116—Quasi-cyclic LDPC [QC-LDPC] codes, i.e. the parity-check matrix being composed of permutation or circulant sub-matrices
- H03M13/1165—QC-LDPC codes as defined for the digital video broadcasting [DVB] specifications, e.g. DVB-Satellite [DVB-S2]
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1148—Structural properties of the code parity-check or generator matrix
- H03M13/116—Quasi-cyclic LDPC [QC-LDPC] codes, i.e. the parity-check matrix being composed of permutation or circulant sub-matrices
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/25—Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM]
- H03M13/255—Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM] with Low Density Parity Check [LDPC] codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/27—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
- H03M13/2703—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques the interleaver involving at least two directions
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/27—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
- H03M13/2703—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques the interleaver involving at least two directions
- H03M13/271—Row-column interleaver with permutations, e.g. block interleaving with inter-row, inter-column, intra-row or intra-column permutations
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/27—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
- H03M13/2792—Interleaver wherein interleaving is performed jointly with another technique such as puncturing, multiplexing or routing
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/29—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
- H03M13/2957—Turbo codes and decoding
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/35—Unequal or adaptive error protection, e.g. by providing a different level of protection according to significance of source information or by adapting the coding according to the change of transmission channel characteristics
- H03M13/356—Unequal error protection [UEP]
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/63—Joint error correction and other techniques
- H03M13/6325—Error control coding in combination with demodulation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/65—Purpose and implementation aspects
- H03M13/6508—Flexibility, adaptability, parametrability and configurability of the implementation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/65—Purpose and implementation aspects
- H03M13/6522—Intended application, e.g. transmission or communication standard
- H03M13/6552—DVB-T2
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0041—Arrangements at the transmitter end
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0071—Use of interleaving
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Probability & Statistics with Applications (AREA)
- Theoretical Computer Science (AREA)
- Mathematical Physics (AREA)
- Computer Networks & Wireless Communication (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Error Detection And Correction (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
Description
1参照)。
レーション語に分割する分割ステップと、を有し、前記ビットパーミュテーション処理が施される前の前記符号語はF×N/M個のフォルディングセクションに分割され、Fは1より大きい整数であり、各前記フォルディングセクションはM/F個の前記巡回ブロックからなり、各前記コンステレーション語はF×N/M個の前記フォルディングセクション
のうちのいずれか1つと関連付けられており、前記ビットパーミュテーションステップは、各前記コンステレーション語が、関連付けられている前記フォルディングセクション中のM/F個の異なる前記巡回ブロックのそれぞれのF個のビットからなる計M個のビットから構成され、各前記フォルディングセクションのすべてのビットが当該フォルディングセクションに関連付けられているQ/F個の前記コンステレーション語にのみにマッピングされるように、前記ビットパーミュテーション処理を行う。
図1は、一般的なビットインターリーブ符号化変調(bit-interleaved coding and modulation:BICM)エンコーダを含むトランスミッタの構成を示すブロック図である。
図1に示すトランスミッタ100は、入力プロセシングユニット110、BICMエンコーダ(低密度パリティチェック(low-density parity check:LDPC)エンコーダ120、ビットインターリーバ130、コンステレーションマッパ140を含む)、およびモジュレータ150を備える。
に定義される線形誤り訂正符号である。PCMは2値の疎行列であり、符号語ビット(変数ノードとも称される)とパリティチェック(検査ノードとも称される)の連結(connection)を示す。PCMの列および行は、それぞれ、変数ノードおよび検査ノードに対応する。変数ノードと検査ノードの結合は、PCMにおいて、「1」という要素で示されている。
特にハードウェア実装に適した構成を有する。事実、今日の規格のほとんどにおいてQC
LDPC符号が用いられている。QC LDPC符号のPCMは、複数の巡回行列を有する特別な構成となっている。巡回行列とは、各行がその直前の行の要素を1つ巡回シフトした形になっている正方行列であり、重ね合わされた斜めの列(folded diagonal)が
1つ、2つ、または、それ以上存在し得る。各巡回行列のサイズはQ×Qである。ここでQはQC LDPC符号の巡回係数(cyclic factor)と称される。上記のような疑似巡
回の構造により、Q個の検査ノードを並列処理することができ、QC LDPC符号は効率的なハードウェア実装を行うために明らかに有利な符号である。
符号語に符号化する。従って、このQC LDPC符号の符号化率は48/96=1/2である。符号語ビットはQビットを有する複数のブロックに分割される。巡回係数Qビットのブロックを本明細書では巡回ブロック(または、巡回グループ)と称する。
)符号という特別な種類が存在する。RA QC LDPC符号は、符号化が容易であることで知られており、数多くの規格(例えば、DVB-S2規格、DVB-T2規格、DVB-C2規格といった第二世代DVB規格)において採用されている。PCMの右側はパリティビットに対応し、その部分における「1」の要素の配置は階段構造となっている。図3に符号化率が2/3であるRA QC LDPC符号のPCMを例示する。
度は増す。
:QAM)コンステレーションは2つのそれぞれ独立したパルス振幅変調(pulse amplitude modulation:PAM)シンボルから成り、そのうち1つが実数部に対応し、もう1つが虚数部に対応する。2つのPAMシンボルはそれぞれ同じ数Mのビットを符号化する。グレイ符号を用いた8PAMシンボルを示す図6に示されるように、1つのPAMシンボルにおいて符号化されたビットのロバストレベルは互いに異なる。このようにロバストレベルが互いに異なるのは、各ビット(0または1)によって定義される2つのサブセット間の距離が、ビット毎に異なるためである。この距離が大きいほど、そのビットのロバストレベルまたは信頼度は高い。図6では、ビットb3のロバストレベルが最も高く、ビットb1のロバストレベルが最も低い。
1つのLDPC符号語の巡回ブロック数:N=12
1つのコンステレーションのビット数:M=4、即ち16QAM
上記パラメータでは、1つのLDPC符号語がマッピングされるコンステレーション数はQ×N/M=24である。通常、パラメータQおよびNの選択は、システムがサポートする全てのコンステレーションについて、Q×NがMの倍数となるように行われなければならない。
DPC符号語長と様々なコンステレーションサイズとに対応するインターリーバ行列の列数Ncと行数Nrを以下の表1に示す。
16QAMの場合、4050セル
64QAMの場合、2700セル
256QAMの場合、2025セル
上記の表1によると、QPSKより大きなコンステレーションについては、並列ストリームの数はカラム‐ロウインターリーバの列数に等しい。16K LDPC符号について、16QAMコンステレーション、64QAMコンステレーション、256QAMコンステレーションに対応するビット‐セルデマルチプレクサを、それぞれ、図11、図12、図13に示す。なお、ビットの表記はDVB-T2規格で用いられているものである。
発明者は、鋭意研究を行った結果、以下の2つの条件が満たされるとき、非常に効率的なインターリーバが提供できるという知見を得た。
各コンステレーション語のM個のビットが、LDPC符号語のM個の異なる巡回ブロックにマッピングされる。これは、LDPC符号語のM個の異なる巡回ブロックから1ビットずつコンステレーション語にマッピングする、ことと等価である。この概要を図18(a)に示す。
M個の巡回ブロックにマッピングされるすべてのコンステレーション語が、当該M個の巡回ブロックのみにマッピングされる。これは、QビットからなるM個の異なる巡回ブロックのM×Q個のビットの全ては、Q個のコンステレーション語にのみマッピングされる、ことと等価である。この概要を図18(b)に示す。
以下、上記の条件1、条件2を満たすビットインターリーバ(並列ビットインターリーバ)の詳細について説明する。なお、以下において、実質的に同じ処理内容、および、同じ処理内容を行う構成ユニットには同じ符号を付す。
ステレーションポイントのいずれか1つを示す。ビットインターリーバは、N/M=3個
のセクションに分けられ、24個のコンステレーション語はN/M=3個のセクションのいずれか1つに関連付けられる。
ラム‐ロウパーミュテーションユニット2131は、M×Q個(32個)のビットをQ列M行(8列4行)の行列の行方向に書き込み、書き込んだM×Q個(32個)のビットを列方向に読み出すことと等価なカラム‐ロウパーミュテーション処理を行う。なお、カラム‐ロウパーミュテーションユニット2131によるカラム‐ロウパーミュテーション処理は、図9(a)、(b)の12列1350行がQ列M行に置き換わり、書き込み処理が列方向から行方向に、読み出し処理が行方向から列方向に換わったものである。
ステージB:巡回ブロック内パーミュテーション
ステージC:カラム‐ロウパーミュテーション
ここで、巡回ブロック(間)パーミュテーションは符号語を構成するN個の巡回ブロックの並び順を換えるパーミュテーションであり、巡回ブロック内パーミュテーションは巡回ブロックを構成するQ個のビットの並び順を換えるパーミュテーションであり、カラム‐ロウパーミュテーションは、セクションを構成するM×Q個のビットの並び順を換えるパーミュテーションである。
ーバ2520は、ビットインターリーブ処理が施された符号語を、それぞれM=4個のビットよりなり、それぞれが2M=16個の所定のコンステレーションポイントのいずれか
1つを示す複数のコンステレーション語に分割してコンステレーションマッパ2530へ出力する。ただし、ビットインターリーバ2520は、ビットインターリーブ処理として、例えば図19から図22で説明した、または、その変形として説明したビットパーミュテーション処理を行う。または、ビットインターリーバ2520は、ビットインターリーブ処理として、ビットパーミュテーション処理に加えて、例えば図23から図24で説明した、または、その変形として説明した巡回ブロックパーミュテーション処理を追加的に行ってもよい。
トを保持する。ただし、LDPCコントローラ2611、ローテータ2612、検査ノードプロセッサ群2613、およびデローテータ2614が、図25におけるBICMエンコーダのLDPCエンコーダ2510を構成する。
せることによって、並列性を簡単に上げることができることは容易に分かる。このような手法では、Q×N/M個のマッパを並列にすることによって並列化を最大化することができる。ビットインターリーバにはそのような並列性を何の障害もなく実現することができるというメリットがある。
p(b=0)はビットbが0である確率を示し、p(b=1)はビットbが1である確率を示す。ただし、p(b=0)+p(b=1)=1が成り立つ。
レーションデマッピング処理、ビットデインターリーブ2730によるビットデインターリーブ処理、LDPCデコーダ2740によるLDPC復号処理を行う。
る。ビットインターリーバ2750は、外部情報に対して、図25のトランスミッタ内のビットインターリーバがビット列に対して施したビットインターリーブ処理と同じインターリーブ規則のインターリーブ処理を行う。そして、ビットインターリーバ2750は、インターリーブ処理を施した外部情報をコンステレーションデマッパ2720へフィードバックする。コンステレーションデマッパ2720は、フィードバックされた外部情報を事前情報(a-priori information)として用いて、より信頼性の高いLLR値を算出する。そして、ビットデインターリーバ2730は、新たに算出されたLLR値に対して図25のトランスミッタ内のビットインターリーバがビット列に対して施したビットインターリーブ処理を打ち消して元の並びに戻すインターリーブ処理(ビットデインターリーブ処理)を行う。LDPCデコーダ2740は、ビットデインターリーブ処理が施されたLLR値を用いてLDPC復号処理を行う。
タによるステージCによるインターリーブを打ち消すインターリーブ処理)を施し、デインターリーブ後のLLR値をレジスタ群2939の各レジスタに出力する。ただし、レジスタのそれぞれには巡回ブロック1個分のLLR値(8個のLLR値)が格納される。レジスタ群2939では、レジスタに保持された巡回ブロック1個分のLLR値が順次後段に出力され、各レジスタの保持内容が順次更新されていく。デインターリーバ2940は、供給される巡回ブロック1個分のLLR値(8個のLLR値)に対してデインターリーブ処理(トランスミッタによるステージBによるインターリーブを打ち消すインターリーブ処理)を施し、メインLLRメモリ2901およびバッファLLRメモリ2902に出力する。メインLLRメモリ2901およびバッファLLRメモリ2902は、テーブル2932から遅延ユニット2941を介して書き込みアドレスを受け取り、受け取った書き込みアドレスに従い、デインターリーバ2940から受け取った巡回ブロック1個分のLLR値(8個のLLR値)を保持する。テーブル2932に従った書き込み処理により、トランスミッタによるステージAによるインターリーブを打ち消すインターリーブ処理(デインターリーブ処理)が実現される。
上述した条件1、条件2を満たすインターリーバ(並列インターリーバ)では、コンステレーション語のビット数Mが巡回ブロック数Nの約数になることを前提としている。しかしながら、常に、MがNの約数になるとは限らない。例として、DVB-T2規格で使用される16K LDPC符号を挙げることができ、16K LDPC符号の符号語はN=45個の巡回ブロックを有する。MがNの約数にならない場合、Mが偶数であるQAMコンステレーションなどの正方形コンステレーションに対するマッピングは容易ではない。
ョン語のビット数Mの倍数となるN’個の巡回ブロックを選択する。ビットインターリーバは、選択したN’個の巡回ブロックを、それぞれがM個の巡回ブロックを含むように、N’/M個のセクションに分割し、各セクションに対してセクションパーミュテーションを施す。除外された(選択されなかった)巡回ブロックのビットは、インターリーブされなくてもよいし、インターリーブされてもよい。
各コンステレーション語のM個のビットが、LDPC符号語のM/F個の異なる巡回ブロックにマッピングされる。これは、LDPC符号語のM/F個の異なる巡回ブロックからF個のビットずつコンステレーション語にマッピングする、ことと等価である。この概要を図31(a)に示す。
M/F個の巡回ブロックにマッピングされるすべてのコンステレーション語が、当該M
/F個の巡回ブロックのみにマッピングされる。これは、QビットからなるM/F個の異なる巡回ブロックのM×Q/F個のビットの全ては、Q/F個のコンステレーション語にのみマッピングされる、ことと等価である。この概要を図31(b)に示す。
以下、上記の条件1A、条件2Aを満たすビットインターリーバ(並列ビットインターリーバ)の詳細について説明する。なお、以下において、実質的に同じ処理内容、および、同じ処理内容を行う構成ユニットには同じ符号を付す。
ンポイントのいずれか1つを示す。ビットインターリーバは、F×N/M=6個のフォルディングセクションに分けられ、24個のコンステレーション語はF×N/M=6個のフォルディングセクションのいずれか1つに関連付けられる。
有する)は、8個のコンステレーション語の同一ビットインデックスを有するビット(同じロバストレベルを有する)にマッピングされている。また、図33(b)、図34(b)の例では、1つの巡回ブロックの8ビット(同じ重要度を有する)は、4個のコンステレーション語の同じロバストレベルのビットにマッピングされている。
語のビットに対してその並び順を換えるビットインターリーブ処理を施す。ビットインターリーバ2520Aは、ビットインターリーブ処理が施された符号語を、それぞれM=4個のビットよりなり、それぞれが2M=16個の所定のコンステレーションポイントのい
ずれか1つを示す複数のコンステレーション語に分割してコンステレーションマッパ2530へ出力する。ただし、ビットインターリーバ2520Aは、ビットインターリーブ処理として、例えば図32から図34で説明した、または、その変形として説明したビットパーミュテーション処理を行う(F=1を除く)。または、ビットインターリーバ2520Aは、ビットインターリーブ処理として、ビットパーミュテーション処理に加えて(F=1を除く)、例えば図35および図36で説明した、または、その変形として説明した巡回ブロックパーミュテーション処理を追加的に行ってもよい。
トランスミッタ2500A内のビットインターリーバ2520Aがビット列に対して施したビットインターリーブ処理と同じインターリーブ規則のインターリーブ処理を行う。
LLRメモリロケーションと、M=4、F=2、Q=12、G=1~12に対応する1番目のコンステレーション語のLLR値の配置箇所を図40に示す。
信号であり、x2は16QAMが施された信号である。符号化後の複素信号をY=[y1 y2]とする。ここでy1およびy2はそれぞれ第1アンテナおよび第2アンテナにより送
信される信号である。Yは、Xに2行2列の生成行列G(要素は、実数でも複素数でもよい)を左乗算することにより得られる(Y=GX)。
x2は次のような構造を有する。
る。
以下、NがMの倍数ではなく、フォルディングを行う場合のインターリーバの一例について記載する。
本発明は上記の実施の形態で説明した内容に限定されず、本発明の目的とそれに関連又は付随する目的を達成するためのいかなる形態においても実施可能であり、例えば、以下であってもよい。
本発明に係るビットインターリーブ方法、ビットインターリーバ、ビットデインターリーブ方法、ビットデインターリーバ、およびデコーダとその効果について説明する。
符号語のビットに対して当該符号語のビットの並び順を換えるビットパーミュテーション処理を施すビットパーミュテーションステップと、前記ビットパーミュテーション処理が施された符号語を、それぞれがM個のビットよりなり、それぞれが所定のコンステレーションの2M個のコンステレーションポイントのいずれか1つを示す複数のコンステレーシ
ョン語に分割する分割ステップと、を有し、前記ビットパーミュテーション処理が施される前の前記符号語はF×N/M個のフォルディングセクションに分割され、Fは1より大きい整数であり、各前記フォルディングセクションはM/F個の前記巡回ブロックからなり、各前記コンステレーション語はF×N/M個の前記フォルディングセクションのうちのいずれか1つと関連付けられており、前記ビットパーミュテーションステップは、各前記コンステレーション語が、関連付けられている前記フォルディングセクション中のM/F個の異なる前記巡回ブロックのそれぞれのF個のビットからなる計M個のビットから構成され、各前記フォルディングセクションのすべてのビットが当該フォルディングセクションに関連付けられているQ/F個の前記コンステレーション語にのみにマッピングされるように、前記ビットパーミュテーション処理を行う。
数のコンステレーション語に分割されるように出力するビットパーミュテーション部を備え、前記ビットパーミュテーション処理が施される前の前記符号語はF×N/M個のフォルディングセクションに分割され、Fは1より大きい整数であり、各前記フォルディングセクションはM/F個の前記巡回ブロックからなり、各前記コンステレーション語はF×N/M個の前記フォルディングセクションのうちのいずれか1つと関連付けられており、前記ビットパーミュテーション部は、各前記コンステレーション語が、関連付けられている前記フォルディングセクション中のM/F個の異なる前記巡回ブロックのそれぞれのF個のビットからなる計M個のビットから構成され、各前記フォルディングセクションのすべてのビットが当該フォルディングセクションに関連付けられているQ/F個の前記コンステレーション語にのみにマッピングされるように、前記ビットパーミュテーション処理を行う。
Q列M/F行の行列の行方向に書き込み、列方向にM×Q/F個のビットを読み出すことと等価な処理である。
対応するビットが0であるか1であるかの確率を示すソフトビット列を生成するコンステレーションデマッパと、前記ソフトビット列をビットデインターリーブする第1のビットデインターリーバと、ビットデインターリーブされた前記ソフトビット列をデコードする低密度パリティチェックデコーダと、を備える。
2010A ビットパーミュテーションユニット
2021A フォルディングセクションパーミュテーションユニット
2131A、2132A カラム‐ロウパーミュテーションユニット
2500A トランスミッタ
2510 LDPCエンコーダ
2520A ビットインターリーバ
2530 コンステレーションマッパ
2700A、2800A レシーバ
2710 コンステレーションデマッパ
2720A ビットデインターリーバ
2730 LDPCデコーダ
2740 減算ユニット
2750A ビットインターリーバ
Claims (2)
- リピートアキュミュレート疑似巡回低密度パリティチェック符号化方式を含む疑似巡回低密度パリティチェック符号化方式で生成された符号語を送信する送信方法であって、
前記送信方法は、
それぞれがQ個のビットからなるN個の巡回ブロックで構成されるN×Qビットの前記符号語に対して、前記巡回ブロックの並び替えを規定した巡回ブロックパーミュテーション規則に従って前記巡回ブロック単位の並び替えを行う巡回ブロックパーミュテーション処理を施す巡回ブロックパーミュテーションステップと、
前記巡回ブロックパーミュテーション処理が施された前記符号語に対して、ビットの並び替えを規定したビットパーミュテーション規則に従ってビットの並び替えを行うビットパーミュテーション処理を施すビットパーミュテーションステップと、
前記ビットパーミュテーション処理が施された符号語を、それぞれがM個のビットよりなる複数のコンステレーション語に分割する分割ステップと、
前記分割ステップで分割された前記符号語を、前記複数のコンステレーション語にマッピングするマッピングステップと、を有し、
前記Nは前記Mの倍数でなく、
前記ビットパーミュテーション規則は、NをMで割った余りをXとすると、N'=N-X個の巡回ブロックについて、各前記巡回ブロックのQ個のビットをM行の行列のうちの一つの行の行方向に書き込み、列方向に読み出すことと等価なカラム-ロウパーミュテーション処理を施す規則であり、
X個の巡回ブロックは前記符号語のパリティセクションの巡回ブロックを含み、
前記マッピングの方式は、QPSKを含む
ことを特徴とする送信方法。 - リピートアキュミュレート疑似巡回低密度パリティチェック符号化方式を含む疑似巡回低密度パリティチェック符号化方式で生成された符号語であって、それぞれがQ個のビットからなるN個の巡回ブロックで構成される符号語のビットの並び替え処理を行い、M個のビットずつ分割して生成されるN×Q/M個のコンステレーション語を変調して送信された信号を処理する信号処理方法であって、前記ビットの並び替え処理は、
前記巡回ブロックの並び替えを規定した巡回ブロックパーミュテーション規則に従う前記符号語の前記巡回ブロック単位の並び替えを行う巡回ブロックパーミュテーション処理と、
ビットの並び替えを規定したビットパーミュテーション規則に従う前記巡回ブロックパーミュテーション処理が施された前記符号語のビットの並び替えを行うビットパーミュテーション処理と、
を含み、
前記Nは前記Mの倍数でなく、
前記ビットパーミュテーション規則は、NをMで割った余りをXとすると、N'=N-X個の巡回ブロックについて、各前記巡回ブロックのQ個のビットをM行の行列のうちの一つの行の行方向に書き込み、列方向に読み出すことと等価なカラム-ロウパーミュテーション処理を施す規則であり、X個の巡回ブロックは前記符号語のパリティセクションの巡回ブロックを含み、
前記信号処理方法は、
前記N×Q/M個のコンステレーション語をデマッピングし、前記符号語を生成するデマッピングステップと、
前記符号語を復調することで復調信号を生成する復調ステップと、
前記巡回ブロックパーミュテーション規則及び前記ビットパーミュテーション規則に基づいて前記復調信号をデコードして、前記疑似巡回低密度パリティチェック符号化方式による符号化前のデータを生成するデコードステップと、
を有し、
前記デマッピングは、QPSKに対応する復調を含む
ことを特徴とする信号処理方法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP20110004124 EP2525495A1 (en) | 2011-05-18 | 2011-05-18 | Bit-interleaved coding and modulation (BICM) with quasi-cyclic LDPC codes |
EP11004124.1 | 2011-05-18 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019130812A Division JP6772346B2 (ja) | 2011-05-18 | 2019-07-16 | 並列ビットインターリーバ |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2021007244A JP2021007244A (ja) | 2021-01-21 |
JP7011014B2 true JP7011014B2 (ja) | 2022-01-26 |
Family
ID=44789669
Family Applications (8)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013515007A Active JP5719928B2 (ja) | 2011-05-18 | 2012-05-18 | 並列ビットインターリーバ |
JP2015056275A Active JP5852757B2 (ja) | 2011-05-18 | 2015-03-19 | 並列ビットインターリーバ |
JP2015237158A Active JP6010208B2 (ja) | 2011-05-18 | 2015-12-04 | 並列ビットインターリーバ |
JP2016179350A Active JP6208308B2 (ja) | 2011-05-18 | 2016-09-14 | 並列ビットインターリーバ |
JP2017169317A Active JP6386641B2 (ja) | 2011-05-18 | 2017-09-04 | 並列ビットインターリーバ |
JP2018146401A Active JP6559307B2 (ja) | 2011-05-18 | 2018-08-03 | 並列ビットインターリーバ |
JP2019130812A Active JP6772346B2 (ja) | 2011-05-18 | 2019-07-16 | 並列ビットインターリーバ |
JP2020164383A Active JP7011014B2 (ja) | 2011-05-18 | 2020-09-30 | 並列ビットインターリーバ |
Family Applications Before (7)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013515007A Active JP5719928B2 (ja) | 2011-05-18 | 2012-05-18 | 並列ビットインターリーバ |
JP2015056275A Active JP5852757B2 (ja) | 2011-05-18 | 2015-03-19 | 並列ビットインターリーバ |
JP2015237158A Active JP6010208B2 (ja) | 2011-05-18 | 2015-12-04 | 並列ビットインターリーバ |
JP2016179350A Active JP6208308B2 (ja) | 2011-05-18 | 2016-09-14 | 並列ビットインターリーバ |
JP2017169317A Active JP6386641B2 (ja) | 2011-05-18 | 2017-09-04 | 並列ビットインターリーバ |
JP2018146401A Active JP6559307B2 (ja) | 2011-05-18 | 2018-08-03 | 並列ビットインターリーバ |
JP2019130812A Active JP6772346B2 (ja) | 2011-05-18 | 2019-07-16 | 並列ビットインターリーバ |
Country Status (18)
Country | Link |
---|---|
US (6) | US20150128012A1 (ja) |
EP (4) | EP2525495A1 (ja) |
JP (8) | JP5719928B2 (ja) |
KR (11) | KR102077116B1 (ja) |
CN (4) | CN103636130B (ja) |
AU (4) | AU2012257207B2 (ja) |
BR (1) | BR112013029037B1 (ja) |
CA (2) | CA3015973C (ja) |
EA (6) | EA031465B1 (ja) |
ES (2) | ES2702385T3 (ja) |
HU (1) | HUE026185T2 (ja) |
MX (1) | MX2013012639A (ja) |
MY (1) | MY164561A (ja) |
PL (1) | PL2566055T3 (ja) |
SG (2) | SG10201910330UA (ja) |
TW (2) | TWI524680B (ja) |
WO (1) | WO2012157283A1 (ja) |
ZA (3) | ZA201308155B (ja) |
Families Citing this family (44)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2525498A1 (en) * | 2011-05-18 | 2012-11-21 | Panasonic Corporation | Bit-interleaved coding and modulation (BICM) with quasi-cyclic LDPC codes |
EP2525497A1 (en) * | 2011-05-18 | 2012-11-21 | Panasonic Corporation | Bit-interleaved coding and modulation (BICM) with quasi-cyclic LDPC codes |
EP2525495A1 (en) | 2011-05-18 | 2012-11-21 | Panasonic Corporation | Bit-interleaved coding and modulation (BICM) with quasi-cyclic LDPC codes |
EP2525496A1 (en) * | 2011-05-18 | 2012-11-21 | Panasonic Corporation | Bit-interleaved coding and modulation (BICM) with quasi-cyclic LDPC codes |
CN105830411B (zh) * | 2013-12-27 | 2020-03-13 | 松下电器(美国)知识产权公司 | 发送方法、接收方法及发送装置、接收装置 |
US9577678B2 (en) | 2014-01-29 | 2017-02-21 | Electronics And Telecommunications Research Institute | Bit interleaver for low-density parity check codeword having length of 64800 and code rate of 7/15 and quadrature phase shift keying, and bit interleaving method using same |
US9543982B2 (en) | 2014-02-13 | 2017-01-10 | Electronics And Telecommunications Research Institute | Modulator and modulation method using non-uniform 16-symbol signal constellation for low-density parity check codeword having 2/15 code rate |
CA3043836C (en) | 2014-02-13 | 2020-10-20 | Electronics And Telecommunications Research Institute | Modulator and modulation method using non-uniform 16-symbol signal constellation for low-density parity check codeword having 4/15 code rate |
KR101800409B1 (ko) * | 2014-02-19 | 2017-11-23 | 삼성전자주식회사 | 송신 장치 및 그의 인터리빙 방법 |
US10425110B2 (en) | 2014-02-19 | 2019-09-24 | Samsung Electronics Co., Ltd. | Transmitting apparatus and interleaving method thereof |
CN104868970B (zh) * | 2014-02-20 | 2019-11-26 | 上海数字电视国家工程研究中心有限公司 | Ldpc码字的交织映射方法及解交织解映射方法 |
US9602135B2 (en) | 2014-02-20 | 2017-03-21 | Electronics And Telecommunications Research Institute | Bit interleaver for low-density parity check codeword having length of 64800 and code rate of 5/15 and 64-symbol mapping, and bit interleaving method using same |
US9602136B2 (en) | 2014-03-06 | 2017-03-21 | Electronics And Telecommunications Research Institute | Bit interleaver for low-density parity check codeword having length of 64800 and code rate of 4/15 and 256-symbol mapping, and bit interleaving method using same |
EP4340267A3 (en) * | 2014-04-30 | 2024-04-10 | Huawei Technologies Co., Ltd. | Data sending method and apparatus |
US10361720B2 (en) | 2014-05-22 | 2019-07-23 | Electronics And Telecommunications Research Institute | Bit interleaver for low-density parity check codeword having length of 16200 and code rate of 3/15 and 64-symbol mapping, and bit interleaving method using same |
KR102260775B1 (ko) | 2014-05-22 | 2021-06-07 | 한국전자통신연구원 | 길이가 16200이며, 부호율이 10/15인 ldpc 부호어 및 256-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 |
US9600367B2 (en) | 2014-05-22 | 2017-03-21 | Electronics And Telecommunications Research Institute | Bit interleaver for low-density parity check codeword having length of 16200 and code rate of 4/15 and 16-symbol mapping, and bit interleaving method using same |
EP2947836A1 (en) * | 2014-05-22 | 2015-11-25 | Panasonic Corporation | Cyclic-block permutations for 1D-4096-QAM with quasi-cyclic LDPC codes and code rates 6/15, 7/15, and 8/15 |
US10360102B2 (en) | 2014-05-22 | 2019-07-23 | Electronics And Telecommunications Research Institute | Bit interleaver for low-density parity check codeword having length of 16200 and code rate of 10/15 and 256-symbol mapping, and bit interleaving method using same |
KR102260767B1 (ko) | 2014-05-22 | 2021-06-07 | 한국전자통신연구원 | 길이가 16200이며, 부호율이 3/15인 ldpc 부호어 및 64-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 |
CN111049532B (zh) * | 2014-05-22 | 2024-09-24 | 松下控股株式会社 | 通信方法及通信装置 |
US10326471B2 (en) | 2014-05-22 | 2019-06-18 | Electronics And Telecommunications Research Institute | Bit interleaver for low-density parity check codeword having length of 16200 and code rate of 3/15 and quadrature phase shift keying, and bit interleaving method using same |
US9369151B2 (en) * | 2014-09-25 | 2016-06-14 | Ali Misfer ALKATHAMI | Apparatus and method for resource allocation |
CN104333435B (zh) * | 2014-09-30 | 2017-11-07 | 扬智科技股份有限公司 | 迭代解映射译码装置 |
KR102240750B1 (ko) | 2015-01-20 | 2021-04-16 | 한국전자통신연구원 | 길이가 64800이며, 부호율이 2/15인 ldpc 부호어 및 qpsk를 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 |
KR102240745B1 (ko) | 2015-01-20 | 2021-04-16 | 한국전자통신연구원 | 길이가 64800이며, 부호율이 4/15인 ldpc 부호어 및 qpsk를 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 |
KR102240748B1 (ko) | 2015-01-20 | 2021-04-16 | 한국전자통신연구원 | 길이가 64800이며, 부호율이 3/15인 ldpc 부호어 및 qpsk를 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 |
KR102240728B1 (ko) | 2015-01-27 | 2021-04-16 | 한국전자통신연구원 | 길이가 64800이며, 부호율이 4/15인 ldpc 부호어 및 64-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 |
KR102240740B1 (ko) | 2015-01-27 | 2021-04-16 | 한국전자통신연구원 | 길이가 16200이며, 부호율이 2/15인 ldpc 부호어 및 256-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 |
KR102240736B1 (ko) | 2015-01-27 | 2021-04-16 | 한국전자통신연구원 | 길이가 64800이며, 부호율이 3/15인 ldpc 부호어 및 64-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 |
KR102240744B1 (ko) | 2015-01-27 | 2021-04-16 | 한국전자통신연구원 | 길이가 16200이며, 부호율이 2/15인 ldpc 부호어 및 16-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 |
KR102240741B1 (ko) | 2015-01-27 | 2021-04-16 | 한국전자통신연구원 | 길이가 16200이며, 부호율이 2/15인 ldpc 부호어 및 64-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 |
DE112016002451T5 (de) * | 2015-06-01 | 2018-03-01 | Sony Corporation | Datenverarbeitungsvorrichtung und Datenverarbeitungsverfahren |
US10784901B2 (en) | 2015-11-12 | 2020-09-22 | Qualcomm Incorporated | Puncturing for structured low density parity check (LDPC) codes |
US11043966B2 (en) * | 2016-05-11 | 2021-06-22 | Qualcomm Incorporated | Methods and apparatus for efficiently generating multiple lifted low-density parity-check (LDPC) codes |
US10469104B2 (en) | 2016-06-14 | 2019-11-05 | Qualcomm Incorporated | Methods and apparatus for compactly describing lifted low-density parity-check (LDPC) codes |
EP3566316A4 (en) | 2017-01-06 | 2020-08-19 | Nokia Technologies Oy | METHOD AND APPARATUS FOR USE AND GENERATION OF LDPC BASE MATRIX AS A FUNCTION OF A VECTOR |
CN110741562B (zh) | 2017-04-14 | 2022-11-04 | 康杜实验室公司 | 向量信令码信道的流水线式前向纠错 |
US10312939B2 (en) | 2017-06-10 | 2019-06-04 | Qualcomm Incorporated | Communication techniques involving pairwise orthogonality of adjacent rows in LPDC code |
US10693587B2 (en) * | 2017-07-10 | 2020-06-23 | Kandou Labs, S.A. | Multi-wire permuted forward error correction |
TWI757609B (zh) * | 2018-08-03 | 2022-03-11 | 日商索尼股份有限公司 | 用於通訊的傳輸設備和方法、接收設備和方法 |
DE102019200256B4 (de) * | 2019-01-10 | 2020-07-30 | Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. | Verschachteler |
US11196598B1 (en) * | 2020-06-02 | 2021-12-07 | Huawei Technologies Canada Co., Ltd. | Modulation scheme for high order constellation |
US11356197B1 (en) | 2021-03-19 | 2022-06-07 | Kandou Labs SA | Error-tolerant forward error correction ordered set message decoder |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005252820A (ja) | 2004-03-05 | 2005-09-15 | Sony Corp | 符号化方法および装置 |
WO2007088870A1 (ja) | 2006-02-02 | 2007-08-09 | Mitsubishi Electric Corporation | 検査行列生成方法、符号化方法、復号方法、通信装置、符号化器および復号器 |
WO2009069628A1 (ja) | 2007-11-26 | 2009-06-04 | Sony Corporation | データ処理装置、データ処理方法、及びプログラム |
JP2009153109A (ja) | 2007-10-30 | 2009-07-09 | Sony Corp | データ処理装置及び方法 |
WO2010004382A2 (en) | 2008-06-16 | 2010-01-14 | Rai Radiotelevisione Italiana S.P.A. | Method for processing digital signals, and transmission/reception system implementing said method |
Family Cites Families (41)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7090672B2 (en) | 1995-06-07 | 2006-08-15 | Arthrocare Corporation | Method for treating obstructive sleep disorder includes removing tissue from the base of tongue |
EP1089439A1 (en) * | 1999-09-28 | 2001-04-04 | TELEFONAKTIEBOLAGET L M ERICSSON (publ) | Interleaver and method for interleaving an input data bit sequence using a coded storing of symbol and additional information |
US6895547B2 (en) | 2001-07-11 | 2005-05-17 | International Business Machines Corporation | Method and apparatus for low density parity check encoding of data |
US6954885B2 (en) | 2001-12-14 | 2005-10-11 | Qualcomm Incorporated | Method and apparatus for coding bits of data in parallel |
WO2004030224A1 (en) | 2002-09-27 | 2004-04-08 | Ibiquity Digital Corporation | Method and apparatus for interleaving signal bits in a digital audio broadcasting system |
US7016690B2 (en) | 2003-02-10 | 2006-03-21 | Flarion Technologies, Inc. | Methods and apparatus for updating mobile node location information |
CN100461116C (zh) * | 2003-04-02 | 2009-02-11 | 高通股份有限公司 | 用于在块相干通信系统中的交织的方法和设备 |
US7231557B2 (en) * | 2003-04-02 | 2007-06-12 | Qualcomm Incorporated | Methods and apparatus for interleaving in a block-coherent communication system |
RU2265960C2 (ru) * | 2003-06-16 | 2005-12-10 | Федеральное государственное унитарное предприятие "Калужский научно-исследовательский институт телемеханических устройств" | Способ передачи информации с использованием адаптивного перемежения |
WO2006089569A1 (en) * | 2005-02-28 | 2006-08-31 | Ntt Docomo, Inc. | Method and apparatus for transmitting and receiving bit interleaved coded modulation signal |
KR20060097503A (ko) * | 2005-03-11 | 2006-09-14 | 삼성전자주식회사 | 저밀도 패리티 검사 부호를 사용하는 통신 시스템에서 채널인터리빙/디인터리빙 장치 및 그 제어 방법 |
US7774675B1 (en) * | 2005-12-05 | 2010-08-10 | Marvell International Ltd. | LDPC codes and expansion method |
JP4601675B2 (ja) * | 2006-02-09 | 2010-12-22 | 富士通株式会社 | Ldpc検査行列生成方法及び検査行列生成器並びに符号再送方法 |
US7830957B2 (en) | 2006-05-02 | 2010-11-09 | Qualcomm Incorporated | Parallel bit interleaver for a wireless system |
DE102006026895B3 (de) * | 2006-06-09 | 2007-11-08 | Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. | Interleaver-Vorrichtung, Empfänger für ein von der Interleaver-Vorrichtung erzeugtes Signal, Sender zum Erzeugen eines Sendesignals, Verfahren zum Verarbeiten eines Codeworts, Verfahren zum Empfangen eines Signals und Computer-Programm |
CN101162907B (zh) * | 2006-10-10 | 2010-11-03 | 华为技术有限公司 | 一种利用低密度奇偶校验码实现编码的方法及装置 |
KR101445340B1 (ko) * | 2007-06-01 | 2014-09-29 | 삼성전자주식회사 | 가변적으로 부반송파 인터리빙된 ofdm 부반송파를송수신하는 ofdm 송수신 장치 및 그 방법 |
CN101399554B (zh) * | 2007-09-30 | 2012-03-21 | 华为技术有限公司 | 一种基于ldpc码的交织方法和解交织方法及其装置 |
JP4583431B2 (ja) * | 2007-11-13 | 2010-11-17 | パナソニック株式会社 | 変調器及び変調方法 |
TWI538415B (zh) * | 2007-11-26 | 2016-06-11 | Sony Corp | Data processing device and data processing method |
TWI459724B (zh) * | 2007-11-26 | 2014-11-01 | Sony Corp | Data processing device and data processing method |
TWI497920B (zh) * | 2007-11-26 | 2015-08-21 | Sony Corp | Data processing device and data processing method |
ES2437144T3 (es) * | 2008-02-18 | 2014-01-09 | Samsung Electronics Co., Ltd. | Aparato y método para codificación y descodificación de canal en un sistema de comunicación utilizando códigos de comprobación de paridad de baja densidad |
EP2254249B1 (en) | 2008-03-03 | 2015-05-27 | RAI RADIOTELEVISIONE ITALIANA (S.p.A.) | Bit permutation patterns for LDPC coded modulation and 16QAM constellations |
WO2009116204A1 (ja) * | 2008-03-18 | 2009-09-24 | ソニー株式会社 | データ処理装置、及びデータ処理方法 |
WO2010024914A1 (en) * | 2008-08-29 | 2010-03-04 | Thomson Licensing | System and method for reusing dvb-s2 ldpc codes in dvb-c2 |
CN102292917B (zh) * | 2008-10-03 | 2015-08-26 | 汤姆逊许可公司 | 利用二元删除替代信道在awgn信道条件下将比特交织器适配于ldpc码和调制的方法和装置 |
JP5312484B2 (ja) | 2008-12-26 | 2013-10-09 | パナソニック株式会社 | 符号化方法、符号化器及び復号器 |
US8537938B2 (en) * | 2009-01-14 | 2013-09-17 | Thomson Licensing | Method and apparatus for demultiplexer design for multi-edge type LDPC coded modulation |
US8588623B2 (en) * | 2009-10-12 | 2013-11-19 | Nec Laboratories America, Inc. | Coded polarization-multiplexed iterative polar modulation |
US8589755B2 (en) * | 2010-06-16 | 2013-11-19 | Nec Laboratories America, Inc. | Reduced-complexity LDPC decoding |
US8381065B2 (en) * | 2010-10-01 | 2013-02-19 | Nec Laboratories America, Inc. | Modified progressive edge-growth LDPC codes for ultra-high-speed serial optical transport |
CN102055485A (zh) * | 2010-12-24 | 2011-05-11 | 中国人民解放军理工大学 | 准循环低密度奇偶校验码及其修正和线性编码方法 |
JP5630278B2 (ja) * | 2010-12-28 | 2014-11-26 | ソニー株式会社 | データ処理装置、及びデータ処理方法 |
EP2525497A1 (en) * | 2011-05-18 | 2012-11-21 | Panasonic Corporation | Bit-interleaved coding and modulation (BICM) with quasi-cyclic LDPC codes |
EP2525496A1 (en) * | 2011-05-18 | 2012-11-21 | Panasonic Corporation | Bit-interleaved coding and modulation (BICM) with quasi-cyclic LDPC codes |
EP2525498A1 (en) * | 2011-05-18 | 2012-11-21 | Panasonic Corporation | Bit-interleaved coding and modulation (BICM) with quasi-cyclic LDPC codes |
EP2525495A1 (en) * | 2011-05-18 | 2012-11-21 | Panasonic Corporation | Bit-interleaved coding and modulation (BICM) with quasi-cyclic LDPC codes |
EP2552043A1 (en) * | 2011-07-25 | 2013-01-30 | Panasonic Corporation | Spatial multiplexing for bit-interleaved coding and modulation with quasi-cyclic LDPC codes |
US9654316B2 (en) * | 2012-07-27 | 2017-05-16 | Sun Patent Trust | Transmission method, transmitter, reception method, and receiver |
CA2949117C (en) | 2013-05-17 | 2021-11-30 | Sw Feesaver, Llc | Water skimming device and method |
-
2011
- 2011-05-18 EP EP20110004124 patent/EP2525495A1/en not_active Withdrawn
-
2012
- 2012-05-18 BR BR112013029037-4A patent/BR112013029037B1/pt active IP Right Grant
- 2012-05-18 MY MYPI2013702017A patent/MY164561A/en unknown
- 2012-05-18 KR KR1020197028977A patent/KR102077116B1/ko active IP Right Grant
- 2012-05-18 EA EA201691736A patent/EA031465B1/ru not_active IP Right Cessation
- 2012-05-18 KR KR1020197001937A patent/KR102030497B1/ko active IP Right Grant
- 2012-05-18 WO PCT/JP2012/003263 patent/WO2012157283A1/ja active Application Filing
- 2012-05-18 SG SG10201910330UA patent/SG10201910330UA/en unknown
- 2012-05-18 EA EA201891816A patent/EA033180B1/ru not_active IP Right Cessation
- 2012-05-18 EA EA201991080A patent/EA035425B1/ru not_active IP Right Cessation
- 2012-05-18 EP EP12785798.5A patent/EP2566055B1/en active Active
- 2012-05-18 KR KR1020207003682A patent/KR102136204B1/ko active IP Right Grant
- 2012-05-18 JP JP2013515007A patent/JP5719928B2/ja active Active
- 2012-05-18 KR KR1020207020441A patent/KR102196204B1/ko active IP Right Grant
- 2012-05-18 CN CN201280022660.9A patent/CN103636130B/zh active Active
- 2012-05-18 MX MX2013012639A patent/MX2013012639A/es active IP Right Grant
- 2012-05-18 TW TW101117763A patent/TWI524680B/zh active
- 2012-05-18 CA CA3015973A patent/CA3015973C/en active Active
- 2012-05-18 HU HUE12785798A patent/HUE026185T2/en unknown
- 2012-05-18 KR KR1020177033781A patent/KR101849172B1/ko active IP Right Grant
- 2012-05-18 TW TW104144047A patent/TWI569586B/zh active
- 2012-05-18 SG SG2013081039A patent/SG194738A1/en unknown
- 2012-05-18 EP EP18185466.2A patent/EP3416294B1/en active Active
- 2012-05-18 KR KR1020147036715A patent/KR101803280B1/ko active IP Right Grant
- 2012-05-18 AU AU2012257207A patent/AU2012257207B2/en active Active
- 2012-05-18 ES ES15172085T patent/ES2702385T3/es active Active
- 2012-05-18 EP EP15172085.1A patent/EP2940878B1/en active Active
- 2012-05-18 KR KR1020187009945A patent/KR101871291B1/ko active IP Right Grant
- 2012-05-18 CN CN201710066088.0A patent/CN107094023B/zh active Active
- 2012-05-18 US US14/115,738 patent/US20150128012A1/en not_active Abandoned
- 2012-05-18 KR KR1020207036912A patent/KR102233156B1/ko active IP Right Grant
- 2012-05-18 PL PL12785798T patent/PL2566055T3/pl unknown
- 2012-05-18 EA EA201391503A patent/EA201391503A1/ru unknown
- 2012-05-18 KR KR1020187017349A patent/KR101942891B1/ko active IP Right Grant
- 2012-05-18 CN CN201710066082.3A patent/CN107104678B/zh active Active
- 2012-05-18 KR KR1020137028838A patent/KR101507337B1/ko active IP Right Grant
- 2012-05-18 KR KR1020217008550A patent/KR102268718B1/ko active IP Right Grant
- 2012-05-18 ES ES12785798.5T patent/ES2550494T3/es active Active
- 2012-05-18 EA EA202190145A patent/EA039717B1/ru unknown
- 2012-05-18 CA CA2833459A patent/CA2833459C/en active Active
- 2012-05-18 EA EA202090576A patent/EA037756B1/ru not_active IP Right Cessation
- 2012-05-18 CN CN201710066127.7A patent/CN107094024B/zh active Active
-
2013
- 2013-10-31 ZA ZA2013/08155A patent/ZA201308155B/en unknown
-
2015
- 2015-03-19 JP JP2015056275A patent/JP5852757B2/ja active Active
- 2015-08-13 US US14/825,389 patent/US9385755B2/en active Active
- 2015-12-04 JP JP2015237158A patent/JP6010208B2/ja active Active
-
2016
- 2016-06-08 US US15/176,351 patent/US10355715B2/en active Active
- 2016-09-14 JP JP2016179350A patent/JP6208308B2/ja active Active
- 2016-10-27 AU AU2016250400A patent/AU2016250400B2/en active Active
-
2017
- 2017-09-04 JP JP2017169317A patent/JP6386641B2/ja active Active
- 2017-12-12 ZA ZA2017/08404A patent/ZA201708404B/en unknown
- 2017-12-12 ZA ZA2017/08403A patent/ZA201708403B/en unknown
-
2018
- 2018-03-06 AU AU2018201594A patent/AU2018201594B2/en active Active
- 2018-08-03 JP JP2018146401A patent/JP6559307B2/ja active Active
-
2019
- 2019-05-29 US US16/424,775 patent/US11070236B2/en active Active
- 2019-07-16 JP JP2019130812A patent/JP6772346B2/ja active Active
- 2019-10-25 AU AU2019253907A patent/AU2019253907B2/en active Active
-
2020
- 2020-09-30 JP JP2020164383A patent/JP7011014B2/ja active Active
-
2021
- 2021-06-08 US US17/341,934 patent/US11496157B2/en active Active
-
2022
- 2022-10-04 US US17/959,570 patent/US11894861B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005252820A (ja) | 2004-03-05 | 2005-09-15 | Sony Corp | 符号化方法および装置 |
WO2007088870A1 (ja) | 2006-02-02 | 2007-08-09 | Mitsubishi Electric Corporation | 検査行列生成方法、符号化方法、復号方法、通信装置、符号化器および復号器 |
JP2009153109A (ja) | 2007-10-30 | 2009-07-09 | Sony Corp | データ処理装置及び方法 |
WO2009069628A1 (ja) | 2007-11-26 | 2009-06-04 | Sony Corporation | データ処理装置、データ処理方法、及びプログラム |
WO2010004382A2 (en) | 2008-06-16 | 2010-01-14 | Rai Radiotelevisione Italiana S.P.A. | Method for processing digital signals, and transmission/reception system implementing said method |
Non-Patent Citations (3)
Title |
---|
Final draft ETSI EN 302 755,V1.2.1,2010年10月,pp.1,17,39-43 |
Frank Kienle et al.,Macro Interleaver Design for Bit Interleaved Coded Modulation with Low-Density Parity-Check Codes,Vehicular Technology Conference, 2008. VTC Spring 2008. IEEE,2008年05月14日,pp.763-766 |
Hua Rui et al.,Performance of belief propagation coded modulation with iterative decoding,Communications, Circuits and Systems, 2004. ICCCAS 2004. 2004 International Conference on,2004年06月29日,Vol.1,pp.71-74 |
Also Published As
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7011014B2 (ja) | 並列ビットインターリーバ | |
JP6999010B2 (ja) | 並列ビットインターリーバ | |
JP6975303B2 (ja) | 並列ビットインターリーバ | |
JP7011013B2 (ja) | 並列ビットインターリーバ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20200930 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20211020 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20211026 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20211203 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20211214 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20220113 |