JP5618247B2 - 複数ステップ・トレリスを使用するソフト出力ビタビ検出の方法および装置 - Google Patents
複数ステップ・トレリスを使用するソフト出力ビタビ検出の方法および装置 Download PDFInfo
- Publication number
- JP5618247B2 JP5618247B2 JP2013047910A JP2013047910A JP5618247B2 JP 5618247 B2 JP5618247 B2 JP 5618247B2 JP 2013047910 A JP2013047910 A JP 2013047910A JP 2013047910 A JP2013047910 A JP 2013047910A JP 5618247 B2 JP5618247 B2 JP 5618247B2
- Authority
- JP
- Japan
- Prior art keywords
- path
- trellis
- step trellis
- cycle
- period
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/37—Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
- H03M13/39—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes
- H03M13/41—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes using the Viterbi algorithm or Viterbi processors
- H03M13/4161—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes using the Viterbi algorithm or Viterbi processors implementing path management
- H03M13/4192—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes using the Viterbi algorithm or Viterbi processors implementing path management using combined traceback and register-exchange
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/37—Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
- H03M13/39—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes
- H03M13/395—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes using a collapsed trellis, e.g. M-step algorithm, radix-n architectures with n>2
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/37—Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
- H03M13/39—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes
- H03M13/41—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes using the Viterbi algorithm or Viterbi processors
- H03M13/4138—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes using the Viterbi algorithm or Viterbi processors soft-output Viterbi algorithm based decoding, i.e. Viterbi decoding with weighted decisions
- H03M13/4146—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes using the Viterbi algorithm or Viterbi processors soft-output Viterbi algorithm based decoding, i.e. Viterbi decoding with weighted decisions soft-output Viterbi decoding according to Battail and Hagenauer in which the soft-output is determined using path metric differences along the maximum-likelihood path, i.e. "SOVA" decoding
- H03M13/4153—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes using the Viterbi algorithm or Viterbi processors soft-output Viterbi algorithm based decoding, i.e. Viterbi decoding with weighted decisions soft-output Viterbi decoding according to Battail and Hagenauer in which the soft-output is determined using path metric differences along the maximum-likelihood path, i.e. "SOVA" decoding two-step SOVA decoding, i.e. the soft-output is determined by a second traceback operation after the determination of the hard decision like in the Berrou decoder
Landscapes
- Physics & Mathematics (AREA)
- Probability & Statistics with Applications (AREA)
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Signal Processing (AREA)
- Error Detection And Correction (AREA)
- Detection And Correction Of Errors (AREA)
Description
本発明は、全般的に、ソフト出力ビタビアルゴリズム(Soft−Output Viterbi Algorithm:SOVA)を使用する等化技法、検出技法、および復号技法に関する。
本発明のより完全な理解ならびに本発明のさらなる特徴および利益は、次の詳細な説明および図面を参照することによって得られる。
本発明を、ビタビ検出に信頼性処理が続く2ステップSOVAの文脈で例示する。1ステップ・トレリスに関する適切な2ステップSOVAアーキテクチャの議論については、たとえば、O. J. Joeressen and H. Meyr、「A 40-Mb/s Soft-Output Viterbi Decoder」、IEEE J. Solid-State Circuits、vol. 30、812〜818ページ(1995年7月)、およびE. Yeo他、「A 500-Mb/s Soft-Output Viterbi Decoder」、IEEE Journal of Solid-State Circuits、vol. 38、1234〜1241ページ(2003年7月)を参照されたい。しかし、本発明は、当業者に明白であるように、すべてのSOVA実装に適用される。適切な1ステップSOVAの議論については、たとえば、参照により本明細書に組み込まれている、J. Hagenauer and P. Hoeher、「A Viterbi algorithm with Soft-Decision Outputs and its Applications」、IEEE Global Telecommunications Conference (GLOBECOM)、vol. 3、1680〜1686ページ(1989年11月)およびO. J. Joeressen他、「High-Speed VLSI Architectures for Soft-Output Viterbi Decoding」、Journal of VLSI Signal Processing、vol. 8、169〜181ページ(1994年)を参照されたい。用語「1ステップSOVA」および「2ステップSOVA」を用語「複数ステップ・トレリス」と区別することが重要である。用語「nステップSOVA」は、複数のステップnが、ビタビ処理および信頼性処理の実行に必要であることを示すが、用語「複数ステップ・トレリス」は、複数の時間ステップにまたがる遷移を1つに縮小することによって1ステップ・トレリスから得られるトレリスを示す。
図1に、1ステップ・トレリス100を示すが、ここで、状態は、2つの最も最近の状態ビットb0b−1によって定義され、state(b0b−1)と表される。このトレリスは、たとえばメモリL=2を有するISIチャネルに対応する。ビットb0は、次の推移に関連する。
state(b−1b−2)→state(b0b−1)
2ステップSOVAの第2ステップでは、開始状態state(b0b−1)で終わるMLパス210に沿ったビット判断の信頼性を更新する。信頼性更新深さを、Uによって表す。
開始状態
初期化:
この更新の式から、ビット
図3は、1ステップ・トレリス用のSOVA検出器300(下では1ステップ−トレリスSOVA検出器とも称する)を示す概略ブロック図である。図3からわかるように、1ステップ−トレリスSOVA検出器300は、周知の形で、受け取った信号を処理して軟判定を生成する。各軟判定に、検出されたビットおよび対応する信頼性値が含まれる。SOVA検出器300は、入力信号が受け取られるレートfRと同一のレートfSで軟判定を生成する。SOVAのより詳細な議論については、たとえば、J. Hagenauer and P. Hoeher、「A Viterbi Algorithm with Soft-Decision Outputs and its Applications」、IEEE Global Telecommunications Conference (GLOBECOM)、vol. 3、1680〜1686ページ(1989年11月)を参照されたい。
図4に、メモリL=3を有するISIチャネルの1ステップ・トレリス400を示す。8つのチャネル状態があり、ビットbn=0およびbn=1に対応する2つの枝が、各状態state(b−1b−2b−3)を出て、めいめいの連続する状態state(b0b−1b−2)に入る。
2ステップ・トレリス用のSOVAアーキテクチャ
m(b0b−1b−2b−3)=[y−e(b0b−1b−2b−3)]2
ここで、減算される項e(b0b−1b−2b−3)は、状態ビット・ブロック(理想的な出力がそれに依存する)がb0b−1b−2b−3であるという条件の下での理想的な(雑音がない)チャネル出力である。
mbranch(b0b−1b−2b−3b−4)=m(b−1b−2b−3b−4)+m(b0b−1b−2b−3)
パスメトリック差およびACS判断の定義
図8には、3ビット・ブロックb0b−1b−2=000によって定義される状態で終わる4つの競合するパス810、820、830、および840が示されている。
したがって、負け−勝ちパス830は、2ステップ−トレリス・サイクルの第1期間に勝ち−勝ちパス820に負け、その後、勝ち−勝ちパス820の一部になるパスである。このパス830は、ビット・シーケンス
勝ち−負けパス810は、
負け−負けパス840は、state(b0b−1b−2)から
ACSU
state(b0b−1b2)への勝ちパス820のパス・メトリックは、この状態への4つのパス拡張のパス・メトリックの間での4ウェイ比較920を用いて判定される、すなわち、4つの値
SMU
遅延バッファD1、D2、およびD3
パス比較ユニット
図12および13では、
信頼性更新ユニット
信頼性
Rmaxは、ハードワイヤドされた値であり、最大信頼性値を表し、たとえばRmax=∞である。最初の信頼性
信頼性ユニット1400は、最終的な信頼性
を計算し、ここで、Uは、信頼性更新長さである。軟判定
Claims (6)
- 受信した信号を処理するソフト出力ビタビ・アルゴリズム法であって、
複数ステップ・トレリスを使用して、該受信した信号と関連する1つ又は複数のビットの値を判定するステップと、
1つ又は複数の信頼性値を決定するステップとを含み、該判定されたビットの値及び該1つ又は複数の信頼性値は、該受信した信号のレートを該複数ステップ・トレリス内のステップの数で除算したレートで生成され、1つ又は複数の中間パス・メトリック値及び1つ又は複数の中間パス・メトリック差値が、1つ又は複数のパス・メトリック差Δ0及びΔ−1を生成するために再利用される方法。 - 請求項1に記載のソフト出力ビタビ・アルゴリズム法において、
加算比較選択ユニットを使用して複数のサバイバー・パスを決定するステップと、
複数ステップ・トレリス・サイクルの各単一ステップ・トレリス期間について勝ちパスである第1のパスと、複数ステップ・トレリス・サイクルの第1の単一ステップ・トレリス期間について負けパスであり、且つ、複数ステップ・トレリス・サイクルの第2の単一ステップ・トレリス期間について勝ちパスである別のパスとの間の差に基づいて、複数ステップ・トレリス・サイクルの第1の単一ステップ・トレリス期間についてパス・メトリック差Δ−1を生成するステップとをさらに含み、該生成するステップは、該決定するステップの間に計算された中間パス・メトリック値及び中間パス・メトリック差値のうちの1つ又は複数を再利用する方法。 - 請求項1に記載のソフト出力ビタビ・アルゴリズム法において、
少なくとも3つの選択信号を使用して、複数ステップ・トレリスを通る複数のパスを所定の状態に定義するステップをさらに含み、該複数のパスのうち第1のパスは、複数ステップ・トレリス・サイクルの各単一ステップ・トレリス期間について勝ちパスであり、該複数のパスのうち第2のパスは、複数ステップ・トレリス・サイクルの第1の単一ステップ・トレリス期間について勝ちパスであり、且つ、複数ステップ・トレリス・サイクルの第2の単一ステップ・トレリス期間について負けパスであり、該複数のパスのうち第3のパスは、複数ステップ・トレリス・サイクルの第1の単一ステップ・トレリス期間について負けパスであり、且つ、複数ステップ・トレリス・サイクルの第2の単一ステップ・トレリス期間について勝ちパスである方法。 - 請求項1に記載のソフト出力ビタビ・アルゴリズム法において、
複数ステップ・トレリス・ソフト出力ビタビ・アルゴリズム検出器は、複数ステップ・トレリスを使用して、該受信した信号と関連する1つ又は複数のビットの該値を判定し、該1つ又は複数の信頼性値を決定する方法。 - 請求項2に記載のソフト出力ビタビ・アルゴリズム法において、
複数ステップ・トレリス・サイクルの各単一ステップ・トレリス期間について勝ちパスである第1のパスと、複数ステップ・トレリス・サイクルの第1の単一ステップ・トレリス期間について勝ちパスであり、且つ、複数ステップ・トレリス・サイクルの第2の単一ステップ・トレリス期間について負けパスである別のパスとの間の差に基づいて、複数ステップ・トレリス・サイクルの第2の単一ステップ・トレリス期間についてパス・メトリック差Δ0を生成するステップをさらに含む方法。 - 請求項4に記載のソフト出力ビタビ・アルゴリズム法において、
該複数ステップ・トレリス・ソフト出力ビタビ・アルゴリズム検出器は、複数ステップ・トレリス・サイクルごとに少なくとも1つの信頼性値を計算するために、複数ステップ・トレリス・サイクルごとに複数のパス・メトリック差を計算する方法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/045585 | 2005-01-28 | ||
US11/045,585 US7607072B2 (en) | 2005-01-28 | 2005-01-28 | Method and apparatus for-soft-output viterbi detection using a multiple-step trellis |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006018322A Division JP5265083B2 (ja) | 2005-01-28 | 2006-01-27 | 複数ステップ・トレリスを使用するソフト出力ビタビ検出の方法および装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013141300A JP2013141300A (ja) | 2013-07-18 |
JP5618247B2 true JP5618247B2 (ja) | 2014-11-05 |
Family
ID=35960008
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006018322A Expired - Fee Related JP5265083B2 (ja) | 2005-01-28 | 2006-01-27 | 複数ステップ・トレリスを使用するソフト出力ビタビ検出の方法および装置 |
JP2013047910A Expired - Fee Related JP5618247B2 (ja) | 2005-01-28 | 2013-03-11 | 複数ステップ・トレリスを使用するソフト出力ビタビ検出の方法および装置 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006018322A Expired - Fee Related JP5265083B2 (ja) | 2005-01-28 | 2006-01-27 | 複数ステップ・トレリスを使用するソフト出力ビタビ検出の方法および装置 |
Country Status (5)
Country | Link |
---|---|
US (6) | US7607072B2 (ja) |
EP (2) | EP2093888B8 (ja) |
JP (2) | JP5265083B2 (ja) |
KR (1) | KR101031730B1 (ja) |
DE (1) | DE602005014844D1 (ja) |
Families Citing this family (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7607072B2 (en) * | 2005-01-28 | 2009-10-20 | Agere Systems Inc. | Method and apparatus for-soft-output viterbi detection using a multiple-step trellis |
US7765458B1 (en) * | 2005-09-29 | 2010-07-27 | Marvell International Ltd. | Error pattern generation for trellis-based detection and/or decoding |
US7810010B1 (en) * | 2006-05-24 | 2010-10-05 | Xilinx, Inc. | Decoder for a turbo code |
US7673224B2 (en) * | 2006-09-12 | 2010-03-02 | Agere Systems Inc. | Low power viterbi decoder using a novel register-exchange architecture |
US7805664B1 (en) * | 2006-10-05 | 2010-09-28 | Marvell International Ltd | Likelihood metric generation for trellis-based detection and/or decoding |
US7961797B1 (en) * | 2006-10-10 | 2011-06-14 | Marvell International Ltd. | Nonlinear viterbi complexity reduction |
US7925964B2 (en) * | 2006-12-22 | 2011-04-12 | Intel Corporation | High-throughput memory-efficient BI-SOVA decoder architecture |
TWI339956B (en) * | 2007-12-31 | 2011-04-01 | Ind Tech Res Inst | Method and apparatus for convolutional turbo decoding |
US8074157B2 (en) * | 2008-01-22 | 2011-12-06 | Agere Systems Inc. | Methods and apparatus for reduced complexity soft-output viterbi detection |
US8370726B2 (en) * | 2009-06-19 | 2013-02-05 | Stmicroelectronics S.A. | Soft output viterbi decoder architecture |
US20110090779A1 (en) * | 2009-10-16 | 2011-04-21 | Mediatek Inc. | Apparatus for generating viterbi-processed data |
US20110090773A1 (en) * | 2009-10-16 | 2011-04-21 | Chih-Ching Yu | Apparatus for generating viterbi-processed data using an input signal obtained from reading an optical disc |
US20110167323A1 (en) * | 2010-01-07 | 2011-07-07 | Mediatek Inc. | Error-Correcting Apparatus and Method Thereof |
US8433975B2 (en) * | 2010-08-13 | 2013-04-30 | Nxp B.V. | Bitwise reliability indicators from survivor bits in Viterbi decoders |
US9362933B1 (en) | 2011-07-12 | 2016-06-07 | Marvell International Ltd. | Noise-predictive detector adaptation with corrected data |
US8432780B1 (en) | 2012-05-10 | 2013-04-30 | Mediatek Inc. | Viterbi decoding apparatus using level information generator supporting different hardware configurations to generate level information to Viterbi decoder and related method thereof |
US9385757B1 (en) * | 2012-09-27 | 2016-07-05 | Marvell International Ltd. | Systems and methods for using a non-binary soft output viterbi algorithm |
US8885779B2 (en) | 2013-03-14 | 2014-11-11 | Seagate Technology Llc | Channel detector implementation with postcoder |
RU2013125784A (ru) | 2013-06-04 | 2014-12-10 | ЭлЭсАй Корпорейшн | Устройство для обработки сигналов, переносящих кодированные с модуляцией биты четности |
JP6155959B2 (ja) * | 2013-08-19 | 2017-07-05 | 富士通株式会社 | 復号化装置、及び、復号化方法 |
US9747161B2 (en) * | 2014-10-30 | 2017-08-29 | Fujifilm Corporation | Signal processing device, magnetic information playback device, and signal processing method |
US9948427B2 (en) * | 2015-12-07 | 2018-04-17 | Macom Connectivity Solutions, Llc | High speed add-compare-select for Viterbi decoder |
Family Cites Families (27)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3447132A (en) * | 1962-07-25 | 1969-05-27 | Codex Corp | Apparatus and method for processing digital data affected by errors |
US5502735A (en) * | 1991-07-16 | 1996-03-26 | Nokia Mobile Phones (U.K.) Limited | Maximum likelihood sequence detector |
US5996112A (en) * | 1996-03-28 | 1999-11-30 | Lsi Logic Corporation | Area-efficient surviving paths unit for Viterbi decoders |
FI102230B (fi) * | 1997-02-28 | 1998-10-30 | Nokia Telecommunications Oy | Vastaanottomenetelmä ja vastaanotin |
US6094465A (en) * | 1997-03-21 | 2000-07-25 | Qualcomm Incorporated | Method and apparatus for performing decoding of CRC outer concatenated codes |
JP3338374B2 (ja) * | 1997-06-30 | 2002-10-28 | 松下電器産業株式会社 | 演算処理方法および装置 |
JP3747604B2 (ja) * | 1997-12-19 | 2006-02-22 | ソニー株式会社 | ビタビ復号装置 |
JP2000341138A (ja) * | 1999-05-28 | 2000-12-08 | Sony Corp | 復号方法及び復号装置 |
JP2000341137A (ja) * | 1999-05-28 | 2000-12-08 | Sony Corp | 復号装置 |
US7020697B1 (en) * | 1999-10-01 | 2006-03-28 | Accenture Llp | Architectures for netcentric computing systems |
US6907546B1 (en) * | 2000-03-27 | 2005-06-14 | Accenture Llp | Language-driven interface for an automated testing framework |
US7403901B1 (en) * | 2000-04-13 | 2008-07-22 | Accenture Llp | Error and load summary reporting in a health care solution environment |
JP3613134B2 (ja) * | 2000-05-12 | 2005-01-26 | 日本電気株式会社 | 高速ターボデコーダ |
US6581182B1 (en) * | 2000-05-15 | 2003-06-17 | Agere Systems Inc. | Iterative decoding with post-processing of detected encoded data |
US7020214B2 (en) * | 2000-09-18 | 2006-03-28 | Lucent Technologies Inc. | Method and apparatus for path metric processing in telecommunications systems |
US7085992B2 (en) * | 2000-10-24 | 2006-08-01 | Infineon Technologies Ag | Method and device for decoding a sequence of physical signals, reliability detection unit and viterbi decoding unit |
KR100605359B1 (ko) * | 2000-11-01 | 2006-07-28 | 삼성전자주식회사 | 광디스크용 고배속 비터비 검출기 |
JP3855702B2 (ja) * | 2000-12-15 | 2006-12-13 | ソニー株式会社 | 再生信号評価装置および方法、再生装置および方法、ならびに、記録装置および方法 |
JP3730885B2 (ja) * | 2001-07-06 | 2006-01-05 | 株式会社日立製作所 | 誤り訂正ターボ符号の復号器 |
WO2003023949A1 (en) * | 2001-09-08 | 2003-03-20 | Bermai, Inc. | State metric rescaling for viterbi decoding |
US7136413B2 (en) * | 2002-08-23 | 2006-11-14 | Mediatek, Inc. | Method and apparatus for generation of reliability information with diversity |
US7194047B2 (en) * | 2002-09-20 | 2007-03-20 | Ati Technologies Inc. | Receiver for robust data extension for 8VSB signaling |
US7331013B2 (en) * | 2004-02-18 | 2008-02-12 | Nvidia Corporation | Viterbi decoder with survivor bits stored to support look-ahead addressing |
US7203881B1 (en) * | 2004-06-29 | 2007-04-10 | Sun Microsystems, Inc. | System and method for simulating system operation |
US7222288B2 (en) * | 2004-07-30 | 2007-05-22 | Hellosoft, Inc. | Modified soft output Viterbi algorithm for truncated trellis |
TWI255622B (en) * | 2004-10-21 | 2006-05-21 | Mediatek Inc | Method of computing path metrics in a high-speed Viterbi detector and related apparatus thereof |
US7607072B2 (en) * | 2005-01-28 | 2009-10-20 | Agere Systems Inc. | Method and apparatus for-soft-output viterbi detection using a multiple-step trellis |
-
2005
- 2005-01-28 US US11/045,585 patent/US7607072B2/en not_active Expired - Fee Related
- 2005-11-14 DE DE602005014844T patent/DE602005014844D1/de active Active
- 2005-11-14 EP EP09162284.5A patent/EP2093888B8/en not_active Ceased
- 2005-11-14 EP EP05257030A patent/EP1686693B1/en not_active Ceased
-
2006
- 2006-01-27 KR KR1020060008731A patent/KR101031730B1/ko not_active IP Right Cessation
- 2006-01-27 JP JP2006018322A patent/JP5265083B2/ja not_active Expired - Fee Related
-
2009
- 2009-08-26 US US12/547,862 patent/US8321770B2/en not_active Expired - Fee Related
- 2009-08-26 US US12/547,921 patent/US7865814B2/en not_active Expired - Fee Related
- 2009-08-26 US US12/547,888 patent/US7937649B2/en not_active Ceased
- 2009-08-26 US US12/547,841 patent/US8407571B2/en not_active Expired - Fee Related
-
2012
- 2012-06-22 US US13/530,573 patent/USRE44614E1/en not_active Expired - Fee Related
-
2013
- 2013-03-11 JP JP2013047910A patent/JP5618247B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
EP2093888A2 (en) | 2009-08-26 |
US8321770B2 (en) | 2012-11-27 |
US7937649B2 (en) | 2011-05-03 |
US20060174183A1 (en) | 2006-08-03 |
USRE44614E1 (en) | 2013-11-26 |
US7607072B2 (en) | 2009-10-20 |
JP2006211674A (ja) | 2006-08-10 |
US20090319875A1 (en) | 2009-12-24 |
JP2013141300A (ja) | 2013-07-18 |
DE602005014844D1 (de) | 2009-07-23 |
KR20060087452A (ko) | 2006-08-02 |
US20090319874A1 (en) | 2009-12-24 |
EP1686693B1 (en) | 2009-06-10 |
US20100050060A1 (en) | 2010-02-25 |
KR101031730B1 (ko) | 2011-04-29 |
US20090313531A1 (en) | 2009-12-17 |
US7865814B2 (en) | 2011-01-04 |
EP1686693A1 (en) | 2006-08-02 |
US8407571B2 (en) | 2013-03-26 |
EP2093888A3 (en) | 2012-04-25 |
EP2093888B8 (en) | 2016-03-09 |
EP2093888B1 (en) | 2016-01-27 |
JP5265083B2 (ja) | 2013-08-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5618247B2 (ja) | 複数ステップ・トレリスを使用するソフト出力ビタビ検出の方法および装置 | |
US7653868B2 (en) | Method and apparatus for precomputation and pipelined selection of branch metrics in a reduced state Viterbi detector | |
US5928378A (en) | Add-compare-select processor in Viterbi decoder | |
US7702991B2 (en) | Method and apparatus for reduced-state viterbi detection in a read channel of a magnetic recording system | |
US7581160B2 (en) | ACS circuit and Viterbi decoder with the circuit | |
US8074157B2 (en) | Methods and apparatus for reduced complexity soft-output viterbi detection | |
KR100212836B1 (ko) | 비터비 디코더의 트레이스백 진행 구조 | |
US7487432B2 (en) | Method and apparatus for multiple step Viterbi detection with local feedback | |
JP5352803B2 (ja) | 遅延判定帰還型系列推定器と方法 | |
US20050265492A1 (en) | Method and apparatus for precomputation and pipelined selection of intersymbol interference estimates in a reduced-state Viterbi detector | |
Haratsch et al. | A radix-4 soft-output Viterbi architecture | |
KR100491016B1 (ko) | 역방향 상태 천이의 연속적 제어에 의한 역추적 비터비복호기 및 그 방법 | |
Shim et al. | Pipelined VLSI architecture of the Viterbi decoder for IMT-2000 | |
KR100410995B1 (ko) | 즉시역추적 알고리즘을 이용한 비터비 복호기용 생존경로메모리 관리 방법 및 그 장치 | |
Shim et al. | An improved VLSI architecture for Viterbi decoder | |
KR20040092783A (ko) | 비터비 알고리즘을 이용한 트렐리스 디코더와 그의스테이트 그룹핑방법 | |
JPWO2005112275A1 (ja) | Acs回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130409 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140131 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140206 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20140502 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20140509 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140807 |
|
RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20140807 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20140812 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140905 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5618247 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |