JP5597175B2 - 画像圧縮装置及び画像処理システム - Google Patents
画像圧縮装置及び画像処理システム Download PDFInfo
- Publication number
- JP5597175B2 JP5597175B2 JP2011208845A JP2011208845A JP5597175B2 JP 5597175 B2 JP5597175 B2 JP 5597175B2 JP 2011208845 A JP2011208845 A JP 2011208845A JP 2011208845 A JP2011208845 A JP 2011208845A JP 5597175 B2 JP5597175 B2 JP 5597175B2
- Authority
- JP
- Japan
- Prior art keywords
- block line
- compressed sub
- sub
- block
- address
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/10—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
- H04N19/102—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
- H04N19/119—Adaptive subdivision aspects, e.g. subdivision of a picture into rectangular or non-rectangular coding blocks
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T9/00—Image coding
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/42—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Compression Or Coding Systems Of Tv Signals (AREA)
- Compression Of Band Width Or Redundancy In Fax (AREA)
Description
図3及び図4は、第1実施形態の圧縮部12の動作の説明図である。圧縮部12は、元画像データIMGoを、N個のブロックラインBL(n)に分割する。例えば、N=8の場合、圧縮部12は、8×8個の画素PXから構成される元画像データIMGoを、X方向に8画素且つY方向に1画素の8個のブロックラインBL(1)〜BL(8)に分割する(図3(A))。
Sbl = (Simgo * P) *1/M …(式2)
ADDe = ADDh + M * Sbl …(式3)
ADDw(m) = ADDh + (m - 1) * Sbl …(式4)
第2実施形態について説明する。第2実施形態では、2つの前提条件(第1前提条件及び第2前提条件)が成立する場合に、2つの書込領域WA(1)及びWA(2)に、元画像データIMGoに対応する2個の圧縮サブブロックラインSBLc(1)及びSBLc(2)を書き込む例について説明する。なお、第1実施形態と同様の説明は省略する。
ADDw’ = ADDe - WU …(式5)
第3実施形態について説明する。第3実施形態の画像圧縮装置は、メモリ20の書込単位WU(例えば、1メモリライン)分のデータを記憶可能なレジスタREGを有する。第3実施形態では、第1前提条件及び第2前提条件が成立する場合に、2つの書込領域WA(1)及びWA(2)に、元画像データIMGoに対応する2個の圧縮サブブロックラインSBLc(1)及びSBLc(2)を書き込む例について説明する。なお、第1実施形態及び第2実施形態と同様の説明は省略する。
10 画像圧縮装置
12 圧縮部
14 書込アドレス決定部
16 メモリ制御部
20 メモリ
30 画像伸張装置
Claims (4)
- 圧縮画像データをメモリに書き込む画像圧縮装置であって、
複数の画像を含む元画像データを複数のブロックラインに分割し、各ブロックラインを
複数のサブブロックラインに分割し、前記サブブロックライン毎に前記元画像データを圧
縮し、複数の圧縮サブブロックラインを生成する、圧縮部と、
前記サブブロックラインの数と、前記元画像データの元画像データサイズと、画像圧縮
率と、に基づいて、前記圧縮サブブロックライン毎に前記メモリの書込アドレスを決定す
る、書込アドレス決定部と、
前記複数の圧縮サブブロックラインを、各圧縮サブブロックラインに対応する前記書込
アドレスに書き込む、メモリ制御部と、を備え、
前記複数の圧縮サブブロックラインは、前記ブロックラインの先頭画素を含む第1圧縮
サブブロックラインと、前記第1圧縮サブブロックラインに続く第2圧縮サブブロックラ
インと、を含み、
前記メモリ制御部は、
前記メモリにおいて、前記第1圧縮サブブロックライン及び前記第2圧縮サブブロック
ラインを記憶可能な容量を有する、記憶領域を画定する先頭アドレス及び終端アドレスを
決定し、
前記先頭アドレスを第1書込アドレスとして決定し、
前記終端アドレスから、前記メモリの書込単位分だけ戻ったアドレスを、第2書込アド
レスとして決定し、
前記第1書込アドレスを始点とする第1書込領域に前記第1圧縮サブブロックラインを
書き込み、
前記第2書込アドレスを始点とする第2書込領域に前記第2圧縮サブブロックラインを
メモリ空間の垂直方向に対して逆方向に書き込む、ことを特徴とする画像圧縮装置。 - 圧縮画像データをメモリに書き込む画像圧縮装置であって、
複数の画素を含む元画像データを複数のブロックラインに分割し、各ブロックラインを
複数のサブブロックラインに分割し、前記サブブロックライン毎に前記元画像データを圧
縮し、複数の圧縮サブブロックラインを生成する、圧縮部と、
前記サブブロックラインの数と、前記元画像データの元画像データサイズと、画像圧縮
率と、に基づいて、前記圧縮サブブロックライン毎に前記メモリの書込アドレスを決定す
る、書込アドレス決定部と、
前記複数の圧縮サブブロックラインを、各圧縮サブブロックラインに対応する前記書込
アドレスに書き込む、メモリ制御部と、を備え、
前記複数の圧縮サブブロックラインは、第1圧縮サブブロックラインと、前記第1圧縮
サブブロックラインに続く第2圧縮サブブロックラインと、を含み、
前記メモリ制御部は、
前記メモリにおいて、前記第1圧縮サブブロックライン及び前記第2圧縮サブブロック
ラインを記憶可能な容量を有する、記憶領域を画定する先頭アドレス及び終端アドレスを
決定し、
前記先頭アドレスを第1書込アドレスとして決定し、
前記先頭アドレスから、前記サブブロックラインのサブブロックラインサイズ分だけ隔
てたアドレスを、第2書込アドレスとして決定し、
前記第1書込アドレスから前記第2書込アドレスまでの第1書込領域に、前記第1圧縮
サブブロックラインの少なくとも一部を書き込み、
前記第2書込アドレスから前記終端アドレスまでの第2書込領域に、前記第2圧縮サブ
ブロックラインの少なくとも一部を書き込み、
前記第1圧縮サブブロックラインのサイズが前記第1書込領域のサイズより大きい場合
には、前記第1書込領域に記憶されていない前記第1圧縮サブブロックラインの残留部分
を、前記第2書込領域に書き込み、
前記第2圧縮サブブロックラインのサイズが前記第2書込領域のサイズより大きい場合
には、前記第2書込領域に記憶されていない前記第2圧縮サブブロックラインの残留部分
を、前記第1書込領域に書き込む、ことを特徴とする画像圧縮装置。 - 圧縮画像データをメモリに書き込む画像圧縮装置であって、
複数の画素を含む元画像データを複数のブロックラインに分割し、各ブロックラインを
複数のサブブロックラインに分割し、前記サブブロックライン毎に前記元画像データを圧
縮し、複数の圧縮サブブロックラインを生成する、圧縮部と、
前記サブブロックラインの数と、前記元画像データの元画像データサイズと、画像圧縮
率と、に基づいて、前記圧縮サブブロックライン毎に前記メモリの書込アドレスを決定す
る、書込アドレス決定部と、
前記複数の圧縮サブブロックラインを、各圧縮サブブロックラインに対応する前記書込
アドレスに書き込む、メモリ制御部と、を備え、
前記複数の圧縮サブブロックラインは、第1圧縮サブブロックラインと、前記第1圧縮
サブブロックラインに続く第2圧縮佐産ブロックラインと、を含み、
前記第1圧縮サブブロックラインは、第1部分と、前記第1部分に続く第2部分と、を
含み、
前記第2圧縮サブブロックラインは、第1部分と、前記第1部分に続く第2部分と、を
含み、
前記メモリ制御部は、
前記第1圧縮サブブロックラインの第2部分と、前記第2圧縮サブブロックラインの第
2部分と、を含むラインデータを記憶可能なレジスタを備え、
前記メモリにおいて、前記第1圧縮サブブロックライン及び前記第2圧縮サブブロック
ラインを記憶可能な容量を有する、記憶領域を画定する先頭アドレス及び終端アドレスを
決定し、
前記先頭アドレスを第1書込アドレスとして決定し、
前記終端アドレスを第2書込アドレスとして決定し、
前記第1書込アドレスを始点とする領域に、前記第1圧縮サブブロックラインの第1部
分を書き込み、
前記第1圧縮サブブロックラインの第2部分を、前記レジスタに書き込み、
前記第2書込アドレスを始点とする領域に、前記第2圧縮サブブロックラインの第1部
分を書き込み、
前記第2圧縮サブブロックラインの第2部分を、前記レジスタに書き込み、
前記レジスタに記憶された前記第1圧縮サブブロックラインの第2部分と、前記第2圧
縮サブブロックラインの第2部分と、を含む前記ラインデータを、前記第1圧縮サブブロ
ックラインの第1部分が記憶された領域に続く重複メモリラインに書き込む、ことを特徴
とする画像圧縮装置。 - データを記憶可能なメモリと、
複数の画像を含む元画像データを複数のブロックラインに分割し、各ブロックラインを
複数のサブブロックラインに分割し、前記サブブロックライン毎に前記元画像データを圧
縮し、複数の圧縮サブブロックラインを生成する、圧縮部と、
前記サブブロックラインの数と、前記元画像データの元画像データサイズと、画像圧縮
率と、に基づいて、前記圧縮サブブロックライン毎に前記メモリの書込アドレスを決定す
る、書込アドレス決定部と、
前記複数の圧縮サブブロックラインを、各圧縮サブブロックラインに対応する前記書込
アドレスに書き込む、メモリ制御部と、を備え、
前記複数の圧縮サブブロックラインをは、前記ブロックラインの先頭画素を含む第1圧
縮サブブロックラインと、前記第1圧縮サブブロックラインに続く第2圧縮サブブロック
ラインと、を含み、
前記メモリ制御部は、
前記メモリにおいて、前記第1圧縮サブブロックライン及び前記第2圧縮サブブロック
ラインを記憶可能な容量を有する、記憶領域を画定する先頭アドレス及び終端アドレスを
決定し、
前記先頭アドレスを第1書込アドレスとして決定し、
前記終端アドレスから、前記メモリの書込単位分だけ戻ったアドレスを、第2書込アド
レスとして決定し、
前記第1書込アドレスを始点とする第1書込み領域に前記第1圧縮サブブロックライン
を書き込み、
前記第2書込アドレスを始点とする第2書込領域に前記第2圧縮サブブロックラインを
アドレス増加方向に対して逆方向に書き込む、ことを特徴とする画像圧縮システム。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011208845A JP5597175B2 (ja) | 2011-09-26 | 2011-09-26 | 画像圧縮装置及び画像処理システム |
US13/337,934 US8873876B2 (en) | 2011-09-26 | 2011-12-27 | Image encoder and image processing system |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011208845A JP5597175B2 (ja) | 2011-09-26 | 2011-09-26 | 画像圧縮装置及び画像処理システム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013070321A JP2013070321A (ja) | 2013-04-18 |
JP5597175B2 true JP5597175B2 (ja) | 2014-10-01 |
Family
ID=47911364
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011208845A Expired - Fee Related JP5597175B2 (ja) | 2011-09-26 | 2011-09-26 | 画像圧縮装置及び画像処理システム |
Country Status (2)
Country | Link |
---|---|
US (1) | US8873876B2 (ja) |
JP (1) | JP5597175B2 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9373051B2 (en) | 2012-06-14 | 2016-06-21 | Insitu, Inc. | Statistical approach to identifying and tracking targets within captured image data |
US10510148B2 (en) * | 2017-12-18 | 2019-12-17 | Hong Kong Applied Science And Technology Research Institute Co., Ltd. | Systems and methods for block based edgel detection with false edge elimination |
KR20210088304A (ko) | 2020-01-06 | 2021-07-14 | 삼성전자주식회사 | 이미지 프로세서의 동작 방법, 이미지 처리 장치 및 이미지 처리 장치의 동작 방법 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5347478A (en) * | 1991-06-09 | 1994-09-13 | Yamaha Corporation | Method of and device for compressing and reproducing waveform data |
US5603012A (en) * | 1992-06-30 | 1997-02-11 | Discovision Associates | Start code detector |
US6173305B1 (en) * | 1993-11-30 | 2001-01-09 | Texas Instruments Incorporated | Division by iteration employing subtraction and conditional source selection of a prior difference or a left shifted remainder |
US5509129A (en) * | 1993-11-30 | 1996-04-16 | Guttag; Karl M. | Long instruction word controlling plural independent processor operations |
US5442581A (en) * | 1993-11-30 | 1995-08-15 | Texas Instruments Incorporated | Iterative division apparatus, system and method forming plural quotient bits per iteration |
US6067613A (en) * | 1993-11-30 | 2000-05-23 | Texas Instruments Incorporated | Rotation register for orthogonal data transformation |
US5729228A (en) * | 1995-07-06 | 1998-03-17 | International Business Machines Corp. | Parallel compression and decompression using a cooperative dictionary |
JP3575508B2 (ja) * | 1996-03-04 | 2004-10-13 | Kddi株式会社 | 符号化動画像再生装置 |
US6097843A (en) | 1997-01-27 | 2000-08-01 | Sony Corporation | Compression encoding apparatus, encoding method, decoding apparatus, and decoding method |
JP3918263B2 (ja) * | 1997-01-27 | 2007-05-23 | ソニー株式会社 | 圧縮符号化装置および符号化方法 |
US5961617A (en) * | 1997-08-18 | 1999-10-05 | Vadem | System and technique for reducing power consumed by a data transfer operations during periods of update inactivity |
JP3627659B2 (ja) * | 2001-02-15 | 2005-03-09 | ソニー株式会社 | データ符号化装置とその方法およびカメラシステム |
JP3939198B2 (ja) * | 2002-05-20 | 2007-07-04 | 三洋電機株式会社 | データ出力装置 |
JP2007295023A (ja) * | 2006-04-20 | 2007-11-08 | Pioneer Electronic Corp | 動画像処理装置及び方法、並びにコンピュータプログラム |
US8401071B2 (en) * | 2007-12-19 | 2013-03-19 | Sony Corporation | Virtually lossless video data compression |
GB2457262A (en) * | 2008-02-08 | 2009-08-12 | Linear Algebra Technologies | Compression / decompression of data blocks, applicable to video reference frames |
JP5221430B2 (ja) * | 2009-03-24 | 2013-06-26 | 株式会社東芝 | 画像圧縮装置および画像伸張装置 |
TWI447736B (zh) * | 2010-09-13 | 2014-08-01 | Silicon Motion Inc | 單次可編程記憶體之資料編程電路及方法 |
-
2011
- 2011-09-26 JP JP2011208845A patent/JP5597175B2/ja not_active Expired - Fee Related
- 2011-12-27 US US13/337,934 patent/US8873876B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US20130077877A1 (en) | 2013-03-28 |
US8873876B2 (en) | 2014-10-28 |
JP2013070321A (ja) | 2013-04-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2010134347A1 (ja) | グラフィクス描画装置、グラフィクス描画方法、グラフィクス描画プログラム、グラフィクス描画プログラムを記録した記録媒体、グラフィクス描画用集積回路 | |
JP5194703B2 (ja) | データ処理装置及び共有メモリのアクセス方法 | |
JP5597175B2 (ja) | 画像圧縮装置及び画像処理システム | |
JP5548087B2 (ja) | 演算装置および演算方法 | |
JP4623207B2 (ja) | 表示制御装置、表示制御方法、およびプログラム | |
US7933465B2 (en) | Processing data supply method and image processing apparatus | |
JP4837634B2 (ja) | 3次元アドレスマッピングを用いたメモリアクセス方法 | |
JP4380740B2 (ja) | 画像処理装置 | |
JP6186429B2 (ja) | 情報処理装置、制御方法、プログラム、及び記録媒体 | |
JP5004717B2 (ja) | 描画装置、描画方法、および描画プログラム | |
JP5653328B2 (ja) | 画像処理装置及び画像処理システム | |
KR101688435B1 (ko) | 블록 구조를 이용한 적분 영상 생성 장치 및 그 방법 | |
JP6605323B2 (ja) | 半導体装置、データ処理システム及び半導体装置の制御方法 | |
JP2017016511A (ja) | 歪み補正画像処理装置及びプログラム | |
JP5658612B2 (ja) | 画像処理装置、画像処理システム及び画像処理方法 | |
JP2014187473A (ja) | 画像圧縮装置および画像処理システム | |
KR101540300B1 (ko) | 캐시 메모리를 이용한 이미지 워핑 시스템 및 그 방법 | |
JP2007110419A (ja) | 画像変倍方法 | |
JP6411250B2 (ja) | 画像処理装置、及び画像処理方法 | |
JP4865021B2 (ja) | 画像処理装置および画像処理方法 | |
JP5606341B2 (ja) | 画像処理装置及び画像処理システム | |
JP2006121343A (ja) | 画像処理装置 | |
JP6120561B2 (ja) | 図形描画装置及び図形描画プログラム | |
JP6377222B2 (ja) | 情報処理装置、制御方法、プログラム、及び記録媒体 | |
JP6476500B2 (ja) | 画像処理システム、遊技機 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130823 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20131213 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140212 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20140311 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140610 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20140618 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140711 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140808 |
|
LAPS | Cancellation because of no payment of annual fees |