JP5399720B2 - インバータ制御回路、このインバータ制御回路を備えた系統連系インバータシステム - Google Patents

インバータ制御回路、このインバータ制御回路を備えた系統連系インバータシステム Download PDF

Info

Publication number
JP5399720B2
JP5399720B2 JP2009003741A JP2009003741A JP5399720B2 JP 5399720 B2 JP5399720 B2 JP 5399720B2 JP 2009003741 A JP2009003741 A JP 2009003741A JP 2009003741 A JP2009003741 A JP 2009003741A JP 5399720 B2 JP5399720 B2 JP 5399720B2
Authority
JP
Japan
Prior art keywords
reactive current
correction value
calculating
voltage
inverter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2009003741A
Other languages
English (en)
Other versions
JP2010161902A5 (ja
JP2010161902A (ja
Inventor
将之 服部
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Daihen Corp
Original Assignee
Daihen Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Daihen Corp filed Critical Daihen Corp
Priority to JP2009003741A priority Critical patent/JP5399720B2/ja
Publication of JP2010161902A publication Critical patent/JP2010161902A/ja
Publication of JP2010161902A5 publication Critical patent/JP2010161902A5/ja
Application granted granted Critical
Publication of JP5399720B2 publication Critical patent/JP5399720B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Inverter Devices (AREA)

Description

本発明は、直流電力を交流電力に変換するインバータ回路をPWM制御するためのインバータ制御回路、このインバータ制御回路を備えた系統連系インバータシステム、このインバータ制御回路を実現するためのプログラム、及びこのプログラムを記録した記録媒体に関する。
従来、太陽電池などによって生成される直流電力を交流電力に変換して出力するインバータシステムが開発されている。
図3は、従来の系統連系インバータシステムを説明するためのブロック図である。系統連系インバータシステム100は、太陽電池を備えた直流電源110により生成された直流電力を、インバータ回路120で交流電力に変換し、商用電力系統150に供給するものである。インバータ制御回路160は、インバータ回路120を制御するPWM信号を生成するものである。系統連系インバータシステム100の電源容量は商用電力系統150の電源容量と比べて十分小さいものなので、系統連系インバータシステム100の出力の規定内の電圧変動や周波数変動は商用電力系統150に影響を与えない。また、商用電力系統150での負荷変動は商用電力系統150内で補償されるため、系統連系インバータシステム100が商用電力系統150の電圧制御や周波数制御を行う必要はない。したがって、インバータ制御回路160は、電流制御に関する補償のみを実施すればよいので、電流センサ170で計測した出力電流が目標電流となるように、フィードバック制御を行なっている。
近年、太陽光などの自然エネルギーを用いた分散型電源と負荷とを持つ小規模系統で、電源および熱源を一括管理し、既存の商用電力系統から独立して運転可能な電力供給システムである「マイクログリッド」という概念が注目されている。
図4は、小規模単独系統に系統連系インバータを連系させた状態を説明するための図である。これは、離島などの小規模系統で回転機形発電機を含まない場合の電力供給システムを表している。小規模単独系統は、複数の分散型電源DPS(Dispersed-type Power Source)、および、複数の負荷Lを備えている。分散型電源DPSは、太陽光や風力などの自然エネルギーを系統に供給可能な電力に変換するものであり、例えば、太陽電池を有する系統連系インバータシステムなどである。各分散型電源DPSは、電力蓄積装置BATを併設しているので、電力蓄積装置BATに電力を蓄積し電力蓄積装置BATから電力を放出することで、生成した電力の変動を補正することができる。
特開2000‐83324号公報
図4の小規模単独系統において、分散型電源DPSとして系統連系インバータシステム100(図3参照)を用いた場合、所定の目標電流に制御された交流電力が小規模単独系統に供給される。直流電源110が生成する直流電力が変動した場合、電力蓄積装置BATに電力が蓄積または放出される。小規模単独系統には回転機形発電機が接続されていないので、各分散型電源DPSが系統電圧を制御する必要がある。小規模単独系統に複数の電圧制御を行う分散型電源DPSが存在する場合、負荷Lから各分散型電源DPSまでの線路インピーダンスおよび各分散型電源DPSの機器インピーダンスにより、各分散型電源DPSが供給する電力は異なる。供給電力に偏りがあると、各電力蓄積装置BATの蓄電量に偏りが生じる。また、系統において負荷が増加した場合などに、各分散型電源DPSが供給する電力の偏りによって、一部の分散型電源DPSの供給電力が過負荷耐量を超えると、当該分散型電源DPSが系統から解列してしまう場合がある。この場合、電力供給バランスがさらにくずれることにより、系統上の分散型電源DPSが次々と解列される系統擾乱が発生するという問題がある。
本発明は上記した事情のもとで考え出されたものであって、小規模単独系統に連系された場合に、系統への電力供給の負担が集中することを抑制することができるインバータシステムのインバータ制御回路を提供することをその目的としている。
上記課題を解決するため、本発明では、次の技術的手段を講じている。
本発明の第1の側面によって提供されるインバータ制御回路は、直流電源で生成される直流電力を交流電力に変換して電力系統に供給するインバータ回路をPWM制御するためのインバータ制御回路であって、前記インバータ回路の出力電流の内の、出力電圧と位相が異なる成分である無効分電流を算出する無効分電流算出手段と、系統電圧と目標系統電圧との偏差から系統電圧補正値を算出する系統電圧補正値算出手段と、前記系統電圧補正値から目標無効分電流を算出して出力する算出手段と、前記無効分電流算出手段によって算出された無効分電流と前記算出手段から出力される目標無効分電流との偏差から無効分電流補正値を算出する無効分電流補正値算出手段と、前記無効分電流補正値から指令値信号を生成する指令値信号生成手段と、前記指令値信号に基づいてPWM信号を生成するPWM信号生成手段と、を備えており、前記算出手段は、前記系統電圧補正値と前回の目標無効分電流との間の値を前記目標無効分電流として算出して、前記目標無効分電流の変化を緩やかにする、ことを特徴とする。
この構成によると、前記系統電圧補正値が急変しても、前記算出手段により目標無効分電流をゆっくりとした変化にすることができる。したがって、前記電力系統の負荷変動時に供給する無効電力が急変することを抑制し、電力供給の負担が集中することを抑制する。これにより、電力供給の負担が集中して、前記インバータ回路が解列してしまうことを抑制することができる。
本発明の好ましい実施の形態においては、直流電源で生成される直流電力を交流電力に変換して電力系統に供給するインバータ回路をPWM制御するためのインバータ制御回路であって、前記インバータ回路の出力電流から無効分電流を算出する無効分電流算出手段と、系統電圧と目標系統電圧との偏差から系統電圧補正値を算出する系統電圧補正値算出手段と、前記系統電圧補正値から目標無効分電流を算出して出力する算出手段と、前記無効分電流算出手段によって算出された無効分電流と前記算出手段から出力される目標無効分電流との偏差から無効分電流補正値を算出する無効分電流補正値算出手段と、前記直流電源の直流電圧とその目標電圧とから、前記インバータ回路の出力電圧信号の角周波数と前記電力系統の系統電圧信号の角周波数との必要な角周波数差を算出する角周波数差算出手段と、前記系統電圧信号の角周波数を検出する角周波数検出手段と、前記無効分電流補正値と、前記角周波数検出手段によって検出された角周波数に前記角周波数差を加算した修正角周波数とから指令値信号を生成する指令値信号生成手段と、前記指令値信号に基づいてPWM信号を生成するPWM信号生成手段と、を備えており、前記算出手段は、前記系統電圧補正値と前回の目標無効分電流との間の値を前記目標無効分電流として算出する。
この構成によると、前記直流電源の直流電圧とその目標電圧とから算出された角周波数差に基づいて前記インバータ回路の出力電流が変化し、前記直流電源の直流電圧が前記目標電圧となるように制御される。したがって、前記直流電源の直流電圧が増加すると、前記インバータ回路の出力電圧信号の角周波数が上昇して、前記直流電源が出力する有効電力を積極的に前記電力系統に供給することができる。また、周波数制御を行うので、回転機形発電機と同様の特性を持つことになり、前記電力系統に安定した電力供給を行うことができる。
本発明の好ましい実施の形態においては、前記角周波数差算出手段は、前記直流電源の直流電圧と前記目標電圧との偏差に基づいてフィードバック制御を行って直流電圧補正値を算出する直流電圧補正値算出手段と、前記直流電圧補正値算出手段によって算出された直流電圧補正値に所定値を乗じて前記角周波数差を算出する乗算手段と、を備えており、前記所定値は、前記目標電圧に乗算した積が前記系統電圧信号の角周波数と一致するように設定されている。
本発明の好ましい実施の形態においては、前記角周波数検出手段はPLL回路である。
本発明の好ましい実施の形態においては、前記指令値信号生成手段は、前記修正角周波数を角周波数とする正弦波を生成する。
本発明の第2の側面によって提供される系統連系インバータシステムは、本発明の第1の側面によって提供されるインバータ制御回路を備えている。
本発明の第3の側面によって提供されるプログラムは、コンピュータを、直流電源で生成される直流電力を交流電力に変換して電力系統に供給するインバータ回路をPWM制御するためのインバータ制御回路として機能させるためのプログラムであって、前記コンピュータを、前記インバータ回路の出力電流の内の、出力電圧と位相が異なる成分である無効分電流を算出する無効分電流算出手段と、系統電圧と目標系統電圧との偏差から系統電圧補正値を算出する系統電圧補正値算出手段と、前記系統電圧補正値から目標無効分電流を算出して出力する算出手段と、前記無効分電流算出手段によって算出された無効分電流と前記算出手段から出力される目標無効分電流との偏差から無効分電流補正値を算出する無効分電流補正値算出手段と、前記無効分電流補正値から指令値信号を生成する指令値信号生成手段と、前記指令値信号に基づいてPWM信号を生成するPWM信号生成手段と、して機能させ、前記算出手段は、前記系統電圧補正値と前回の目標無効分電流との間の値を前記目標無効分電流として算出して、前記目標無効分電流の変化を緩やかにする、ことを特徴とする。
本発明の第4の側面によって提供される記録媒体は、本発明の第3の側面によって提供されるプログラムを記録したコンピュータ読み取り可能な記録媒体であることを特徴とする。
本発明のその他の特徴および利点は、添付図面を参照して以下に行う詳細な説明によって、より明らかとなろう。
本発明に係るインバータ制御回路を備えた系統連系インバータシステムの第1実施形態を説明するためのブロック図である。 PLL回路の一例を説明するための図である。 従来の系統連系インバータシステムを説明するためのブロック図である。 小規模単独系統に系統連系インバータシステムを連系させた状態を説明するための図である。
以下、本発明の好ましい実施の形態を、図面を参照して具体的に説明する。
図1は、本発明に係るインバータ制御回路を備えた系統連系インバータシステムの第1実施形態を説明するためのブロック図である。
系統連系インバータシステムAは、直流電源A1、インバータ回路A2、フィルタ回路A3、変圧回路A4、インバータ制御回路A5、直流電圧センサA6、電流センサA7、系統電圧センサA8を備えている。直流電源A1は、インバータ回路A2に接続している。インバータ回路A2、フィルタ回路A3、および変圧回路A4は、この順で、U相、V相、W相の出力電圧の出力ラインに直列に接続されている。インバータ回路A2にはインバータ制御回路A5が接続されている。系統連系インバータシステムAは、直流電源A1により生成された直流電力を、インバータ回路A2で交流電力に変換し、小規模単独系統B(以下、場合により「系統B」と省略する。)に供給するものである。
直流電源A1は、直流電力を生成するものであり、太陽光エネルギーを電気エネルギーに変換する太陽電池を備えている。
インバータ回路A2は、三相インバータであり、図示しない3組6個のスイッチング素子を備えたPWM制御型インバータ回路である。インバータ回路A2は、インバータ制御回路A5から入力されるPWM信号に基づいて各スイッチング素子をオンオフ動作させることで、直流電源A1から入力される直流電力を交流電力に変換する。
フィルタ回路A3は、リアクトルとキャパシタとを備えたローパスフィルタである。フィルタ回路A3は、インバータ回路A2から出力される交流電圧に含まれるスイッチングノイズを除去する。変圧回路A4は、フィルタ回路A3から出力される交流電圧を系統電圧とほぼ同一のレベルに昇圧または降圧する。
直流電圧センサA6は、直流電源A1から出力される直流電圧を検出するものである。検出された直流電圧信号は、インバータ制御回路A5に入力される。電流センサA7は、変圧回路A4から出力される交流電流を検出するものである。検出された交流電流信号は、インバータ制御回路A5に入力される。系統電圧センサA8は、系統Bの各相の電圧(以下、「系統電圧」という。)を検出するものである。検出された系統電圧信号は、インバータ制御回路A5に入力される。
インバータ制御回路A5は、インバータ回路A2のスイッチング素子のオンオフ動作を制御するPWM信号を生成するものである。インバータ制御回路A5は、直流電圧センサA6から直流電圧信号を入力され、電流センサA7から交流電流信号を入力され、系統電圧センサA8から系統電圧信号を入力され、これらの信号を用いてPWM信号を生成して、インバータ回路A2に出力する。インバータ制御回路A5は、PI制御回路11、乗算器13、PLL(Phase-Locked Loop)回路14、αβ変換回路21、dq変換回路22、系統電圧抽出回路41、PI制御回路42、遅延回路43、PI制御回路23、指令値信号生成回路31、およびPWM信号生成回路32を備えている。
PI制御回路11は、直流電圧センサA6が検出した直流電圧Eiと予め設定されている目標直流電圧E*との偏差に基づいてPI制御を行い、補正値を乗算器13に出力するものである。PI制御回路11は、応答速度の遅い制御とするために、時定数として比較的大きな値が設定されている。本実施形態においては、インバータ回路A2の応答速度が小規模回転機形発電機と同程度の2〜3秒の応答速度となるように、時定数が設定されている。なお、系統連系インバータシステムAが接続される小規模単独系統Bの規模や、小規模単独系統Bにおける系統連系インバータシステムAの接続される場所などに応じて、電力供給の負担が集中しないような応答速度となるように、時定数を適宜設定するようにしてもよい。
乗算器13は、PI制御回路11から入力される補正値に所定の値Kを乗算することで、電力供給バランスに必要な、インバータ回路A2の出力電圧信号の角周波数と系統電圧信号の角周波数との角周波数差Δωを擬似的に算出して出力するものである。所定の値Kは、目標直流電圧E*に乗算した積(K・E*)が系統電圧信号の角周波数ω0と一致するように設定されている。
PLL回路14は、系統電圧センサA8より入力される系統電圧信号から、系統電圧信号の角周波数ω0を検出するものである。検出された角周波数ω0は、乗算器13から出力された角周波数差Δωと加算される。
図2は、PLL回路14の一例を説明するための図である。PLL回路14は、αβ変換回路141、dq変換回路142、PI制御回路143、VCO(Voltage Controlled Oscillator)回路144を備えている。αβ変換回路141は、系統電圧センサA8より入力される3相の電圧信号Vu、Vv、Vwを2相の電圧信号Vα、Vβに変換するものである。dq変換回路142は、αβ変換回路141から電圧信号Vα、Vβが入力され、VCO回路144から位相θが入力される。dq変換回路142は、電圧信号Vα、Vβの位相θとの位相差成分Vdと同相成分Vqとを算出する。PI制御回路143は、位相差成分VdがゼロとなるようにPI制御を行ない、補正値を出力する。この補正値を系統電圧信号の目標角周波数ωs *に加算した角周波数ω0が、VCO回路144に出力される。VCO回路144は、入力に応じた位相θをdq変換回路142に出力する。このフィードバック制御により、位相差成分Vdがゼロになったところでロックされる。このとき、位相θが系統電圧の位相と一致する。したがって、PLL回路14から出力される角周波数ω0は、系統電圧信号の角周波数と一致することになる。
図1に戻って、αβ変換回路21は、電流センサA7より入力される3相の電流信号Iu、Iv、Iwを2相の電流信号Iα、Iβに変換するものである。dq変換回路22は、αβ変換回路21から電流信号Iα、Iβが入力され、VCO回路144から位相θが入力される。dq変換回路22は、電流信号Iα、Iβの位相θとの位相差成分Idと同相成分Iqとを算出する。この位相差成分Idは、インバータ回路A2の出力電流のうちの出力電圧と位相が異なる電流成分であり、無効電力となるものなので、以下、無効分電流という。
系統電圧抽出回路41は、系統電圧センサA8より入力される系統電圧信号から、例えばU相の正相電圧信号を抽出して出力するものである。系統電圧抽出回路41は、図示しないαβ変換回路およびdq変換回路により、不平衡電圧から正相分を抽出する。
PI制御回路42は、系統電圧抽出回路41から出力される系統電圧信号と、目標系統電圧との偏差に基づいてPI制御を行い、補正値を出力するものである。遅延回路43は、PI制御回路42より出力される補正値から目標無効分電流を算出して出力するものである。遅延回路43は、いわゆるリファレンスガバナであり、例えば、ローパスフィルタで構成されている。すなわち、遅延回路43は、PI制御回路42より入力される補正値と前回の目標無効分電流との間の値であり、前回の目標無効分電流に最も近い修正値を最適化計算により算出し、この修正値を目標無効分電流として出力する。したがって、PI制御回路42より入力される補正値が急変しても、遅延回路43から出力される目標無効分電流は、ゆっくり変化することになる。なお、特許請求の範囲における算出手段は、遅延回路43を示している。
PI制御回路23は、dq変換回路22が出力する無効分電流Idと遅延回路43が出力する目標無効分電流との偏差に基づいてPI制御を行い、補正値を指令値信号生成回路31に出力するものである。
指令値信号生成回路31は、PLL回路14が検出する系統電圧信号の角周波数ω0に乗算器13から出力される角周波数差Δωを加算した修正角周波数(ω0+Δω)、およびPI制御回路23が出力する補正値が入力され、指令値信号を生成するものである。具体的には、指令値信号生成回路31は、入力される修正角周波数(ω0+Δω)を時間tで積分したものを位相とし、入力される補正値に基づいて振幅を変化された正弦波を生成する。指令値信号生成回路31は、この正弦波をU相の指令値信号として、PWM信号生成回路32に出力する。また、指令値信号生成回路31は、U相の指令値信号より位相が(1/3)π遅れた正弦波をV相の指令値信号として、(2/3)π遅れた正弦波をW相の指令値信号として、PWM信号生成回路32に出力する。
PWM信号生成回路32は、指令値信号生成回路31より入力されるU相、V相、W相の指令値信号と予め設定されているキャリア信号との差分に基づいて、デッドタイムを付加したU相、V相、W相のパルス信号をそれぞれ生成する。PWM信号生成回路32は、生成されたU相、V相、W相のパルス信号をそれぞれU相、V相、W相のPWM信号としてインバータ回路A2に出力する。インバータ回路A2のU相、V相、W相のスイッチング素子は、それぞれU相、V相、W相のPWM信号に基づいてオンオフ動作する。なお、PWM信号生成回路32は、U相、V相、W相のパルス信号を反転したパルス信号も生成し、逆相のPWM信号としてインバータ回路A2に出力する。インバータ回路A2のU相、V相、W相の各スイッチング素子に直列接続されているスイッチング素子は、それぞれ逆相のPWM信号に基づいて、U相、V相、W相の各スイッチング素子とは反対にオンオフ動作する。
次に、系統連系インバータシステムAの動作について説明する。
インバータ回路A2は、直流電源A1が出力する直流電力を交流電力に変換する。フィルタ回路A3は、インバータ回路A2が出力する交流電圧のスイッチングノイズを除去する。変圧回路A4は、フィルタ回路A3が出力する交流電圧を変圧して、系統Bに供給する。インバータ制御回路A5は、直流電圧センサA6が検出した直流電圧信号、電流センサA7が検出した交流電流信号、および系統電圧センサA8が検出した系統電圧信号に基づいてPWM信号を生成し、インバータ回路A2に出力する。
例えば日射強度が増加するなどして、直流電源A1の出力する直流電圧Eiが目標直流電圧E*より大きくなった場合、直流電圧の増加量がPI制御回路11に入力され、プラスの値の補正値が出力される。乗算器13は、この補正値に対応するプラスの角周波数差Δωを出力する。したがって、指令値信号生成回路31が出力する正弦波は、この角周波数差Δωの分だけ角周波数が大きいものとなる。インバータ制御回路A5は、出力するPWM信号を変化させて、インバータ回路A2の出力電圧信号の角周波数を指令値信号生成回路31が出力する正弦波に応じて大きくする。これにより、インバータ回路A2が出力する電流が増加されて、直流電源A1の出力する直流電圧Eiが減少する。一方、インバータ回路A2の出力電圧信号の角周波数の増加による系統電圧信号の角周波数ω0の増加は、系統Bで吸収されて、目標角周波数ωs *に制御される。
逆に、直流電圧Eiが目標直流電圧E*より小さくなった場合、指令値信号生成回路31が出力する正弦波は、角周波数が小さいものとなる。インバータ制御回路A5は、インバータ回路A2の出力電圧信号の角周波数を指令値信号生成回路31が出力する正弦波に応じて小さくする。これにより、インバータ回路A2が出力する電流が減少されて、直流電圧Eiが増加する。一方、インバータ回路A2の出力電圧信号の角周波数の減少による系統電圧信号の角周波数ω0の減少は、系統Bで吸収されて、目標角周波数ωs *に制御される。
負荷の変動により系統Bで有効電力の需要が増加した場合、系統電圧信号の角周波数が減少するので、PLL回路14が出力する系統電圧信号の角周波数ω0が減少する。すると、指令値信号生成回路31が出力する正弦波は、角周波数ω0の減少分だけ角周波数が小さいものとなり、インバータ回路A2の出力電圧の角周波数も小さくなる。これにより、インバータ回路A2が出力する電流が減少されて、直流電圧Eiが増加する。直流電圧Eiの増加により、乗算器13が出力する角周波数差Δωが増加し、インバータ回路A2の出力電圧信号の角周波数が大きくなって、有効電力が系統Bに供給される。
逆に、有効電力の需要が減少した場合、系統電圧信号の角周波数が増加するので、PLL回路14が出力する系統電圧信号の角周波数ω0が増加する。すると、指令値信号生成回路31が出力する正弦波は、角周波数ω0の増加分だけ角周波数が大きいものとなり、インバータ回路A2の出力電圧信号の角周波数も大きくなる。これにより、インバータ回路A2が出力する電流が増加されて、直流電圧Eiが減少する。直流電圧Eiの減少により、乗算器13が出力する角周波数差Δωが減少し、インバータ回路A2の出力電圧信号の角周波数が小さくなって、系統Bへの有効電力の供給が抑制される。
負荷の変動により系統Bで無効電力の需要が変化して、系統電圧が変化した場合、系統連系インバータシステムAは、系統電圧を目標系統電圧とするように制御する。具体的には、無効電力の需要が増加して系統電圧が低下した場合、系統電圧センサA8から入力される系統電圧と目標系統電圧との偏差がプラスになる。したがって、PI制御回路42から出力される補正値である目標無効分電流が大きくなる。そうすると、dq変換回路22から出力される無効分電流Idと目標無効分電流との偏差は大きくなり、PI制御回路23が出力する補正値が大きくなる。したがって、指令値信号生成回路31から出力される正弦波の振幅が大きくなり、インバータ回路A2の出力電圧の振幅が大きくなる。これにより、インバータ回路A2が出力する無効分電流が増加し、無効電力が系統に供給されて、系統電圧が上昇する。
逆に、無効電力の需要が減少して系統電圧が上昇した場合、系統電圧センサA8から入力される系統電圧と目標系統電圧との偏差がマイナスになる。したがって、PI制御回路42から出力される補正値である目標無効分電流が小さくなる。そうすると、dq変換回路22から出力される無効分電流Idと目標無効分電流との偏差は小さくなり、PI制御回路23が出力する補正値が小さくなる。したがって、指令値信号生成回路31から出力される正弦波の振幅が小さくなり、インバータ回路A2の出力電圧の振幅が小さくなる。これにより、インバータ回路A2が出力する無効分電流が減少し、系統に供給される無効電力が減少されて、系統電圧が低下する。
次に、系統連系インバータシステムAの作用について説明する。
本実施形態において、PI制御回路11は、時定数として比較的大きな値が設定されているので、制御の応答速度が遅くなる。したがって、系統Bに連系された系統連系インバータシステムAの機器インピーダンスおよび負荷L(図4参照)までの線路インピーダンスが小さい場合でも、負荷変動時に有効電力供給を行うタイミングが遅れることにより、系統Bへの有効電力供給の負担が集中することを抑制することができる。これにより、他の分散型電源DPSと有効電力供給のバランスをとることができる。また、遅延回路43により目標無効分電流の急変をゆっくりとした変化にすることができるので、無効電力の供給の偏りも少なくなる。これにより、系統Bに連系された系統連系インバータシステムAに電力供給の負担が集中して解列してしまうことを抑制することができる。
また、直流電源A1の出力電圧Eiが増加すると、インバータ回路A2の出力電圧信号の角周波数が上昇するので、直流電源A1が出力する有効電力を積極的に系統Bに供給することができる。また、周波数制御を行うので、回転機形発電機と同様の特性を持つことになり、系統Bに安定した電力供給を行うことができる。
なお、上記実施形態では、系統連系インバータシステムに本発明のインバータ制御回路を用いた場合について説明したが、従来のインバータ制御回路に上述した方法でPWM制御を行なわせるプログラムをコンピュータ読み取り可能に記録したROMなどの記録媒体からコンピュータに読み込んで、そのプログラムを実行させることにより、本発明のインバータ制御回路を実現してもよい。
本発明に係るインバータ制御回路は、上述した実施形態に限定されるものではない。本発明に係るインバータ制御回路の各部の具体的な構成は、種々に設計変更自在である。
A 系統連系インバータシステム
A1 直流電源
A2 インバータ回路
A3 フィルタ回路
A4 変圧回路
A5 インバータ制御回路
11 PI制御回路(角周波数差算出手段、直流電圧補正値算出手段)
13 乗算器(角周波数差算出手段、乗算手段)
14 PLL回路(角周波数検出手段)
141 αβ変換回路
142 dq変換回路
143 PI制御回路
144 VCO回路
21 αβ変換回路(無効分電流算出手段)
22 dq変換回路(無効分電流算出手段)
23 PI制御回路(無効分電流補正値算出手段)
31 指令値信号生成回路
32 PWM信号生成回路
41 系統電圧抽出回路
42 PI制御回路(系統電圧補正値算出手段)
43 遅延回路
A6 直流電圧センサ
A7 電流センサ
A8 系統電圧センサ
B 小規模単独系統

Claims (8)

  1. 直流電源で生成される直流電力を交流電力に変換して電力系統に供給するインバータ回路をPWM制御するためのインバータ制御回路であって、
    前記インバータ回路の出力電流の内の、出力電圧と位相が異なる成分である無効分電流を算出する無効分電流算出手段と、
    系統電圧と目標系統電圧との偏差から系統電圧補正値を算出する系統電圧補正値算出手段と、
    前記系統電圧補正値から目標無効分電流を算出して出力する算出手段と、
    前記無効分電流算出手段によって算出された無効分電流と前記算出手段から出力される目標無効分電流との偏差から無効分電流補正値を算出する無効分電流補正値算出手段と、
    前記無効分電流補正値から指令値信号を生成する指令値信号生成手段と、
    前記指令値信号に基づいてPWM信号を生成するPWM信号生成手段と、
    を備えており、
    前記算出手段は、前記系統電圧補正値と前回の目標無効分電流との間の値を前記目標無効分電流として算出して、前記目標無効分電流の変化を緩やかにする、
    ことを特徴とするインバータ制御回路。
  2. 直流電源で生成される直流電力を交流電力に変換して電力系統に供給するインバータ回路をPWM制御するためのインバータ制御回路であって、
    前記インバータ回路の出力電流から無効分電流を算出する無効分電流算出手段と、
    系統電圧と目標系統電圧との偏差から系統電圧補正値を算出する系統電圧補正値算出手段と、
    前記系統電圧補正値から目標無効分電流を算出して出力する算出手段と、
    前記無効分電流算出手段によって算出された無効分電流と前記算出手段から出力される目標無効分電流との偏差から無効分電流補正値を算出する無効分電流補正値算出手段と、
    前記直流電源の直流電圧とその目標電圧とから、前記インバータ回路の出力電圧信号の角周波数と前記電力系統の系統電圧信号の角周波数との必要な角周波数差を算出する角周波数差算出手段と、
    前記系統電圧信号の角周波数を検出する角周波数検出手段と、
    前記無効分電流補正値と、前記角周波数検出手段によって検出された角周波数に前記角周波数差を加算した修正角周波数とから指令値信号を生成する指令値信号生成手段と、
    前記指令値信号に基づいてPWM信号を生成するPWM信号生成手段と、
    を備えており、
    前記算出手段は、前記系統電圧補正値と前回の目標無効分電流との間の値を前記目標無効分電流として算出する、
    ことを特徴とするインバータ制御回路。
  3. 前記角周波数差算出手段は、
    前記直流電源の直流電圧と前記目標電圧との偏差に基づいてフィードバック制御を行って直流電圧補正値を算出する直流電圧補正値算出手段と、
    前記直流電圧補正値算出手段によって算出された直流電圧補正値に所定値を乗じて前記角周波数差を算出する乗算手段と、を備えており、
    前記所定値は、前記目標電圧に乗算した積が前記系統電圧信号の角周波数と一致するように設定されている、
    請求項2に記載のインバータ制御回路。
  4. 前記角周波数検出手段はPLL回路である、請求項2または3に記載のインバータ制御回路。
  5. 前記指令値信号生成手段は、前記修正角周波数を角周波数とする正弦波を生成する、請求項2ないし4のいずれかに記載のインバータ制御回路。
  6. 請求項1ないし5のいずれかに記載のインバータ制御回路を備えている系統連系インバータシステム。
  7. コンピュータを、
    直流電源で生成される直流電力を交流電力に変換して電力系統に供給するインバータ回路をPWM制御するためのインバータ制御回路として機能させるためのプログラムであって、
    前記コンピュータを、
    前記インバータ回路の出力電流の内の出力電圧と位相が異なる成分である無効分電流を算出する無効分電流算出手段と、
    系統電圧と目標系統電圧との偏差から系統電圧補正値を算出する系統電圧補正値算出手段と、
    前記系統電圧補正値から目標無効分電流を算出して出力する算出手段と、
    前記無効分電流算出手段によって算出された無効分電流と前記算出手段から出力される目標無効分電流との偏差から無効分電流補正値を算出する無効分電流補正値算出手段と、
    前記無効分電流補正値から指令値信号を生成する指令値信号生成手段と、
    前記指令値信号に基づいてPWM信号を生成するPWM信号生成手段と、
    して機能させ、
    前記算出手段は、前記系統電圧補正値と前回の目標無効分電流との間の値を前記目標無効分電流として算出して、前記目標無効分電流の変化を緩やかにする、
    ことを特徴とするプログラム。
  8. 請求項7に記載のプログラムを記録したコンピュータ読み取り可能な記録媒体。
JP2009003741A 2009-01-09 2009-01-09 インバータ制御回路、このインバータ制御回路を備えた系統連系インバータシステム Active JP5399720B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2009003741A JP5399720B2 (ja) 2009-01-09 2009-01-09 インバータ制御回路、このインバータ制御回路を備えた系統連系インバータシステム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009003741A JP5399720B2 (ja) 2009-01-09 2009-01-09 インバータ制御回路、このインバータ制御回路を備えた系統連系インバータシステム

Publications (3)

Publication Number Publication Date
JP2010161902A JP2010161902A (ja) 2010-07-22
JP2010161902A5 JP2010161902A5 (ja) 2012-01-05
JP5399720B2 true JP5399720B2 (ja) 2014-01-29

Family

ID=42578650

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009003741A Active JP5399720B2 (ja) 2009-01-09 2009-01-09 インバータ制御回路、このインバータ制御回路を備えた系統連系インバータシステム

Country Status (1)

Country Link
JP (1) JP5399720B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6043543B2 (ja) * 2012-08-21 2016-12-14 株式会社ダイヘン インバータ回路を制御する制御回路、および、当該制御回路を備えたインバータ装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6022223A (ja) * 1983-07-19 1985-02-04 Meidensha Electric Mfg Co Ltd 太陽電池を用いた交流電源システム
JP2781292B2 (ja) * 1991-07-05 1998-07-30 三菱電機株式会社 インバータ装置の制御回路
JPH07255132A (ja) * 1994-03-14 1995-10-03 Toshiba Corp 系統連系用インバータ
JPH0956170A (ja) * 1995-08-17 1997-02-25 Toshiba Corp 系統連系用インバータの制御装置
JPH10304572A (ja) * 1997-04-22 1998-11-13 Hitachi Ltd 太陽光発電システム
JPH1118299A (ja) * 1997-06-27 1999-01-22 Toyo Electric Mfg Co Ltd 電力系統総合補償装置

Also Published As

Publication number Publication date
JP2010161902A (ja) 2010-07-22

Similar Documents

Publication Publication Date Title
JP5226540B2 (ja) インバータ制御回路、このインバータ制御回路を備えた系統連系インバータシステム
US9166500B2 (en) Power decoupling controller and method for power conversion system
JP5580147B2 (ja) 安定化制御方法
JP5585371B2 (ja) 分散型電源システム
JP2575500B2 (ja) 3相変換装置
Baimel Implementation of DQ0 control methods in high power electronics devices for renewable energy sources, energy storage and FACTS
JP2015070654A (ja) インバータ回路を制御する制御回路、当該制御回路を備えたインバータ装置、当該インバータ装置を備えた電力システム、および、制御方法
JP5580095B2 (ja) 系統連系インバータ装置
WO2016074191A1 (en) Power controller and power control method
JP5961932B2 (ja) 電力平準化装置
JP5498100B2 (ja) インバータ制御回路、このインバータ制御回路を備えた系統連系インバータシステム
JP2011055591A5 (ja)
JP5399720B2 (ja) インバータ制御回路、このインバータ制御回路を備えた系統連系インバータシステム
Zhu et al. Grid synchronization control without AC voltage sensors
Lim et al. PR based output voltage regulation for harmonic compensation under islanded mode of microgrid with magnitude restoration
JP2008141815A (ja) 無停電電源システム
JP6592232B2 (ja) 電力変換回路を制御する制御回路、当該制御回路を備えた電力変換装置、および、方法
JP7136368B2 (ja) 電力変換装置
JP2023012086A (ja) インバータ装置
Naeem et al. A robust auto-synchronizer for synchronverter
Tayab et al. A modified droop controller for parallel operation of single-phase inverters in Islanded microgrid
JP6196525B2 (ja) インバータ回路を制御する制御回路、当該制御回路を備えたインバータ装置、当該インバータ装置を備えた電力システム、および、制御方法
JP2020005395A (ja) 電力変換システム
Yao et al. Study on the impact of the complex impedance on the droop control method for the parallel inverters
Singh et al. Dual-mode power control of a battery supported hybrid power generation system based on maximum versoria criterion

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20111114

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20111114

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130304

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130312

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130422

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20131022

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20131024

R150 Certificate of patent or registration of utility model

Ref document number: 5399720

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250