JP5349410B2 - 半導体集積回路装置の検査方法及び半導体集積回路装置 - Google Patents
半導体集積回路装置の検査方法及び半導体集積回路装置 Download PDFInfo
- Publication number
- JP5349410B2 JP5349410B2 JP2010138618A JP2010138618A JP5349410B2 JP 5349410 B2 JP5349410 B2 JP 5349410B2 JP 2010138618 A JP2010138618 A JP 2010138618A JP 2010138618 A JP2010138618 A JP 2010138618A JP 5349410 B2 JP5349410 B2 JP 5349410B2
- Authority
- JP
- Japan
- Prior art keywords
- integrated circuit
- wiring
- circuit layer
- layer
- inspection
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 222
- 238000007689 inspection Methods 0.000 title claims abstract description 197
- 238000000034 method Methods 0.000 title claims description 46
- 238000012360 testing method Methods 0.000 claims description 120
- 238000006243 chemical reaction Methods 0.000 claims description 14
- 238000010030 laminating Methods 0.000 claims 1
- 239000010410 layer Substances 0.000 abstract description 405
- 239000011229 interlayer Substances 0.000 abstract description 15
- 230000004044 response Effects 0.000 abstract description 2
- 239000000758 substrate Substances 0.000 description 53
- 239000012790 adhesive layer Substances 0.000 description 16
- 238000003384 imaging method Methods 0.000 description 14
- 230000000694 effects Effects 0.000 description 11
- 238000010586 diagram Methods 0.000 description 8
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 7
- 239000010408 film Substances 0.000 description 7
- 229910052710 silicon Inorganic materials 0.000 description 7
- 239000010703 silicon Substances 0.000 description 7
- 239000000523 sample Substances 0.000 description 6
- 239000000463 material Substances 0.000 description 5
- 238000005286 illumination Methods 0.000 description 4
- 239000002184 metal Substances 0.000 description 4
- 238000005215 recombination Methods 0.000 description 4
- 230000006798 recombination Effects 0.000 description 4
- 230000009471 action Effects 0.000 description 3
- 230000007547 defect Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 230000010354 integration Effects 0.000 description 3
- 230000003287 optical effect Effects 0.000 description 3
- 239000013307 optical fiber Substances 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- 239000010409 thin film Substances 0.000 description 3
- 239000002699 waste material Substances 0.000 description 3
- 230000005856 abnormality Effects 0.000 description 2
- 238000004458 analytical method Methods 0.000 description 2
- 238000000231 atomic layer deposition Methods 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 230000015556 catabolic process Effects 0.000 description 2
- 239000000428 dust Substances 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 238000005468 ion implantation Methods 0.000 description 2
- 230000001678 irradiating effect Effects 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000008859 change Effects 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000002950 deficient Effects 0.000 description 1
- 230000023077 detection of light stimulus Effects 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 238000009826 distribution Methods 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 238000005304 joining Methods 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 230000001681 protective effect Effects 0.000 description 1
- 238000004621 scanning probe microscopy Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/10—Measuring as part of the manufacturing process
- H01L22/14—Measuring as part of the manufacturing process for electrical parameters, e.g. resistance, deep-levels, CV, diffusions by electrical means
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/20—Sequence of activities consisting of a plurality of measurements, corrections, marking or sorting steps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/30—Structural arrangements specially adapted for testing or measuring during manufacture or treatment, or specially adapted for reliability measurements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/481—Internal lead connections, e.g. via connections, feedthrough structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0657—Stacked arrangements of devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/50—Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/08—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
- H01L27/0817—Thyristors only
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16135—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/16145—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32135—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/32145—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73203—Bump and layer connectors
- H01L2224/73204—Bump and layer connectors the bump connector being embedded into the layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06513—Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06541—Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06596—Structural arrangements for testing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1203—Rectifying Diode
- H01L2924/12032—Schottky diode
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1301—Thyristor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13091—Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Engineering & Computer Science (AREA)
- Semiconductor Integrated Circuits (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
- Tests Of Electronic Circuits (AREA)
Description
図1は、本発明に係る半導体集積回路装置の第1実施形態の構成を示す断面図である。図1に示されるように、本実施形態の半導体集積回路装置1Aは、第1の集積回路層10と第2の集積回路層20とが厚さ方向に積層されて成る。なお、本実施形態では、集積回路層10が有する半導体基板11の表面(デバイス形成面)11aと、集積回路層20が有する半導体基板21の裏面21bとが互いに対向するように、集積回路層10,20が互いに接合されている。
図7は、第2実施形態としての半導体集積回路装置1Bの構成を示す断面図である。本実施形態に係る半導体集積回路装置1Bは、集積回路層20及び30を備える。なお、本実施形態では、集積回路層30が有する半導体基板11の裏面11bと、集積回路層20が有する半導体基板21の裏面21bとが互いに対向するように、集積回路層30,20が互いに接合されている。集積回路層30において、以下に述べる構成を除く他の構成は、上記実施形態の集積回路層10と同様である。
図8は、第3実施形態としての半導体集積回路装置1Cの構成を示す断面図である。本実施形態に係る半導体集積回路装置1Cは、集積回路層10、40及び50が厚さ方向に積層されて成る。集積回路層10の構成は第1実施形態と同様である。本実施形態では、集積回路層10が有する半導体基板11の表面11aと、集積回路層40が有する半導体基板41の表面21aとが互いに対向するように、集積回路層10,20が互いに接合されている。また、集積回路層20が有する半導体基板21の裏面21bと、集積回路層40が有する半導体基板41の表面41aとが互いに対向するように、集積回路層20,40が互いに接合されている。
図9は、第4実施形態としての半導体集積回路装置1Dの構成を示す断面図である。本実施形態に係る半導体集積回路装置1Dは、集積回路層10、20及び50が厚さ方向に積層されて成る。なお、本実施形態では、集積回路層10及び20の各構成および接続構造は第1実施形態と同様であり、集積回路層50の構成は第3実施形態と同様である。集積回路層20及び50は、集積回路層20が有する半導体基板21の表面21aと、集積回路層50が有する半導体基板51の裏面51bとが互いに対向するように、互いに接合されている。
図10は、第5実施形態としての半導体集積回路装置1Eの構成を示す断面図である。本実施形態に係る半導体集積回路装置1Eは、集積回路層10B及び20Bが厚さ方向に積層されて成る。本実施形態において、集積回路層10B及び20Bそれぞれの構成及び互いの接合構造は、下記の点を除いて第1実施形態の集積回路層10及び20それぞれの構成と同様である。
図11は、第6実施形態としての電源配線及び接地配線の構成を示す図である。図11に示されるように、本実施形態では、複数の検査用整流素子部65にバイアス電圧を印加するために、一つの集積回路層60につき少なくとも2系統(本実施形態では2系統)の電源配線63a及び63bが設けられている。また、集積回路層60の複数の接続用端子64は、互いに直交する二方向に沿って二次元状に配列されている。なお、図11には、別の集積回路層の検査用整流素子部66及び接地配線67が併せて示されている。
本実施形態のように電源配線を構成することによって、上記一部の接続用端子64に接続された検査用整流素子部65からの発光と、残りの接続用端子64に接続された検査用整流素子部65からの発光とを分けて観察することができる。隣り合う接続用端子64同士の短絡がなければ、各検査用整流素子部65は対応する電源配線63a又は63bからバイアス電圧が印加されたときのみ発光するが、隣り合う接続用端子64同士が短絡している場合には、当該検査用整流素子部65は電源配線63a及び63bの何れにバイアス電圧を印加しても発光する。この発光を観察することによって、隣り合う接続用端子64同士が短絡していることを検出することができる。
図12は、第7実施形態としての電圧印加部68の構成を示す図である。電圧印加部68は、図1に示された集積回路層20の正電源配線23aと集積回路層10の接地配線13bとの間(もしくは、正電源配線13aと接地配線23bとの間)に接続される。この電圧印加部68は、一つ以上の光電変換素子(ダイオード)68aを含む。図12に示される例では、2つの光電変換素子68aが直列に接続されている。光電変換素子68aのアノード側は正電源配線23a(又は正電源配線13a)と接続され、光電変換素子68aのカソード側は接地配線13b(又は接地配線23b)と接続される。光電変換素子68aは、半導体集積回路装置1Aの外部からのエネルギー入力(光入力)によって、検査用のバイアス電圧を発生する。
図13は、第8実施形態としての検査装置100Aの構成を示す図である。この検査装置100Aは、上述した第1実施形態ないし第7実施形態に係る半導体集積回路装置(図中には第1実施形態に係る半導体集積回路装置1Aを代表して示す)の検査方法を好適に実施するための装置である。
図14は、第9実施形態としての検査装置100Bの構成を示す図である。この検査装置100Bは、上述した第1実施形態ないし第7実施形態に係る半導体集積回路装置の検査方法を好適に実施するための装置である。
Claims (14)
- 表面及び裏面を有する支持層と、該支持層の前記表面に形成された半導体素子群と、該支持層の前記表面に形成された第1の配線を含む配線層とを各々有する複数の集積回路層が厚さ方向に積層されて成る半導体集積回路装置を検査する方法であって、
一の前記集積回路層を作製する際に、別の前記集積回路層に電気的に接続される為の複数の接続用端子のそれぞれと前記第1の配線との間に接続され、整流素子を含み電流により発光する複数の第1の検査用整流素子部を前記表面に形成し、
前記別の集積回路層を作製する際に、前記一の集積回路層に電気的に接続される為の複数の接続用端子のそれぞれと前記第1の配線との間に接続され、整流素子を含み電流により発光する複数の第2の検査用整流素子部を前記表面に形成するとともに、配線密度が他の領域より小さい光通過領域を前記第2の検査用整流素子部上の前記配線層に設け、
前記一の集積回路層上に前記別の集積回路層を積層する際に、該別の集積回路層の前記裏面と前記一の集積回路層とを対向させ、
前記一の集積回路層の前記複数の接続用端子と前記別の集積回路層の前記複数の接続用端子とを互いに電気的に接続したのち、前記一の前記集積回路層の前記第1の配線と前記別の前記集積回路層の前記第1の配線とを介して前記第1及び第2の検査用整流素子部にバイアス電圧を印加し、
前記別の集積回路層の前記表面側において前記光通過領域を通して観察される前記第2の検査用整流素子部の発光に基づいて、前記一の集積回路層の前記複数の接続用端子と前記別の集積回路層の前記複数の接続用端子との接続状態を検査する
ことを特徴とする、半導体集積回路装置の検査方法。 - 前記第1及び第2の検査用整流素子部が、前記整流素子と直列に接続された発光素子を更に含むことを特徴とする、請求項1に記載の半導体集積回路装置の検査方法。
- 前記第1及び第2の検査用整流素子部の前記整流素子が電流により発光することを特徴とする、請求項1に記載の半導体集積回路装置の検査方法。
- 前記一の集積回路層及び前記別の集積回路層の少なくとも一方に、当該半導体集積回路装置の外部からのエネルギー入力によって前記バイアス電圧を発生する電圧印加部を更に形成することを特徴とする、請求項1〜3のいずれか一項に記載の半導体集積回路装置の検査方法。
- 前記電圧印加部は、当該半導体集積回路装置の外部から照射される光によって起電力を発生する光電変換素子を含むことを特徴とする、請求項4に記載の半導体集積回路装置の検査方法。
- 前記一の集積回路層の前記第1の配線が、前記半導体素子群に電源電圧を供給する為に前記支持層の前記表面上に形成された正電源配線及び接地配線のうち一方の配線であり、
前記別の集積回路層の前記第1の配線が、前記半導体素子群に電源電圧を供給する為に前記支持層の前記表面上に形成された正電源配線及び接地配線のうち他方の配線であり、
前記一の集積回路層を作製する際に、前記複数の第1の検査用整流素子部の前記整流素子を前記一方の配線に対して逆方向に接続し、
前記別の集積回路層を作製する際に、前記複数の第2の検査用整流素子部の前記整流素子を前記他方の配線に対して逆方向に接続する
ことを特徴とする、請求項1〜5のいずれか一項に記載の半導体集積回路装置の検査方法。 - 前記複数の集積回路層の前記第1の配線が、前記半導体素子群から独立して検査用に設けられたものであることを特徴とする、請求項1〜5のいずれか一項に記載の半導体集積回路装置の検査方法。
- 表面及び裏面を有する支持層と、該支持層の前記表面に形成された半導体素子群と、該支持層の前記表面に形成された第1の配線を含む配線層とを各々有する複数の集積回路層が厚さ方向に積層されて成る半導体集積回路装置であって、
一の前記集積回路層が、
別の前記集積回路層に電気的に接続される為の複数の接続用端子と、
前記表面に形成され、前記複数の接続用端子のそれぞれと前記第1の配線との間に接続され、整流素子を含み電流により発光する複数の第1の検査用整流素子部とを有し、
前記別の集積回路層が、
前記一の集積回路層に電気的に接続される為の複数の接続用端子と、
前記表面に形成され、前記複数の接続用端子のそれぞれと前記第1の配線との間に接続され、整流素子を含み電流により発光する複数の第2の検査用整流素子部と、
前記第2の検査用整流素子部上の前記配線層に設けられた、配線密度が他の領域より小さい光通過領域とを有し、
前記別の集積回路層の前記裏面と前記一の集積回路層とが互いに対向しており、
前記一の集積回路層の前記複数の接続用端子と前記別の集積回路層の前記複数の接続用端子とが互いに電気的に接続されており、
前記一の前記集積回路層の前記第1の配線と前記別の前記集積回路層の前記第1の配線とを介して前記第1及び第2の検査用整流素子部にバイアス電圧を印加する電圧印加部を更に備える
ことを特徴とする、半導体集積回路装置。 - 前記第1及び第2の検査用整流素子部が、前記整流素子と直列に接続された発光素子を更に含むことを特徴とする、請求項8に記載の半導体集積回路装置。
- 前記第1及び第2の検査用整流素子部の前記整流素子が電流により発光することを特徴とする、請求項8に記載の半導体集積回路装置。
- 前記電圧印加部は、一の集積回路層及び前記別の集積回路層の少なくとも一方に設けられ、当該半導体集積回路装置の外部からのエネルギー入力によって前記バイアス電圧を発生することを特徴とする、請求項8〜10のいずれか一項に記載の半導体集積回路装置。
- 前記電圧印加部は、当該半導体集積回路装置の外部から照射される光によって起電力を発生する光電変換素子を含むことを特徴とする、請求項11に記載の半導体集積回路装置。
- 前記一の集積回路層の前記第1の配線が、前記半導体素子群に電源電圧を供給する為に前記支持層の前記表面上に形成された正電源配線及び接地配線のうち一方の配線であり、
前記別の集積回路層の前記第1の配線が、前記半導体素子群に電源電圧を供給する為に前記支持層の前記表面上に形成された正電源配線及び接地配線のうち他方の配線であり、
前記複数の第1の検査用整流素子部の前記整流素子が前記一方の配線に対して逆方向に接続されており、
前記複数の第2の検査用整流素子部の前記整流素子が前記他方の配線に対して逆方向に接続されている
ことを特徴とする、請求項8〜12のいずれか一項に記載の半導体集積回路装置。 - 前記複数の集積回路層の前記第1の配線が、前記半導体素子群から独立して検査用に設けられたものであることを特徴とする、請求項8〜12のいずれか一項に記載の半導体集積回路装置。
Priority Applications (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010138618A JP5349410B2 (ja) | 2010-06-17 | 2010-06-17 | 半導体集積回路装置の検査方法及び半導体集積回路装置 |
EP11795702.7A EP2584599A4 (en) | 2010-06-17 | 2011-06-13 | DETECTION METHOD FOR INTEGRATED SEMICONDUCTOR CIRCUIT DEVICE AND INTEGRATED SEMICONDUCTOR CIRCUIT DEVICE |
KR1020127026321A KR101776978B1 (ko) | 2010-06-17 | 2011-06-13 | 반도체 집적 회로 장치의 검사 방법 및 반도체 집적 회로 장치 |
US13/703,945 US8937310B2 (en) | 2010-06-17 | 2011-06-13 | Detection method for semiconductor integrated circuit device, and semiconductor integrated circuit device |
CN201180029805.3A CN102947927B (zh) | 2010-06-17 | 2011-06-13 | 半导体集成电路装置的检查方法及半导体集成电路装置 |
PCT/JP2011/063520 WO2011158797A1 (ja) | 2010-06-17 | 2011-06-13 | 半導体集積回路装置の検査方法及び半導体集積回路装置 |
TW100121276A TW201220472A (en) | 2010-06-17 | 2011-06-17 | Method of inspecting semiconductor integrated circuit device, and semiconductor integrated circuit device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010138618A JP5349410B2 (ja) | 2010-06-17 | 2010-06-17 | 半導体集積回路装置の検査方法及び半導体集積回路装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012004386A JP2012004386A (ja) | 2012-01-05 |
JP5349410B2 true JP5349410B2 (ja) | 2013-11-20 |
Family
ID=45348196
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010138618A Expired - Fee Related JP5349410B2 (ja) | 2010-06-17 | 2010-06-17 | 半導体集積回路装置の検査方法及び半導体集積回路装置 |
Country Status (7)
Country | Link |
---|---|
US (1) | US8937310B2 (ja) |
EP (1) | EP2584599A4 (ja) |
JP (1) | JP5349410B2 (ja) |
KR (1) | KR101776978B1 (ja) |
CN (1) | CN102947927B (ja) |
TW (1) | TW201220472A (ja) |
WO (1) | WO2011158797A1 (ja) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2872906B1 (en) | 2012-07-11 | 2017-02-15 | Technoprobe S.p.A | Interface board of a testing head for a test equipment of electronic devices and corresponding testing head |
JP6128787B2 (ja) | 2012-09-28 | 2017-05-17 | キヤノン株式会社 | 半導体装置 |
EP3407420B1 (en) * | 2012-11-30 | 2019-09-11 | Oryx Vision Ltd. | A monolithic optical receiver and a method for manufacturing same |
JP2017174906A (ja) * | 2016-03-22 | 2017-09-28 | 富士ゼロックス株式会社 | 発光部品、プリントヘッド及び画像形成装置 |
US10262950B1 (en) * | 2017-10-17 | 2019-04-16 | Qualcomm Incorporated | Visible alignment markers/landmarks for CAD-to-silicon backside image alignment |
US10748842B2 (en) | 2018-03-20 | 2020-08-18 | Intel Corporation | Package substrates with magnetic build-up layers |
KR20220046732A (ko) | 2020-10-07 | 2022-04-15 | 삼성전자주식회사 | 기판 테스트 장치 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61203656A (ja) * | 1985-03-06 | 1986-09-09 | Nec Corp | 集積回路ケ−ス |
JPH01301188A (ja) * | 1988-05-30 | 1989-12-05 | Sony Corp | 半導体装置の検査方法 |
GB2249428A (en) * | 1988-08-11 | 1992-05-06 | Plessey Co Plc | Connections for led arrays |
JPH02144867A (ja) * | 1988-11-24 | 1990-06-04 | Nec Corp | 不完全実装判別用接点付きパッケージ |
JP3939057B2 (ja) | 1999-11-04 | 2007-06-27 | ローム株式会社 | 半導体装置 |
JP4190748B2 (ja) | 2001-06-27 | 2008-12-03 | 株式会社ルネサステクノロジ | 半導体不良解析用のcadツール及び半導体不良解析方法 |
JP3794942B2 (ja) * | 2001-07-09 | 2006-07-12 | 松下電器産業株式会社 | マルチチップモジュール及びその接続テスト方法 |
JP4237966B2 (ja) * | 2002-03-08 | 2009-03-11 | 浜松ホトニクス株式会社 | 検出器 |
JP2004281633A (ja) | 2003-03-14 | 2004-10-07 | Olympus Corp | 積層モジュール |
JP4419049B2 (ja) | 2003-04-21 | 2010-02-24 | エルピーダメモリ株式会社 | メモリモジュール及びメモリシステム |
WO2007013386A1 (ja) * | 2005-07-26 | 2007-02-01 | Matsushita Electric Industrial Co., Ltd. | 半導体装置の検査方法、半導体装置、半導体集積回路、半導体集積回路のテスト方法およびテスト装置 |
JP2008112766A (ja) | 2006-10-30 | 2008-05-15 | Matsushita Electric Ind Co Ltd | 半導体装置、半導体ウェハ、および半導体ウェハの検査方法 |
US7598523B2 (en) * | 2007-03-19 | 2009-10-06 | Taiwan Semiconductor Manufacturing Company, Ltd. | Test structures for stacking dies having through-silicon vias |
JP2009139273A (ja) * | 2007-12-07 | 2009-06-25 | Elpida Memory Inc | 積層型半導体装置および導通テスト方法 |
KR100997272B1 (ko) * | 2008-07-17 | 2010-11-29 | 주식회사 동부하이텍 | 반도체칩 및 반도체칩 적층 패키지 |
-
2010
- 2010-06-17 JP JP2010138618A patent/JP5349410B2/ja not_active Expired - Fee Related
-
2011
- 2011-06-13 US US13/703,945 patent/US8937310B2/en not_active Expired - Fee Related
- 2011-06-13 EP EP11795702.7A patent/EP2584599A4/en not_active Withdrawn
- 2011-06-13 KR KR1020127026321A patent/KR101776978B1/ko active IP Right Grant
- 2011-06-13 CN CN201180029805.3A patent/CN102947927B/zh not_active Expired - Fee Related
- 2011-06-13 WO PCT/JP2011/063520 patent/WO2011158797A1/ja active Application Filing
- 2011-06-17 TW TW100121276A patent/TW201220472A/zh unknown
Also Published As
Publication number | Publication date |
---|---|
US8937310B2 (en) | 2015-01-20 |
WO2011158797A1 (ja) | 2011-12-22 |
JP2012004386A (ja) | 2012-01-05 |
EP2584599A1 (en) | 2013-04-24 |
KR101776978B1 (ko) | 2017-09-08 |
US20130087788A1 (en) | 2013-04-11 |
CN102947927B (zh) | 2015-04-29 |
EP2584599A4 (en) | 2016-05-18 |
TW201220472A (en) | 2012-05-16 |
CN102947927A (zh) | 2013-02-27 |
KR20130083825A (ko) | 2013-07-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5399982B2 (ja) | 半導体集積回路装置の検査方法及び半導体集積回路装置 | |
JP5349410B2 (ja) | 半導体集積回路装置の検査方法及び半導体集積回路装置 | |
JP7411712B2 (ja) | 検査システム、画像センサ、及び、画像センサを製造する方法。 | |
TW528874B (en) | Non-destructive inspection method | |
JP7558138B2 (ja) | 半導体故障解析装置及び半導体故障解析方法 | |
Jacobs et al. | Optical beam-based defect localization methodologies for open and short failures in micrometer-scale 3-D TSV interconnects | |
CN111123075B (zh) | 封装器件的失效分析方法 | |
US9229052B2 (en) | Stack including inspection circuit, inspection method and inspection apparatus | |
CN112385025B (zh) | 层叠型半导体装置及用于其的多个芯片 | |
US8268669B2 (en) | Laser optical path detection | |
JP5843871B2 (ja) | Tsvダイとパッケージ基板との間の接合完全性の非接触判定 | |
US6177989B1 (en) | Laser induced current for semiconductor defect detection | |
WO2018079657A1 (ja) | 太陽電池の検査方法および検査装置、太陽電池の製造方法および太陽電池モジュールの製造方法、ならびに検査用プログラムおよび記憶媒体 | |
JP3997408B2 (ja) | 半導体集積回路装置の保護膜の評価方法 | |
Sun et al. | PEM/OBIRCH in failure localization of flip-chip | |
Endrinal et al. | The EDFAS FA Technology Roadmap—Die-Level Roadmap Council (DLRC) | |
JP2011029364A (ja) | 電子素子の検査装置および検査方法 | |
KR20040069818A (ko) | 전/후면 겸용 불량 위치 검출 장치 및 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130530 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130813 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130820 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5349410 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |