JP5302915B2 - 有機el表示装置及び制御方法 - Google Patents

有機el表示装置及び制御方法 Download PDF

Info

Publication number
JP5302915B2
JP5302915B2 JP2010041714A JP2010041714A JP5302915B2 JP 5302915 B2 JP5302915 B2 JP 5302915B2 JP 2010041714 A JP2010041714 A JP 2010041714A JP 2010041714 A JP2010041714 A JP 2010041714A JP 5302915 B2 JP5302915 B2 JP 5302915B2
Authority
JP
Japan
Prior art keywords
pixel
luminance
predetermined
organic
unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2010041714A
Other languages
English (en)
Other versions
JP2010244024A (ja
Inventor
博 白水
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Holdings Corp
Original Assignee
Panasonic Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp, Matsushita Electric Industrial Co Ltd filed Critical Panasonic Corp
Priority to JP2010041714A priority Critical patent/JP5302915B2/ja
Priority to US12/724,901 priority patent/US8736638B2/en
Publication of JP2010244024A publication Critical patent/JP2010244024A/ja
Application granted granted Critical
Publication of JP5302915B2 publication Critical patent/JP5302915B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • G09G2320/0295Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel by monitoring each display pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/048Preventing or counteracting the effects of ageing using evaluation of the usage time
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/16Calculation or use of calculated indices related to luminance levels in display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays

Description

本発明は、有機EL素子を用いた画像表示装置の駆動技術に関し、特に、長期の使用によって発光特性が劣化する有機EL素子などにおいて、その発光素子の劣化の程度を検出し、その輝度値を補正する技術に関する。
電流駆動型の発光素子を用いた画像表示装置として、有機EL素子(OLED:Organic Light Emitting Diode)を用いた画像表示装置(有機ELディスプレイ)が知られている。この有機ELディスプレイは、視野角特性が良好で、消費電力が少ないという利点を有するため、次世代のFPD(Flat Panel Display)候補として注目されている。
ところが、有機EL素子などの自発光型素子を用いた表示装置では、長期の使用によって発光素子の発光特性が劣化するために、表示輝度が低下する。特に、このような発光素子を配列してなる表示装置においては、それぞれの発光素子の劣化は、各発光素子の発光履歴によってばらつくため、表示輝度が低下するだけでなく、表示画面にムラが生じる(特許文献1)。
このような問題を解決するために、有機EL素子の電圧を検出して、その劣化の度合いを知り、有機EL素子の劣化の度合いに応じて、その輝度値を補正することが考えられる。
日本国特開2003−173869号公報
しかしながら、有機EL素子の劣化度合いを検出するために、本来表示すべき映像に基づく輝度に代えて、劣化検出のために定められた検出用輝度により当該有機EL素子を発光させるので、当該有機EL素子による発光が他の周辺の有機EL素子による発光に比して目立ち、利用者にとっては、違和感が生じるという課題がある。
このような課題を解決するため、本発明は、本来表示すべき映像に基づく輝度ではなく、劣化検出のための検出用輝度により発光された場合であっても、当該有機EL素子による発光が他の周辺の有機EL素子による発光に比して目立つことなく、利用者にとって、違和感が生じにくい有機EL表示装置及び制御方法を提供することを目的とする。
上記目的を達成するために、本発明の一実施態様である有機EL表示装置は、発光素子を備える画素部を複数有する表示部と、前記表示部に含まれる各画素部に対して、外部から入力された映像信号に対応する輝度信号を供給する駆動回路と、前記駆動回路に前記輝度信号を供給して前記表示部に含まれる各画素部への前記輝度信号の供給制御を行う表示制御部であって、所定の画素部に含まれる発光素子の劣化を検出するための所定の検出用輝度信号を前記駆動回路に供給する表示制御部と、を具備し、前記表示制御部は、前記所定の画素部に対応する前記映像信号が示す輝度値と前記所定の検出用輝度信号が示す輝度値との輝度差を相殺する輝度値を、前記所定の画素部の周辺画素部に分割し、前記周辺画素部に対応する前記映像信号が示す輝度値に前記分割された輝度値を加減算し、算出された輝度値に応じた輝度信号を前記駆動回路に供給することを特徴とする。
この実施態様によると、前記所定の画素部に対応する映像信号が示す輝度値と前記所定の検出用輝度信号が示す輝度値との輝度差を相殺する輝度値を、前記所定の画素部の周辺画素部に分散するので、所定の画素部による発光を周辺画素部による発光と比較して目立つことがないようにできるという効果がある。
画像表示システム1を構成する有機EL表示装置2及び録画再生装置3を表示する斜視図である。 有機EL表示装置2の構成を示すブロック図である。 表示部110の有する画素部111aの回路構成、及び、画素部111a、走査線駆動回路109、データ線駆動回路108、マルチプレクサ106及び電圧検出回路107の接続方法を示すブロック図である。 データ線駆動回路108によりデータ線123に信号電圧が出力される場合における画素部111aの動作を示す回路動作図である。 走査線駆動回路109により走査線121の電圧レベルがONにされ、スイッチングトランジスタ126が導通状態になった場合に、駆動トランジスタ125及び容量素子129に信号電圧が供給されるときにおける画素部111aの動作を示す回路動作図である。 走査線駆動回路109により走査線121の電圧レベルがOFFにされ、スイッチングトランジスタ126が非導通状態になった後、駆動トランジスタ125により、容量素子129に保持された電圧に対応する電流が有機EL素子128に継続して流れる場合における画素部111aの動作を示す回路動作図である。 走査線駆動回路109により検査線122の電圧レベルがONにされ、検査トランジスタ127が導通状態となった場合、電圧検出回路107により有機EL素子128のアノード電圧を検出するときにおける画素部111aの動作を示す回路動作図である。 有機EL素子の劣化測定の動作を示すフローチャートである。 有機EL素子の電流−電圧特性を示す。 劣化特性テーブル711のデータ構造の一例を示す。 走査線121、スイッチングトランジスタ126、データ線123、駆動トランジスタ125、有機EL素子128、検査線122及び検査トランジスタ127の、時間の経過に伴う動作状態の変化を示すタイムチャートである。 映像信号In、分散信号及び駆動信号Outを示す図である。 フレーム画像の水平ライン上の周辺画素301、対象画素302及び周辺画素303に対する駆動信号を示す。 有機EL表示装置2の全体の動作を示すフローチャートである。 表示制御部104による補正駆動処理を示すフローチャートである。 画素311、312及び313が水平方向に連続して配置され、画素311に対応する有機EL素子が劣化検出対象である場合において、各画素に対する駆動信号を示す。 図16に示す各画素において、駆動信号の生成の手順を示すフローチャートである。 画素321、322及び323が水平方向に連続して配置され、画素323に対応する有機EL素子が劣化検出対象である場合において、各画素に対する駆動信号を示す。 図18に示す各画素において、駆動信号の生成の手順を示すフローチャートである。 画素331、332、333、334及び335が水平方向に連続して配置され、画素333に対応する有機EL素子が、劣化検出対象である場合において、各画素に対する駆動信号を示す。 垂直ラインにおいて、画素341、342及び343が垂直方向に連続して配置され、画素342に対応する有機EL素子が、劣化検出対象である場合における駆動信号を示す。 表示制御部104による補正駆動処理の前段階の動作を主として示すフローチャートである。 表示制御部104によるVSYNCイベントの発行待ち時の状態遷移図である。 表示制御部104によるHSYNCイベントの発行待ち時の状態遷移図である。 表示制御部104によるDotClockイベントの発行待ち時の状態遷移図である。 垂直ラインにおいて、画素671、672及び673が垂直方向に連続して配置され、画素671に対応する有機EL素子が、劣化検出対象である場合における駆動信号を示す。 垂直ラインにおいて、画素675、676及び677が垂直方向に連続して配置され、画素677に対応する有機EL素子が、劣化検出対象である場合における駆動信号を示す。 垂直ラインにおいて、画素681、682、683、684及び685が垂直方向に連続して配置され、画素683に対応する有機EL素子が劣化検出対象である場合における駆動信号を示す。 画素351〜355が十字形に配置され、画素353に対応する有機EL素子が、劣化検出対象である場合における駆動信号を示す。 表示制御部104によるDotClockイベントの発行待ち時の状態遷移図である。 画素361〜369が行列状に配置され、画素365に対応する有機EL素子が、劣化検出対象である場合における駆動信号を示す。 画素501〜503が配置され、画素501に対応する有機EL素子か、劣化検出対象である場合における駆動信号を示す。 画素521〜523が配置され、画素522に対応する有機EL素子が、劣化検出対象である場合における駆動信号を示す。 画素541〜543が配置され、画素542に対応する有機EL素子が、劣化検出対象である場合における駆動信号を示す。 画素561〜563が配置され、画素563に対応する有機EL素子が、劣化検出対象である場合における駆動信号を示す。 画素511〜516が配置され、画素511に対応する有機EL素子が、劣化検出対象である場合における駆動信号を示す。 画素531〜536が配置され、画素533に対応する有機EL素子が、劣化検出対象である場合における駆動信号を示す。 画素551〜556が配置され、画素554に対応する有機EL素子が、劣化検出対象である場合における駆動信号を示す。 画素571〜576が配置され、画素576に対応する有機EL素子が、劣化検出対象である場合における駆動信号を示す。 画素371〜375が再生時間軸方向に配置された場合における駆動信号を示す。 表示制御部104による補正駆動処理の前段階の動作を主として示すフローチャートである。 表示制御部104によるVSYNCイベントの発行待ち時の状態遷移図である。 表示制御部104によるHSYNCイベントの発行待ち時の状態遷移図である。 表示制御部104によるDotClockイベントの発行待ち時の状態遷移図である。 画素371a〜375aが再生時間軸方向に配置された場合における駆動信号を示す。 再生時間軸に従って再生されるべき第1フレーム画像内の各画素についての駆動信号を示す。 再生時間軸に従って再生されるべき第2フレーム画像内の各画素についての駆動信号を示す。 再生時間軸に従って再生されるべき第3フレーム画像内の各画素についての駆動信号を示す。 水平ライン方向に、画素601〜606が配置され、画素603及び604に対応する有機EL素子が、劣化検出対象である場合における駆動信号を示す。 水平ライン方向に、画素621〜627が配置され、画素623及び625に対応する有機EL素子が、劣化検出対象である場合における駆動信号を示す。
請求項1に記載の態様である有機EL表示装置は、発光素子を備える画素部を複数有する表示部と、前記表示部に含まれる各画素部に対して、外部から入力された映像信号に対応する輝度信号を供給する駆動回路と、前記駆動回路に前記輝度信号を供給して前記表示部に含まれる各画素部への前記輝度信号の供給制御を行う表示制御部であって、所定の画素部に含まれる発光素子の劣化を検出するための所定の検出用輝度信号を前記駆動回路に供給する表示制御部と、を具備し、前記表示制御部は、前記所定の画素部に対応する前記映像信号が示す輝度値と前記所定の検出用輝度信号が示す輝度値との輝度差を相殺する輝度値を、前記所定の画素部の周辺画素部に分割し、前記周辺画素部に対応する前記映像信号が示す輝度値に前記分割された輝度値を加減算し、算出された輝度値に応じた輝度信号を前記駆動回路に供給することを特徴とする。
ここで、前記表示制御部は、前記所定の画素部に対応する前記映像信号が示す輝度値と前記周辺画素部に対応する前記映像信号が示す輝度値との合計が、前記所定の検出用輝度信号が示す輝度値と、前記分割された輝度値が加減算された前記周辺画素部に対応する輝度信号が示す輝度値との合計に略等しくなるように、前記所定の検出用輝度信号と前記所定の画素部に対応する前記映像信号との輝度差を相殺する輝度値を、前記所定の画素部の周辺画素部に分割するとしてもよい。
この態様によると、分散処理の前後を通じて合計輝度値が変わらず、所定の画素部による発光が周辺画素部による発光と比較して目立つことはない。
ここで、前記周辺画素部は、前記所定の画素部の水平方向、垂直方向、又は水平方向及び垂直方向周辺に配置された画素部であるとしてもよい。
ここで、前記表示制御部は、前記所定の画素部に対応する前記映像信号が示す輝度値と前記所定の検出用輝度信号が示す輝度値との輝度差を、前記分散される周辺画素部の合計数で除し、この除して得られた値を、前記周辺画素部に対応する前記映像信号が示す輝度値に加減算して、前記周辺画素部に対応する輝度信号を供給するとしてもよい。
この態様によると、前記輝度差を相殺する前記輝度値を、周辺画素部に均等に分散することができ、所定の画素部による発光が周辺画素部による発光と比較して目立つことがない。
ここで、前記表示制御部は、前記有機EL表示装置が電源の投入を検出したとき、前記表示部に含まれる所定の画素部に対して、前記所定の検出用輝度信号を供給するとしてもよい。
ここで、前記表示制御部は、一定時間を経過する毎に、前記表示部に含まれる所定の画素部に対して、前記所定の検出用輝度信号を供給するとしてもよい。
ここで、前記表示制御部は、前記表示部に含まれる画素部の劣化を検出する劣化検出動作の指示を受けたとき、前記表示部に含まれる所定の画素部に対して、前記所定の検出用輝度信号を供給するとしてもよい。
ここで、前記表示制御部は、前記映像信号の中に特定の映像信号を検出したときに、前記表示部に含まれる所定の画素部に対して、前記所定の検出用輝度信号を供給するとしてもよい。
請求項9に記載の態様である有機EL表示装置は、発光素子を備える画素部を複数有する表示部と、前記表示部に含まれる各画素部に対して、外部から入力された映像信号に対応する輝度信号を供給する駆動回路と、前記駆動回路に前記輝度信号を供給して前記表示部に含まれる各画素部への前記輝度信号の供給制御を行う表示制御部であって、所定の画素部に含まれる発光素子の劣化を検出するための所定の検出用輝度信号を供給する表示制御部と、を具備し、前記表示制御部は、前記所定の画素部に対応する前記映像信号が示す輝度値と前記所定の検出用輝度信号が示す輝度値との輝度差を相殺する輝度値を、前記所定の画素部において再生時間軸上後続して供給される前記映像信号に分割し、前記所定の画素部において再生時間軸上後続して供給される前記映像信号が示す輝度値に前記分割された輝度値を加減算し、算出された輝度値に応じた輝度信号を前記駆動回路に供給することを特徴とする。
この態様によると、前記所定の画素部に対応する前記映像信号が示す輝度値と前記所定の検出用輝度信号が示す輝度値との輝度差を相殺する輝度値を、前記所定の画素部において再生時間軸上後続して供給される前記映像信号に分散するので、再生時間軸上において、所定の画素部による発光を目立つことがないようにできるという効果がある。
ここで、前記表示制御部は、さらに、前記所定の画素部に対応する前記映像信号が示す輝度値と前記所定の検出用輝度信号が示す輝度値との輝度差を相殺する輝度値を、前記所定の画素部の周辺画素部に供給される前記映像信号であって前記周辺画素部において再生時間軸上後続して供給される映像信号に分割し、前記周辺画素部において再生時間軸上後続して供給される前記映像信号が示す輝度値に前記分割された輝度値を加減算し、算出された輝度値による輝度信号を前記周辺画素部に対して供給するとしてもよい。
この態様によると、前記輝度差を相殺する前記輝度値を、前記所定の画素部の周辺画素部に供給される前記映像信号であって前記周辺画素部において再生時間軸上後続して供給される前記映像信号に分散するので、再生時間軸上において、所定の画素部による発光を周辺画素部による発光と比較してを目立つことがないようにできるという効果がある。
ここで、前記表示制御部は、前記所定の画素部に対応する前記映像信号が示す輝度値と前記周辺画素部に対応する前記映像信号が示す輝度値との合計と、前記所定の検出用輝度信号が示す輝度値と、再生時間軸上後続して供給される前記映像信号であって前記分割された輝度値が加減算された前記所定の画素部及び前記周辺画素部に対応する前記映像信号が示す輝度値との合計とが、略等しくなるように、前記所定の検出用輝度信号と前記所定の画素部に対応する前記映像信号との輝度差を、前記所定の画素部及び前記周辺画素部において再生時間軸上後続して供給される前記映像信号に分割するとしてもよい。
この態様によると、分散処理の前後を通じて合計輝度値が変わらず、所定の画素部による発光が周辺画素部による発光と比較して目立つことはない。
ここで、前記周辺画素部は、前記所定の画素部の水平方向、垂直方向、又は水平方向及び垂直方向周辺に配置された画素部であるとしてもよい。
ここで、前記表示制御部は、前記所定の画素部に対応する前記映像信号が示す輝度値と前記所定の検出用輝度信号が示す輝度値との輝度差を、前記所定の画素部及び前記分散される周辺画素部の合計数で除し、この除された値を、前記所定の画素部及び前記周辺画素部において再生時間軸上後続して供給される前記映像信号が示す輝度値に加減算して、算出された輝度値による輝度信号を供給するとしてもよい。
この態様によると、前記輝度差を相殺する前記輝度値を、周辺画素部に均等に分散することができ、所定の画素部による発光が周辺画素部による発光と比較して目立つことがない。
ここで、前記表示制御部は、前記有機EL表示装置が電源の投入を検出したとき、前記表示部に含まれる所定の画素部に対して、前記所定の検出用輝度信号を供給するとしてもよい。
ここで、前記表示制御部は、一定時間を経過する毎に、前記表示部に含まれる所定の画素部に対して、前記所定の検出用輝度信号を供給するとしてもよい。
ここで、前記表示制御部は、前記表示部に含まれる画素部の劣化を検出する劣化検出動作の指示を受けたとき、前記表示部に含まれる所定の画素部に対して、前記所定の検出用輝度信号を供給するとしてもよい。
ここで、前記表示制御部は、前記映像信号の中に特定の映像信号を検出したときに、前記表示部に含まれる所定の画素部に対して、前記所定の検出用輝度信号を供給するとしてもよい。
請求項18に記載の態様である制御方法は、発光素子を備える画素部を複数有する表示部と、前記表示部に含まれる各画素部に対して、外部から入力された映像信号に対応する輝度信号を供給する駆動回路と、前記駆動回路に前記輝度信号を供給して前記表示部に含まれる各画素部への前記輝度信号の供給制御を行う表示制御部であって所定の画素部に含まれる発光素子の劣化を検出するための所定の検出用輝度信号を前記駆動回路に供給する表示制御部とを具備する有機EL表示装置の制御方法であって、前記所定の画素部に対応する前記映像信号が示す輝度値と前記所定の検出用輝度信号が示す輝度値との輝度差を相殺する輝度値を求めるステップと、前記求められた輝度値を前記所定の画素部の周辺画素部に分割し、前記周辺画素部に対応する前記映像信号が示す輝度値に前記分割された輝度値を加減算し、算出された輝度値に応じた輝度信号を前記駆動回路に供給するステップとを含むことを特徴とする。
この態様によると、前記所定の画素部に対応する前記映像信号が示す輝度値と前記所定の検出用輝度信号が示す輝度値との輝度差を相殺する輝度値を、前記所定の画素部の周辺画素部に分散するので、所定の画素部による発光を周辺画素部による発光と比較して目立つことがないようにできるという効果がある。
請求項19に記載の態様である制御方法は、発光素子を備える画素部を複数有する表示部と、前記表示部に含まれる各画素部に対して、外部から入力された映像信号に対応する輝度信号を供給する駆動回路と、前記駆動回路に前記輝度信号を供給して前記表示部に含まれる各画素部への前記輝度信号の供給制御を行う表示制御部であって所定の画素部に含まれる発光素子の劣化を検出するための所定の検出用輝度信号を前記駆動回路に供給する表示制御部とを具備する有機EL表示装置の制御方法であって、前記所定の画素部に対応する前記映像信号が示す輝度値と前記所定の検出用輝度信号が示す輝度値との輝度差を相殺する輝度値を求めるステップと、前記求められた輝度値を、前記所定の画素部において再生時間軸上後続して供給される前記映像信号に分割し、前記所定の画素部において再生時間軸上後続して供給される前記映像信号が示す輝度値に前記分割された輝度値を加減算し、算出された輝度値に応じた輝度信号を前記駆動回路に供給するステップとを含むことを特徴とする。
この態様によると、前記所定の画素部に対応する映像信号が示す輝度値と前記所定の検出用輝度信号が示す輝度値との輝度差を相殺する輝度値を、前記所定の画素部において再生時間軸上後続して供給される映像信号に分散するので、再生時間軸上において、所定の画素部による発光を目立つことがないようにできるという効果がある。
1.実施の形態1
1.1 画像表示システム1
本発明の1の実施の形態としての画像表示システム1について説明する。
(1)画像表示システム1の構成
画像表示システム1は、図1に示すように、有機EL表示装置2及び録画再生装置3から構成されている。録画再生装置3は、DVD4に記録されている圧縮された映像データ及び音声データを復号して映像信号及び音声信号を生成し、生成した映像信号及び音声信号を有機EL表示装置2へ出力する。有機EL表示装置2は、録画再生装置3から映像信号及び音声信号を受信し、受信した映像信号に基づいて映像を表示し、また受信した音声信号に基づいて音声を出力する。なお、音声信号については、本発明の主題ではないので、以降において説明を省略する。
有機EL表示装置2は、図2に示すように、入出力部101、制御部102、フレーム画像記憶部103、表示制御部104、マルチプレクサ106、電圧検出回路107、駆動回路112、表示部110及び特性パラメタ記憶部111から構成されている。駆動回路112は、データ線駆動回路108及び走査線駆動回路109を含む。
入出力部101は、録画再生装置3に接続され、制御部102の制御により、録画再生装置3から映像信号を受信し、受信した映像信号を、フレーム画像として、フレーム画像記憶部103へ書き込む。
フレーム画像記憶部103は、受信した映像信号を、フレーム画像として記憶するためのメモリである。
制御部102は、入出力部101、表示制御部104及びフレーム画像記憶部103の動作を制御する。
表示部110は、行方向にM個、列方向にN個、合計でM×N個の画素部111a、111b、111c、・・・を、行列状に配して構成されている。また、表示部110は、列方向に配されたM本のデータ線を介して、データ線駆動回路108と接続され、行方向に配されたN本の走査線及び行方向に配されたN本の検査線を介して、走査線駆動回路109と接続されている。
特性パラメタ記憶部111は、各画素部の特性パラメタを記憶している。特性パラメタとして主要なものは、各画素部の輝度値―電圧特性と表示装置全体の画素部に共通する輝度値―電圧特性である代表変換カーブとから求めるゲインとオフセットの組である。
表示制御部104は、走査線駆動回路109、データ線駆動回路108、及び特性パラメタ記憶部111の制御を行う機能を有する。表示制御部104は、特性パラメタ記憶部111に書き込まれた特性パラメタを読み出し、外部から入力された映像信号データを、その特性パラメタに基づいて補正して、データ線駆動回路108へ出力する。具体的には、表示制御部104は、制御部102の制御により、フレーム画像記憶部103からフレーム画像を読み出し、読み出したフレーム画像の映像信号により、データ線駆動回路108及び走査線駆動回路109を制御することにより、表示部110の各画素部が有する有機EL素子を発光させる。また、表示制御部104は、表示部110の各画素部が有する有機EL素子のうち、劣化検出対象の有機EL素子に対応する対象画素について、検査用の補正輝度値(言い換えると、補正輝度信号)を取得し、また、劣化検出対象に係る有機EL素子に対応する対象画素の空間的周辺(言い換えると、空間的近傍)、時間的周辺(言い換えると、時間的近傍)、又は空間的周辺及び時間的周辺に存在する周辺画素(言い換えると、近傍画素)について、周辺輝度値(言い換えると、近傍輝度値)を算出し、補正輝度値及び周辺輝度値により、対象画素及び周辺画素に対応する有機EL素子を発光させるように、データ線駆動回路108及び走査線駆動回路109を制御する。さらに、表示制御部104は、マルチプレクサ106及び電圧検出回路107を介して、表示部110の各画素部が有する有機EL素子のアノード電圧の電圧情報を受信し、受信した電圧情報を記憶する。
ここで、表示制御部104は、デジタル信号プロセッサ(Digital Signal Processor、DSP)及びプログラムを記憶しているメモリから構成され、DSPがメモリに記憶されているプログラムに従って動作することにより、機能する。
データ線駆動回路108及び走査線駆動回路109は、表示制御部104の制御により、表示部110の各画素部が有する有機EL素子の発光を制御する。
マルチプレクサ106は、電圧検出回路107と、電圧検出回路107に接続されるデータ線との導通及び非導通の切換えを行う。具体的には、マルチプレクサ106は、電圧検出回路107に接続されるM本のデータ線のそれぞれについて、当該データ線と電圧検出回路107とを導通させ、他のM−1本のデータ線と電圧検出回路107とを非導通とする。
電圧検出回路107は、マルチプレクサ106を介して、表示部110の各画素部が有する有機EL素子のアノード電圧を検出し、検出したアノード電圧の電圧情報を表示制御部104へ出力する。
(2)画素部111aの回路構成
表示部110の有する画素部111aの回路構成について、また、画素部111a、走査線駆動回路109、データ線駆動回路108、マルチプレクサ106及び電圧検出回路107の接続について、図3を用いて説明する。
この図に示すように、画素部111aは、駆動トランジスタ125、スイッチングトランジスタ126、検査トランジスタ127、有機EL素子128、容量素子129、共通電極130を備える。また、画素部111aは、データ線123を介して、データ線駆動回路108及びマルチプレクサ106に接続され、走査線121及び検査線122を介して、走査線駆動回路109に接続され、また、電源線124に接続されている。共通電極130は、通常は、接地され、電源線124は、定電圧Vddである電源に接続されている。
なお、表示部110の有する他の画素部も、画素部111aと同一の回路構成を有しており、走査線駆動回路109、データ線駆動回路108、マルチプレクサ106及び電圧検出回路107に対して、同様に接続されているので、これらについての説明を省略する。
有機EL素子128は、発光素子として機能し、駆動トランジスタ125から与えられたソース−ドレイン間電流に応じた発光動作を行う。有機EL素子128の一方の端子であるアノード128aは、駆動トランジスタ125に接続され、他方の端子であるカソードは、共通電極130に接続されている。
駆動トランジスタ125のゲートは、スイッチングトランジスタ126を介して、データ線123に接続され、駆動トランジスタ125のソース及びドレインの一方が、電源線124に接続され、駆動トランジスタ125のソース及びドレインの他方が有機EL素子128のアノード128aに接続されている。駆動トランジスタ125のゲートには、データ線駆動回路108から出力される信号電圧が、データ線123及びスイッチングトランジスタ126を介して、印加される。ゲートに印加された信号電圧に対応するソース−ドレイン間電流が、有機EL素子128のアノード128aを介して有機EL素子128に流れる。
スイッチングトランジスタ126のゲートは、走査線121に接続され、スイッチングトランジスタ126のソース及びドレインの一方がデータ線123に接続され、スイッチングトランジスタ126のソース及びドレインの他方が駆動トランジスタ125のゲートに接続されている。走査線121の電圧レベルがONとなることにより、スイッチングトランジスタ126が導通状態となり、データ線駆動回路108からの信号電圧が駆動トランジスタ125のゲートへ印加される。
検査トランジスタ127のゲートは、検査線122に接続され、検査トランジスタ127のソース及びドレインの一方が有機EL素子128のアノード128aに接続され、検査トランジスタ127のソース及びドレインの他方がデータ線123に接続されている。検査線122の電圧レベルがONとなることにより、検査トランジスタ127が導通状態となり、有機EL素子128のアノード電圧が、データ線123及びマルチプレクサ106を介して、電圧検出回路107により検出される。
容量素子129の一方の端子は、駆動トランジスタ125のゲートに接続され、他方の端子は、電源線124に接続されている。この容量素子129は、駆動トランジスタ125のゲートに与えられた信号電圧を保持しているので、当該信号電圧に対応するソース−ドレイン間電流が流れている間、データ線123、検査トランジスタ127及び電圧検出回路107により、有機EL素子128のアノード電圧が検出される。
走査線駆動回路109は、表示部110を構成するM×N個の画素部のうち、行方向に配されたM個の画素部ずつ、列方向に所定の時間順序で選択する。言い換えると、走査線駆動回路109は、第1行のM個の画素部を選択し、次に、第2行のM個の画素部を選択し、次に、第3行のM個の画素部を選択する。以降、第N行に至るまで、各行のM個の画素部の選択を繰り返す。ここで、走査線駆動回路109は、例えば、画素部111aの選択及び非選択を、画素部111aのスイッチングトランジスタ126の導通及び非導通を制御することにより行う。
データ線駆動回路108は、列方向に配されたデータ線123を介して、表示部110の画素部111aに信号電圧を出力し、画素部111aの駆動トランジスタ125に流れる信号電流を決定する機能を有する。
(3)有機EL素子の劣化測定の動作
1個の有機EL素子の劣化測定の動作について、図4〜図8を用いて説明する。
図4〜図7は、それぞれ、画素部111aの動作を示す回路動作図であり、図8は、有機EL素子の劣化測定を行うときの動作を示すフローチャートである。有機EL素子の劣化測定は、図8に示すように、劣化測定の調査対象である有機EL素子に調査電流を流し(ステップS601)、調査対象の有機EL素子のアノード電圧を測定する(ステップS602)。そして、調査対象の有機EL素子の劣化率を計算し(ステップS603)、計算して得られた劣化率を後述する劣化特性テーブル711へ書き込む(ステップS604)ことにより行う。
次に、図8の各ステップについて詳細に説明する。
(i)調査電流を流す(図8のステップS601)
まず、データ線駆動回路108は、図4の経路131により、データ線123に信号電圧を出力する。この信号電圧は、有機EL素子128の劣化測定のための調査電流に対応する電圧である。次に、走査線駆動回路109は、図5の経路132により、走査線121の電圧レベルをONにし、スイッチングトランジスタ126が導通状態となる。これにより、図5の経路133により、駆動トランジスタ125のゲートへ信号電圧が印加され、容量素子129に信号電圧が供給される。
次に、走査線駆動回路109は、走査線121の電圧レベルをOFFとし、スイッチングトランジスタ126が非導通状態となる。これにより、駆動トランジスタ125のゲートへ信号電圧の印加が終了し、容量素子129への電荷の供給が終了する。次に、図6の経路134により、容量素子129に保持された電圧が、駆動トランジスタ125のゲートへ印加され、駆動トランジスタ125は、図6の経路135により、容量素子129に保持された電圧に対応する電流を有機EL素子128に継続して流す。この電流が有機EL素子128の劣化測定のための調査電流であり、この調査電流が、有機EL素子128へ流れることにより、調査電流に応じた発光輝度値で、有機EL素子128が発光することとなる。
調査電流は、図6の経路135に示すように、電源線124から、駆動トランジスタ125を介して、有機EL素子128へと流れる。
なお、上記においては、有機EL素子に調査電流を流す場合について説明しているが、有機EL素子の劣化測定ではなく、有機EL素子を映像信号に基づく輝度で発光させる場合においても、上記と同様の動作をする。劣化測定においては、調査電流を流し、通常の発光においては、映像信号に基づく輝度に対応する電流を流す。
(ii)有機EL素子の電圧測定(図8のステップS602)
次に、データ線駆動回路108は、データ線123への信号電圧の出力を停止する。これにより、データ線駆動回路108とデータ線123との接続が開放状態となる。次に、走査線駆動回路109は、図7の経路136により、検査線122の電圧レベルをONとする。これにより、検査トランジスタ127が導通状態となり、有機EL素子128のアノード128aとデータ線123とが接続される。
次に、電圧検出回路107は、データ線123の電圧を検出する。図7の経路137は、アノード電圧の検出経路を示している。電圧検出回路107は、図7に示すように、検査トランジスタ127及びマルチプレクサ106を介して、有機EL素子128のアノード電圧を検出する。これにより、有機EL素子128のアノード電圧が、電圧検出回路107により、検出される。
次に、電圧検出回路107は、検出したアノード電圧に対応する電圧情報を表示制御部104へ出力する。
最後に、走査線駆動回路109は、検査線122の電圧のレベルをOFFとする。これにより、検査トランジスタ127が非導通状態となる。
(iii)有機EL素子の劣化率の計算(図8のステップS603)
有機EL素子の劣化と、有機EL素子の電流−電圧特性との関係について、図9を用いて説明する。
図9は、有機EL素子の電流−電圧特性の一例を示した図である。有機EL素子に一定の電流(調査電流)を流したときに、有機EL素子から検出されるアノード電圧は、この有機EL素子の劣化の度合いに依存していることが分かっている。図9では、縦軸が有機EL素子に流れる電流を示し、横軸が有機EL素子から検出されるアノード電圧を示している。この場合の調査電流は、一例として、1μAである。曲線701は、劣化率が0%のときの有機EL素子の電流電圧特性を示し、曲線702は、劣化率が10%のときの有機EL素子の電流電圧特性を示し、曲線703は、劣化率が20%のときの有機EL素子の電流電圧特性を示している。図9から分かるように、有機EL素子の劣化が進むにつれて、有機EL素子から検出されるアノード電圧は、高くなっていく。即ち、有機EL素子に一定の電流(調査電流)を流したときに、有機EL素子から検出されるアノード電圧は、この有機EL素子の劣化の度合いに依存することが分かる。
特性パラメタ記憶部111は、図10に示すように、劣化特性テーブル711を予め記憶している。劣化特性テーブル711は、実測値に基づくものである。劣化率が既知の複数の有機EL素子(劣化率は0%、10%、20%)に一定の調査電流(一例として、1μA)を流したときに、それぞれの有機EL素子から検出されるアノード電圧(一例として、4.8V、5.0V及び5.2V)が実測された。劣化特性テーブル711は、測定された電圧と劣化率とを対応付けて記憶している。
表示制御部104は、電圧検出回路107からアノード電圧に対応する電圧情報を受け取り、受け取った電圧情報に対応する劣化率を、劣化特性テーブル711から読み出す。受け取った電圧情報が示す電圧そのものが、劣化特性テーブル711の測定電圧として存在しない場合には、例えば、電圧情報が示す電圧に最も近い2個の測定電圧を劣化特性テーブル711から読み出し、読み出した2個の測定電圧を用いて、線形補間により、劣化率を算出する。
(iv)有機EL素子の劣化率のテーブルへの書込み(図8のステップS604)
特性パラメタ記憶部111は、予め上述した劣化率テーブル711を有している。表示制御部104は、算出した劣化率を、当該測定対象の有機EL素子の表示部110内の位置を示す位置識別情報とともに、特性パラメタ記憶部111が有する劣化率テーブル711に書き込む。
(4)画素部111a及びその周辺回路の動作
走査線121、スイッチングトランジスタ126、データ線123、駆動トランジスタ125、有機EL素子128、検査線122及び検査トランジスタ127の、時間の経過に伴う動作状態の変化を図11に示す。
データ線駆動回路108は、時刻t0において、データ線123に信号電圧を出力する。
次に、走査線駆動回路109は、時刻t1において、走査線121の電圧レベルをONとし、スイッチングトランジスタ126が導通状態となることにより、駆動トランジスタ125のゲートへ信号電圧が印加され、容量素子129に信号電圧が供給される。
次に、時刻t2において、走査線駆動回路109は、走査線121の電圧レベルをOFFとし、スイッチングトランジスタ126が非導通状態となることにより、駆動トランジスタ125のゲートへ信号電圧の印加が終了し、容量素子129への電荷の供給が終了する。このとき、駆動トランジスタ125は、容量素子129に保持された電圧に対応する電流を有機EL素子128に継続して流す。この電流が、有機EL素子128へと流れることにより、その電流に応じた発光輝度値で、有機EL素子128が発光することとなる。
次に、時刻t3において、データ線駆動回路108は、データ線123への信号電圧の出力を停止し、データ線駆動回路108とデータ線123の接続が開放状態となる。
次に、時刻t4において、走査線駆動回路109は、検査線122の電圧レベルをONとし、検査トランジスタ127が導通状態となることにより、有機EL素子128のアノード128aとデータ線123とが接続される。
次に、時刻t5において、電圧検出回路107は、データ線123の電圧を検出する。これにより、有機EL素子128のアノード電圧が検出される。
最後に、時刻t6において、走査線駆動回路109は、検査線122の電圧のレベルをOFFとし、検査トランジスタ127が非導通状態となることで、一連の動作が終了する。
有機EL素子128が発光する原理は上記の通りであるが、表示部110によって画像を表示するには、データ線駆動回路108と走査線駆動回路109の動作に依存する。
すなわち、データ線駆動回路108が全てのデータ線にそれぞれ信号電圧を出力し、一定期間保持する。この保持期間中に、走査線駆動回路109が走査信号を1つの行に供給する。走査信号が供給されると、該当する行の画素部のスイッチングトランジスタ126が導通し、各データ線に供給されている信号電圧を該当する画素部の駆動トランジスタ125のゲートに印加する。信号電圧の大きさに応じて駆動トランジスタ125に流れる電流が制御されるので、その電流量に応じて有機EL素子128が発光する。発光は、次にその行が走査線駆動回路109によって指定されるまでの、1フレーム期間継続する。
有機EL素子128の発光期間中(t1〜t7)に、走査線駆動回路109は、画素部111aの検査トランジスタ127が導通状態となるよう制御する。つまり、走査線駆動回路109は、検査線122を介して、有機EL素子128のアノード電圧を検出するために、信号電圧を検査トランジスタ127のゲートに供給し、その期間(t4〜t6)、検査トランジスタ127は導通状態(t4〜t6)となり、検査トランジスタ127が導通状態の期間中(t4〜t6)、駆動トランジスタに流れる電流、つまり、有機EL素子128に流れる電流によって発生する有機EL素子128のアノード電圧は、検査トランジスタ127を介して、データ線123に印加される。電圧検出回路107は、マルチプレクサ106を介して、この期間に(t4〜t6)、データ線123において、有機EL素子128のアノード電圧を検出する(t5)。こうして検出された有機EL素子128のアノード電圧を用いて、有機EL素子128の劣化の度合いを知ることができる。
走査線駆動回路109が、1の行に走査信号を供給してから次の行に走査信号を供給するまでに、データ線駆動回路108が、新たな信号電圧を全てのデータ線上に供給する。すると、前の行の画素部と同様な動作を行って、走査信号が供給されたタイミングで、次の行の画素部の駆動トランジスタ125のゲートに新たな信号電圧が印加され、信号電圧に応じた信号電流を有機EL素子に流し、1フレーム期間発光させる。
データ線駆動回路108が新たな信号電圧をデータ線に供給し、走査線駆動回路109が新たな行に走査信号を供給する度に、上記と同様にして走査信号が供給された行の画素部の有機EL素子が1フレーム期間発光する。
このようにして表示部110の全体の有機EL素子がそれぞれ供給された信号電圧の大きさに応じた明るさで時間差を持ちながら発光し、表示部110全体として画像表示を行う。
(5)表示制御部104
表示制御部104は、図示していない取得部、算出部(分散部とも呼ぶ)及び出力部を含む。
表示制御部104は、劣化検出の対象である対象発光素子(つまり、有機EL素子。)に対する補正輝度値(言い換えると、補正輝度信号又は検査用輝度信号。当該対象発光素子に対して流される調査電流に相当する。)V、及び補正の対象とする対象画素の位置を示す補正画素位置Cを予め記憶している。前記取得部は、記憶している補正輝度値V、及び補正画素位置Cを読み出す。前記算出部は、前記対象発光素子に対応する対象画素の原輝度値の、前記補正輝度値Vに基づく補正による変化分である輝度差を、前記対象画素の空間的に周辺(近傍)に配置された周辺画素に分散して、周辺画素の原輝度値から減じることにより、前記周辺画素に対する周辺輝度値(駆動信号)を算出する。これにより、前記変化分を、対象画素及び周辺画素において相殺する。このように、算出部は、前記対象発光素子の原輝度値に対する補正輝度値の差分を相殺する輝度値を、前記対象発光素子に相当する対象画素の周辺画素に分散するように、算出する。
図12のグラフ200に、フレーム画像の1水平ライン分、つまり、表示部110のM個の行方向の画素部に対して出力される映像信号210を示している。グラフ200では、横軸に画素部の位置(画素位置)を表し、縦軸に画素値を表している。また、グラフ200には、調査信号212を示している。調査信号212は、補正画素位置Cでは、補正輝度値Vの値を有し、その他の画素位置では、「0」値を有している。調査信号212は、有機EL素子の劣化を測定するために当該有機EL素子に流される調査電流に対応している。
表示制御部104は、図12に示すように、補正画素位置Cでは、映像信号210により定まる輝度値に代えて、調査信号212により定まる補正輝度値Vを出力する。従って、表示制御部104は、図12に示すように、補正画素位置Cにおいて補正輝度値Vを有する駆動信号211を生成して、出力する。
このようにして駆動信号211を生成して出力し、この駆動信号211により有機EL素子を発光させると、図12に示すように、補正画素位置Cでは、映像信号210の示す輝度値と、調査信号212の示す補正輝度値Vとの差分221が存在するために、補正画素位置Cが不自然に目立ってしまう。
そこで、表示制御部104は、映像信号210の示す輝度値と、調査信号212の示す補正輝度値Vとの差分221を、補正画素位置Cの直前の画素位置C−1及び補正画素位置Cの直後の画素位置C+1に分散するために、分散信号213を生成する。分散信号213は、画素位置C−1及び画素位置C+1以外の画素位置では、「0」値を有し、画素位置C−1及び画素位置C+1では、差分221の半分の値の負の値222及び223を有する。
図12のグラフ203に分散信号213を示している。グラフ203では、グラフ200と同様に、横軸に画素部の位置(画素位置)を表し、縦軸に画素値を表している。
次に、表示制御部104は、映像信号210と調査信号212と分散信号213とを加算して、駆動信号211を生成する。
図12のグラフ201に駆動信号211を示している。グラフ201では、グラフ200と同様に、横軸に画素部の位置(画素位置)を表し、縦軸に画素値を表している。
ここで、図13に示すように、表示部110に表示されるべきフレーム画像の水平ライン上において、周辺画素301、対象画素302及び周辺画素303がこの順序により、配置されているものとする。対象画素302は、劣化検出の対象である対象有機EL素子に対応する画素であり、周辺画素301は、対象画素302の水平方向、直前の画素であり、周辺画素303は、対象画素302の水平方向、直後の画素である。
算出部は、図13に示すように、対象画素302については、その駆動信号をOut(C)=Vとする。ここで、Cは、対象画素302の位置を示す画素位置である。対象画素302の水平方向の直前側に隣接する周辺画素301については、算出部は、その駆動信号を
Out(C−1)=In(C−1)−(V−In(C))/2として算出する。
つまり、補正輝度値Vと対象画素の映像信号輝度値In(C)の差分(V−In(C))を算出し、算出された差分を周辺画素数「2」で割って得られた値を、周辺画素位置に対応した映像信号の値In(C−1)から、引いて、駆動信号Out(C−1)を算出し、算出した駆動信号を出力する。
なお、この算出式を変形すると、
Out(C−1)=In(C−1)+(In(C)−V)/2となる。
つまり、対象画素の映像信号輝度値In(C)と補正輝度値Vとの差分(In(C)−V)を算出し、算出された差分を周辺画素数「2」で割って得られた値を、周辺画素位置に対応した映像信号の値In(C−1)に、加えて、駆動信号Out(C−1)を算出し、算出した駆動信号を出力するとしてもよい。
ここで、上記の式の右辺の第2項の分母「2」は、周辺画素の個数を示している。図13に示す例では、周辺画素は、周辺画素301及び303であり、その個数は、2個である。
対象画素302の水平方向の直後側に隣接する周辺画素303については、算出部は、その駆動信号を
Out(C+1)=In(C+1)−(V−In(C))/2として算出する。
前記出力部は、図12に示すように、算出された駆動信号Out(C−1)、Out(C)及びOut(C+1)をこの順序で、駆動信号(Out)211として出力する。
図12において、画素位置を横軸とし、映像信号の出力値を縦軸とするグラフ200における映像信号210は、画素位置を横軸とし、駆動信号の出力値を縦軸とするグラフ201における駆動信号211のように変化して出力される。図12の拡大図202に示すように、補正画素位置Cにおいて、駆動信号は、補正輝度値Vとなる。また、補正画素位置Cに隣接する位置C−1及びC+1において、駆動信号は、上記のように算出される値となる。
ここで、Out(C−1)+Out(C)+Out(C+1)
=In(C−1)−(V−In(C))/2
+V
+In(C+1)−(V−In(C))/2
=In(C−1)+In(C)+In(C+1)であり、
輝度値の補正前の周辺画素301の輝度値、対象画素302の輝度値及び周辺画素303の輝度値の合計値は、補正後の周辺画素301の輝度値、対象画素302の輝度値及び周辺画素303の輝度値の合計値に等しい。
(6)有機EL表示装置2の動作
次に、有機EL表示装置2の動作について説明する。
(a)有機EL表示装置2の全体の動作
有機EL表示装置2の全体の動作について、図14に示すフローチャートを用いて説明する。
制御部102は、利用者による電源投入を検出すると(ステップS101)、表示制御部104に対して、劣化検出動作をするように制御する(ステップS102)。次に、制御部102は、一定時間を経過する毎に、例えば、有機EL表示装置2の累計の動作時間を計測し、100時間毎に(ステップS103)、表示制御部104に対して、劣化検出動作をするように制御する(ステップS104)。また、制御部102は、利用者から劣化検出動作を開始する操作を受け付けると、又は他の機器から劣化検出動作を開始する指
令を受け取ると(ステップS105)、表示制御部104に対して、劣化検出動作をするように制御する(ステップS106)。また、制御部102は、録画再生装置3から入出力部101を介して、再生すべき映像信号から特定の映像信号を検出すると(ステップS107)、表示制御部104に対して、劣化検出動作をするように制御する(ステップS108)。
次に、ステップS103へ戻って、上記の動作を繰り返す。
(b)表示制御部104による補正駆動処理
表示制御部104による補正駆動処理について、図15に示すフローチャートを用いて説明する。ここでは、1水平期間の走査における、実際の画素駆動値決定アルゴリズムを示す。
表示制御部104は、水平画素位置Xを初期値「1」にする(ステップS151)。
次に、現在の水平画素位置が、輝度分散すべき周辺画素の範囲内の位置になっているのかを判定し(ステップS152、S153)、範囲内ならば、つまり、C−1=Xである場合(ステップS152でYES)、又はC+1=Xである場合(ステップS153でYES)、表示制御部104は、
Out=In(X)−(V−In(C))/2を算出する(ステップS154)。
つまり、補正輝度値と対象画素の映像信号輝度値の差分を算出し、算出された差分を周辺画素数で割って得られた値を、水平画素位置に対応した映像信号の値から、引いて、駆動信号を算出し、算出した駆動信号を出力する。
さらに、言い換えると、表示制御部104は、劣化検出の対象である対象有機EL素子に対応する対象画素の原輝度値の、前記補正輝度値に基づく補正による変化分を、前記対象画素の空間的に周辺に配置された周辺画素に分散して相殺することにより、前記周辺画素に対する周辺輝度値を算出する。
ここで、In(X)は、水平画素位置Xにおける映像信号であり、Vは、補正画素位置Cにおける補正の対象画素の補正輝度値であり、In(C)は、補正画素位置Cにおける映像信号である。また、Outは、出力すべき輝度値である。
次に、表示制御部104は、ステップS158へ制御を移す。
また、表示制御部104は、現在の水平画素位置Xが、対象画素であるかを判定し、つまり、C=Xである場合(ステップS155でYES)、Out=Vとし、つまり、補正輝度値Vを駆動信号として出力し(ステップS156)、次に、ステップS158へ制御を移す。
さらに、現在の水平画素位置Xが、周辺画素でなく、また対象画素でない場合は(ステップS155でNO)、表示制御部104は、Out=In(X)とし、水平画素位置Xに対応した映像信号の値を駆動信号として出力し(ステップS157)、次に、ステップS158へ制御を移す。
次に、表示制御部104は、水平画素位置Xを「1」だけインクリメントし(ステップS158)、1水平期間が終了したのかを判定し、つまり、X>Mでないなら、1水平期間が終了していないので(ステップS159でNO)、ステップS152へ制御を移す。1水平期間が終了していれば(ステップS159でYES)、表示制御部104は、1水平期間の補正駆動処理を終了する。
1.2 変形例(1)
実施の形態1の画像表示システム1の変形例について説明する。
(1)図16に示すように、1個の水平ラインにおいて、画素311、312及び313が水平方向に連続して配置されており、画素311に対応する有機EL素子が、劣化検出対象であるとする。このとき、劣化検出対象の有機EL素子に対応する画素311の水平方向後の画素312及びさらに後の画素313について、輝度の分散をしてもよい。
図17に示すように、表示制御部104は、駆動信号Out(X)=Vを出力する(ステップS231)。ここでは、Xは、当該水平ラインにおける画素311の位置を示す。次に、表示制御部104は、当該画素の水平方向、一つ後の画素312についての
駆動信号Out(X+1)=In(X+1)−(V−In(X))/2を算出し、
駆動信号Out(X+1)を出力する(ステップS232)。
次に、表示制御部104は、当該画素の水平方向、さらに一つ後の画素313についての駆動信号Out(X+2)=In(X+2)−(V−In(X))/2を算出し、
駆動信号Out(X+2)を出力する(ステップS233)。
このケースにおいては、画素311が表示部110の左端の画素部に対応して配置されている場合に有効である。
(2)図18に示すように、1個の水平ラインにおいて、画素321、322及び323が水平方向に連続して配置されており、画素323に対応する有機EL素子が、劣化検出対象であるとする。このとき、劣化検出対象の有機EL素子に対応する画素323の水平方向前の画素322及びさらに前の画素321について、輝度の分散をしてもよい。
図19に示すように、表示制御部104は、駆動信号Out(X)=Vを出力する(ステップS251)。ここでは、Xは、当該水平ラインにおける画素323の位置を示す。次に、表示制御部104は、当該画素の水平方向、一つ前の画素322についての
駆動信号Out(X−1)=In(X−1)−(V−In(X))/2を算出し、
駆動信号Out(X−1)を出力する(ステップS252)。
次に、表示制御部104は、当該画素の水平方向、さらに一つ前の画素321についての駆動信号Out(X−2)=In(X−2)−(V−In(X))/2を算出し、
駆動信号Out(X−2)を出力する(ステップS253)。
このケースにおいては、画素323が表示部110の右端の画素部に対応して配置されている場合に有効である。
以上記した変形例(1)では劣化検出対象の画素に対して、その画素の水平方向に隣接する2画素を含めて輝度分散を行なう場合を例示したが、本願発明では隣接する画素は1画素であってもよい。
1.3 変形例(2)
実施の形態1の画像表示システム1の別の変形例について説明する。
図20に示すように、1個の水平ラインにおいて、画素331、332、333、334及び335が水平方向に連続して配置されており、画素333に対応する有機EL素子が、劣化検出対象であるとする。この場合において、画素333に隣接する前後2個の画素に対応する有機EL素子について、輝度の分散をしてもよい。
図20に示すように、表示制御部104は、画素333について、駆動信号Out(X)=Vを出力する。ここでは、Xは、当該水平ラインにおける画素333の位置を示す。
表示制御部104は、当該画素333の水平方向、二つ前の画素331についての駆動信号Out(X−2)=In(X−2)−(V−In(X))/4を算出し、
駆動信号Out(X−2)を出力する。
また、表示制御部104は、当該画素333の水平方向、一つ前の画素332についての駆動信号Out(X−1)=In(X−1)−(V−In(X))/4を算出し、
駆動信号Out(X−1)を出力する。
また、表示制御部104は、当該画素333の水平方向、一つ後の画素334について
の駆動信号Out(X+1)=In(X+1)−(V−In(X))/4を算出し、
駆動信号Out(X+1)を出力する。
また、表示制御部104は、当該画素333の水平方向、二つ後の画素335についての駆動信号Out(X+2)=In(X+2)−(V−In(X))/4を算出し、
駆動信号Out(X+2)を出力する。
2.実施の形態2
本発明の別の実施の形態について説明する。
2.1 画像表示システム1b
ここでは、本発明の別の実施の形態としての画像表示システム1b(図示していない)について説明する。
画像表示システム1bは、実施の形態1の画像表示システム1と類似の構成を有しており、画像表示システム1bは、有機EL表示装置2及び録画再生装置3から構成されている。ここでは、劣化検出の対象である対象有機EL素子について、その対象有機EL素子の垂直方向の上下に配置される有機EL素子に対応する画素に、輝度を分散する。
図21に示すように、表示部110に表示すべき1個のフレーム画像内の1個の垂直ラインにおいて、画素341、342及び343が垂直方向に連続して配置されており、画素342に対応する有機EL素子が、劣化検出対象であるとする。このとき、劣化検出対象の有機EL素子に対応する画素342の垂直方向上の画素341及びさらに下の画素343について、輝度を分散する。
この図に示すように、表示制御部104は、画素342について、駆動信号Out(X、Y)=Vを出力する。ここでは、X及びYは、それぞれ、表示部110に表示すべき1個のフレーム画像内における画素342の水平位置及び垂直位置を示す。次に、表示制御部104は、画素342の垂直方向、一つ上の画素341について、駆動信号Out(X、Y−1)=In(X、Y−1)−(V−In(CX、CY))/2を算出し、駆動信号Out(X、Y−1)を出力する。ここで、CX、CYは、フレーム画像内における画素342の水平位置及び垂直位置を示す。さらに、表示制御部104は、画素342の垂直方向、一つ下の画素343についての駆動信号Out(X、Y+1)=In(X、Y+1)−(V−In(CX、CY))/2を算出し、駆動信号Out(X、Y+1)を出力する。
次に、表示制御部104の動作について、図22〜図25に示すフローチャートを用いて説明する。
表示制御部104は、VSYNCイベント、HSYNCイベント及びDotClockイベントのそれぞれのタイミングにおいて発光する。VSYNCイベントは、垂直同期の動作を開始することを示すイベントであり、HSYNCイベントは、水平同期の動作を開始することを示すイベントであり、また、DotClockイベントは、各画素の表示の動作を開始することを示すイベントである。
図22に示すように、表示制御部104は、水平ライン番号CY、補正画素位置CX及び補正輝度値Vを読み出し(ステップS401)、フラグCflgを「1」に設定し(ステップS402)、次に、補正駆動処理を実行する(ステップS403)。
次に、ステップS403の補正駆動処理の詳細について、図23〜図25に示す状態遷移図を用いて説明する。
表示制御部104は、VSYNCイベントが発行されるのを待つ。VSYNCイベントは、上記のように、垂直同期の動作を開始することを示すイベントである。VSYNCイベントが発行されたとき、フラグCflg=「1」以外であれば(ステップS412)、表示制御部104は、継続してVSYNCイベントが発行されるのを待つ。VSYNCイ
ベントが発行されたとき、フラグCflg=「1」であれば(ステップS411)、変数Yを「1」に設定し(ステップS414)、次に、VSYNCイベントの発行待ちに移行する(ステップS413)。
また、表示制御部104は、HSYNCイベントが発行されるのを待つ。HSYNCイベントは、上記のように、水平同期の動作を開始することを示すイベントである。HSYNCイベントが発行されたとき、フラグCflg=「1」以外であれば(ステップS422)、表示制御部104は、継続してHSYNCイベントが発行されるのを待つ。HSYNCイベントが発行されたとき、フラグCflg=「1」であれば(ステップS421)、変数Xを「1」に設定し(ステップS424)、変数Yに「1」を加算し(ステップS425)、YがVsizeよりも小さいか又は等しい場合には(ステップS426でYES)、何もしない。YがVsizeよりも大きい場合には(ステップS426でNO)、フラグCflgを「0」に設定する(ステップS427)。ここで、Vsizeは、表示部110に表示すべきフレーム画像の垂直方向の画素数であり、Nである。次に、HSYNCイベントの発行待ちに移行する(ステップS423)。
さらに、表示制御部104は、DotClockイベントが発行されるのを待つ。ここで、上記のように、DotClockイベントは、各画素の表示の動作を開始することを示すイベントである。DotClockイベントが発行されたとき、フラグCflg=「1」以外であれば(ステップS432)、表示制御部104は、継続してDotClockイベントが発行されるのを待つ。DotClockイベントが発行されたとき、フラグCflg=「1」であれば(ステップS431)、「CY−1=Y、かつCX=X」である場合に(ステップS434でYES)、駆動信号Out(X、Y)=In(X、Y)−(V−In(CX、CY))/2を算出し、駆動信号Out(X、Y)を出力する(ステップS436)。
「CY−1=Y、かつCX=X」でない場合で(ステップS434でNO)、「CY+1=Y、かつCX=X」である場合に(ステップS435でYES)、表示制御部104は、駆動信号Out(X、Y)=In(X、Y)−(V−In(CX、CY))/2を算出し、駆動信号Out(X、Y)を出力する(ステップS436)。
「CY−1=Y、かつCX=X」でない場合で(ステップS434でNO)、「CY+1=Y、かつCX=X」でない場合に(ステップS435でNO)、「CY=Y、かつCX=X」である場合に(ステップS437でYES)、表示制御部104は、駆動信号Out(X、Y)=Vを算出し、駆動信号Out(X、Y)を出力する(ステップS438)。
「CY−1=Y、かつCX=X」でない場合で(ステップS434でNO)、「CY+1=Y、かつCX=X」でない場合に(ステップS435でNO)、「CY=Y、かつCX=X」でない場合に(ステップS437でNO)、表示制御部104は、駆動信号Out(X、Y)=In(X、Y)を算出し、駆動信号Out(X、Y)を出力する(ステップS439)。
次に、表示制御部104は、Xに「1」を加算し(ステップS440)、DotClockイベントの発行待ちに移行する(ステップS433)。
以上説明したように、画像表示システム1bの有機EL表示装置2は、劣化検出の対象である対象有機EL素子について、その対象有機EL素子の垂直方向の上下に配置される有機EL素子に対応する画素に、輝度を分散する。
2.2 変形例(3)
実施の形態2の画像表示システム1bの変形例について説明する。
(1)図26に示すように、表示部110に表示すべきフレーム画像内の1個の垂直ラインにおいて、画素671、672及び673が垂直方向に連続して配置されており、画素671に対応する有機EL素子が、劣化検出対象であるとする。このとき、劣化検出対象である有機EL素子に対応する画素671の垂直方向下の画素672及びさらに下の画素673について、輝度の分散をしてもよい。
この図に示すように、表示制御部104は、画素671について、駆動信号Out(X、Y)=Vを出力する。ここでは、X及びYは、それぞれ、フレーム画像内における画素671の水平位置及び垂直位置を示す。次に、表示制御部104は、画素671の垂直方向、一つ下の画素672について、駆動信号Out(X、Y+1)=In(X、Y+1)−(V−In(CX、CY))/2を算出し、駆動信号Out(X、Y+1)を出力する。さらに、表示制御部104は、画素671の垂直方向、さらに一つ下の画素673について、駆動信号Out(X、Y+2)=In(X、Y+2)−(V−In(CX、CY))/2を算出し、駆動信号Out(X、Y+2)を出力する。
ここで、CX、CYは、フレーム画像内における画素671の水平位置及び垂直位置を示す。
このケースにおいては、画素671が表示部110の上端の画素部に対応して配置されている場合に有効である。
(2)図27に示すように、表示部110に表示すべきフレーム画像内の1個の垂直ラインにおいて、画素675、676及び677が垂直方向に連続して配置されており、画素677に対応する有機EL素子が、劣化検出対象であるとする。このとき、劣化検出対象である有機EL素子に対応する画素677の垂直方向上の画素676及びさらに上の画素675について、輝度の分散をしてもよい。
この図に示すように、表示制御部104は、画素677について、駆動信号Out(X、Y)=Vを出力する。ここでは、X及びYは、それぞれ、フレーム画像内における画素677の水平位置及び垂直位置を示す。次に、表示制御部104は、画素677の垂直方向、一つ上の画素676について、駆動信号Out(X、Y−1)=In(X、Y−1)−(V−In(CX、CY))/2を算出し、駆動信号Out(X、Y−1)を出力する。さらに、表示制御部104は、画素677の垂直方向、さらに一つ上の画素675について、駆動信号Out(X、Y−2)=In(X、Y−2)−(V−In(CX、CY))/2を算出し、駆動信号Out(X、Y−2)を出力する。
ここで、CX、CYは、フレーム画像内における画素677の水平位置及び垂直位置を示す。
このケースにおいては、画素677が表示部110の下端の画素部に対応して配置されている場合に有効である。
以上記した変形例(3)では劣化検出対象の画素に対して、その画素の垂直方向に隣接する2画素を含めて輝度分散を行なう場合を例示したが、本願発明では隣接する画素は1画素であってもよい。
2.3 変形例(4)
実施の形態2の画像表示システム1bの別の変形例について説明する。
図28に示すように、表示部110に表示すべき1個のフレーム画像内の1個の垂直ラインにおいて、画素681、682、683、684及び685が垂直方向に連続して配置されており、画素683に対応する有機EL素子が、劣化検出対象であるとする。この場合において、画素683に隣接する上下に2個の画素、合計で4個の画素に対応する有機EL素子について、輝度の分散をしてもよい。
図28に示すように、表示制御部104は、画素683について、駆動信号Out(X、Y)=Vを出力する。
表示制御部104は、画素683の垂直方向、二つ上の画素681について、駆動信号Out(X、Y−2)=In(X、Y−2)−(V−In(CX、CX))/4を算出し、駆動信号Out(X、Y−2)を出力する。
また、表示制御部104は、当該画素683の垂直方向、一つ上の画素682について、Out(X、Y−1)=In(X、Y−1)−(V−In(CX、CX))/4を算出し、駆動信号Out(X、Y−1)を出力する。
また、表示制御部104は、当該画素683の垂直方向、一つ下の画素684について、Out(X、Y+1)=In(X、Y+1)−(V−In(CX、CX))/4を算出し、駆動信号Out(X、Y+1)を出力する。
また、表示制御部104は、当該画素683の垂直方向、二つ下の画素685について、Out(X、Y+2)=In(X、Y+2)−(V−In(CX、CX))/4を算出し、駆動信号Out(X、Y+2)を出力する。
以上説明したように、劣化検出対象である有機EL素子に対応する対象画素について、輝度を補正する場合に、当該対象画素に垂直方向に隣接する上下2個、合計4個の周辺画素に対応する有機EL素子について、輝度の分散をしている。
3.実施の形態3
本発明の別の実施の形態について説明する。
3.1 画像表示システム1c
ここでは、本発明の別の実施の形態としての画像表示システム1c(図示していない)について説明する。
画像表示システム1cは、実施の形態1及び2の画像表示システムと類似の構成を有しており、画像表示システム1cは、有機EL表示装置2及び録画再生装置3から構成されている。
ここでは、劣化検出の対象である対象有機EL素子について、その対象有機EL素子の水平方向の前後に配置される有機EL素子に対応する画素及び垂直方向の上下に配置される有機EL素子に対応する画素に、輝度を分散する。
図29に示すように、表示部110に表示すべき1個のフレーム画像内の1個の垂直ラインにおいて、画素351、353及び355が垂直方向に連続して配置されており、フレーム画像内の画素353を含む1個の水平ラインにおいて、画素352、353及び354が水平方向に連続して配置されており、画素353に対応する有機EL素子が劣化検出対象であるとする。このとき、劣化検出対象の有機EL素子に対応する画素353の垂直方向上の画素351及び下の画素355、並びに画素353の水平方向前の画素352及び後の画素354に、輝度を分散する。
この図に示すように、表示制御部104は、画素353について、駆動信号Out(X、Y)=Vを出力する。ここでは、X及びYは、それぞれ、フレーム画像内における画素353の水平位置及び垂直位置を示す。
次に、表示制御部104は、画素353の垂直方向、一つ上の画素351について、駆動信号Out(X、Y−1)=In(X、Y−1)−(V−In(CX、CY))/4を算出し、駆動信号Out(X、Y−1)を出力する。ここで、CX、CYは、フレーム画像内における画素353の水平位置及び垂直位置を示す。また、表示制御部104は、画素353の垂直方向、一つ下の画素355についての駆動信号Out(X、Y+1)=In(X、Y+1)−(V−In(CX、CY))/4を算出し、駆動信号Out(X、Y+1)を出力する。
次に、表示制御部104は、画素353の水平方向、一つ前の画素352について、駆動信号Out(X−1、Y)=In(X−1、Y)−(V−In(CX、CY))/4を算出し、駆動信号Out(X−1、Y)を出力する。また、表示制御部104は、画素353の水平方向、一つ後の画素354についての駆動信号Out(X+1、Y)=In(X+1、Y)−(V−In(CX、CY))/4を算出し、駆動信号Out(X+1、Y)を出力する。
次に、表示制御部104の動作について、フローチャートを用いて説明する。なお、同様の動作について、既に、図22に示すフローチャート及び図23〜図25に示す状態遷移図において説明している。実施の形態3では、図25に代えて、図30に示す状態遷移図を用いればよい。
表示制御部104は、DotClockイベントが発行されるのを待つ。ここで、DotClockイベントは、上述したように、各画素の表示の動作を開始することを示すイベントである。DotClockイベントが発行されたとき、フラグCflg=「1」以外であれば(ステップS432)、表示制御部104は、継続してDotClockイベントが発行されるのを待つ。
DotClockイベントが発行されたとき、フラグCflg=「1」であれば(ステップS431)、表示制御部104は、「CY−1=Y、かつ、CX=X」であるか否かを判断し(ステップS434)、「CY−1=Y、かつ、CX=X」である場合に(ステップS434でYES)、駆動信号Out(X、Y)=In(X、Y)−(V−In(CX、CY))/4を算出し、駆動信号Out(X、Y)を出力する(ステップS436a)。
「CY−1=Y、かつ、CX=X」でない場合(ステップS434でNO)、表示制御部104は、「CY+1=Y、かつ、CX=X」であるか否かを判断し(ステップS435)、「CY+1=Y、かつ、CX=X」である場合に(ステップS435でYES)、ステップS436aへ制御を移す。
「CY+1=Y、かつ、CX=X」でない場合に(ステップS435でNO)、表示制御部104は、「CY=Y、かつ、CX−1=X」であるか否かを判断し(ステップS435a)、「CY=Y、かつ、CX−1=X」である場合に(ステップS435aでYES)、ステップS436aへ制御を移す。
「CY=Y、かつ、CX−1=X」でない場合に(ステップS435aでNO)、表示制御部104は、「CY=Y、かつ、CX+1=X」であるか否かを判断し(ステップS435b)、「CY=Y、かつ、CX+1=X」である場合(ステップS435bでYES)、ステップS436aへ制御を移す。
「CY=Y、かつ、CX+1=X」でない場合(ステップS435bでNO)、表示制御部104は、「CY=Y、かつ、CX=X」であるか否かを判断し(ステップS437)、「CY=Y、かつ、CX=X」である場合(ステップS437でYES)、駆動信号Out(X、Y)=Vを算出し、駆動信号Out(X、Y)を出力する(ステップS438)。
「CY=Y、かつ、CX=X」でない場合(ステップS437でNO)、表示制御部104は、駆動信号Out(X、Y)=In(X、Y)を算出し、駆動信号Out(X、Y)を出力する(ステップS439)。
次に、表示制御部104は、Xに「1」を加算し(ステップS440)、DotClockイベントの発行待ちに移行する(ステップS433)。
以上説明したように、画像表示システム1cの有機EL表示装置2は、劣化検出の対象である対象有機EL素子について、その対象有機EL素子の垂直方向の上下、及び水平方向の前後に配置される有機EL素子に対応する画素に、輝度を分散する。
3.2 変形例(5)
実施の形態3の画像表示システム1cの変形例について説明する。
図31に示すように、表示部110に表示されるべきフレーム画像内において、水平方向に3個、垂直方向に3個、合計9個の画素361〜369が行列状に配置されている。つまり、劣化検出対象である有機EL素子に対応する画素365を含む水平ライン上において、画素365の水平方向、前後に、画素364及び366が隣接する。また、画素365において前記水平ラインに交差する垂直ライン上に、画素365の垂直方向、上下に、画素362及び368が隣接する。さらに、画素362の水平方向、両側に、画素361及び363が隣接し、画素368の水平方向、両側に、画素367及び369が隣接する。ここで、合計9個の画素の行列の中央に配置されている画素365に対応する有機EL素子が、劣化検出対象であるとする。このとき、劣化検出対象である有機EL素子に対応する画素365の水平方向、前後の画素364及び画素366、画素365の垂直方向、上下の画素362及び画素368、並びに、画素365の上下、斜め方向の画素361、363、367及び369に輝度を分散する。
図31に示すように、表示制御部104は、画素365について、駆動信号Out(X、Y)=Vを出力する。ここでは、X及びYは、それぞれ、画像フレーム上の画素365の水平位置及び垂直位置を示す。
また、表示制御部104は、画素361について、駆動信号Out(X−1、Y−1)=In(X−1、Y−1)−(V−In(CX、CY))/8を算出し、駆動信号Out(X−1、Y−1)を出力し、画素362について、駆動信号Out(X、Y−1)=In(X、Y−1)−(V−In(CX、CY))/8を算出し、駆動信号Out(X、Y−1)を出力し、表示制御部104は、画素363について、駆動信号Out(X+1、Y−1)=In(X+1、Y−1)−(V−In(CX、CY))/8を算出し、駆動信号Out(X+1、Y−1)を出力する。
また、表示制御部104は、画素364について、駆動信号Out(X−1、Y)=In(X−1、Y)−(V−In(CX、CY))/8を算出し、駆動信号Out(X−1、Y)を出力し、画素366について、駆動信号Out(X+1、Y)=In(X+1、Y)−(V−In(CX、CY))/8を算出し、駆動信号Out(X+1、Y)を出力する。
さらに、表示制御部104は、画素367について、駆動信号Out(X−1、Y+1)=In(X−1、Y+1)−(V−In(CX、CY))/8を算出し、駆動信号Out(X−1、Y+1)を出力し、画素368について、駆動信号Out(X、Y+1)=In(X、Y+1)−(V−In(CX、CY))/8を算出し、駆動信号Out(X、Y+1)を出力し、表示制御部104は、画素369について、駆動信号Out(X+1、Y+1)=In(X+1、Y+1)−(V−In(CX、CY))/8を算出し、駆動信号Out(X+1、Y+1)を出力する。
3.3 変形例(6)
実施の形態3の画像表示システム1cのさらに別の変形例について説明する。
(1)図32に示すように、表示部110に表示すべき1個のフレーム画像内の1個の水平ライン上に、画素501及び502が連続して配置されており、また、画素501において前記水平ラインに交差する垂直ライン上に、画素501の垂直方向、下側に、画素503が隣接している。ここで、画素501に対応する有機EL素子が、劣化検出対象であるとする。このとき、画素502及び503に輝度を分散する。
図32に示すように、表示制御部104は、画素501について、駆動信号Out(X、Y)=Vを出力する。ここでは、X及びYは、それぞれ、画像フレーム上の画素501の水平位置及び垂直位置を示す。
また、表示制御部104は、画素502について、駆動信号Out(X+1、Y)=In(X+1、Y)−(V−In(CX、CY))/2を算出し、駆動信号Out(X+1、Y)を出力し、画素503について、駆動信号Out(X、Y+1)=In(X、Y+1)−(V−In(CX、CY))/2を算出し、駆動信号Out(X、Y+1)を出力する。
このケースにおいては、画素501が表示部110の左上端の画素部に対応して配置されている場合に有効である。
(2)図33に示すように、表示部110に表示すべき1個のフレーム画像内の1個の水平ライン上に、画素521及び522が連続して配置されており、また、画素522において前記水平ラインに交差する垂直ライン上に、画素522の垂直方向、下側に、画素523が隣接している。ここで、画素522に対応する有機EL素子が、劣化検出対象であるとする。このとき、画素521及び523に輝度を分散する。
図33に示すように、表示制御部104は、画素522について、駆動信号Out(X、Y)=Vを出力する。ここでは、X及びYは、それぞれ、画像フレーム上の画素522の水平位置及び垂直位置を示す。
また、表示制御部104は、画素521について、駆動信号Out(X−1、Y)=In(X−1、Y)−(V−In(CX、CY))/2を算出し、駆動信号Out(X−1、Y)を出力し、画素523について、駆動信号Out(X、Y+1)=In(X、Y+1)−(V−In(CX、CY))/2を算出し、駆動信号Out(X、Y+1)を出力する。
このケースにおいては、画素522が表示部110の右上端の画素部に対応して配置されている場合に有効である。
(3)図34に示すように、表示部110に表示すべき1個のフレーム画像内の1個の水平ライン上に、画素542及び543が連続して配置されており、また、画素542において前記水平ラインに交差する垂直ライン上に、画素542の垂直方向、上側に、画素541が隣接している。ここで、画素542に対応する有機EL素子が、劣化検出対象であるとする。このとき、画素541及び543に輝度を分散する。
図34に示すように、表示制御部104は、画素542について、駆動信号Out(X、Y)=Vを出力する。ここでは、X及びYは、それぞれ、画像フレーム上の画素542の水平位置及び垂直位置を示す。
また、表示制御部104は、画素541について、駆動信号Out(X、Y−1)=In(X、Y−1)−(V−In(CX、CY))/2を算出し、駆動信号Out(X、Y−1)を出力し、画素543について、駆動信号Out(X+1、Y)=In(X+1、Y)−(V−In(CX、CY))/2を算出し、駆動信号Out(X+1、Y)を出力する。
このケースにおいては、画素542が表示部110の左下端の画素部に対応して配置されている場合に有効である。
(4)図35に示すように、表示部110に表示すべき1個のフレーム画像内の1個の水平ライン上に、画素562及び563が連続して配置されており、また、画素563において前記水平ラインに交差する垂直ライン上に、画素563の垂直方向、上側に、画素561が隣接している。ここで、画素563に対応する有機EL素子が、劣化検出対象であるとする。このとき、画素561及び562に輝度を分散する。
図35に示すように、表示制御部104は、画素563について、駆動信号Out(X、Y)=Vを出力する。ここでは、X及びYは、それぞれ、画像フレーム上の画素563の水平位置及び垂直位置を示す。
また、表示制御部104は、画素561について、駆動信号Out(X、Y−1)=In(X、Y−1)−(V−In(CX、CY))/2を算出し、駆動信号Out(X、Y−1)を出力し、画素562について、駆動信号Out(X−1、Y)=In(X−1、Y)−(V−In(CX、CY))/2を算出し、駆動信号Out(X−1、Y)を出力する。
このケースにおいては、画素563が表示部110の右下端の画素部に対応して配置されている場合に有効である。
3.4 変形例(7)
実施の形態3の画像表示システム1cのさらに別の変形例について説明する。
(1)図36に示すように、表示部110に表示すべき1個のフレーム画像内の1個の水平ライン上に、画素511、512及び513が連続して配置されており、また、画素511において前記水平ラインに交差する垂直ライン上に、画素511の垂直方向、下側に、画素514及び516が隣接している。また、画素512の垂直方向、下側に、画素515が隣接している。ここで、画素511に対応する有機EL素子が、劣化検出対象であるとする。このとき、画素512〜516に輝度を分散する。
図36に示すように、表示制御部104は、画素511について、駆動信号Out(X、Y)=Vを出力する。ここでは、X及びYは、それぞれ、画像フレーム上の画素511の水平位置及び垂直位置を示す。また、表示制御部104は、画素512について、駆動信号Out(X+1、Y)=In(X+1、Y)−(V−In(CX、CY))/5を算出し、駆動信号Out(X+1、Y)を出力し、画素513について、駆動信号Out(X+2、Y)=In(X+2、Y)−(V−In(CX、CY))/5を算出し、駆動信号Out(X+2、Y)を出力する。
また、表示制御部104は、画素514について、駆動信号Out(X、Y+1)=In(X、Y+1)−(V−In(CX、CY))/5を算出し、駆動信号Out(X、Y+1)を出力し、画素515について、駆動信号Out(X+1、Y+1)=In(X+1、Y+1)−(V−In(CX、CY))/5を算出し、駆動信号Out(X+1、Y+1)を出力する。
さらに、表示制御部104は、画素516について、駆動信号Out(X、Y+2)=In(X、Y+2)−(V−In(CX、CY))/5を算出し、駆動信号Out(X、Y+2)を出力する。
このケースにおいては、画素511が表示部110の左上端の画素部に対応して配置されている場合に有効である。
(2)図37に示すように、表示部110に表示すべき1個のフレーム画像内の1個の水平ライン上に、画素531、532及び533が連続して配置されており、また、画素533において前記水平ラインに交差する垂直ライン上に、画素533の垂直方向、下側に、画素535及び536が隣接している。また、画素532の垂直方向、下側に、画素534が隣接している。ここで、画素533に対応する有機EL素子が、劣化検出対象であるとする。このとき、画素531、532、534〜536に輝度を分散する。
図37に示すように、表示制御部104は、画素533について、駆動信号Out(X、Y)=Vを出力する。ここでは、X及びYは、それぞれ、画像フレーム上の画素533
の水平位置及び垂直位置を示す。また、表示制御部104は、画素531について、駆動信号Out(X−2、Y)=In(X−2、Y)−(V−In(CX、CY))/5を算出し、駆動信号Out(X−2、Y)を出力し、画素532について、駆動信号Out(X−1、Y)=In(X−1、Y)−(V−In(CX、CY))/5を算出し、駆動信号Out(X−1、Y)を出力する。
また、表示制御部104は、画素534について、駆動信号Out(X−1、Y+1)=In(X−1、Y+1)−(V−In(CX、CY))/5を算出し、駆動信号Out(X−1、Y+1)を出力し、画素535について、駆動信号Out(X、Y+1)=In(X、Y+1)−(V−In(CX、CY))/5を算出し、駆動信号Out(X、Y+1)を出力する。
さらに、表示制御部104は、画素536について、駆動信号Out(X、Y+2)=In(X、Y+2)−(V−In(CX、CY))/5を算出し、駆動信号Out(X、Y+2)を出力する。
このケースにおいては、画素533が表示部110の右上端の画素部に対応して配置されている場合に有効である。
(3)図38に示すように、表示部110に表示すべき1個のフレーム画像内の1個の水平ライン上に、画素554、555及び556が連続して配置されており、また、画素554において前記水平ラインに交差する垂直ライン上に、画素554の垂直方向、上側に、画素552及び551が隣接している。また、画素555の垂直方向、上側に、画素553が隣接している。ここで、画素554に対応する有機EL素子が、劣化検出対象であるとする。このとき、画素551〜553、555及び556に輝度を分散する。
図38に示すように、表示制御部104は、画素554について、駆動信号Out(X、Y)=Vを出力する。ここでは、X及びYは、それぞれ、画像フレーム上の画素554の水平位置及び垂直位置を示す。また、表示制御部104は、画素555について、駆動信号Out(X+1、Y)=In(X+1、Y)−(V−In(CX、CY))/5を算出し、駆動信号Out(X+1、Y)を出力し、画素556について、駆動信号Out(X+2、Y)=In(X+2、Y)−(V−In(CX、CY))/5を算出し、駆動信号Out(X+2、Y)を出力する。
また、表示制御部104は、画素552について、駆動信号Out(X、Y−1)=In(X、Y−1)−(V−In(CX、CY))/5を算出し、駆動信号Out(X、Y−1)を出力し、画素553について、駆動信号Out(X+1、Y−1)=In(X+1、Y−1)−(V−In(CX、CY))/5を算出し、駆動信号Out(X+1、Y−1)を出力する。
さらに、表示制御部104は、画素551について、駆動信号Out(X、Y−2)=In(X、Y−2)−(V−In(CX、CY))/5を算出し、駆動信号Out(X、Y−2)を出力する。
このケースにおいては、画素554が表示部110の左下端の画素部に対応して配置されている場合に有効である。
(4)図39に示すように、表示部110に表示すべき1個のフレーム画像内の1個の水平ライン上に、画素574、575及び576が連続して配置されており、また、画素576において前記水平ラインに交差する垂直ライン上に、画素576の垂直方向、上側に、画素571及び573が隣接している。また、画素575の垂直方向、上側に、画素572が隣接している。ここで、画素576に対応する有機EL素子が、劣化検出対象で
あるとする。このとき、画素571〜575に輝度を分散する。
図39に示すように、表示制御部104は、画素576について、駆動信号Out(X、Y)=Vを出力する。ここでは、X及びYは、それぞれ、画像フレーム上の画素576の水平位置及び垂直位置を示す。また、表示制御部104は、画素574について、駆動信号Out(X−2、Y)=In(X−2、Y)−(V−In(CX、CY))/5を算出し、駆動信号Out(X−2、Y)を出力し、画素575について、駆動信号Out(X−1、Y)=In(X−1、Y)−(V−In(CX、CY))/5を算出し、駆動信号Out(X−1、Y)を出力する。
また、表示制御部104は、画素572について、駆動信号Out(X−1、Y−1)=In(X−1、Y−1)−(V−In(CX、CY))/5を算出し、駆動信号Out(X−1、Y−1)を出力し、画素573について、駆動信号Out(X、Y−1)=In(X、Y−1)−(V−In(CX、CY))/5を算出し、駆動信号Out(X、Y−1)を出力する。
さらに、表示制御部104は、画素571について、駆動信号Out(X、Y−2)=In(X、Y−2)−(V−In(CX、CY))/5を算出し、駆動信号Out(X、Y−2)を出力する。
このケースにおいては、画素576が表示部110の右下端の画素部に対応して配置されている場合に有効である。
4.実施の形態4
本発明の別の実施の形態について説明する。
4.1 画像表示システム1d
ここでは、本発明の別の実施の形態としての画像表示システム1d(図示していない)について説明する。
画像表示システム1dは、上記の各実施の形態の画像表示システムと類似の構成を有しており、画像表示システム1dは、有機EL表示装置2及び録画再生装置3から構成されている。
ここでは、時間的に連続して再生されるべき1個の対象フレーム画像及び1個又は複数の周辺フレーム画像(言い換えると、近傍フレーム画像)に関して、劣化検出の対象である対象有機EL素子について、対象フレーム画像内でその対象有機EL素子に対応する対象画素を補正輝度値により発光させ、対象フレーム画像に時間的に後続して再生されるべき1個又は複数の周辺フレーム画像において、対象画素に対応する位置の周辺画素に、輝度を分散する。
言い換えると、劣化検出対象である対象発光素子の原輝度値に対する補正輝度値の差分を相殺する輝度値を、前記対象発光素子に相当する対象画素が属するフレーム画像と再生時間軸上に並ぶフレーム画像における対応画素若しくはその周辺画素に分散する。
なお、対象フレーム画像とは、当該対象フレーム画像内でその対象有機EL素子に対応する対象画素を含むものを言い、当該対象画素は、対象有機EL素子の補正輝度値により輝度が補正される。対象フレーム画像内の対象画素の周辺には、周辺画素が含まれる場合もある。また、周辺フレーム画像とは、対象フレーム画像に時間的に後続して再生されるべきフレーム画像であって、対象画素に対応する周辺画素を含むものを言い、当該周辺画素に輝度が分散される。
図40に示すように、時間的に連続して再生されるべき第1〜第5フレーム画像のそれぞれにおいて、劣化検出の対象である対象有機EL素子に対応する位置の画素371、372、373、374及び375が存在するものとする。
表示制御部104は、第3フレーム画像内の画素373を補正輝度値により発光させる。つまり、表示制御部104は、画素373について、駆動信号Out(t、X、Y)=Vを出力する。ここでは、tは、第3フレーム画像を表示すべき時刻を示し、X及びYは、それぞれ、第3フレーム画像内における画素373の水平位置及び垂直位置を示す。画素373は、対象画素であり、第3フレーム画像は、対象フレームである。
また、表示制御部104は、第3フレーム画像に時間的に後続して再生されるべき第4フレーム画像内の画素374に、輝度を分散する。つまり、表示制御部104は、画素374について、駆動信号Out(t+1、X、Y)=In(t+1、X、Y)−(V−In(CX、CY))を算出し、駆動信号Out(t+1、X、Y)を出力する。ここで、CX、CYは、第3フレーム画像内における画素373の水平位置及び垂直位置を示す。
なお、第1、第2及び第5フレーム画像については、輝度の補正をしないので、表示制御部104は、第1フレーム画像の画素371について、駆動信号Out(t−2、X、Y)=In(t−2、X、Y)を算出し、駆動信号Out(t−2、X、Y)を出力し、第2フレーム画像の画素372について、駆動信号Out(t−1、X、Y)=In(t−1、X、Y)を算出し、駆動信号Out(t−1、X、Y)を出力し、第5フレーム画像の画素375について、駆動信号Out(t+2、X、Y)=In(t+2、X、Y)を算出し、駆動信号Out(t+2、X、Y)を出力する。
次に、表示制御部104の動作について、図41に示すフローチャートを用いて説明する。
表示制御部104は、水平ライン番号CY、補正画素位置CX及び補正輝度値Vを読み出し(ステップS401)、フラグtflgを「1」に設定し(ステップS402a)、次に、表示部110に対して、補正駆動処理を行う(ステップS403a)。
次に、ステップS403aの補正駆動処理の詳細について、図42〜図44に示す状態遷移図を用いて説明する。
表示制御部104は、VSYNCイベントが発行されるのを待つ。VSYNCイベントは、上述したように、垂直同期の動作を開始することを示すイベントである。VSYNCイベントが発行されたとき、フラグtflg>0以外であれば(ステップS472)、表示制御部104は、継続してVSYNCイベントが発行されるのを待つ。VSYNCイベントが発行されたとき、フラグtflg>0であれば(ステップS471)、変数Yを「1」に設定し(ステップS474)、フラグtflgに「1」を加算し(ステップS475)、フラグtflg<4かどうかを判断し(ステップS476)、フラグtflg<4でなければ(ステップS476でNO)、フラグtflgを「0」に設定する(ステップS477)。フラグtflg<4であれば(ステップS476でYES)、何もしない。次に、表示制御部104は、VSYNCイベントの発行待ちに移行する(ステップS473)。
また、表示制御部104は、HSYNCイベントが発行されるのを待つ。HSYNCイベントは、上述したように、水平同期の動作を開始することを示すイベントである。HSYNCイベントが発行されたとき、フラグtflg>0以外であれば(ステップS482)、表示制御部104は、継続してHSYNCイベントが発行されるのを待つ。HSYNCイベントが発行されたとき、フラグtflg>0であれば(ステップS481)、変数Xを「1」に設定し(ステップS484)、変数Yに「1」を加算する(ステップS485)。次に、HSYNCイベントの発行待ちに移行する(ステップS483)。
さらに、表示制御部104は、DotClockイベントが発行されるのを待つ。ここで、DotClockイベントは、上述したように、各画素の表示の動作を開始すること
を示すイベントである。DotClockイベントが発行されたとき、フラグtflg>0以外であれば(ステップS492)、表示制御部104は、継続してDotClockイベントが発行されるのを待つ。DotClockイベントが発行されたとき、フラグtflg>0であれば(ステップS491)、「CY=Y、かつCX=X」であるか否かを判断し(ステップS494)、「CY=Y、かつCX=X」である場合に(ステップS494でYES)、tflg=2であるか否かを判断し(ステップS495)、tflg=2でない場合(ステップS495でNO)、駆動信号Out(X、Y)=In(X、Y)−(V−InC)を算出し、駆動信号Out(X、Y)を出力する(ステップS496)。
tflg=2である場合(ステップS495でYES)、表示制御部104は、駆動信号Out=Vを出力し(ステップS497)、InC=In(X、Y)を取得し記憶する(ステップS498)。
「CY=Y、かつ、CX=X」でない場合(ステップS494でNO)、表示制御部104は、駆動信号Out=In(X、Y)を出力する(ステップS499)。
次に、表示制御部104は、Xに「1」を加算し(ステップS500)、DotClockイベントの発行待ちに移行する(ステップS493)。
以上説明したように、画像表示システム1dの有機EL表示装置2は、劣化検出の対象である対象有機EL素子について、時間的に連続して再生すべき複数のフレーム画像のうち、時間的に後に再生されるフレーム画像内の有機EL素子に対応する画素に、輝度を分散する。
4.2 変形例(8)
実施の形態4の画像表示システム1dの変形例について、実施の形態4と異なる点を中心として説明する。
図45に示すように、時間的に連続して再生されるべき第1〜第5フレーム画像のそれぞれにおいて、劣化検出の対象である対象有機EL素子に対応する位置の画素371a、372a、373a、374a及び375aが存在するものとする。
表示制御部104は、第3フレーム画像内の画素373aを補正輝度値により発光させる。つまり、表示制御部104は、画素373aについて、駆動信号Out(t、X、Y)=Vを出力する。
また、表示制御部104は、第3フレーム画像に時間的に後続して再生されるべき第4フレーム画像内及び第5フレーム画像像内の画素374a及び375aに、輝度を分散する。つまり、表示制御部104は、画素374aについて、駆動信号Out(t+1、X、Y)=In(t+1、X、Y)−(V−In(CX、CY))/2を算出し、駆動信号Out(t+1、X、Y)を出力し、画素375aについて、駆動信号Out(t+2、X、Y)=In(t+2、X、Y)−(V−In(CX、CY))/2を算出し、駆動信号Out(t+2、X、Y)を出力する。
なお、第1及び第2フレーム画像については、輝度の補正をしないので、表示制御部104は、第1フレーム画像の画素371aについて、駆動信号Out(t−2、X、Y)=In(t−2、X、Y)を算出し、駆動信号Out(t−2、X、Y)を出力し、第2フレーム画像の画素372aについて、駆動信号Out(t−1、X、Y)=In(t−1、X、Y)を算出し、駆動信号Out(t−1、X、Y)を出力する。
4.3 変形例(9)
実施の形態4の画像表示システム1dの変形例について説明する。
ここでは、上記における輝度の分散に加えて、さらに、対象フレーム画像内で、対象画
素の周辺画素、及び、各周辺フレーム画像において、対象画素に対応する位置の画素の周辺画素に、輝度を分散する。
図46〜図48に示すように、第1〜第3フレーム画像400a、b、cは、時間的に連続して再生されるべきものであり、第1フレーム画像400aは、行列状に配された合計9個の画素401〜409を含み、第2フレーム画像400bは、行列状に配された合計9個の画素411〜419を含み、第3フレーム画像400cは、行列状に配された合計9個の画素421〜429を含む。
表示制御部104は、図46に示すように、第1フレーム画像400a内の各画素について、次の式に従って、駆動信号Outを算出して出力する。
画素401について、Out(t,x-1,y-1)=In(t,x-1,y-1) - (V - In(Cx,Cy))/26。
画素404について、Out(t,x-1,y) = In(t,x-1,y) - (V - In(Cx,Cy))/26。
画素407について、Out(t,x-1,y+1)=In(t,x-1,y+1) - (V - In(Cx,Cy))/26。
画素402について、Out(t,x,y-1) = In(t,x,y-1) - (V - In(Cx,Cy))/26。
画素405について、Out(t,x,y) = V。
画素408について、Out(t,x,y+1) = In(t,x,y+1) - (V - In(Cx,Cy))/26
画素403について、Out(t,x+1,y-1)=In(t,x+1,y-1) -(V - In(Cx,Cy))/26。
画素406について、Out(t,x+1,y) = In(t,x+1,y) - (V - In(Cx,Cy))/26。
画素409について、Out(t,x+1,y+1)=In(t,x+1,y+1) - (V - In(Cx,Cy))/26。
また、表示制御部104は、図47に示すように、第2フレーム画像400b内の各画素について、次の式に従って、駆動信号Outを算出して出力する。
画素411について、Out(t+1,x-1,y-1)=In(t+1,x-1,y-1) - (V - In(Cx,Cy))/26。
画素414について、Out(t+1,x-1,y)=In(t+1,x-1,y) - (V - In(Cx,Cy))/26。
画素417について、Out(t+1,x-1,y+1)=In(t+1,x-1,y+1) - (V - In(Cx,Cy))/26。
画素412について、Out(t+1,x,y-1)=In(t+1,x,y-1) - (V - In(Cx,Cy))/26。
画素415について、Out(t+1,x,y) = In(t+1,x,y) - (V - In(Cx,Cy))/26。
画素418について、Out(t+1,x,y+1)=In(t+1,x,y+1) - (V - In(Cx,Cy))/26。
画素413について、Out(t+1,x+1,y-1)=In(t+1,x+1,y-1) - (V - In(Cx,Cy))/26。
画素416について、Out(t+1,x+1,y)=In(t+1,x+1,y) - (V - In(Cx,Cy))/26。
画素419について、Out(t+1,x+1,y+1)=In(t+1,x+1,y+1) - (V - In(Cx,Cy))/26。
さらに、表示制御部104は、図48に示すように、第3フレーム画像400c内の各画素について、次の式に従って、駆動信号Outを算出して出力する。
画素421について、Out(t+2,x-1,y-1)=In(t+2,x-1,y-1) - (V - In(Cx,Cy))/26。
画素424について、Out(t+2,x-1,y)=In(t+2,x-1,y) - (V - In(Cx,Cy))/26。
画素427について、Out(t+2,x-1,y+1)=In(t+2,x-1,y+1) - (V - In(Cx,Cy))/26。
画素422について、Out(t+2,x,y-1)=In(t+2,x,y-1) - (V - In(Cx,Cy))/26。
画素425について、Out(t+2,x,y) = In(t+2,x,y) - (V - In(Cx,Cy))/26。
画素428について、Out(t+2,x,y+1)=In(t+2,x,y+1) - (V - In(Cx,Cy))/26。
画素423について、Out(t+2,x+1,y-1)=In(t+2,x+1,y-1) - (V - In(Cx,Cy))/26。
画素426について、Out(t+2,x+1,y)=In(t+2,x+1,y) - (V - In(Cx,Cy))/26。
画素429について、Out(t+2,x+1,y+1)=In(t+2,x+1,y+1) - (V - In(Cx,Cy))/26。
4.4 その他の変形例
上記において、時間的に連続して再生されるべき1個の対象フレーム画像及び当該対象フレーム画像に後続して再生されるべき1個又は複数の周辺フレーム画像に関して、劣化検出の対象である対象有機EL素子について、対象フレーム画像内でその対象有機EL素
子に対応する対象画素を補正輝度値により発光させ、対象フレーム画像に時間的に後続して再生されるべき1個又は複数の周辺フレーム画像において、対象画素に対応する位置の周辺画素に、輝度を分散している。しかし、これには限定されない。
例えば、時間的に連続して再生されるべき第1、第2、第3、第4及び第5のフレーム画像が存在し、第1〜第5のフレーム画像をメモリに記憶しておくことにより、第1、第2、第3、第4及び第5のフレーム画像について、第1及び第2のフレーム画像を周辺フレーム画像とし、第3フレーム画像を対象フレーム画像とし、第4及び第5のフレーム画像を周辺フレーム画像とすることができる。
具体的には、劣化検出の対象である対象有機EL素子について、対象フレーム画像である第3のフレーム画像内でその対象有機EL素子に対応する対象画素の輝度を、補正輝度値に、メモリ上において、変更して書き込む。また、第1、第2、第4及び第5の周辺フレーム画像のそれぞれにおいて、対象画素に対応する位置の周辺画素に、輝度を分散させるように、メモリ上において、輝度を変更して書き込む。
その後、メモリに記憶されている第1〜第5のフレーム画像をこの順序で読み出し、各フレーム画像の各画素を表示するように制御する。
このようにすれば、対象フレーム画像の前後に再生されるべき周辺フレーム画像に、輝度を分散させることができる。
5.実施の形態5
本発明の別の実施の形態について説明する。
5.1 画像表示システム1e
ここでは、本発明の別の実施の形態としての画像表示システム1e(図示していない)について説明する。
画像表示システム1eは、上記の各実施の形態の画像表示システムと類似の構成を有しており、画像表示システム1eは、有機EL表示装置2及び録画再生装置3から構成されている。
実施の形態5では、表示部110に表示すべきフレーム画像内の1個の水平ラインについて、隣接する2個の有機EL素子が劣化検出の対象であり、2個の対象有機EL素子に関して、当該水平ライン内において、その隣接する2個の対象有機EL素子の水平方向の前後に配置される有機EL素子に対応する周辺画素に、輝度を分散している。
図49に示すように、表示部110に表示すべきフレーム画像内の1個の水平ラインにおいて、6個の画素601、602、603、604、605及び606がこの順序で隣接して配列されている。
ここで、画素603及び604にそれぞれ対応する2個の有機EL素子が、劣化検出対象であるとする。
この場合において、対象有機EL素子についての補正輝度値による補正の対象となる対象画素の水平方向、両隣りの2個の周辺画素について、輝度を分散するものとする。
表示制御部104は、画素603について、駆動信号Out(X+2、Y)=Vを算出し、駆動信号Out(X+2、Y)を出力し、画素604について、駆動信号Out(X+3、Y)=Vを算出し、駆動信号Out(X+3、Y)を出力する。
また、表示制御部104は、画素602について、駆動信号Out(X+1、Y)=In(X+1、Y)−(2V−In(CX1、CY1)−In(CX2、CY2))/2を算出し、駆動信号Out(X+1、Y)を出力し、画素605について、駆動信号Out(X+4、Y)=In(X+4、Y)−(2V−In(CX1、CY1)−In(CX2
、CY2))/2を算出し、駆動信号Out(X+4、Y)を出力する。
さらに、表示制御部104は、画素601について、駆動信号Out(X、Y)=In(X、Y)を出力し、画素606について、駆動信号Out(X+5、Y)=In(X+5、Y)を出力する。つまり、画素601及び606については、輝度を補正しない。
ここで、X及びYは、それぞれ、画素601の水平位置及び垂直位置を示す。また、CX1及びCY1は、それぞれ、対象有機EL素子に対応する画素603の水平位置及び垂直位置を示し、CX2及びCY2は、それぞれ、対象有機EL素子に対応する画素604の水平位置及び垂直位置を示す。
5.2 変形例(10)
実施の形態5の画像表示システム1eの変形例について説明する。
ここでは、表示部110が有し、劣化検出の対象である2個の対象有機EL素子が、その間に、検出対象でない1個の有機EL素子を挟んで、同一の水平ライン上に配されている場合に関する。
図50に示すように、表示部110に表示すべきフレーム画像内の1個の水平ラインにおいて、7個の画素621、622、623、624、625、626及び627がこの順序で隣接して配列されている。
ここで、画素623及び625にそれぞれ対応する2個の有機EL素子が、劣化検出対象であるとする。
この場合において、各対象有機EL素子についての補正輝度値による補正の対象となる対象画素の水平方向、両隣りの2個の周辺画素及び2個の対象画素に挟まれた周辺画素について、輝度の分散がされるものとする。
表示制御部104は、画素623に対応する有機EL素子について、補正輝度値Vを取得し、画素625に対応する有機EL素子について、補正輝度値Vを取得するものとする。
表示制御部104は、画素623について、駆動信号Out(X+2、Y)=Vを算出し、駆動信号Out(X+2、Y)を出力し、画素625について、駆動信号Out(X+4、Y)=Vを算出し、駆動信号Out(X+4、Y)を出力する。
また、表示制御部104は、画素622について、駆動信号Out(X+1、Y)=In(X+1、Y)−(2V−In(CX1、CY1)−In(CX2、CY2))/3を算出し、駆動信号Out(X+1、Y)を出力し、画素624について、駆動信号Out(X+3、Y)=In(X+3、Y)−(2V−In(CX1、CY1)−In(CX2、CY2))/3を算出し、駆動信号Out(X+3、Y)を出力し、画素626について、駆動信号Out(X+5、Y)=In(X+5、Y)−(2V−In(CX1、CY1)−In(CX2、CY2))/3を算出し、駆動信号Out(X+5、Y)を出力する。
さらに、表示制御部104は、画素621について、駆動信号Out(X、Y)=In(X、Y)を出力し、画素627について、駆動信号Out(X+6、Y)=In(X+6、Y)を出力する。つまり、画素621及び627については、輝度を補正しない。
ここで、X及びYは、それぞれ、画素621の水平位置及び垂直位置を示す。また、CX1及びCY1は、それぞれ、対象有機EL素子に対応する画素623の水平位置及び垂直位置を示し、CX2及びCY2は、それぞれ、対象有機EL素子に対応する画素625の水平位置及び垂直位置を示す。
以上説明した方法は、表示部110に表示すべきフレーム画像内の1個の垂直ラインに
ついて、劣化検出の対象である2個の有機EL素子が、その間に、劣化検出の対象でない1個の有機EL素子を挟んで、同一の垂直ライン上に配されている場合において、同様に適用できる。
6.その他の変形例
本発明を上記の各実施の形態及び各変形例に基づいて説明してきたが、本発明は、上記の各実施の形態及び各変形例に限定されないのはもちろんである。以下のような場合も本発明に含まれる。
(1)上記の各実施の形態及び各変形例をカラー表示を行う有機EL表示装置に適用してもよい。この場合に、表示部110は、赤色(R)を表示するR画素部、緑色(G)を表示するG画素部、及び青色(B)を表示するB画素部のセットが繰り返し配列されて構成されているものとする。
この場合において、各実施の形態及び各変形例において説明した各画素部は、R画素部、G画素部及びB画素部のセットに対応していると考えればよい。
上記実施の形態1を適用する場合について説明すると、表示制御部104は、1個のセットのR画素部に対応する有機EL素子が劣化検出の対象である場合に、当該対象セットに含まれる有機EL素子に対して、補正輝度値Vを算出し、駆動信号Out(C)=Vを出力する。
また、表示制御部104は、当該対象セットの水平方向、前側に隣接する周辺セットにつき、周辺セットのR画素部について、駆動信号Out(C−1)=In(C−1)−((V−In(C))/2を算出して、駆動信号Out(C−1)を出力する。
さらに、表示制御部104は、当該対象セットの水平方向、後側に隣接する周辺セットにつき、周辺セットのR画素部について、駆動信号Out(C+1)=In(C+1)−((V−In(C))/2を算出して、駆動信号Out(C+1)を出力する。
ここで、Cは、対象セットの水平位置を示す。
その他の実施の形態及び変形例についても同様に、カラー表示を行う有機EL表示装置に適用できる。
(2)上記の各実施の形態及び各変形例では、劣化検出の対象となる有機EL素子に対応する画素について、輝度補正をしているが、この輝度補正の目的には、限定されない。
表示部110に表示すべきフレーム画像のうち、特定の画素を特定の輝度で光らせつつ、その画素が目立たないようにしたい場合に、上記の各実施の形態及び各変形例を適用してもよい。
例えば、有機EL素子の劣化の程度は、素子毎に異なるので、劣化の程度を均一にするめために、劣化の程度が低い有機EL素子に対して、特定の輝度により光らせる場合である。この場合、当該劣化に係る有機EL素子に対応する画素が、他の画素と比較して目立たないようにすることができる。
(3)表示部110に表示すべきフレーム画像を構成する1個の画素の輝度値が、当該画素に対応する補正輝度値に近い場合に、このような画素を検出し、検出された当該画素について、輝度補正をし、当該画素の周辺画素について、輝度分散をしてもよい。また、当該画素の周辺画素について、輝度分散をしなくてもよい。この場合には、各画素の輝度値が、補正輝度値に近いので、より、当該画素が目立たなくなる。
(4)例えば、実施の形態1では、図13に示すように、輝度値の補正前の周辺画素301の輝度値、対象画素302の輝度値及び周辺画素303の輝度値の補正前合計値は、補正後の周辺画素301の輝度値、対象画素302の輝度値及び周辺画素303の輝度正後合計値に等しくなるようにしている。また、その他の実施の形態及び変形例においての補も同様である。
しかし、この例には、限定されない。補正前合計値と補正後合計値との差分が、所定の閾値以内であるとしてもよい。前記差分が、例えば、補正前合計値の10%以内であるようにしてもよい。この差分が小さければ、補正すべき画素を目立たなくすることができる。
(5)以上説明した表示装置は、例えば、テレビジョン、デジタルカメラ、ビデオカメラ、ノート型パーソナルコンピュータ、携帯電話などの電器機器に適用することができる。これらの装置は、これらの装置に入力された映像信号、又はこれらの装置内で生成された映像信号を、画像又は映像として表示する表示部を備えている。
(6)一実施態様は、複数の発光素子からなる有機EL表示デバイスに対して、発光素子の劣化検出を制御する劣化検出制御装置であって、劣化検出の対象となる発光素子に対する検出用輝度信号を取得する取得手段と、対象発光素子の原輝度信号に対する検出用輝度信号の輝度差を相殺する輝度値を、前記対象発光素子に相当する対象画素の周辺画素及び/又は前記対象画素が属するフレーム画像と再生時間軸上に近接して並ぶフレーム画像における対応画素若しくはその周辺画素に分散する分散手段と、対象画素に対して検出用輝度信号を、周辺画素及び対応画素に対して分散手段によって分散処理された後の輝度信号を出力する出力手段とを備えることを特徴とする。
また、他の実施態様は、有機EL表示装置であって、複数の発光素子からなる表示手段と、劣化検出の対象となる発光素子に対する検出用輝度信号を取得する取得手段と、対象発光素子の原輝度信号に対する検出用輝度信号の輝度差を相殺する輝度値を、前記対象発光素子に相当する対象画素の周辺画素及び/又は前記対象画素が属するフレーム画像と再生時間軸上に近接して並ぶフレーム画像における対応画素若しくはその周辺画素に分散する分散手段と、対象画素に相当する発光素子に対して検出用輝度信号を、周辺画素及び対応画素に相当する発光素子に対して分散手段によって分散処理された後の輝度信号を出力する出力手段とを備えることを特徴とする。
これらの構成によると、前記対象発光素子の原輝度信号に対する検出用輝度信号の輝度差を相殺する輝度値を、対象画素の周辺画素及び対応画素に分散するので、対象画素を他の画素と比較して目立つことがないようにできるという効果がある。特に、当該装置の電源投入直後などに、有機EL素子の劣化検出を行う場合、劣化検出の期間中、表示装置を落ち着いた色調で発光させるため、例えば、表示装置に灰色表示するときに、効果がある。
ここで、前記分散手段は、対象画素、周辺画素及び対応画素の原輝度信号が示す輝度値の合計が、検出用輝度信号及び分散処理された後の輝度信号が示す輝度値の合計と略等しくなるように、周辺画素及び対応画素の輝度信号を生成するように構成してもよい。
この構成によると、対象画素、周辺画素及び対応画素の原輝度信号が示す輝度値の合計が、検出用輝度信号及び分散処理された後の輝度信号が示す輝度値の合計と略等しくなるように、各画素に対する輝度信号を生成して出力するので、対象画素、周辺画素及び対応画素を含む部分において、分散処理の前後を通じて合計輝度値が変わらず、対象画素が他の画素と比較して目立つことはない。
ここで、前記分散手段は、前記対象発光素子の原輝度信号に対する検出用輝度信号の輝度差を相殺する輝度値を、前記対象画素が属するフレーム画像内において、前記対象画素の水平方向周辺、垂直方向周辺、又は水平方向及び垂直方向周辺に配置された前記周辺画素に分散するとしてもよい。
この構成によると、対象画素の水平方向近傍、垂直方向近傍、又は水平方向及び垂直方向近傍に配置された前記周辺画素に分散するので、静止画像が表示される場合において、対象画素が他の画素と比較して目立つことはない。
ここで、前記分散手段は、前記対象発光素子の原輝度信号に対する検出用輝度信号の輝度差を相殺する輝度値を、前記対象画素が属するフレーム画像の再生時間軸上の後のフレーム画像内において、前記対象画素に相応する対応画素及びその周辺画素に分散するとしてもよい。
この構成によると、対象画素を含むフレーム画像の再生時間軸における後のフレーム画像内において、前記対象画素に相応する対応画素及びその周辺画素に分散するので、動画像が表示される場合において、対象画素が他の画素と比較して目立つことはない。
ここで、前記分散手段は、前記対象発光素子の原輝度信号に対する検出用輝度信号の輝度差を相殺する輝度値を、前記対象画素が属するフレーム画像内において、前記対象画素の水平方向及び垂直方向周辺に配置された前記周辺画素、及び前記対象画素が属するフレーム画像の再生時間軸上の後のフレーム画像内において、前記対象画素に相応する対応画素及びその水平方向及び垂直方向周辺に配置された前記周辺画素に分散してもよい。
ここで、前記分散手段は、前記検出用輝度信号と前記対象画素の原輝度信号との輝度差を、分散対象である周辺画素及び対応画素の合計数で除し、得られた値を各周辺画素及び対応画素の原輝度信号の輝度値から差し引くことにより、当該周辺画素及び対応画素に対
する輝度信号を生成してもよい。
ここで、前記有機EL表示装置は、当該装置の電源の投入を検出したとき、一定時間を経過する毎に、劣化検出動作の指示を受けたとき、又は再生すべき映像信号から特定の映像信号を検出したときに、前記取得手段、分散手段及び出力手段に対して、検出用輝度信号の取得、輝度の分散及び各画素への輝度信号の出力をするように制御してもよい。
また、別の態様は、複数の発光素子からなる有機EL表示デバイスに対して、発光素子の劣化の検出を制御する劣化検出制御装置において用いられる劣化検出制御方法であって、劣化検出の対象となる発光素子に対する検出用輝度信号を取得する取得ステップと、対象発光素子の原輝度信号に対する検出用輝度信号の輝度差を相殺する輝度値を、前記対象発光素子に相当する対象画素の周辺画素及び/又は前記対象画素が属するフレーム画像と再生時間軸上に近接して並ぶフレーム画像における対応画素若しくはその周辺画素に分散する分散ステップと、対象画素に対して検出用輝度信号を、周辺画素及び対応画素に対して分散手段によって分散処理された後の輝度信号を出力する出力ステップとを含むことを特徴とする。
また、別の態様は、複数の発光素子からなる有機EL表示デバイスに対して、発光素子の劣化の検出を制御するコンピュータにおいて用いられる劣化検出制御用のコンピュータプログラムであって、前記コンピュータに、劣化検出の対象となる発光素子に対する検出用輝度信号を取得する取得ステップと、対象発光素子の原輝度信号に対する検出用輝度信号の輝度差を相殺する輝度値を、前記対象発光素子に相当する対象画素の周辺画素及び/又は前記対象画素が属するフレーム画像と再生時間軸上に近接して並ぶフレーム画像における対応画素若しくはその周辺画素に分散する分散ステップと、対象画素に対して検出用輝度信号を、周辺画素及び対応画素に対して分散手段によって分散処理された後の輝度信号を出力する出力ステップとを実行させるためのコンピュータプログラムである。
(7)上記の装置は、具体的には、マイクロプロセッサ、ROM、RAMなどから構成されるコンピュータシステムを含んでいる。前記RAMには、コンピュータプログラムが記憶されている。前記マイクロプロセッサが、前記コンピュータプログラムに従って動作することにより、各装置は、その機能を達成する。ここで、コンピュータプログラムは、所定の機能を達成するために、コンピュータに対する指令を示す命令コードが複数個組み合わされて構成されたものである。
(8)本発明は、上記に示す方法であるとしてもよい。また、これらの方法をコンピュータにより実現するコンピュータプログラムであるとしてもよいし、前記コンピュータプログラムからなるデジタル信号であるとしてもよい。
また、本発明は、前記コンピュータプログラム又は前記デジタル信号をコンピュータ読み取り可能な記録媒体、例えば、フレキシブルディスク、ハードディスク、CD―ROM、MO、DVD、DVD−ROM、DVD−RAM、BD(Blu−ray Disc)、半導体メモリなど、に記録したものとしてもよい。また、これらの記録媒体に記録されている前記コンピュータプログラム又は前記デジタル信号であるとしてもよい。
また、本発明は、前記コンピュータプログラム又は前記デジタル信号を、電気通信回線、無線又は有線通信回線、インターネットを代表とするネットワーク、データ放送等を経由して伝送するものとしてもよい。
また、本発明は、マイクロプロセッサとメモリとを備えたコンピュータシステムであって、前記メモリは、上記コンピュータプログラムを記憶しており、前記マイクロプロセッサは、前記コンピュータプログラムに従って動作するとしてもよい。
また、前記プログラム又は前記デジタル信号を前記記録媒体に記録して移送することにより、又は前記プログラム又は前記デジタル信号を前記ネットワーク等を経由して移送することにより、独立した他のコンピュータシステムにより実施するとしてもよい。
(9)上記実施の形態及び上記変形例をそれぞれ組み合わせるとしてもよい。
本発明を構成する各装置は、電器機器製造産業において、経営的に、また継続的及び反復的に、製造し、販売することができる。また、各装置は、映像信号を画像又は映像として表示して利用するあらゆる産業分野において、経営的に、また継続的及び反復的に、使用することができる。
1 画像表示システム
2 有機EL表示装置
3 録画再生装置
101 入出力部
102 制御部
103 フレーム画像記憶部
104 表示制御部
106 マルチプレクサ
107 電圧検出回路
108 データ線駆動回路
109 走査線駆動回路
110 表示部
111 特性パラメタ記憶部
112 駆動回路

Claims (19)

  1. 発光素子を備える画素部を複数有する表示部と、
    前記表示部に含まれる各画素部に対して、外部から入力された映像信号に対応する輝度信号を供給する駆動回路と、
    前記駆動回路に前記輝度信号を供給して前記表示部に含まれる各画素部への前記輝度信号の供給制御を行う表示制御部であって、所定の画素部に含まれる発光素子の劣化を検出するための所定の検出用輝度信号を前記駆動回路に供給する表示制御部と、を具備し、
    前記表示制御部は、前記所定の画素部に対応する前記映像信号が示す輝度値と前記所定の検出用輝度信号が示す輝度値との輝度差を相殺する輝度値を、前記所定の画素部の周辺画素部に分割し、前記周辺画素部に対応する前記映像信号が示す輝度値に前記分割された輝度値を加減算し、算出された輝度値に応じた輝度信号を前記駆動回路に供給する
    ことを特徴とする有機EL表示装置。
  2. 前記表示制御部は、前記所定の画素部に対応する前記映像信号が示す輝度値と前記周辺画素部に対応する前記映像信号が示す輝度値との合計が、前記所定の検出用輝度信号が示す輝度値と、前記分割された輝度値が加減算された前記周辺画素部に対応する輝度信号が示す輝度値との合計に略等しくなるように、前記所定の検出用輝度信号と前記所定の画素部に対応する前記映像信号との輝度差を相殺する輝度値を、前記所定の画素部の周辺画素部に分割する
    ことを特徴とする請求項1に記載の有機EL表示装置。
  3. 前記周辺画素部は、前記所定の画素部の水平方向、垂直方向、又は水平方向及び垂直方向周辺に配置された画素部である
    ことを特徴とする請求項1に記載の有機EL表示装置。
  4. 前記表示制御部は、前記所定の画素部に対応する前記映像信号が示す輝度値と前記所定の検出用輝度信号が示す輝度値との輝度差を、前記分散される周辺画素部の合計数で除し、この除して得られた値を、前記周辺画素部に対応する前記映像信号が示す輝度値に加減算して、前記周辺画素部に対応する輝度信号を供給する
    ことを特徴とする請求項1に記載の有機EL表示装置。
  5. 前記表示制御部は、
    前記有機EL表示装置が電源の投入を検出したとき、前記表示部に含まれる所定の画素部に対して、前記所定の検出用輝度信号を供給する
    ことを特徴とする請求項1に記載の有機EL表示装置。
  6. 前記表示制御部は、
    一定時間を経過する毎に、前記表示部に含まれる所定の画素部に対して、前記所定の検出用輝度信号を供給する
    ことを特徴とする請求項1に記載の有機EL表示装置。
  7. 前記表示制御部は、
    前記表示部に含まれる画素部の劣化を検出する劣化検出動作の指示を受けたとき、前記表示部に含まれる所定の画素部に対して、前記所定の検出用輝度信号を供給する
    ことを特徴とする請求項1に記載の有機EL表示装置。
  8. 前記表示制御部は、
    前記映像信号の中に特定の映像信号を検出したときに、前記表示部に含まれる所定の画素部に対して、前記所定の検出用輝度信号を供給する
    ことを特徴とする請求項1に記載の有機EL表示装置。
  9. 発光素子を備える画素部を複数有する表示部と、
    前記表示部に含まれる各画素部に対して、外部から入力された映像信号に対応する輝度信号を供給する駆動回路と、
    前記駆動回路に前記輝度信号を供給して前記表示部に含まれる各画素部への前記輝度信号の供給制御を行う表示制御部であって、所定の画素部に含まれる発光素子の劣化を検出するための所定の検出用輝度信号を供給する表示制御部と、を具備し、
    前記表示制御部は、前記所定の画素部に対応する前記映像信号が示す輝度値と前記所定の検出用輝度信号が示す輝度値との輝度差を相殺する輝度値を、前記所定の画素部において再生時間軸上後続して供給される前記映像信号に分割し、前記所定の画素部において再生時間軸上後続して供給される前記映像信号が示す輝度値に前記分割された輝度値を加減算し、算出された輝度値に応じた輝度信号を前記駆動回路に供給する
    ことを特徴とする有機EL表示装置。
  10. 前記表示制御部は、さらに、前記所定の画素部に対応する前記映像信号が示す輝度値と前記所定の検出用輝度信号が示す輝度値との輝度差を相殺する輝度値を、前記所定の画素部の周辺画素部に供給される前記映像信号であって前記周辺画素部において再生時間軸上後続して供給される映像信号に分割し、前記周辺画素部において再生時間軸上後続して供給される前記映像信号が示す輝度値に前記分割された輝度値を加減算し、算出された輝度値による輝度信号を前記周辺画素部に対して供給する
    ことを特徴とする請求項9に記載の有機EL表示装置。
  11. 前記表示制御部は、前記所定の画素部に対応する前記映像信号が示す輝度値と前記周辺画素部に対応する前記映像信号が示す輝度値との合計と、前記所定の検出用輝度信号が示す輝度値と、再生時間軸上後続して供給される前記映像信号であって前記分割された輝度値が加減算された前記所定の画素部及び前記周辺画素部に対応する前記映像信号が示す輝度値との合計とが、略等しくなるように、前記所定の検出用輝度信号と前記所定の画素部に対応する前記映像信号との輝度差を、前記所定の画素部及び前記周辺画素部において再生時間軸上後続して供給される前記映像信号に分割する
    ことを特徴とする請求項10に記載の有機EL表示装置。
  12. 前記周辺画素部は、前記所定の画素部の水平方向、垂直方向、又は水平方向及び垂直方向周辺に配置された画素部である
    ことを特徴とする請求項10に記載の有機EL表示装置。
  13. 前記表示制御部は、前記所定の画素部に対応する前記映像信号が示す輝度値と前記所定の検出用輝度信号が示す輝度値との輝度差を、前記所定の画素部及び前記分散される周辺画素部の合計数で除し、この除された値を、前記所定の画素部及び前記周辺画素部において再生時間軸上後続して供給される前記映像信号が示す輝度値に加減算して、算出された輝度値による輝度信号を供給する
    ことを特徴とする請求項10に記載の有機EL表示装置。
  14. 前記表示制御部は、
    前記有機EL表示装置が電源の投入を検出したとき、前記表示部に含まれる所定の画素部に対して、前記所定の検出用輝度信号を供給する
    ことを特徴とする請求項9に記載の有機EL表示装置。
  15. 前記表示制御部は、
    一定時間を経過する毎に、前記表示部に含まれる所定の画素部に対して、前記所定の検出用輝度信号を供給する
    ことを特徴とする請求項9に記載の有機EL表示装置。
  16. 前記表示制御部は、
    前記表示部に含まれる画素部の劣化を検出する劣化検出動作の指示を受けたとき、前記表示部に含まれる所定の画素部に対して、前記所定の検出用輝度信号を供給する
    ことを特徴とする請求項9に記載の有機EL表示装置。
  17. 前記表示制御部は、
    前記映像信号の中に特定の映像信号を検出したときに、前記表示部に含まれる所定の画素部に対して、前記所定の検出用輝度信号を供給する
    ことを特徴とする請求項9に記載の有機EL表示装置。
  18. 発光素子を備える画素部を複数有する表示部と、前記表示部に含まれる各画素部に対して、外部から入力された映像信号に対応する輝度信号を供給する駆動回路と、前記駆動回路に前記輝度信号を供給して前記表示部に含まれる各画素部への前記輝度信号の供給制御を行う表示制御部であって所定の画素部に含まれる発光素子の劣化を検出するための所定の検出用輝度信号を前記駆動回路に供給する表示制御部とを具備する有機EL表示装置の制御方法であって、
    前記所定の画素部に対応する前記映像信号が示す輝度値と前記所定の検出用輝度信号が示す輝度値との輝度差を相殺する輝度値を求めるステップと、
    前記求められた輝度値を前記所定の画素部の周辺画素部に分割し、前記周辺画素部に対応する前記映像信号が示す輝度値に前記分割された輝度値を加減算し、算出された輝度値に応じた輝度信号を前記駆動回路に供給するステップと
    を含むことを特徴とする制御方法。
  19. 発光素子を備える画素部を複数有する表示部と、前記表示部に含まれる各画素部に対して、外部から入力された映像信号に対応する輝度信号を供給する駆動回路と、前記駆動回路に前記輝度信号を供給して前記表示部に含まれる各画素部への前記輝度信号の供給制御を行う表示制御部であって所定の画素部に含まれる発光素子の劣化を検出するための所定の検出用輝度信号を前記駆動回路に供給する表示制御部とを具備する有機EL表示装置の制御方法であって、
    前記所定の画素部に対応する前記映像信号が示す輝度値と前記所定の検出用輝度信号が示す輝度値との輝度差を相殺する輝度値を求めるステップと、
    前記求められた輝度値を、前記所定の画素部において再生時間軸上後続して供給される前記映像信号に分割し、前記所定の画素部において再生時間軸上後続して供給される前記映像信号が示す輝度値に前記分割された輝度値を加減算し、算出された輝度値に応じた輝度信号を前記駆動回路に供給するステップと
    を含むことを特徴とする制御方法。
JP2010041714A 2009-03-18 2010-02-26 有機el表示装置及び制御方法 Active JP5302915B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2010041714A JP5302915B2 (ja) 2009-03-18 2010-02-26 有機el表示装置及び制御方法
US12/724,901 US8736638B2 (en) 2009-03-18 2010-03-16 Organic light emitting display device and method for adjusting luminance during a deterioration detection process

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2009066338 2009-03-18
JP2009066338 2009-03-18
JP2010041714A JP5302915B2 (ja) 2009-03-18 2010-02-26 有機el表示装置及び制御方法

Publications (2)

Publication Number Publication Date
JP2010244024A JP2010244024A (ja) 2010-10-28
JP5302915B2 true JP5302915B2 (ja) 2013-10-02

Family

ID=42825828

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010041714A Active JP5302915B2 (ja) 2009-03-18 2010-02-26 有機el表示装置及び制御方法

Country Status (2)

Country Link
US (1) US8736638B2 (ja)
JP (1) JP5302915B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10354575B2 (en) 2016-09-22 2019-07-16 Samsung Display Co., Ltd. Organic light emitting diode display device

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102474938B (zh) 2009-09-29 2015-09-09 株式会社日本有机雷特显示器 发光元件以及使用该发光元件的显示装置
KR101276433B1 (ko) 2009-11-04 2013-06-19 파나소닉 주식회사 표시 패널 장치 및 그 제조 방법
JP2012141333A (ja) * 2010-12-28 2012-07-26 Sony Corp 信号処理装置、信号処理方法、表示装置及び電子機器
US8659514B2 (en) * 2011-01-11 2014-02-25 Panasonic Corporation LED matrix driver ghost image prevention apparatus and method
US9465463B2 (en) * 2011-10-30 2016-10-11 Yongman Lee Display and touch panels with drive and sense techniques
CN103175606A (zh) * 2011-12-26 2013-06-26 鸿富锦精密工业(深圳)有限公司 Led亮度检测系统
KR20130106642A (ko) * 2012-03-20 2013-09-30 삼성디스플레이 주식회사 휘도 보정 시스템 및 그 방법
KR101411621B1 (ko) * 2012-12-24 2014-07-02 엘지디스플레이 주식회사 유기 발광 다이오드 표시장치 및 그 구동 방법
KR102033374B1 (ko) * 2012-12-24 2019-10-18 엘지디스플레이 주식회사 유기 발광 디스플레이 장치와 이의 구동 방법
US20140210806A1 (en) * 2013-01-29 2014-07-31 Shenzhen China Star Optoelectronics Technology Co., Ltd. Organic Light Emitting Display Device and Method and Driving Circuit for Prolonging Half-life Period Thereof
KR102071056B1 (ko) * 2013-03-11 2020-01-30 삼성디스플레이 주식회사 표시 장치 및 그의 영상 보상 방법
KR20150018966A (ko) * 2013-08-12 2015-02-25 삼성디스플레이 주식회사 유기 발광 표시 장치 및 이의 휘도 조정 방법
JP2015043041A (ja) * 2013-08-26 2015-03-05 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 電気光学装置
JP6598430B2 (ja) * 2013-10-31 2019-10-30 キヤノン株式会社 表示装置、表示装置の制御方法、及び、プログラム
KR20150101505A (ko) * 2014-02-26 2015-09-04 삼성디스플레이 주식회사 유기 전계 발광 표시 장치 및 이의 구동 방법
CN106935193A (zh) * 2017-05-12 2017-07-07 京东方科技集团股份有限公司 Oled驱动补偿电路、oled显示面板及其驱动方法
CN107863065A (zh) * 2017-11-24 2018-03-30 京东方科技集团股份有限公司 像素单元电路、驱动方法和像素电路
CN109920812B (zh) * 2017-12-13 2022-05-06 群创光电股份有限公司 电子装置及其制造方法
US11636814B2 (en) 2018-02-27 2023-04-25 Nvidia Corporation Techniques for improving the color accuracy of light-emitting diodes in backlit liquid-crystal displays
US10607552B2 (en) 2018-02-27 2020-03-31 Nvidia Corporation Parallel pipelines for computing backlight illumination fields in high dynamic range display devices
US11043172B2 (en) * 2018-02-27 2021-06-22 Nvidia Corporation Low-latency high-dynamic range liquid-crystal display device
US10909903B2 (en) 2018-02-27 2021-02-02 Nvidia Corporation Parallel implementation of a dithering algorithm for high data rate display devices
US10726797B2 (en) 2018-02-27 2020-07-28 Nvidia Corporation Techniques for updating light-emitting diodes in synchrony with liquid-crystal display pixel refresh
JP7292835B2 (ja) * 2018-08-22 2023-06-19 株式会社ジャパンディスプレイ 表示装置
US10964238B2 (en) * 2018-12-28 2021-03-30 Facebook Technologies, Llc Display device testing and control
US11257407B2 (en) 2020-04-23 2022-02-22 Facebook Technologies, Llc Display diagnostic system

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5504504A (en) * 1994-07-13 1996-04-02 Texas Instruments Incorporated Method of reducing the visual impact of defects present in a spatial light modulator display
JP2001350442A (ja) * 1999-10-04 2001-12-21 Matsushita Electric Ind Co Ltd 表示パネルの駆動方法、表示パネルの輝度補正装置及び駆動装置
JP4151263B2 (ja) 2001-12-05 2008-09-17 ソニー株式会社 表示装置
TW200525496A (en) * 2004-01-27 2005-08-01 Richtek Techohnology Corp Dynamic gamma correction method and system
JP4285542B2 (ja) * 2004-11-15 2009-06-24 ソニー株式会社 フリッカ補正方法及びフリッカ補正回路並びにそれらを用いた撮像装置
US20060164407A1 (en) * 2005-01-21 2006-07-27 Eastman Kodak Company Method and apparatus for defect correction in a display
JP2006301220A (ja) 2005-04-20 2006-11-02 Hitachi Displays Ltd 表示装置及びその駆動方法
KR101137856B1 (ko) * 2005-10-25 2012-04-20 엘지디스플레이 주식회사 평판표시장치 및 그 화질제어방법
US7948506B2 (en) * 2005-11-15 2011-05-24 Global Oled Technology Llc Method and apparatus for defect correction in a display
JP2008055817A (ja) * 2006-09-01 2008-03-13 Seiko Epson Corp 電気光学装置、駆動回路および電子機器
JP2008139861A (ja) * 2006-11-10 2008-06-19 Toshiba Matsushita Display Technology Co Ltd 有機発光素子を用いたアクティブマトリクス型表示装置、および有機発光素子を用いたアクティブマトリクス型表示装置の駆動方法
KR101264718B1 (ko) * 2007-04-02 2013-05-16 엘지디스플레이 주식회사 평판표시장치의 표시결함 보상방법 및 장치
CN101543134B (zh) * 2007-05-28 2012-04-18 松下电器产业株式会社 有机电致发光器件以及显示装置
EP2151867B1 (en) * 2007-05-30 2016-08-03 Joled Inc. Organic el display panel
JP5242152B2 (ja) * 2007-12-21 2013-07-24 グローバル・オーエルイーディー・テクノロジー・リミテッド・ライアビリティ・カンパニー 表示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10354575B2 (en) 2016-09-22 2019-07-16 Samsung Display Co., Ltd. Organic light emitting diode display device

Also Published As

Publication number Publication date
US20100253706A1 (en) 2010-10-07
US8736638B2 (en) 2014-05-27
JP2010244024A (ja) 2010-10-28

Similar Documents

Publication Publication Date Title
JP5302915B2 (ja) 有機el表示装置及び制御方法
US9911374B2 (en) Display device and self-calibration method for digital data driven subframes
JP4952972B2 (ja) 自発光表示装置、発光条件最適化装置、発光条件最適化方法及びプログラム
JP5010949B2 (ja) 有機el表示装置
JP2019045851A (ja) ディスプレイ用データ信号調整
US20110109610A1 (en) Display device and electronic apparatus
EP1728235A1 (en) Active matrix display with pixel to pixel non-uniformity improvement at low luminance level
US11107403B2 (en) Current limiting circuit, display device, and current limiting method
JP2011505594A (ja) 交互配置3tic補償を有するエレクトロルミネセント・ディスプレイ
JP4447262B2 (ja) 表示装置、表示装置の駆動方法及び電子機器
WO2010041669A1 (ja) 表示装置、表示方法、プログラム、および記録媒体
CN112885299B (zh) 显示亮度补偿方法、补偿电路、显示装置
JP2005309422A (ja) 画素回路の駆動方法、画素回路、電気光学装置および電子機器
US20140218421A1 (en) Display apparatus and control method thereof
JP2015197473A (ja) 信号処理方法、表示装置、及び電子機器
CN112687219A (zh) 电子显示器串扰补偿系统和方法
JP2008191353A (ja) 表示装置及びその表示方法
US10043472B2 (en) Digital compensation for V-gate coupling
US20100310094A1 (en) Display device and driving method thereof
JP2019023676A (ja) 信号処理回路、表示装置およびプログラム
JP5906631B2 (ja) 表示装置、表示方法および電子機器
JP2002189440A (ja) 表示装置、およびコンピュータ読み取り可能な記録媒体
JP5237915B2 (ja) 記録再生装置、表示装置
JP2014026003A (ja) 表示装置、画像処理装置、および画像処理方法
JP4552397B2 (ja) 画像処理装置およびその方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20120709

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130124

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130205

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130405

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20130528

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20130621

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

Ref document number: 5302915

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S303 Written request for registration of pledge or change of pledge

Free format text: JAPANESE INTERMEDIATE CODE: R316303

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S803 Written request for registration of cancellation of provisional registration

Free format text: JAPANESE INTERMEDIATE CODE: R316803

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350