JP5236815B2 - 表示駆動回路、表示装置及び表示駆動方法 - Google Patents

表示駆動回路、表示装置及び表示駆動方法 Download PDF

Info

Publication number
JP5236815B2
JP5236815B2 JP2011536056A JP2011536056A JP5236815B2 JP 5236815 B2 JP5236815 B2 JP 5236815B2 JP 2011536056 A JP2011536056 A JP 2011536056A JP 2011536056 A JP2011536056 A JP 2011536056A JP 5236815 B2 JP5236815 B2 JP 5236815B2
Authority
JP
Japan
Prior art keywords
signal
input
polarity
potential
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2011536056A
Other languages
English (en)
Other versions
JPWO2011045954A1 (ja
Inventor
悦雄 山本
成 古田
祐一郎 村上
誠二郎 業天
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP2011536056A priority Critical patent/JP5236815B2/ja
Publication of JPWO2011045954A1 publication Critical patent/JPWO2011045954A1/ja
Application granted granted Critical
Publication of JP5236815B2 publication Critical patent/JP5236815B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0876Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0219Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Position Fixing By Use Of Radio Waves (AREA)

Description

本発明は、例えばアクティブマトリクス型液晶表示パネルを有する液晶表示装置等の表示装置の駆動に関し、特に、CC(Charge Coupling)駆動と称される駆動方式を採用した表示装置における表示パネルを駆動するための表示駆動回路及び表示駆動方法に関するものである。
従来、アクティブマトリクス方式の液晶表示装置において採用されるCC駆動方式は、例えば特許文献1に開示されている。この特許文献1の開示内容を例にとり、CC駆動について説明する。
図57は、CC駆動を実現する装置の構成を示す。図58は、図57の装置のCC駆動における各種信号の動作波形を示す。
図57に示すように、CC駆動を行う液晶表示装置は、画像表示部110と、ソースライン駆動回路111と、ゲートライン駆動回路112と、CSバスライン駆動回路113とを備えている。
画像表示部110は、複数のソースライン(信号線)101と、複数のゲートライン(走査線)102と、スイッチング素子103と、画素電極104と、複数のCS(Capacity Storage)バスライン(共通電極線)105と、保持容量106と、液晶107と、対向電極109とを含んでいる。複数のソースライン101と複数のゲートライン102とが交差する交点近傍には、スイッチング素子103が配置されている。このスイッチング素子103には画素電極104が接続されている。
CSバスライン105は、ゲートライン102と対をなしかつ平行に配置されている。保持容量106は、画素電極104に一端が接続され、他端がCSバスライン105に接続されている。対向電極109は、液晶107を介して画素電極104と対向するように設けられている。
ソースライン駆動回路111はソースライン101を駆動し、ゲートライン駆動回路112はゲートライン102を駆動するために設けられている。また、CSバスライン駆動回路113はCSバスライン105を駆動するために設けられている。
スイッチング素子103は、非晶質シリコン(a−Si)、多結晶ポリシリコン(p−Si)、単結晶シリコン(c−Si)などによって形成されている。このような構造上、スイッチング素子103のゲート−ドレイン間に容量108が形成される。この容量108により、ゲートライン102からのゲートパルスが画素電極104の電位を負側にシフトする現象が発生する。
図58に示すように、上記の液晶表示装置において、あるゲートライン102の電位Vgは、当該ゲートライン102が選択されているH期間(水平走査期間)においてのみVonとなり、その他の期間はVoffに保持される。ソースライン101の電位Vsは、表示する映像信号によってその振幅は異なるが、対向電極電位Vcomを中心にH期間毎に極性が反転し、かつ、同一のゲートライン102に関する隣接するH期間では極性が逆転した波形となる(ライン反転駆動)。なお、図58では、一様な映像信号が入力されている場合を想定しているので、電位Vsは一定の振幅で変化する。
画素電極104の電位Vdは、電位VgがVonの期間ではスイッチング素子103が導通するので、ソースライン101の電位Vsと同電位となり、電位VgがVoffとなる瞬間、ゲート−ドレイン間容量108を通じて僅かに負側にシフトする。
CSバスライン105の電位Vcは、対応するゲートライン102が選択されているH期間及びその次のH期間はVe+である。また、電位Vcは、さらにその次のH期間においてVe−へ切り替わり、その後次のフィールドまでVe−を保持する。この切り替わりにより、電位Vdは、保持容量106を介して負側にシフトされることになる。
その結果、電位Vdは電位Vsよりも大きな振幅で変化することになるので、電位Vsの変化振幅をより小さくすることができる。これにより、ソースライン駆動回路111における回路構成の簡略化及び消費電力の削減を図ることができる。
日本国公開特許公報「特開2001−83943号公報(2001年3月30日公開)」 国際公開公報「WO2009/050926号公報(2009年4月23日公開)」
上記のライン反転駆動及びCC駆動を採用した液晶表示装置においては、表示開始後の最初のフレームにおいて、1行(液晶表示装置の1水平ライン)毎の明暗からなる横筋が観察されるという不具合が生じる。
図59は、その原因を説明するための上記液晶表示装置の動作を示すタイミングチャートである。
図59において、GSPは垂直走査のタイミングを規定するゲートスタートパルス、GCK1(CK)およびGCK2(CKB)は制御回路から出力されるシフトレジスタの動作タイミングを規定するゲートクロックである。GSPの立ち下がりから次の立ち下がりまでの期間が1垂直走査期間(1V期間)に相当する。GCK1の立ち上がりからGCK2の立ち上がりまでの期間、および、GCK2の立ち上がりからGCK1の立ち上がりまでの期間が、1水平走査期間(1H期間)となる。CMIは、1水平走査期間ごとに極性が反転する極性信号である。
また、図59には、ソースライン駆動回路111から、あるソースライン101(第x列に設けられたソースライン101)に供給されるソース信号S(ビデオ信号)、ゲートライン駆動回路112及びCSバスライン駆動回路113から第1行に設けられたゲートライン102及びCSバスライン105にそれぞれ供給されるゲート信号G1及びCS信号CS1、第1行かつ第x列に設けられた画素電極の電位Vpix1をこの順に図示している。同様に、図59には、第2行に設けられたゲートライン102及びCSバスライン105にそれぞれ供給されるゲート信号G2及びCS信号CS2、第2行かつ第x列に設けられた画素電極の電位Vpix2をこの順に図示している。さらに、同様に、図59には、第3行に設けられたゲートライン102及びCSバスライン105にそれぞれ供給されるゲート信号G3及びCS信号CS3、第3行かつ第x列に設けられた画素電極の電位Vpix3をこの順に図示している。
なお、電位Vpix1,Vpix2,Vpix3における破線は対向電極109の電位を示している。
以下では、表示映像の最初のフレームを第1フレームとし、それ以前を初期状態とする。初期状態では、ソースライン駆動回路111、ゲートライン駆動回路112及びCSバスライン駆動回路113の何れもが、通常動作に入る前の準備段階あるいは停止状態にある。そのため、ゲート信号G1,G2,G3はゲートオフ電位(スイッチング素子103のゲートをオフする電位)に固定され、CS信号CS1,CS2,CS3は一方の電位(例えばローレベル)に固定されている。
初期状態の後の第1フレームでは、ソースライン駆動回路111、ゲートライン駆動回路112及びCSバスライン駆動回路113の何れもが通常動作を行う。これにより、ソース信号Sは、映像信号の示す階調に応じた振幅を有し、かつ、1H期間毎に極性が反転する信号となる。
なお、図59では、一様な映像を表示する場合を想定しているため、ソース信号Sの振幅は一定である。また、ゲート信号G1,G2,G3は、各フレームのアクティブ期間(有効走査期間)におけるそれぞれ第1、第2及び第3番目の1H期間においてゲートオン電位(スイッチング素子103のゲートをオンする電位)となり、その他の期間においてゲートオフ電位となる。
そして、CS信号CS1,CS2,CS3は、対応するゲート信号G1,G2,G3の立ち下がり後に反転し、かつ、その反転方向が互いに逆の関係となるような波形をとる。具体的には、奇数フレームでは、CS信号CS2は対応するゲート信号G2が立ち下がった後に立ち上がり、CS信号CS1,CS3は対応するゲート信号G1,G3が立ち下がった後に立ち下がることになる。また、偶数フレームでは、CS信号CS2は対応するゲート信号G2が立ち下がった後に立ち下がり、CS信号CS1,CS3は対応するゲート信号G1,G3が立ち下がった後に立ち上がることになる。
なお、奇数フレームおよび偶数フレームにおけるCS信号CS1,CS2,CS3の立ち上がり及び立ち下がりの関係は上記の関係と逆であってもよい。また、CS信号CS1,CS2,CS3の反転するタイミングは、ゲート信号G1,G2,G3の立ち下がり以降、すなわち対応する水平走査期間以降であればよく、例えば、次行のゲート信号の立ち上がりに同期して反転する。
ところが、第1フレームについては、初期状態においてCS信号CS1,CS2,CS3が何れも一方の電位(図59ではローレベル)に固定されていることから、電位Vpix1,Vpix3が変則的な状態となる。具体的には、CS信号CS2は、対応するゲート信号G2の立ち下がりの後に立ち上がることになる点では他の奇数フレーム(第3,第5フレーム,…)と同じであるが、CS信号CS1,CS3は、対応するゲート信号G1,G3の立ち下がりの後において同一電位(図59ではローレベル)を保持している点において他の奇数フレーム(第3,第5フレーム,…)とは異なる。
そのため、第1フレームにおいて、第2行の画素電極104では、CS信号CS2の電位変化が通常通りに起こるため、電位Vpix2はCS信号CS2の電位変化に起因する電位シフトを受ける一方、第1行及び第3行の画素電極104では、CS信号CS1,CS3の電位変化が起こらないため、電位Vpix1,Vpix3は電位シフトを受けないことになる(図59の斜線部)。その結果、同一階調のソース信号Sが入力されているにもかかわらず、電位Vpix1,Vpix3と、電位Vpix2とが異なるために、第1行及び第3行と第2行との間で輝度差が生じてしまう。この輝度差は、画像表示部全体としては奇数行と偶数行との間の輝度差として現れることになる。そのため、第1フレームの映像には、1行毎の明暗からなる横筋が観察されてしまうことになる。
このような横筋の発生を抑えることができる技術が特許文献2に開示されている。特許文献2の技術について、図60〜図62を用いて以下に説明する。図60は、特許文献2に示される駆動回路(ゲートライン駆動回路30及びCSバスライン駆動回路40)の構成を示すブロック図であり、図61は、液晶表示装置の各種信号の波形を示すタイミングチャートであり、図62は、CSバスライン駆動回路に入出力される各種信号の波形を示すタイミングチャートである。
60に示すように、CSバスライン駆動回路40は、その内部に複数のCS回路41,42,43,…,4nを、各行に対応して備えている。各CS回路41,42,43,…,4nは、それぞれ、Dラッチ回路41a,42a,43a,…,4na、OR回路41b,42b,43b,…,4nbを備えている。以下では、第1及び第2行に対応するCS回路41・42を挙げて説明する。
CS回路41への入力信号は、ゲート信号G1,G2、極性信号POL、及びリセット信号RESETであり、CS回路42への入力信号は、ゲート信号G2,G3、極性信号POL、及びリセット信号RESETである。極性信号POL及びリセット信号RESETは、コントロール回路(図示せず)から入力される。
OR回路41bは、対応するゲートライン12のゲート信号G1、及び次行のゲートライン12のゲート信号G2が入力されることにより、図62に示す信号g1を出力する。また、OR回路42bは、対応するゲートライン12のゲート信号G2、及び次行のゲートライン12のゲート信号G3が入力されることにより、図62に示す信号g2を出力する。
Dラッチ回路41aの端子CLにはリセット信号RESETが入力され、端子Dには極性信号POLが入力され、クロック端子CKにはOR回路41bの出力g1が入力される。Dラッチ回路41aは、クロック端子CKに入力される信号g1の電位レベルの変化(ローレベル→ハイレベル、又はハイレベル→ローレベル)に応じて、端子Dに入力される極性信号POLの入力状態(ローレベル又はハイレベル)を電位レベルの変化を示すCS信号CS1として出力する。具体的には、Dラッチ回路41aは、クロック端子CKに入力される信号g1の電位レベルがハイレベルのときは、端子Dに入力される極性信号POLの入力状態(ローレベル又はハイレベル)を出力し、クロック端子CKに入力される信号g1の電位レベルがハイレベルからローレベルに変化すると、変化した時点の端子Dに入力される極性信号POLの入力状態(ローレベル又はハイレベル)をラッチし、次にクロック端子CKに入力される信号g1の電位レベルがハイレベルになるまでラッチした状態を保持する。そして、Dラッチ回路41aの端子Qから、図62に示す、電位レベルの変化を示すCS信号CS1として出力される。
また、Dラッチ回路42aの端子CL及び端子Dには、同様に、リセット信号RESET及び極性信号POLが入力され、クロック端子CKには、OR回路42bの出力g2が入力される。これにより、Dラッチ回路42aの端子Qから、図62に示す、電位レベルの変化を示すCS信号CS2が出力される。
上記構成によれば、第1行及び第2行のゲート信号が立ち下がる時点のそれぞれのCS信号CS1及びCS2の電位が互いに異なるようになる。そのため、図61に示すように、電位Vpix1は、CS信号CS1の電位変化に起因する電位シフトを受け、電位Vpix2は、CS信号CS2の電位変化に起因する電位シフトを受けることになる。これにより、図59に示すような1行毎の明暗からなる横筋を解消することができる。
ところが、上記特許文献2の技術は、1行(1ライン、1水平走査期間)ごとに画素電極の電圧の極性を反転させるライン(1H)反転駆動を前提としており、CS信号の電位を1行ごとに異ならせるように駆動するものであるため、CS信号の電位を、例えば2行ごとに異ならせることはできない。そのため、映像信号の解像度を変換(例えば、1/2倍)して表示(2倍角表示)する表示装置に上記の駆動方式を適用すると、表示映像に明暗からなる横筋が発生するという問題がある。
以下、解像度変換駆動において横筋が発生する原因について説明する。図63の(a)は、通常駆動における、表示映像とこれに対応する画素電極に供給される信号電位の極性とを示し、(b)は、(a)の左上欄(点線囲み部分)の表示映像と、これに対応する映像信号の解像度を行方向および列方向に1/2倍に変換(2倍角表示)した場合の画素電極に供給される信号電位の極性とを示している。
解像度変換駆動では、解像度の変換倍率に応じて、列方向(走査方向)に隣り合う複数の画素の画素電極に、同一極性かつ同一電位(階調)の信号が供給される。例えば、2倍角表示の場合では、図63の(a)に示す第3行・第2列に配される画素の画素電極に供給されるソース信号Sと、(b)に示す第5行・第3列〜第6行・第4列に配される各画素の画素電極に供給されるソース信号Sとは、互いに極性(ここでは、マイナス極性)および電位(階調)が等しくなる。
図64は、従来の液晶表示装置において、2倍角表示駆動を行う場合の各種信号の波形を示すタイミングチャートである。図64のソース信号Sに示す記号「あ」〜「さ」は、それぞれ1水平走査期間に対応し、各1水平走査期間における信号電位(階調)を示している。例えば、第1フレームにおいて、第1番目および第2番目の水平走査期間は、プラス極性で、かつ同一の信号電位(「あ」)を示し、第3番目および第4番目の水平走査期間は、マイナス極性で、かつ同一の信号電位(「か」)となっている。また、第2フレームにおいて、第1番目および第2番目の水平走査期間は、マイナス極性で、かつ同一の信号電位(「い」)であり、第3番目および第4番目の水平走査期間は、プラス極性で、かつ同一の信号電位(「き」)となっている。このように、2倍角表示の解像度変換駆動の場合には、2行(2ライン)ごとに画素電極の電圧の極性が反転するため、ライン(1H)反転駆動を行う表示装置では、表示映像に明暗からなる横筋が発生することになる(図64の斜線部)。
上記の例は、解像度の変換倍率が1/2倍の場合(2倍角表示)であるが、例えば解像度の変換倍率を1/3倍とした場合(3倍角表示)、あるいは、列方向のみ解像度を変換した場合でも同様に、表示映像に明暗からなる横筋が発生することになる。
すなわち、従来の技術では、CC駆動を行う液晶表示装置において、映像信号の解像度を変(1/n(nは2以上の整数)倍)して表示を行う場合(n倍角表示)、表示映像に明暗からなる横筋が発生するという問題がある。
本発明は、上記の問題点に鑑みてなされたものであり、その目的は、CC駆動を行う表示装置において、映像信号の解像度を変換して表示を行う場合に表示映像に生じる明暗からなる横筋を解消して表示品位の向上を図ることができる表示駆動回路及び表示駆動方法を提供することにある。
本発明に係る表示駆動回路は、映像信号の解像度を変換して表示させるとともに、画素に含まれる画素電極と容量を形成する保持容量配線に保持容量配線信号を供給することによって、データ信号線から画素電極に書き込まれた信号電位を該信号電位の極性に応じた向きに変化させる、表示装置に用いられる表示駆動回路であって、走査信号線の延伸方向を行方向とすると、映像信号の解像度を少なくとも列方向に1/n倍(nは2以上の整数)に変換する場合に、隣り合うn本の走査信号線に対応する、列方向に隣り合うn個の画素に含まれる各画素電極に、同一極性かつ同一階調の信号電位を供給し、データ信号線から画素電極に書き込まれた信号電位の変化の向きを、該信号電位の極性に応じて、隣り合うn行ごとに異ならせることを特徴としている。
上記表示駆動回路では、保持容量配線信号によって、画素電極に書き込まれた信号電位を該信号電位の極性に応じた向きに変化させる。これにより、CC駆動が実現される。また、上記表示駆動回路では、映像信号の解像度を少なくとも列方向に1/n倍(nは2以上の整数)に変換して表示を行う。これにより、解像度変換駆動(n倍表示駆動)が実現される。
そして、上記構成によれば、データ信号線から画素電極に書き込まれた信号電位の変化の向きが、該信号電位の極性に応じて、隣り合うn行ごとに異なることになる。例えば、映像信号の解像度を列方向および行方向に1/2倍に変換して表示を行う場合(2倍角表示駆動)には、画素電極に書き込まれた信号電位の変化の向きが、信号電位の極性に応じて、隣り合う2行ごとに異なることになる。これにより、表示映像に生じる明暗からなる横筋(図64参照)を解消することができる。よって、CC駆動を行う表示装置において、解像度変換駆動(n倍表示駆動)を行う場合に表示映像に生じる明暗からなる横筋を解消して表示品位の向上を図ることができる。
本発明に係る表示装置は、上記何れかの表示駆動回路と、表示パネルとを備えることを特徴としている。
本発明に係る表示駆動方法は、映像信号の解像度を変換して表示させるとともに、画素に含まれる画素電極と容量を形成する保持容量配線に保持容量配線信号を供給することによって、データ信号線から画素電極に書き込まれた信号電位を該信号電位の極性に応じた向きに変化させる、表示装置を駆動するための表示駆動方法であって、走査信号線の延伸方向を行方向とすると、映像信号の解像度を少なくとも列方向に1/n倍(nは2以上の整数)に変換する場合に、隣り合うn本の走査信号線に対応する、列方向に隣り合うn個の画素に含まれる各画素電極に、同一極性かつ同一階調の信号電位を供給し、データ信号線から画素電極に書き込まれた信号電位の変化の向きを、該信号電位の極性に応じて、隣り合うn行ごとに異ならせることを特徴としている。
上記表示駆動方法によれば、上記表示駆動回路の構成により奏する効果と同様の効果を得ることができる。
本発明に係る表示駆動回路及び表示駆動方法は、以上のように、CC駆動において、映像信号の解像度を少なくとも列方向に1/n倍に変換して表示を行う場合に、データ信号線から画素電極に書き込まれた信号電位の変化の向きを、該信号電位の極性に応じて、隣り合うn行ごとに異ならせる構成である。これにより、CC駆動を行う表示装置において、映像信号の解像度を1/n倍に変換して表示を行う場合に表示映像に生じる明暗からなる横筋を解消して表示品位の向上を図ることができる。
本発明の実施の一形態に係る液晶表示装置の構成を示すブロック図である。 図1の液晶表示装置における各画素の電気的構成を示す等価回路図である。 実施例1におけるゲートライン駆動回路及びCSバスライン駆動回路の構成を示すブロック図である。 実施例1における液晶表示装置1の各種信号の波形を示すタイミングチャートである。 実施例1の液晶表示装置1のCSバスライン駆動回路に入出力される各種信号の波形を示している。 実施例1におけるCS回路に入力される極性信号およびシフトレジスタ出力と、CS回路から出力されるCS信号の対応関係を示している。 実施例2における液晶表示装置1において、3ライン(3H)反転駆動を行う場合の各種信号の波形を示すタイミングチャートである。 実施例2の液晶表示装置1のCSバスライン駆動回路に入出力される各種信号の波形を示している。 実施例2におけるCS回路に入力される極性信号およびシフトレジスタ出力と、CS回路から出力されるCS信号の対応関係を示している。 実施例3におけるゲートライン駆動回路及びCSバスライン駆動回路の構成を示すブロック図である。 実施例3における液晶表示装置1において、2ライン(2H)反転駆動を行う場合の各種信号の波形を示すタイミングチャートである。 実施例3の液晶表示装置1のCSバスライン駆動回路に入出力される各種信号の波形を示している。 実施例3におけるCS回路に入力される極性信号およびシフトレジスタ出力と、CS回路から出力されるCS信号の対応関係を示している。 実施例4における液晶表示装置1において、3ライン(3H)反転駆動を行う場合の各種信号の波形を示すタイミングチャートである。 実施例4の液晶表示装置1のCSバスライン駆動回路に入出力される各種信号の波形を示している。 実施例4におけるCS回路に入力される極性信号およびシフトレジスタ出力と、CS回路から出力されるCS信号の対応関係を示している。 実施例5におけるゲートライン駆動回路及びCSバスライン駆動回路の構成を示すブロック図である。 実施例5における液晶表示装置1において、2ライン(2H)反転駆動を行う場合の各種信号の波形を示すタイミングチャートである。 実施例5の液晶表示装置1のCSバスライン駆動回路に入出力される各種信号の波形を示している。 実施例5におけるCS回路に入力される極性信号およびシフトレジスタ出力と、CS回路から出力されるCS信号の対応関係を示している。 実施例5における液晶表示装置1において、3ライン(3H)反転駆動を行う場合の各種信号の波形を示すタイミングチャートである。 実施例6の液晶表示装置1のCSバスライン駆動回路に入出力される各種信号の波形を示している。 実施例6におけるCS回路に入力される極性信号およびシフトレジスタ出力と、CS回路から出力されるCS信号の対応関係を示している。 実施例7における液晶表示装置2において、4ライン(4H)反転駆動を行う場合の各種信号の波形を示すタイミングチャートである。 実施例7におけるゲートライン駆動回路及びCSバスライン駆動回路の構成を示すブロック図である。 実施例7の液晶表示装置2のCSバスライン駆動回路に入出力される各種信号の波形を示している。 実施例7におけるCS回路に入力される極性信号およびシフトレジスタ出力と、CS回路から出力されるCS信号の対応関係を示している。 実施例8における液晶表示装置3において、2ライン(2H)反転駆動を行う場合の各種信号の波形を示すタイミングチャートである。 実施例8におけるゲートライン駆動回路及びCSバスライン駆動回路の構成を示すブロック図である。 実施例8の液晶表示装置3のCSバスライン駆動回路に入出力される各種信号の波形を示している。 実施例8におけるCS回路に入力される極性信号およびシフトレジスタ出力と、CS回路から出力されるCS信号の対応関係を示している。 実施例9における液晶表示装置3において、3ライン(3H)反転駆動を行う場合の各種信号の波形を示すタイミングチャートである。 実施例9におけるゲートライン駆動回路及びCSバスライン駆動回路の構成を示すブロック図である。 実施例9の液晶表示装置3のCSバスライン駆動回路に入出力される各種信号の波形を示している。 実施例9におけるCS回路に入力される極性信号およびシフトレジスタ出力と、CS回路から出力されるCS信号の対応関係を示している。 実施例10におけるゲートライン駆動回路及びCSバスライン駆動回路の構成を示すブロック図である。 実施例10における液晶表示装置3において、3ライン(3H)反転駆動を行う場合の各種信号の波形を示すタイミングチャートである。 実施例10の液晶表示装置3のCSバスライン駆動回路に入出力される各種信号の波形を示している。 実施例10におけるCS回路に入力される極性信号およびシフトレジスタ出力と、CS回路から出力されるCS信号の対応関係を示している。 実施例11におけるゲートライン駆動回路及びCSバスライン駆動回路の構成を示すブロック図である。 実施例11における液晶表示装置3において、2ライン(2H)反転駆動を行う場合の各種信号の波形を示すタイミングチャートである。 実施例11の液晶表示装置3のCSバスライン駆動回路に入出力される各種信号の波形を示している。 実施例11におけるCS回路に入力される極性信号およびシフトレジスタ出力と、CS回路から出力されるCS信号の対応関係を示している。 実施例12における液晶表示装置4において、3ライン(3H)反転駆動を行う場合の各種信号の波形を示すタイミングチャートである。 実施例12におけるゲートライン駆動回路及びCSバスライン駆動回路の構成を示すブロック図である。 実施例12おける液晶表示装置4のCSバスライン駆動回路に入出力される各種信号の波形を示している。 実施例12におけるCS回路に入力される極性信号およびシフトレジスタ出力と、CS回路から出力されるCS信号の対応関係を示している。 実施例13における液晶表示装置4において、3ライン(3H)反転駆動を行う場合の各種信号の波形を示すタイミングチャートである。 実施例13におけるゲートライン駆動回路及びCSバスライン駆動回路の構成を示すブロック図である。 実施例13おける液晶表示装置4のCSバスライン駆動回路に入出力される各種信号の波形を示している。 実施例13におけるCS回路に入力される極性信号およびシフトレジスタ出力と、CS回路から出力されるCS信号の対応関係を示している。 本発明の液晶表示装置におけるゲートライン駆動回路の他の構成を示すブロック図である。 図52に示すゲートライン駆動回路を備える液晶表示装置の構成を示すブロック図である。 図52に示すゲートライン駆動回路を構成するシフトレジスタ回路の構成を示すブロック図である。 図54に示すシフトレジスタ回路を構成するフリップフロップの構成を示す回路図である。 図55に示すフリップフロップの動作を示すタイミングチャートである。 CC駆動を行う従来の液晶表示装置の構成を示すブロック図である。 上記従来の液晶表示装置における各種信号の波形を示すタイミングチャートである。 上記従来の液晶表示装置における各種信号の波形を示すタイミングチャートである。 上記従来の液晶表示装置におけるゲートライン駆動回路及びCSバスライン駆動回路の他の構成を示すブロック図である。 図60の駆動回路を備える液晶表示装置の各種信号の波形を示すタイミングチャートである。 図60に示すCSバスライン駆動回路に入出力される各種信号の波形を示すタイミングチャートである。 従来の液晶表示装置において、画素電極に供給される信号電位の極性を示す図であり、(a)は、通常駆動における画素電極に供給される信号電位の極性を示し、(b)は、(a)の左上欄(点線囲み部分)の表示映像について、映像信号の解像度を1/2倍に変換(2倍角表示)した場合の画素電極に供給される信号電位の極性を示している。 従来の液晶表示装置において、2倍角表示駆動を行う場合の各種信号の波形を示すタイミングチャートである。
〔実施の形態1〕
本発明の一実施形態について、図1〜図2に基づいて説明すれば、以下のとおりである。
まず、図1及び図2に基づいて本発明の表示装置に相当する液晶表示装置1の構成について説明する。なお、図1は液晶表示装置1の全体構成を示すブロック図であり、図2は液晶表示装置1の画素の電気的構成を示す等価回路図である。
液晶表示装置1は、本発明の表示パネル、データ信号線駆動回路、走査信号線駆動回路、保持容量配線駆動回路、及び制御回路にそれぞれ相当するアクティブマトリクス型の液晶表示パネル10、ソースバスライン駆動回路20、ゲートライン駆動回路30、CSバスライン駆動回路40、及びコントロール回路50を備えている。
液晶表示パネル10は、図示しないアクティブマトリクス基板と対向基板との間に液晶を挟持して構成されており、行列状に配列された多数の画素Pを有している。
そして、液晶表示パネル10は、アクティブマトリクス基板上に、本発明のデータ信号線、走査信号線、スイッチング素子、画素電極、及び保持容量配線にそれぞれ相当するソースバスライン11、ゲートライン12、薄膜トランジスタ(Thin Film Transistor;以下「TFT」と称する)13、画素電極14、及びCSバスライン15を備え、対向基板上に対向電極19を備えている。なお、TFT13は、図2にのみ図示し、図1では省略している。
ソースバスライン11は、列方向(縦方向)に互いに平行となるように各列に1本ずつ形成されており、ゲートライン12は行方向(横方向)に互いに平行となるように各行に1本ずつ形成されている。TFT13及び画素電極14は、ソースバスライン11とゲートライン12との各交点に対応してそれぞれ形成されており、TFT13のソース電極sがソースバスライン11に、ゲート電極gがゲートライン12に、ドレイン電極dが画素電極14にそれぞれ接続されている。また、画素電極14は、対向電極19との間に液晶を介して液晶容量17を形成している。
これにより、ゲートライン12に供給されるゲート信号(走査信号)によってTFT13のゲートがオンし、ソースバスライン11からのソース信号(データ信号)が画素電極14に書き込まれると、画素電極14に上記ソース信号に応じた電位が付与される。この結果、画素電極14と対向電極19との間に介在する液晶に対して上記ソース信号に応じた電圧が印加されることによって、上記ソース信号に応じた階調表示を実現することができる。
CSバスライン15は、行方向(横方向)に互いに平行となるように各行に1本ずつ形成されており、ゲートライン12と対をなすように配置されている。この各CSバスライン15は、それぞれ各行に配置された画素電極14との間に保持容量16(「補助容量」ともいう)が形成されることにより、画素電極14と容量結合されている。
なお、TFT13には、その構造上、ゲート電極gとドレイン電極dとの間に引込容量18が形成されてしまうことから、画素電極14の電位はゲートライン12の電位変化による影響(引き込み)を受けることになる。しかしながら、ここでは、説明の簡略化のため、上記影響については考慮しないこととする。
上記のように構成される液晶表示パネル10は、ソースバスライン駆動回路20、ゲートライン駆動回路30及びCSバスライン駆動回路40によって駆動される。また、コントロール回路50は、ソースバスライン駆動回路20、ゲートライン駆動回路30及びCSバスライン駆動回路40に、液晶表示パネル10の駆動に必要な各種の信号を供給する。
本実施形態では、周期的に繰り返される垂直走査期間におけるアクティブ期間(有効走査期間)において、各行の水平走査期間を順次割り当て、各行を順次走査していく。そのために、ゲートライン駆動回路30は、TFT13をオンするためのゲート信号を各行の水平走査期間に同期して当該行のゲートライン12に対して順次出力する。このゲートライン駆動回路30の詳細については後述する。
ソースバスライン駆動回路20は、各ソースバスライン11に対してソース信号を出力する。このソース信号は、液晶表示装置1の外部からコントロール回路50を介してソースバスライン駆動回路20に供給された映像信号を、ソースバスライン駆動回路20において各列に割り当て、昇圧等を施した信号である。
また、ソースバスライン駆動回路20は、いわゆるnライン(nH)反転駆動を行うために、出力するソース信号の極性を、垂直走査期間に同期して反転させつつ、同一行の全ての画素について極性が同一であり、かつnラインごとに逆転するようにしている。例えば、2ライン(2H)反転駆動の駆動タイミングを示す図4では、第1行および第2行の水平走査期間と、第3行および第4行の水平走査期間とでは、ソース信号Sの極性は反転しており、また、第1フレームにおける第1行の水平走査期間と、第2フレームにおける第1行の水平走査期間とでは、ソース信号Sの極性は逆転している。すなわち、nライン(nH)反転駆動では、nライン(n行)ごとにソース信号Sの極性(画素電極の電位の極性)が反転する。
さらに、ソースバスライン駆動回路20は、映像信号の解像度を少なくとも列方向に1/n倍に変換して表示させるために、n行(nライン)ずつ、同一極性かつ同一階調の信号電位を出力する。例えば、映像信号の解像度を列方向および行方向に1/2倍に変換して表示を行う場合(2倍角表示)には、第1行に出力されるソース信号Sと、第2行に出力されるソース信号Sとは、互いに、電圧極性および階調が等しく、第3行に出力されるソース信号Sと、第4行に出力されるソース信号Sとは、互いに、電圧極性および階調が等しくなっている。なお、以下では、1行(1ライン)は1水平走査期間に対応するものとして説明するが、本発明はこれに限定されるものではない。
CSバスライン駆動回路40は、本発明の保持容量配線信号に相当するCS信号を各CSバスライン15に対して出力する。このCS信号は、電位が2値(電位レベルの高低)の間で切り替わる(立ち上がり又は立ち下がり)信号であり、当該行のTFT13がオンからオフに切り替えられた時点(ゲート信号が立ち下がった時点)の電位が、nラインごとに互いに異なるように制御されている。このCSバスライン駆動回路40の詳細については後述する。
コントロール回路50は、上述したゲートライン駆動回路30、ソースバスライン駆動回路20、CSバスライン駆動回路40を制御することにより、これら各回路から図4に示す信号を出力させる。
上記構成を備える本液晶表示装置は、映像信号の解像度を少なくとも列方向に1/n倍(nは2以上の整数)に変換するとともに、nライン反転駆動を行う構成である。なお、本実施形態に係る液晶表示装置では、映像信号の解像度を列方向および行方向に1/n倍に変換する構成であるが、これに限定されるものではなく、列方向のみに1/n倍に変換する構成であってもよい。以下では、映像信号の解像度を列方向および行方向に1/n倍に変換して表示(n倍角表示駆動)する形態を例に挙げる。
(実施例1)
図4は、2倍角表示駆動を行う液晶表示装置1における各種信号の波形を示すタイミングチャートである。図4では、図4と同じく、GSPは垂直走査のタイミングを規定するゲートスタートパルス、GCK1(CK)およびGCK2(CKB)はコントロール回路50から出力されるシフトレジスタの動作タイミングを規定するゲートクロックを示している。GSPの立ち下がりから次の立ち下がりまでの期間が1垂直走査期間(1V期間)に相当する。GCK1の立ち上がりからGCK2の立ち上がりまでの期間、および、GCK2の立ち上がりからGCK1の立ち上がりまでの期間が、1水平走査期間(1H期間)となる。CMI1,CMI2は、所定のタイミングに従って極性が反転する極性信号である。
また、図4では、ソースバスライン駆動回路20からあるソースバスライン11(第x列に設けられたソースバスライン11)に供給されるソース信号S(ビデオ信号)、ゲートライン駆動回路30及びCSバスライン駆動回路40から第1行に設けられたゲートライン12及びCSバスライン15にそれぞれ供給されるゲート信号G1及びCS信号CS1、第1行かつ第x列に設けられた画素電極14の電位波形Vpix1をこの順に図示している。第2行に設けられたゲートライン12及びCSバスライン15にそれぞれ供給されるゲート信号G2及びCS信号CS2、第2行かつ第x列に設けられた画素電極14の電位波形Vpix2をこの順に図示している。第3行に設けられたゲートライン12及びCSバスライン15にそれぞれ供給されるゲート信号G3及びCS信号CS3、第3行かつ第x列に設けられた画素電極14の電位波形Vpix3をこの順に図示している。第4行および第5行も同様に、ゲート信号G4、CS信号CS4、電位波形Vpix4、および、ゲート信号G5、CS信号CS5、電位波形Vpix5、をこの順に図示している。
なお、電位Vpix1,Vpix2,Vpix3,Vpix4,Vpix5における破線は対向電極19の電位を示している。
以下では、表示映像の最初のフレームを第1フレームとし、それ以前を初期状態とする。図4に示すように、初期状態においては、CS信号CS1〜CS5は何れも一方の電位(図4ではローレベル)に固定されている。第1フレームでは、第1行のCS信号CS1は、対応するゲート信号G1(対応するシフトレジスタ回路SR1の出力SRO1に相当)が立ち下がる時点でハイレベルであり、第2行のCS信号CS2は、対応するゲート信号G2が立ち下がる時点でハイレベルであり、第3行のCS信号CS3は、対応するゲート信号G3が立ち下がる時点でローレベルであり、第4行のCS信号CS4は、対応するゲート信号G4が立ち下がる時点でローレベルであり、第5行のCS信号CS5は、対応するゲート信号G5が立ち下がる時点でハイレベルとなっている。
ここで、ソース信号Sは、映像信号の示す階調に応じた振幅を有し、かつ、2水平走査期間(2H)毎に極性が反転する信号となる。また、ソース信号Sは、2水平走査期間(2H)ずつ同一の電位(階調)となる。すなわち、図4の記号「あ」〜「さ」は、それぞれ1水平走査期間に対応し、各1水平走査期間における信号電位(階調)を示している。例えば、第1フレームにおいて、第1番目および第2番目の水平走査期間は、マイナス極性で、かつ同一の信号電位(階調)(「あ」)であり、第3番目および第4番目の水平走査期間は、プラス極性で、かつ同一の信号電位(「か」)となっている。また、第2フレームにおいて、第1番目および第2番目の水平走査期間は、プラス極性で、かつ同一の信号電位(「い」)であり、第3番目および第4番目の水平走査期間は、マイナス極性で、かつ同一の信号電位(「き」)となっている。一方、ゲート信号G1〜G5は、各フレームのアクティブ期間(有効走査期間)におけるそれぞれ第1〜第5番目の1H期間においてゲートオン電位となり、その他の期間においてゲートオフ電位となる。
そして、CS信号CS1〜CS5は、対応するゲート信号G1〜G5の立ち下がりの後に電位レベルが高低間で切り替わる。具体的には、第1フレームでは、CS信号CS1,CS2のそれぞれは、対応するゲート信号G1,G2が立ち下がった後に立ち下がり、CS信号CS3,CS4のそれぞれは、対応するゲート信号G3,G4が立ち下がった後に立ち上がる。なお、第2フレームではこの関係が逆転し、CS信号CS1,CS2のそれぞれは、対応するゲート信号G1,G2が立ち下がった後に立ち上がり、CS信号CS3,CS4のそれぞれは、対応するゲート信号G3,G4が立ち下がった後に立ち下がる。
このように、2倍角表示駆動を行う液晶表示装置1では、ゲート信号が立ち下がる時点のCS信号の電位が、ソース信号Sの極性に対応して2行ごとに互いに異なっているため、第1フレームについて、画素電極14の電位Vpix1〜Vpix5は何れもCS信号CS1〜CS5よって適正にシフトされることになる。そのため、同一階調のソース信号Sが入力されると、対向電極電位とシフト後の画素電極14の電位との電位差は正極性と負極性とで同じになる。すなわち、第1フレームでは、同一画素列において、隣り合う2行に対応する画素に、マイナス極性でかつ同一電位(階調)のソース信号が書き込まれるとともに、該2行の次の隣り合う2行に対応する画素に、プラス極性でかつ同一電位(階調)のソース信号が書き込まれ、最初の2行に対応するCS信号の電位は、上記最初の2行に対応する画素への書き込み中は極性反転することなく、書き込み後にマイナス方向に極性反転し、かつ次の書き込みまで極性反転せず、次の2行に対応するCS信号の電位は、上記次の2行に対応する画素への書き込み中は極性反転することなく、書き込み後にプラス方向に極性反転し、次の書き込みまで極性反転しないようになっている。これにより、CC駆動において2ライン反転駆動が実現される。
そして、上記構成によれば、2倍角表示駆動(2ライン反転駆動)においても、画素電極14の電位Vpix1〜Vpix5をCS信号CS1〜CS5よって適正にシフトすることができるため、同一の信号電位が供給される画素電極14の電位を等しくすることができ、図64に示す横筋の発生を解消することができる。
ここで、上述した制御を実現するためのゲートライン駆動回路30及びCSバスライン駆動回路40の具体的な構成について説明する。
図3は、ゲートライン駆動回路30及びCSバスライン駆動回路40の構成を示している。CSバスライン駆動回路40は、複数のCS回路41,42,43,…,4nを、各行に対応して備えている。各CS回路41,42,43,…,4nは、それぞれ、Dラッチ回路41a,42a,43a,…,4na、及びOR回路(論理回路)41b,42b,43b,…,4nbを備えている。ゲートライン駆動回路30は、複数のシフトレジスタ回路SR1,SR2,SR3,…,SRnを備えている。なお、図3では、ゲートライン駆動回路30およびCSバスライン駆動回路40は、液晶表示パネルの一方端側に形成されているが、これに限定されず、それぞれが互いに異なる側に形成されていてもよい。
CS回路41への入力信号は、ゲート信号G1,G2に対応するシフトレジスタ出力SRO1,SRO2、極性信号CMI1、及びリセット信号RESETであり、CS回路42への入力信号は、ゲート信号G2,G3に対応するシフトレジスタ出力SRO2,SRO3、極性信号CMI2、及びリセット信号RESETであり、CS回路43への入力信号は、ゲート信号G3,G4に対応するシフトレジスタ出力SRO3,SRO4、極性信号CMI1、及びリセット信号RESETであり、CS回路44への入力信号は、ゲート信号G4,G5に対応するシフトレジスタ出力SRO4,SRO5、極性信号CMI2、及びリセット信号RESETである。このように、各CS回路には、対応するn行のシフトレジスタ出力SROnと、その次の行のシフトレジスタ出力SROn+1とが入力されるとともに、極性信号CMI1および極性信号CMI2が、1行ごとに交互に入力される。極性信号CMI1,CMI2は、2水平走査期間で極性が反転するとともに、互いの位相が1水平走査期間分ずれている(図4参照)。極性信号CMI1,CMI2およびリセット信号RESETは、コントロール回路50から入力される。
以下では、便宜上、主として第2及び第3行に対応するCS回路42,43を例に挙げる。
Dラッチ回路42aのリセット端子CLには、リセット信号RESETが入力され、データ端子D(第2の入力部)には、極性信号CMI2(保持対象信号)が入力され、クロック端子CK(第1の入力部)には、OR回路42bの出力が入力される。このDラッチ回路42aは、クロック端子CKに入力される信号の電位レベルの変化(ローレベルからハイレベル又はハイレベルからローレベル)に応じて、データ端子Dに入力される極性信号CMI2の入力状態(ローレベル又はハイレベル)を電位レベルの変化を示すCS信号CS2として出力する。
具体的には、Dラッチ回路42aは、クロック端子CKに入力される信号の電位レベルがハイレベルのときは、データ端子Dに入力される極性信号CMI2の入力状態(ローレベル又はハイレベル)を出力する。また、Dラッチ回路42aは、クロック端子CKに入力される信号の電位レベルがハイレベルからローレベルに変化すると、変化した時点の端子Dに入力される極性信号CMI2の入力状態(ローレベル又はハイレベル)をラッチし、次にクロック端子CKに入力される信号の電位レベルがハイレベルになるまでラッチした状態を保持する。そして、Dラッチ回路42aは、出力端子Qから、電位レベルの変化を示すCS信号CS2として出力される。
Dラッチ回路43aのリセット端子CL及びデータ端子Dには、同様に、それぞれリセット信号RESET及び極性信号CMI1が入力される。一方、Dラッチ回路43aのクロック端子CKには、OR回路43bの出力が入力される。これにより、Dラッチ回路43aの出力端子Q(出力部)から、電位レベルの変化を示すCS信号CS3が出力される。
OR回路42bは、対応する行のシフトレジスタ回路SR2の出力信号SRO2、及び次行のシフトレジスタ回路SR3の出力信号SRO3が入力されることにより、図5に示す信号M2を出力する。また、OR回路43bは、対応する行のシフトレジスタ回路SR3の出力信号SRO3、及び次行のシフトレジスタ回路SR4の出力信号SRO4が入力されることにより、図5に示す信号M3を出力する。
なお、各OR回路に入力されるシフトレジスタ出力SROは、図3に示す、Dタイプのフリップフロップ回路を備えるゲートライン駆動回路30において、周知の方法により生成される。ゲートライン駆動回路30は、コントロール回路50から供給されたゲートスタートパルスGSPを、1水平走査期間の周期を有するゲートクロックGCKのタイミングで順次次段のシフトレジスタ回路SRにシフトさせる。
図5は、実施例1の液晶表示装置1のCSバスライン駆動回路40に入出力される各種信号の波形を示している。
まず、第2行の各種信号の波形の変化について説明する。初期状態において、CS回路42におけるDラッチ回路42aの端子Dには極性信号CMI2が入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路42aの出力端子Qから出力されるCS信号CS2の電位はローレベルで保持される。
その後、第2行のゲートライン12に供給されるゲート信号G2に対応するシフトレジスタ出力SRO2がシフトレジスタ回路SR2から出力され、CS回路42におけるOR回路42bの一方の端子に入力される。すると、クロック端子CKには、信号M2におけるシフトレジスタ出力SRO2の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI2の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO2が電位変化(ローからハイ)したタイミングで、CS信号CS2の電位が、ローレベルからハイレベルに切り替わる。クロック端子CKに入力される信号M2におけるシフトレジスタ出力SRO2の電位変化(ハイからロー)があるまで(信号M2がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M2におけるシフトレジスタ出力SRO2の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちハイレベルがラッチされる。その後、信号M2がハイレベルになるまで、ハイレベルを保持する。
続いて、OR回路42bの他方の端子に、ゲートライン駆動回路30において第3行にシフトされたシフトレジスタ出力SRO3が入力される。なお、このシフトレジスタ出力SRO3は、CS回路43におけるOR回路43bの一方の端子にも入力される。
Dラッチ回路42aのクロック端子CKには、信号M2におけるシフトレジスタ出力SRO3の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI2の入力状態、すなわちローレベルが転送される。すなわち、シフトレジスタ出力SRO3が電位変化(ローからハイ)したタイミングで、CS信号CS2の電位が、ハイレベルからローレベルに切り替わる。クロック端子CKに入力される信号M2におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)があるまで(信号M2がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M2におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちローレベルがラッチされる。その後、信号M2が第2フレームにおいてハイレベルになるまで、ローレベルを保持する。
第2フレームでは、信号M2におけるシフトレジスタ出力SRO2のハイレベルの期間、データ端子Dに入力される極性信号CMI2の入力状態(ローレベル)が転送された後、シフトレジスタ出力SRO2の電位変化(ハイからロー)が入力されたときの極性信号CMI2の入力状態(ローレベル)がラッチされ、信号M2が次にハイレベルになるまで、ローレベルを保持する。
次に、Dラッチ回路42aのクロック端子CKには、シフトレジスタ出力SRO3の電位変化(ローからハイ)が入力され、このときのデータ端子Dに入力される極性信号CMI2の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO3が電位変化(ローからハイ)したタイミングで、CS信号CS2の電位が、ローレベルからハイレベルに切り替わる。そして、クロック端子CKに入力されるシフトレジスタ出力SRO3の電位変化(ハイからロー)があるまで(信号M2がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKにシフトレジスタ出力SRO2の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちハイレベルがラッチされる。その後、信号M2が第3フレームにおいてハイレベルになるまで、ハイレベルを保持する。
なお、第1行では、シフトレジスタ出力SRO1,SRO2で極性信号CMI1をラッチすることにより、図5に示すCS信号CS1を出力する。
次に、第3行の各種信号の波形の変化について説明する。初期状態において、CS回路43におけるDラッチ回路43aのデータ端子Dには極性信号CMI1が入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路43aの出力端子Qから出力されるCS信号CS3の電位はローレベルで保持される。
その後、第3行のゲートライン12に供給されるゲート信号G3に対応するシフトレジスタ出力SRO3がシフトレジスタ回路SR3から出力され、CS回路43におけるOR回路43bの一方の端子に入力される。すると、クロック端子CKには、信号M3におけるシフトレジスタ出力SRO3の電位変化(ローからハイ)が入力され、このときのデータ端子Dに入力される極性信号CMI1の入力状態、すなわちローレベルが転送される。そして、次にクロック端子CKに入力される信号M3におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)があるまで(信号M3がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M3におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちローレベルがラッチされる。その後、信号M3がハイレベルになるまで、ローレベルを保持する。
次に、OR回路43bの他方の端子に、ゲートライン駆動回路30において第4行にシフトされたシフトレジスタ出力SRO4が入力される。なお、このシフトレジスタ出力SRO4は、CS回路44におけるOR回路44bの一方の端子にも入力される。
Dラッチ回路43aのクロック端子CKには、信号M3におけるシフトレジスタ出力SRO4の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI1の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO4が電位変化(ローからハイ)したタイミングで、CS信号CS3の電位が、ローレベルからハイレベルに切り替わる。そして、次にクロック端子CKに入力される信号M3におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)があるまで(信号M3がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M3におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちハイレベルがラッチされる。その後、信号M3が第2フレームにおいてハイレベルになるまで、ハイレベルが保持される。
第2フレームでは、信号M3におけるシフトレジスタ出力SRO3のハイレベルの期間、データ端子Dに入力される極性信号CMI1の入力状態(ハイレベル)が転送された後、シフトレジスタ出力SRO3の電位変化(ハイからロー)が入力されたときの極性信号CMI1の入力状態(ハイレベル)がラッチされ、信号M3が次にハイレベルになるまで、ハイレベルを保持する。
次に、Dラッチ回路43aのクロック端子CKには、シフトレジスタ出力SRO4の電位変化(ローからハイ)が入力され、このときのデータ端子Dに入力される極性信号CMI1の入力状態、すなわちローレベルが転送される。すなわち、シフトレジスタ出力SRO4が電位変化(ローからハイ)したタイミングで、CS信号CS3の電位が、ハイレベルからローレベルに切り替わる。
そして、次にクロック端子CKに入力されるシフトレジスタ出力SRO4の電位変化(ハイからロー)があるまで(信号M3がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKにシフトレジスタ出力SRO4の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちローレベルがラッチされる。その後、信号M3が第3フレームにおいてハイレベルになるまで、ローレベルを保持する。
なお、第4行では、シフトレジスタ出力SRO4,SRO5で極性信号CMI2をラッチすることにより、図5に示すCS信号CS4を出力する。
このように、各行に対応したCS回路41,42,43,…,4nにより、2H反転駆動において、全フレームについて、当該行のゲート信号が立ち下がった時点(TFT13がオンからオフに切り替えられた時点)のCS信号の電位レベルを、当該行のゲート信号が立ち下がった後に、高低間で切り替えることができる。
すなわち、本実施例1では、第n行のCSバスライン15に出力されるCS信号CSnは、第n行のゲート信号Gnの立ち上がり時の極性信号CMI1の電位レベル、及び、第(n+1)行のゲート信号G(n+1)の立ち上がり時の極性信号CMI1の電位レベルをラッチすることにより生成され、第(n+1)行のCSバスライン15に出力されるCS信号CSn+1は、第(n+1)行のゲート信号G(n+1)の立ち上がり時の極性信号CMI2の電位レベル、及び、第(n+2)行のゲート信号G(n+2)の立ち上がり時の極性信号CMI2の電位レベルをラッチすることにより生成される。また、第(n+2)行のCSバスライン15に出力されるCS信号CSn+2は、第(n+2)行のゲート信号G(n+2)の立ち上がり時の極性信号CMI1の電位レベル、及び、第(n+3)行のゲート信号G(n+3)の立ち上がり時の極性信号CMI1の電位レベルをラッチすることにより生成され、第(n+3)行のCSバスライン15に出力されるCS信号CSn+3は、第(n+3)行のゲート信号G(n+3)の立ち上がり時の極性信号CMI2の電位レベル、及び、(n+4)行のゲート信号G(n+4)の立ち上がり時の極性信号CMI2の電位レベルをラッチすることにより生成される。
これにより、2倍角表示駆動を行う液晶表示装置1においても、CSバスライン駆動回路40を適正に動作させることが可能となるため、横筋の原因となる変則的な波形を解消することができ、表示映像に生じる明暗からなる横筋を解消して表示品位の向上を図るという効果を奏することができる。
ここで、CS回路4nに入力される極性信号CMI1,CMI2と、シフトレジスタ出力SROnとの関係について説明する。図6は、CS回路4nに入力される極性信号CMI1(あるいはCMI2)およびシフトレジスタ出力SROnと、CS回路4nから出力されるCS信号CSnとの対応関係を示している。
また、図6のCMI1について、記号A〜Lは、それぞれ1水平走査期間に対応し、各1水平走査期間における極性(プラス極性あるいはマイナス極性)を示している。例えば、第2番目の水平走査期間「B」では、マイナス極性であり、第3番目の水平走査期間「C」では、マイナス極性であり、第4番目の水平走査期間「D」では、プラス極性であり、第5番目の水平走査期間「E」では、プラス極性となっている。CMI2について、記号1〜12は、それぞれ1水平走査期間に対応し、各1水平走査期間における極性を示している。例えば、第1番目の水平走査期間「1」では、プラス極性であり、第2番目の水平走査期間「2」では、プラス極性であり、第3番目の水平走査期間「3」では、マイナス極性であり、第4番目の水平走査期間「4」では、マイナス極性となっている。このように、CMI1,CMI2は、2水平走査期間ごとに極性が反転するとともに、互いの位相が1水平走査期間分ずれている。また、CMI1,CMI2は、1行ごとに交互にCS回路4nに入力される。例えば、図3に示すように、CS回路41にはCMI1が入力され、CS回路42にはCMI2が入力され、CS回路43にはCMI1が入力される。
CS回路4nでは、クロック端子CKに、第n行のシフトレジスタ出力SROnと次行の第(n+1)行のシフトレジスタ出力SROn+1とが入力されるため、n番目の水平走査期間にデータ端子Dに入力されるCMIをラッチするととともに、(n+1)番目の水平走査期間にデータ端子Dに入力されるCMIをラッチする。例えば、CS回路41では、第1水平走査期間でCMI1の「A」のプラス極性を取り込むとともに、第2水平走査期間でCMI1の「B」のマイナス極性を取り込む。CS回路42では、第2水平走査期間でCMI2の「2」のプラス極性を取り込むとともに、第3水平走査期間でCMI2の「3」のマイナス極性を取り込む。CS回路43では、第3水平走査期間でCMI1の「C」のマイナス極性を取り込むとともに、第4水平走査期間でCMI1の「D」のプラス極性を取り込む。CS回路44では、第4水平走査期間でCMI2の「4」のマイナス極性を取り込むとともに、第5水平走査期間でCMI2の「5」のプラス極性を取り込む。このようにして、図4および図5に示す各CS信号CSnを出力する。
(実施例2)
図7は、図3に示した液晶表示装置1において、3倍角表示駆動を行う場合の各種信号の波形を示すタイミングチャートである。図7では、CMI1,CMI2それぞれについて、極性が反転するタイミングが図4とは異なっている。
図7に示すように、初期状態においては、CS信号CS1〜CS7は何れも一方の電位(図7ではローレベル)に固定されている。第1フレームでは、第1行のCS信号CS1は、対応するゲート信号G1が立ち下がる時点でハイレベルであり、第2行のCS信号CS2は、対応するゲート信号G2が立ち下がる時点でハイレベルであり、第3行のCS信号CS3は、対応するゲート信号G3が立ち下がる時点でハイレベルである。一方、第4行のCS信号CS4は、対応するゲート信号G4が立ち下がる時点でローレベルであり、第5行のCS信号CS5は、対応するゲート信号G5が立ち下がる時点でローレベルとなっている。第6行のCS信号CS6は、対応するゲート信号G6が立ち下がる時点でローレベルとなっている。そして、第7行のCS信号CS7は、対応するゲート信号G7が立ち下がる時点でハイレベルとなっている。
ここで、ソース信号Sは、映像信号の示す階調に応じた振幅を有し、かつ、3H期間毎に極性が反転する信号となる。また、ソース信号Sは、3水平走査期間(3H)ずつ同一の電位となる。すなわち、図7の記号「あ」〜「さ」は、それぞれ1水平走査期間に対応し、各1水平走査期間における信号電位(階調)を示している。例えば、第1フレームにおいて、第1番目、第2番目および第3番目の水平走査期間は、マイナス極性で、かつ同一の信号電位(「あ」)であり、第4番目、第5番目および第6番目の水平走査期間は、プラス極性で、かつ同一の信号電位(「か」)となっている。また、第2フレームにおいて、第1番目、第2番目および第3番目の水平走査期間は、プラス極性で、かつ同一の信号電位(「い」)であり、第4番目、第5番目および第6番目の水平走査期間は、マイナス極性で、かつ同一の信号電位(「き」)となっている。一方、ゲート信号G1〜G7は、各フレームのアクティブ期間(有効走査期間)におけるそれぞれ第1〜第7番目の1H期間においてゲートオン電位となり、その他の期間においてゲートオフ電位となる。
そして、CS信号CS1〜CS7は、対応するゲート信号G1〜G7の立ち下がりの後に電位レベルが高低間で切り替わる。具体的には、第1フレームでは、CS信号CS1,CS2,CS3のそれぞれは、対応するゲート信号G1,G2,G3が立ち下がった後に立ち下がり、CS信号CS4,CS5,CS6のそれぞれは、対応するゲート信号G4,G5,G6が立ち下がった後に立ち上がる。なお、第2フレームではこの関係が逆転し、CS信号CS1,CS2,CS3のそれぞれは、対応するゲート信号G1,G2,G3が立ち下がった後に立ち上がり、CS信号CS4,CS5,CS6のそれぞれは、対応するゲート信号G4,G5,G6が立ち下がった後に立ち下がる。
このように、3倍角表示駆動を行う液晶表示装置1では、ゲート信号が立ち下がる時点のCS信号の電位が、ソース信号Sの極性に対応して3行ごとに互いに異なっているため、第1フレームについて、画素電極14の電位Vpix1〜Vpix7は何れもCS信号CS1〜CS7よって適正にシフトされることになる。そのため、同一階調のソース信号Sが入力されると、対向電極電位とシフト後の画素電極14の電位との電位差は正極性と負極性とで同じになる。すなわち、第1フレームでは、同一画素列において、隣り合う3行に対応する画素に、マイナス極性でかつ同一電位のソース信号が書き込まれるとともに、該3行の次の隣り合う3行に対応する画素に、プラス極性でかつ同一電位のソース信号が書き込まれ、最初の3行に対応するCS信号の電位は、上記最初の3行に対応する画素への書き込み中は極性反転することなく、書き込み後にマイナス方向に極性反転し、かつ次の書き込みまで極性反転せず、次の3行に対応するCS信号の電位は、上記次の3行に対応する画素への書き込み中は極性反転することなく、書き込み後にプラス方向に極性反転し、次の書き込みまで極性反転しないようになっている。これにより、CC駆動において3ライン反転駆動が実現される。
そして、上記構成によれば、3倍角表示駆動(3ライン反転駆動)においても、画素電極14の電位Vpix1〜Vpix7をCS信号CS1〜CS7よって適正にシフトすることができるため、同一の信号電位が供給される画素電極14の電位を等しくすることができ、図64に示す横筋の発生を解消することができる。その結果、表示品位の向上を図ることができる。
ここで、上述した制御を実現するためのゲートライン駆動回路30及びCSバスライン駆動回路40の具体的な構成について説明する。
本実施例2のゲートライン駆動回路30及びCSバスライン駆動回路40では、極性信号CMI1,CMI2の極性反転タイミングが実施例1とは異なっており、それ以外の構成は、図3に示す構成と同一である。各CS回路には、対応するn行のシフトレジスタ出力SROnと、その次の行のシフトレジスタ出力SROn+1とが入力されるとともに、極性信号CMI1および極性信号CMI2が、1行ごとに交互に入力される。極性信号CMI1,CMI2の極性反転タイミングは、図7に示すように設定されている。
ここでは、ゲートライン駆動回路30及びCSバスライン駆動回路40の接続に関する説明は省略し、3倍角表示駆動を行う液晶表示装置1について、図7および図8を用いて説明する。図8は、実施例2の液晶表示装置1のCSバスライン駆動回路40に入出力される各種信号の波形を示している。以下では、便宜上、第2〜第4行に対応するCS回路42,43,44を例に挙げて、第1フレームの動作について説明する。
まず、第2行の各種信号の波形の変化について説明する。初期状態において、CS回路42におけるDラッチ回路42aの端子Dには極性信号CMI2が入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路42aの出力端子Qから出力されるCS信号CS2の電位はローレベルで保持される。
その後、第2行のゲートライン12に供給されるゲート信号G2に対応するシフトレジスタ出力SRO2がシフトレジスタ回路SR2から出力され、CS回路42におけるOR回路42bの一方の端子に入力される。すると、クロック端子CKには、信号M2におけるシフトレジスタ出力SRO2の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI2の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO2が電位変化(ローからハイ)したタイミングで、CS信号CS2の電位が、ローレベルからハイレベルに切り替わる。クロック端子CKに入力される信号M2におけるシフトレジスタ出力SRO2の電位変化(ハイからロー)があるまで(信号M2がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M2におけるシフトレジスタ出力SRO2の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちハイレベルがラッチされる。その後、信号M2がハイレベルになるまで、ハイレベルを保持する。
続いて、OR回路42bの他方の端子に、ゲートライン駆動回路30において第3行にシフトされたシフトレジスタ出力SRO3が入力される。なお、このシフトレジスタ出力SRO3は、CS回路43におけるOR回路43bの一方の端子にも入力される。
Dラッチ回路42aのクロック端子CKには、信号M2におけるシフトレジスタ出力SRO3の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI2の入力状態、すなわちローレベルが転送される。すなわち、シフトレジスタ出力SRO3が電位変化(ローからハイ)したタイミングで、CS信号CS2の電位が、ハイレベルからローレベルに切り替わる。クロック端子CKに入力される信号M2におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)があるまで(信号M2がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M2におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちローレベルがラッチされる。その後、信号M2が第2フレームにおいてハイレベルになるまで、ローレベルを保持する。
第2フレームでは、信号M2におけるシフトレジスタ出力SRO2のハイレベルの期間、データ端子Dに入力される極性信号CMI2の入力状態(ローレベル)が転送された後、シフトレジスタ出力SRO2の電位変化(ハイからロー)が入力されたときの極性信号CMI2の入力状態(ローレベル)がラッチされ、信号M2が次にハイレベルになるまで、ローレベルを保持する。
次に、Dラッチ回路42aのクロック端子CKには、シフトレジスタ出力SRO3の電位変化(ローからハイ)が入力され、このときのデータ端子Dに入力される極性信号CMI2の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO3が電位変化(ローからハイ)したタイミングで、CS信号CS2の電位が、ローレベルからハイレベルに切り替わる。そして、クロック端子CKに入力されるシフトレジスタ出力SRO3の電位変化(ハイからロー)があるまで(信号M2がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKにシフトレジスタ出力SRO2の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちハイレベルがラッチされる。その後、信号M2が第3フレームにおいてハイレベルになるまで、ハイレベルを保持する。
なお、第1行では、シフトレジスタ出力SRO1,SRO2で極性信号CMI1をラッチすることにより、図8に示すCS信号CS1を出力する。
次に、第3行の各種信号の波形の変化について説明する。初期状態において、CS回路43におけるDラッチ回路43aの端子Dには極性信号CMI1が入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路43aの出力端子Qから出力されるCS信号CS3の電位はローレベルで保持される。
その後、第3行のゲートライン12に供給されるゲート信号G3に対応するシフトレジスタ出力SRO3がシフトレジスタ回路SR3から出力され、CS回路43におけるOR回路43bの一方の端子に入力される。すると、クロック端子CKには、信号M3におけるシフトレジスタ出力SRO3の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI1の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO3が電位変化(ローからハイ)したタイミングで、CS信号CS3の電位が、ローレベルからハイレベルに切り替わる。クロック端子CKに入力される信号M3におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)があるまで(信号M3がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M3におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちハイレベルがラッチされる。その後、信号M3がハイレベルになるまで、ハイレベルを保持する。
続いて、OR回路43bの他方の端子に、ゲートライン駆動回路30において第4行にシフトされたシフトレジスタ出力SRO4が入力される。なお、このシフトレジスタ出力SRO4は、CS回路43におけるOR回路43bの一方の端子にも入力される。
Dラッチ回路43aのクロック端子CKには、信号M3におけるシフトレジスタ出力SRO4の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI1の入力状態、すなわちローレベルが転送される。すなわち、シフトレジスタ出力SRO4が電位変化(ローからハイ)したタイミングで、CS信号CS3の電位が、ハイレベルからローレベルに切り替わる。クロック端子CKに入力される信号M3におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)があるまで(信号M3がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M3におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちローレベルがラッチされる。その後、信号M3が第2フレームにおいてハイレベルになるまで、ローレベルを保持する。
第2フレームでは、信号M3におけるシフトレジスタ出力SRO3のハイレベルの期間、データ端子Dに入力される極性信号CMI1の入力状態(ローレベル)が転送された後、シフトレジスタ出力SRO3の電位変化(ハイからロー)が入力されたときの極性信号CMI1の入力状態(ローレベル)がラッチされ、信号M3が次にハイレベルになるまで、ローレベルを保持する。
次に、Dラッチ回路43aのクロック端子CKには、シフトレジスタ出力SRO4の電位変化(ローからハイ)が入力され、このときのデータ端子Dに入力される極性信号CMI1の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO3が電位変化(ローからハイ)したタイミングで、CS信号CS3の電位が、ローレベルからハイレベルに切り替わる。そして、クロック端子CKに入力されるシフトレジスタ出力SRO4の電位変化(ハイからロー)があるまで(信号M3がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKにシフトレジスタ出力SRO3の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちハイレベルがラッチされる。その後、信号M3が第3フレームにおいてハイレベルになるまで、ハイレベルを保持する。
次に、第4行の各種信号の波形の変化について説明する。初期状態において、CS回路44におけるDラッチ回路44aのデータ端子Dには極性信号CMI2が入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路44aの出力端子Qから出力されるCS信号CS4の電位はローレベルで保持される。
その後、シフトレジスタ回路SR4から第4行のシフトレジスタ出力SRO4が出力され、CS回路44におけるOR回路44bの一方の端子に入力される。すると、クロック端子CKには、信号M4におけるシフトレジスタ出力SRO4の電位変化(ローからハイ)が入力され、このときのデータ端子Dに入力される極性信号CMI2の入力状態、すなわちローレベルが転送される。そして、次にクロック端子CKに入力される信号M4におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)があるまで(信号M4がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M4におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちローレベルがラッチされる。その後、信号M4がハイレベルになるまで、ローレベルを保持する。
次に、OR回路44bの他方の端子に、ゲートライン駆動回路30において第5行にシフトされたシフトレジスタ出力SRO5が入力される。なお、このシフトレジスタ出力SRO5は、CS回路45におけるOR回路45bの一方の端子にも入力される。
Dラッチ回路44aのクロック端子CKには、信号M4におけるシフトレジスタ出力SRO5の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI2の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO5が電位変化(ローからハイ)したタイミングで、CS信号CS4の電位が、ローレベルからハイレベルに切り替わる。そして、次にクロック端子CKに入力される信号M4におけるシフトレジスタ出力SRO5の電位変化(ハイからロー)があるまで(信号M4がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M4におけるシフトレジスタ出力SRO5の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちハイレベルがラッチされる。その後、信号M4が第2フレームにおいてハイレベルになるまで、ハイレベルが保持される。
第2フレームでは、信号M4におけるシフトレジスタ出力SRO4のハイレベルの期間、データ端子Dに入力される極性信号CMI2の入力状態(ハイレベル)が転送された後、シフトレジスタ出力SRO4の電位変化(ハイからロー)が入力されたときの極性信号CMI2の入力状態(ハイレベル)がラッチされ、信号M4が次にハイレベルになるまで、ハイレベルを保持する。
次に、Dラッチ回路44aのクロック端子CKには、シフトレジスタ出力SRO5の電位変化(ローからハイ)が入力され、このときのデータ端子Dに入力される極性信号CMI2の入力状態、すなわちローレベルが転送される。すなわち、シフトレジスタ出力SRO5が電位変化(ローからハイ)したタイミングで、CS信号CS4の電位が、ハイレベルからローレベルに切り替わる。
そして、次にクロック端子CKに入力されるシフトレジスタ出力SRO5の電位変化(ハイからロー)があるまで(信号M4がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKにシフトレジスタ出力SRO5の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちローレベルがラッチされる。その後、信号M4が第3フレームにおいてハイレベルになるまで、ローレベルを保持する。
上記の動作により、図7および図8に示すように、第1〜第3行では、対応する行のゲート信号が立ち下がった時点(TFT13がオンからオフに切り替えられた時点)のCS信号の電位レベルが、当該行のゲート信号が立ち下がった後に立ち下がり、第4〜第6行では、対応する行のゲート信号が立ち下がった時点(TFT13がオンからオフに切り替えられた時点)のCS信号の電位レベルが、当該行のゲート信号が立ち下がった後に立ち上がる。
以上のように、本実施例2では、図3に示す構成を有する液晶表示装置1において、極性信号CMI1,CMI2の極性反転タイミングを調整することにより、3H反転駆動が可能となる。これにより、3倍角表示駆動を行う液晶表示装置1においても、CSバスライン駆動回路40を適正に動作させることが可能となるため、横筋の原因となる変則的な波形を解消することができ、表示映像に生じる明暗からなる横筋を解消して表示品位の向上を図るという効果を奏することができる。
ここで、CS回路4nに入力される極性信号CMI1,CMI2と、シフトレジスタ出力SROnとの関係について説明する。図9は、CS回路4nに入力される極性信号CMI1(あるいはCMI2)とシフトレジスタ出力SROnと、CS回路4nから出力されるCS信号CSnの対応関係を示している。
図9のCMI1について、記号A〜Lは、それぞれ1水平走査期間に対応し、各1水平走査期間における極性を示している。例えば、第2番目の水平走査期間「B」では、マイナス極性であり、第3番目の水平走査期間「C」では、プラス極性であり、第4番目の水平走査期間「D」では、マイナス極性であり、第5番目の水平走査期間「E」では、マイナス極性となっている。CMI2について、記号1〜12は、それぞれ1水平走査期間に対応し、各1水平走査期間における極性を示している。例えば、第1番目の水平走査期間「1」では、プラス極性であり、第2番目の水平走査期間「2」では、プラス極性であり、第3番目の水平走査期間「3」では、マイナス極性であり、第4番目の水平走査期間「4」では、マイナス極性となっている。また、CMI1,CMI2は、1行ごとに交互にCS回路4nに入力される。例えば、CS回路41にはCMI1が入力され、CS回路42にはCMI2が入力され、CS回路43にはCMI1が入力される。
CS回路4nでは、クロック端子CKに、第n行のシフトレジスタ出力SROnと次行の第(n+1)行のシフトレジスタ出力SROn+1とが入力されるため、n番目の水平走査期間にデータ端子Dに入力されるCMIをラッチするととともに、(n+1)番目の水平走査期間にデータ端子Dに入力されるCMIをラッチする。例えば、CS回路41では、第1水平走査期間でCMI1の「A」のプラス極性を取り込むとともに、第2水平走査期間でCMI1の「B」のマイナス極性を取り込む。CS回路42では、第2水平走査期間でCMI2の「2」のプラス極性を取り込むとともに、第3水平走査期間でCMI2の「3」のマイナス極性を取り込む。CS回路43では、第3水平走査期間でCMI1の「C」のプラス極性を取り込むとともに、第4水平走査期間でCMI1の「D」のマイナス極性を取り込む。CS回路44では、第4水平走査期間でCMI2の「4」のマイナス極性を取り込むとともに、第5水平走査期間でCMI2の「5」のプラス極性を取り込む。このようにして、図7および図8に示す各CS信号CSnを出力する。
上記実施例1および実施例2に示したように、図3に示す液晶表示装置1においても、極性反転タイミングが同一あるいは互いに異なる2つの極性信号CMI1,CMI2を用いることにより、2H反転駆動および3H反転駆動が可能となる。そして、4H,…,nH(nライン)反転駆動についても同様に、極性信号CMI1,CMI2の極性反転タイミングを調整することにより実現可能となる。これにより、2倍角表示駆動および3倍角表示駆動が可能となる。そして、4倍角,…,n倍角表示駆動についても同様に、極性信号CMI1,CMI2の極性反転タイミングを調整することにより実現可能となる。
(実施例3)
上記実施例1および実施例2では、n行のCS回路4nに、対応するn行のシフトレジスタ出力SROnと、その次の行(n+1)行のシフトレジスタ出力SROn+1とが入力される構成であるが、本発明の液晶表示装置1は、これに限定されず、例えば、図10に示すように、第n行のCS回路4nに、対応するn行のシフトレジスタ出力SROnと、第(n+2)行のシフトレジスタ出力SROn+2とが入力される構成であってもよい。すなわち、CS回路41に、対応する行のシフトレジスタ出力SRO1と、第3行のシフトレジスタ出力SRO3とが入力される。図11は、このような構成を備え、2倍角表示を行う液晶表示装置1における各種信号の波形を示すタイミングチャートである。図11に示すように、初期状態においては、CS信号CS1〜CS5は何れも一方の電位(図11ではローレベル)に固定されている。第1フレームでは、第1行のCS信号CS1は、対応するゲート信号G1が立ち下がる時点でハイレベルであり、第2行のCS信号CS2は、対応するゲート信号G2が立ち下がる時点でハイレベルであり、第3行のCS信号CS3は、対応するゲート信号G3が立ち下がる時点でローレベルであり、第4行のCS信号CS4は、対応するゲート信号G4が立ち下がる時点でローレベルであり、第5行のCS信号CS5は、対応するゲート信号G5が立ち下がる時点でハイレベルとなっている。ソース信号Sは、映像信号の示す階調に応じた振幅を有し、かつ、2H毎に極性が反転する信号となる。
そして、CS信号CS1〜CS5は、対応するゲート信号G1〜G5の立ち下がりの後に電位レベルが高低間で切り替わる。具体的には、第1フレームでは、CS信号CS1,CS2のそれぞれは、対応するゲート信号G1,G2が立ち下がった後に立ち下がり、CS信号CS3,CS4のそれぞれは、対応するゲート信号G3,G4が立ち下がった後に立ち上がる。なお、第2フレームではこの関係が逆転し、CS信号CS1,CS2のそれぞれは、対応するゲート信号G1,G2が立ち下がった後に立ち上がり、CS信号CS3,CS4のそれぞれは、対応するゲート信号G3,G4が立ち下がった後に立ち下がる。
これにより、2H反転駆動が実現されるとともに、表示映像に生じる明暗からなる横筋を解消し、表示品位の向上を図ることができる。
ここで、上述した制御を実現するためのゲートライン駆動回路30及びCSバスライン駆動回路40の具体的な構成について説明する。
CS回路41への入力信号は、ゲート信号G1,G3に対応するシフトレジスタ出力SRO1,SRO3、極性信号CMI1、及びリセット信号RESETであり、CS回路42への入力信号は、ゲート信号G2,G4に対応するシフトレジスタ出力SRO2,SRO4、極性信号CMI1、及びリセット信号RESETであり、CS回路43への入力信号は、ゲート信号G3,G5に対応するシフトレジスタ出力SRO3,SRO5、極性信号CMI2、及びリセット信号RESETであり、CS回路44への入力信号は、ゲート信号G4,G6に対応するシフトレジスタ出力SRO4,SRO6、極性信号CMI2、及びリセット信号RESETである。極性信号CMI1および極性信号CMI2は、2行ごとに交互に各CS回路に入力される。すなわち、上述のように、CS回路41,42にはCMI1が入力され、CS回路43,44にはCMI2が入力され、CS回路45,46にはCMI1が入力される。極性信号CMI1,CMI2は、2水平走査期間で極性が反転するとともに、互いの位相が同一に設定されている。よって、本実施例では、極性信号CMI1,CMI2の何れか一方のみを用いて、各CS回路に入力する構成としてもよい。
以下では、便宜上、主として第2及び第3行に対応するCS回路42,43を例に挙げて、第1フレームの動作について説明する。図12は、実施例3の液晶表示装置1のCSバスライン駆動回路40に入出力される各種信号の波形を示している。
まず、第2行の各種信号の波形の変化について説明する。初期状態において、CS回路42におけるDラッチ回路42aの端子Dには極性信号CMI1が入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路42aの出力端子Qから出力されるCS信号CS2の電位はローレベルで保持される。
その後、第2行のゲートライン12に供給されるゲート信号G2に対応するシフトレジスタ出力SRO2がシフトレジスタ回路SR2から出力され、CS回路42におけるOR回路42bの一方の端子に入力される。すると、クロック端子CKには、信号M2におけるシフトレジスタ出力SRO2の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI1の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO2が電位変化(ローからハイ)したタイミングで、CS信号CS2の電位が、ローレベルからハイレベルに切り替わる。クロック端子CKに入力される信号M2におけるシフトレジスタ出力SRO2の電位変化(ハイからロー)があるまで(信号M2がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M2におけるシフトレジスタ出力SRO2の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちハイレベルがラッチされる。その後、信号M2がハイレベルになるまで、ハイレベルを保持する。
続いて、OR回路42bの他方の端子に、ゲートライン駆動回路30において第4行にシフトされたシフトレジスタ出力SRO4が入力される。なお、このシフトレジスタ出力SRO4は、CS回路44におけるOR回路44bの一方の端子にも入力される。
Dラッチ回路42aのクロック端子CKには、信号M2におけるシフトレジスタ出力SRO4の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI1の入力状態、すなわちローレベルが転送される。すなわち、シフトレジスタ出力SRO4が電位変化(ローからハイ)したタイミングで、CS信号CS2の電位が、ハイレベルからローレベルに切り替わる。クロック端子CKに入力される信号M2におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)があるまで(信号M2がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M2におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちローレベルがラッチされる。その後、信号M2が第2フレームにおいてハイレベルになるまで、ローレベルを保持する。
次に、第3行の各種信号の波形の変化について説明する。初期状態において、CS回路43におけるDラッチ回路43aのデータ端子Dには極性信号CMI2が入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路43aの出力端子Qから出力されるCS信号CS3の電位はローレベルで保持される。
その後、シフトレジスタ回路SR3から第3行のシフトレジスタ出力SRO3が出力され、CS回路43におけるOR回路43bの一方の端子に入力される。すると、クロック端子CKには、信号M3におけるシフトレジスタ出力SRO3の電位変化(ローからハイ)が入力され、このときのデータ端子Dに入力される極性信号CMI2の入力状態、すなわちローレベルが転送される。そして、次にクロック端子CKに入力される信号M3におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)があるまで(信号M3がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M3におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちローレベルがラッチされる。その後、信号M3がハイレベルになるまで、ローレベルを保持する。
次に、OR回路43bの他方の端子に、ゲートライン駆動回路30において第5行にシフトされたシフトレジスタ出力SRO5が入力される。なお、このシフトレジスタ出力SRO5は、CS回路45におけるOR回路45bの一方の端子にも入力される。
Dラッチ回路43aのクロック端子CKには、信号M3におけるシフトレジスタ出力SRO5の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI2の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO5が電位変化(ローからハイ)したタイミングで、CS信号CS3の電位が、ローレベルからハイレベルに切り替わる。そして、次にクロック端子CKに入力される信号M3におけるシフトレジスタ出力SRO5の電位変化(ハイからロー)があるまで(信号M3がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M3におけるシフトレジスタ出力SRO5の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちハイレベルがラッチされる。その後、信号M3が第2フレームにおいてハイレベルになるまで、ハイレベルが保持される。
以上のように、本実施例3では、第n行のCSバスライン15に出力されるCS信号CSnは、第n行のゲート信号Gnの立ち上がり時の極性信号CMI1の電位レベル、及び、第(n+2)行のゲート信号G(n+2)の立ち上がり時の極性信号CMI1の電位レベルをラッチすることにより生成され、第(n+1)行のCSバスライン15に出力されるCS信号は、第(n+1)行のゲート信号G(n+1)の立ち上がり時の極性信号CMI1の電位レベル、及び、第(n+3)行のゲート信号G(n+3)の立ち上がり時の極性信号CMI1の電位レベルをラッチすることにより生成される。また、第(n+2)行のCSバスライン15に出力されるCS信号は、第(n+2)行のゲート信号G(n+2)の立ち上がり時の極性信号CMI2の電位レベル、及び、第(n+4)行のゲート信号G(n+4)の立ち上がり時の極性信号CMI2の電位レベルをラッチすることにより生成され、第(n+3)行のCSバスライン15に出力されるCS信号は、(n+3)行のゲート信号G(n+3)の立ち上がり時の極性信号CMI2の電位レベル、及び、第(n+5)行のゲート信号G(n+5)の立ち上がり時の極性信号CMI2の電位レベルをラッチすることにより生成される。
これにより、2倍角表示駆動を行う液晶表示装置1においても、CSバスライン駆動回路40を適正に動作させることが可能となるため、横筋の原因となる変則的な波形を解消することができ、表示映像に生じる明暗からなる横筋を解消して表示品位の向上を図るという効果を奏することができる。
ここで、CS回路4nに入力される極性信号CMI1,CMI2と、シフトレジスタ出力SROnとの関係について説明する。図13は、CS回路4nに入力される極性信号CMI1(あるいはCMI2)とシフトレジスタ出力SROnと、CS回路4nから出力されるCS信号CSnの対応関係を示している。
図13のCMI1について、記号A〜Lは、それぞれ1水平走査期間に対応し、各1水平走査期間における極性を示している。例えば、第2番目の水平走査期間「B」では、プラス極性であり、第3番目の水平走査期間「C」では、マイナス極性であり、第4番目の水平走査期間「D」では、マイナス極性であり、第5番目の水平走査期間「E」では、プラス極性となっている。CMI2について、記号1〜12は、それぞれ1水平走査期間に対応し、各1水平走査期間における極性を示している。例えば、第1番目の水平走査期間「1」では、プラス極性であり、第2番目の水平走査期間「2」では、プラス極性であり、第3番目の水平走査期間「3」では、マイナス極性であり、第4番目の水平走査期間「4」では、マイナス極性となっている。また、CMI1,CMI2は、2行ごとに交互にCS回路4nに入力される。例えば、CS回路41,42にはCMI1が入力され、CS回路43,44にはCMI2が入力され、CS回路45,46にはCMI1が入力される。
CS回路4nでは、クロック端子CKに、第n行のシフトレジスタ出力SROnと第(n+2)行のシフトレジスタ出力SROn+2とが入力されるため、n番目の水平走査期間にデータ端子Dに入力されるCMIをラッチするととともに、(n+2)番目の水平走査期間にデータ端子Dに入力されるCMIをラッチする。例えば、CS回路41では、第1水平走査期間でCMI1の「A」のプラス極性を取り込むとともに、第3水平走査期間でCMI1の「C」のマイナス極性を取り込む。CS回路42では、第2水平走査期間でCMI1の「B」のプラス極性を取り込むとともに、第4水平走査期間でCMI1の「D」のマイナス極性を取り込む。CS回路43では、第3水平走査期間でCMI2の「3」のマイナス極性を取り込むとともに、第5水平走査期間でCMI2の「5」のプラス極性を取り込む。CS回路44では、第4水平走査期間でCMI2の「4」のマイナス極性を取り込むとともに、第6水平走査期間でCMI2の「6」のプラス極性を取り込む。このようにして、図11および図12に示す各CS信号CSnを出力する。
(実施例4)
図14は、図10に示した液晶表示装置1において、3倍角表示駆動を行う場合の各種信号の波形を示すタイミングチャートである。図14では、CMI1,CMI2について、極性が反転するタイミングが図11とは異なっている。
図14に示すように、初期状態においては、CS信号CS1〜CS7は何れも一方の電位(図14ではローレベル)に固定されている。第1フレームでは、第1行のCS信号CS1は、対応するゲート信号G1が立ち下がる時点でハイレベルであり、第2行のCS信号CS2は、対応するゲート信号G2が立ち下がる時点でハイレベルであり、第3行のCS信号CS3は、対応するゲート信号G3が立ち下がる時点でハイレベルである。一方、第4行のCS信号CS4は、対応するゲート信号G4が立ち下がる時点でローレベルであり、第5行のCS信号CS5は、対応するゲート信号G5が立ち下がる時点でローレベルとなっている。第6行のCS信号CS6は、対応するゲート信号G6が立ち下がる時点でローレベルとなっている。そして、第7行のCS信号CS7は、対応するゲート信号G7が立ち下がる時点でハイレベルとなっている。
ここで、ソース信号Sは、映像信号の示す階調に応じた振幅を有し、かつ、3H期間毎に極性が反転する信号となる。また、ソース信号Sは、3水平走査期間(3H)ずつ同一の電位となる。すなわち、図14の記号「あ」〜「さ」は、それぞれ1水平走査期間に対応し、各1水平走査期間における信号電位(階調)を示している。例えば、第1フレームにおいて、第1番目、第2番目および第3番目の水平走査期間は、マイナス極性で、かつ同一の信号電位(「あ」)であり、第4番目、第5番目および第6番目の水平走査期間は、プラス極性で、かつ同一の信号電位(「か」)となっている。また、第2フレームにおいて、第1番目、第2番目および第3番目の水平走査期間は、プラス極性で、かつ同一の信号電位(「い」)であり、第4番目、第5番目および第6番目の水平走査期間は、マイナス極性で、かつ同一の信号電位(「き」)となっている。一方、ゲート信号G1〜G7は、各フレームのアクティブ期間(有効走査期間)におけるそれぞれ第1〜第7番目の1H期間においてゲートオン電位となり、その他の期間においてゲートオフ電位となる。
そして、CS信号CS1〜CS7は、対応するゲート信号G1〜G7の立ち下がりの後に電位レベルが高低間で切り替わる。具体的には、第1フレームでは、CS信号CS1,CS2,CS3のそれぞれは、対応するゲート信号G1,G2,G3が立ち下がった後に立ち下がり、CS信号CS4,CS5,CS6のそれぞれは、対応するゲート信号G4,G5,G6が立ち下がった後に立ち上がる。なお、第2フレームではこの関係が逆転し、CS信号CS1,CS2,CS3のそれぞれは、対応するゲート信号G1,G2,G3が立ち下がった後に立ち上がり、CS信号CS4,CS5,CS6のそれぞれは、対応するゲート信号G4,G5,G6が立ち下がった後に立ち下がる。
このように、3倍角表示駆動を行う液晶表示装置1では、ゲート信号が立ち下がる時点のCS信号の電位が、ソース信号Sの極性に対応して3行ごとに互いに異なっているため、第1フレームについても、画素電極14の電位Vpix1〜Vpix7は何れもCS信号CS1〜CS7よって適正にシフトされることになる。そのため、同一階調のソース信号Sが入力されると、対向電極電位とシフト後の画素電極14の電位との電位差は正極性と負極性とで同じになる。すなわち、第1フレームでは、同一画素列において、隣り合う3行に対応する画素に、マイナス極性でかつ同一電位のソース信号が書き込まれるとともに、該3行の次の隣り合う3行に対応する画素に、プラス極性でかつ同一電位のソース信号が書き込まれ、最初の3行に対応するCS信号の電位は、上記最初の3行に対応する画素への書き込み中は極性反転することなく、書き込み後にマイナス方向に極性反転し、かつ次の書き込みまで極性反転せず、次の3行に対応するCS信号の電位は、上記次の3行に対応する画素への書き込み中は極性反転することなく、書き込み後にプラス方向に極性反転し、次の書き込みまで極性反転しないようになっている。これにより、CC駆動において3ライン反転駆動が実現される。
そして、上記構成によれば、3倍角表示駆動(3ライン反転駆動)においても、画素電極14の電位Vpix1〜Vpix7をCS信号CS1〜CS7よって適正にシフトすることができるため、同一の信号電位が供給される画素電極14の電位を等しくすることができ、図64に示す横筋の発生を解消することができる。
ここで、上述した制御を実現するためのゲートライン駆動回路30及びCSバスライン駆動回路40の具体的な構成について説明する。
本実施例4のゲートライン駆動回路30及びCSバスライン駆動回路40では、極性信号CMI1,CMI2の極性反転タイミングが実施例3のそれとは異なっており、それ以外の構成は、図10に示す構成と同一である。各CS回路には、対応するn行のシフトレジスタ出力SROnと、(n+2)行のシフトレジスタ出力SROn+2とが入力されるとともに、極性信号CMI1および極性信号CMI2が、2行ごとに交互に入力される。すなわち、上述のように、CS回路41,42にはCMI1が入力され、CS回路43,44にはCMI2が入力され、CS回路45,46にはCMI1が入力される。極性信号CMI1,CMI2の極性反転タイミングは、図14に示すように設定されている。
ここでは、ゲートライン駆動回路30及びCSバスライン駆動回路40の接続に関する説明は省略し、3倍角表示駆動を行う液晶表示装置1について、図14および図15を用いて説明する。図15は、実施例4の液晶表示装置1のCSバスライン駆動回路40に入出力される各種信号の波形を示している。以下では、便宜上、第2〜第4行に対応するCS回路42,43,44を例に挙げて、第1フレームの動作について説明する。
まず、第2行の各種信号の波形の変化について説明する。初期状態において、CS回路42におけるDラッチ回路42aの端子Dには極性信号CMI1が入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路42aの出力端子Qから出力されるCS信号CS2の電位はローレベルで保持される。
その後、第2行のゲートライン12に供給されるゲート信号G2に対応するシフトレジスタ出力SRO2がシフトレジスタ回路SR2から出力され、CS回路42におけるOR回路42bの一方の端子に入力される。すると、クロック端子CKには、信号M2におけるシフトレジスタ出力SRO2の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI1の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO2が電位変化(ローからハイ)したタイミングで、CS信号CS2の電位が、ローレベルからハイレベルに切り替わる。クロック端子CKに入力される信号M2におけるシフトレジスタ出力SRO2の電位変化(ハイからロー)があるまで(信号M2がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M2におけるシフトレジスタ出力SRO2の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちハイレベルがラッチされる。その後、信号M2がハイレベルになるまで、ハイレベルを保持する。
続いて、OR回路42bの他方の端子に、ゲートライン駆動回路30において第4行にシフトされたシフトレジスタ出力SRO4が入力される。なお、このシフトレジスタ出力SRO4は、CS回路44におけるOR回路44bの一方の端子にも入力される。
Dラッチ回路42aのクロック端子CKには、信号M2におけるシフトレジスタ出力SRO4の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI1の入力状態、すなわちローレベルが転送される。すなわち、シフトレジスタ出力SRO4が電位変化(ローからハイ)したタイミングで、CS信号CS2の電位が、ハイレベルからローレベルに切り替わる。クロック端子CKに入力される信号M2におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)があるまで(信号M2がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M2におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちローレベルがラッチされる。その後、信号M2が第2フレームにおいてハイレベルになるまで、ローレベルを保持する。
次に、第3行の各種信号の波形の変化について説明する。初期状態において、CS回路43におけるDラッチ回路43aの端子Dには極性信号CMI2が入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路43aの出力端子Qから出力されるCS信号CS3の電位はローレベルで保持される。
その後、第3行のゲートライン12に供給されるゲート信号G3に対応するシフトレジスタ出力SRO3がシフトレジスタ回路SR3から出力され、CS回路43におけるOR回路43bの一方の端子に入力される。すると、クロック端子CKには、信号M3におけるシフトレジスタ出力SRO3の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI2の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO3が電位変化(ローからハイ)したタイミングで、CS信号CS3の電位が、ローレベルからハイレベルに切り替わる。クロック端子CKに入力される信号M3におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)があるまで(信号M3がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M3におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちハイレベルがラッチされる。その後、信号M3がハイレベルになるまで、ハイレベルを保持する。
続いて、OR回路43bの他方の端子に、ゲートライン駆動回路30において第5行にシフトされたシフトレジスタ出力SRO5が入力される。なお、このシフトレジスタ出力SRO5は、CS回路45におけるOR回路45bの一方の端子にも入力される。
Dラッチ回路43aのクロック端子CKには、信号M3におけるシフトレジスタ出力SRO5の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI2の入力状態、すなわちローレベルが転送される。すなわち、シフトレジスタ出力SRO5が電位変化(ローからハイ)したタイミングで、CS信号CS3の電位が、ハイレベルからローレベルに切り替わる。クロック端子CKに入力される信号M3におけるシフトレジスタ出力SRO5の電位変化(ハイからロー)があるまで(信号M3がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M3におけるシフトレジスタ出力SRO5の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちローレベルがラッチされる。その後、信号M3が第2フレームにおいてハイレベルになるまで、ローレベルを保持する。
次に、第4行の各種信号の波形の変化について説明する。初期状態において、CS回路44におけるDラッチ回路44aのデータ端子Dには極性信号CMI2が入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路44aの出力端子Qから出力されるCS信号CS4の電位はローレベルで保持される。
その後、シフトレジスタ回路SR4から4行のシフトレジスタ出力SRO4が出力され、CS回路44におけるOR回路44bの一方の端子に入力される。すると、クロック端子CKには、信号M4におけるシフトレジスタ出力SRO4の電位変化(ローからハイ)が入力され、このときのデータ端子Dに入力される極性信号CMI2の入力状態、すなわちローレベルが転送される。そして、次にクロック端子CKに入力される信号M4におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)があるまで(信号M4がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M4におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちローレベルがラッチされる。その後、信号M4がハイレベルになるまで、ローレベルを保持する。
次に、OR回路44bの他方の端子に、ゲートライン駆動回路30において第6行にシフトされたシフトレジスタ出力SRO6が入力される。なお、このシフトレジスタ出力SRO6は、CS回路46におけるOR回路46bの一方の端子にも入力される。
Dラッチ回路44aのクロック端子CKには、信号M4におけるシフトレジスタ出力SRO6の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI2の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO6が電位変化(ローからハイ)したタイミングで、CS信号CS4の電位が、ローレベルからハイレベルに切り替わる。そして、次にクロック端子CKに入力される信号M4におけるシフトレジスタ出力SRO6の電位変化(ハイからロー)があるまで(信号M4がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M4におけるシフトレジスタ出力SRO6の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちハイレベルがラッチされる。その後、信号M4が第2フレームにおいてハイレベルになるまで、ハイレベルが保持される。
上記の動作により、図14および図15に示すように、第1〜第3行では、対応する行のゲート信号が立ち下がった時点(TFT13がオンからオフに切り替えられた時点)のCS信号の電位レベルが、当該行のゲート信号が立ち下がった後に立ち下がり、第4〜第6行では、対応する行のゲート信号が立ち下がった時点(TFT13がオンからオフに切り替えられた時点)のCS信号の電位レベルが、当該行のゲート信号が立ち下がった後に立ち上がる。
以上のように、本実施例4では、図10に示す構成を有する液晶表示装置において、極性信号CMI1,CMI2の極性反転タイミングを調整することにより、3H反転駆動が可能となる。これにより、3倍角表示駆動を行う液晶表示装置1においても、CSバスライン駆動回路40を適正に動作させることが可能となるため、横筋の原因となる変則的な波形を解消することができ、表示映像に生じる明暗からなる横筋を解消して表示品位の向上を図るという効果を奏することができる。
ここで、CS回路4nに入力される極性信号CMI1,CMI2と、シフトレジスタ出力SROnとの関係について説明する。図16は、CS回路4nに入力される極性信号CMI1(あるいはCMI2)とシフトレジスタ出力SROnと、CS回路4nから出力されるCS信号CSnの対応関係を示している。
図16のCMI1について、記号A〜Lは、それぞれ1水平走査期間に対応し、各1水平走査期間における極性を示している。例えば、第2番目の水平走査期間「B」では、プラス極性であり、第3番目の水平走査期間「C」では、マイナス極性であり、第4番目の水平走査期間「D」では、マイナス極性であり、第5番目の水平走査期間「E」では、マイナス極性となっている。CMI2について、記号1〜12は、それぞれ1水平走査期間に対応し、各1水平走査期間における極性を示している。例えば、第1番目の水平走査期間「1」では、プラス極性であり、第2番目の水平走査期間「2」では、プラス極性であり、第3番目の水平走査期間「3」では、プラス極性であり、第4番目の水平走査期間「4」では、マイナス極性となっている。また、CMI1,CMI2は、2行ごとに交互にCS回路4nに入力される。例えば、CS回路41,42にはCMI1が入力され、CS回路43,44にはCMI2が入力され、CS回路45,46にはCMI1が入力される。
CS回路4nでは、クロック端子CKに、第n行のシフトレジスタ出力SROnと第(n+2)行のシフトレジスタ出力SROn+2とが入力されるため、n番目の水平走査期間にデータ端子Dに入力されるCMIをラッチするととともに、(n+2)番目の水平走査期間にデータ端子Dに入力されるCMIをラッチする。例えば、CS回路41では、第1水平走査期間でCMI1の「A」のプラス極性を取り込むとともに、第3水平走査期間でCMI1の「C」のマイナス極性を取り込む。CS回路42では、第2水平走査期間でCMI1の「B」のプラス極性を取り込むとともに、第4水平走査期間でCMI1の「D」のマイナス極性を取り込む。CS回路43では、第3水平走査期間でCMI2の「3」のプラス極性を取り込むとともに、第5水平走査期間でCMI2の「5」のマイナス極性を取り込む。CS回路44では、第4水平走査期間でCMI2の「4」のマイナス極性を取り込むとともに、第6水平走査期間でCMI2の「6」のプラス極性を取り込む。このようにして、図14および図15に示す各CS信号CSnを出力する。
上記実施例3および実施例4に示したように、図10に示す液晶表示装置1においても、極性反転タイミングが同一あるいは互いに異なる2つの極性信号CMI1,CMI2を用いることにより、2H反転駆動および3H反転駆動が可能となる。そして、4H,…,nH反転駆動についても同様に、極性信号CMI1,CMI2の極性反転タイミングを調整することにより実現可能となる。これにより、2倍角表示駆動および3倍角表示駆動が可能となる。そして、4倍角,…,n倍角表示駆動についても同様に、極性信号CMI1,CMI2の極性反転タイミングを調整することにより実現可能となる。
(実施例5)
上記実施例3および実施例4では、n行のCS回路4nに、対応するn行のシフトレジスタ出力SROnと、第(n+2)行のシフトレジスタ出力SRO+2とが入力される構成であるが、本発明の液晶表示装置は、これに限定されず、例えば、図17に示すように、第n行のCS回路4nに、対応するn行のシフトレジスタ出力SROnと、第(n+3)行のシフトレジスタ出力SRO+3とが入力される構成であってもよい。すなわち、CS回路41に、対応する行のシフトレジスタ出力SRO1と、第4行のシフトレジスタ出力SRO4とが入力される。図18は、このような構成を備え、2倍角表示駆動を実現する液晶表示装置1における各種信号の波形を示すタイミングチャートである。図18に示すように、初期状態においては、CS信号CS1〜CS5は何れも一方の電位(図18ではローレベル)に固定されている。第1フレームでは、第1行のCS信号CS1は、対応するゲート信号G1が立ち下がる時点でハイレベルであり、第2行のCS信号CS2は、対応するゲート信号G2が立ち下がる時点でハイレベルであり、第3行のCS信号CS3は、対応するゲート信号G3が立ち下がる時点でローレベルであり、第4行のCS信号CS4は、対応するゲート信号G4が立ち下がる時点でローレベルであり、第5行のCS信号CS5は、対応するゲート信号G5が立ち下がる時点でハイレベルとなっている。ソース信号Sは、映像信号の示す階調に応じた振幅を有し、かつ、2H期間毎に極性が反転する信号となる。
そして、CS信号CS1〜CS5は、対応するゲート信号G1〜G5の立ち下がりの後に電位レベルが高低間で切り替わる。具体的には、第1フレームでは、CS信号CS1,CS2のそれぞれは、対応するゲート信号G1,G2が立ち下がった後に立ち下がり、CS信号CS3,CS4のそれぞれは、対応するゲート信号G3,G4が立ち下がった後に立ち上がる。なお、第2フレームではこの関係が逆転し、CS信号CS1,CS2のそれぞれは、対応するゲート信号G1,G2が立ち下がった後に立ち上がり、CS信号CS3,CS4のそれぞれは、対応するゲート信号G3,G4が立ち下がった後に立ち下がる。
これにより、2H反転駆動が実現されるとともに、表示映像に生じる明暗からなる横筋を解消し、表示品位の向上を図ることができる。
ここで、上述した制御を実現するためのゲートライン駆動回路30及びCSバスライン駆動回路40の具体的な構成について説明する。
図17に示すように、CS回路41には、ゲート信号G1,G4に対応するシフトレジスタ出力SRO1,SRO4、極性信号CMI1、及びリセット信号RESETが入力され、CS回路42には、ゲート信号G2,G5に対応するシフトレジスタ出力SRO2,SRO5、極性信号CMI1、及びリセット信号RESETが入力され、CS回路43には、ゲート信号G3,G6に対応するシフトレジスタ出力SRO3,SRO6、極性信号CMI1、及びリセット信号RESETが入力され、CS回路44には、ゲート信号G4,G7に対応するシフトレジスタ出力SRO4,SRO7、極性信号CMI2、及びリセット信号RESETが入力される。極性信号CMI1および極性信号CMI2は、3行ごとに交互に各CS回路に入力される。すなわち、上述のように、CS回路41,42,43にはCMI1が入力され、CS回路44,45,46にはCMI2が入力され、CS回路47,48,49にはCMI1が入力される。極性信号CMI1,CMI2は、図18に示すタイミングで極性が反転する。
以下では、便宜上、主として第2及び第3行に対応するCS回路42,43を例に挙げて、第1フレームの動作について説明する。図19は、実施例5の液晶表示装置1のCSバスライン駆動回路40に入出力される各種信号の波形を示している。
まず、第2行の各種信号の波形の変化について説明する。初期状態において、CS回路42におけるDラッチ回路42aの端子Dには極性信号CMI1が入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路42aの出力端子Qから出力されるCS信号CS2の電位はローレベルで保持される。
その後、第2行のゲートライン12に供給されるゲート信号G2に対応するシフトレジスタ出力SRO2がシフトレジスタ回路SR2から出力され、CS回路42におけるOR回路42bの一方の端子に入力される。すると、クロック端子CKには、信号M2におけるシフトレジスタ出力SRO2の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI1の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO2が電位変化(ローからハイ)したタイミングで、CS信号CS2の電位が、ローレベルからハイレベルに切り替わる。クロック端子CKに入力される信号M2におけるシフトレジスタ出力SRO2の電位変化(ハイからロー)があるまで(信号M2がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M2におけるシフトレジスタ出力SRO2の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちハイレベルがラッチされる。その後、信号M2がハイレベルになるまで、ハイレベルを保持する。
続いて、OR回路42bの他方の端子に、ゲートライン駆動回路30において第5行にシフトされたシフトレジスタ出力SRO5が入力される。なお、このシフトレジスタ出力SRO5は、CS回路45におけるOR回路45bの一方の端子にも入力される。
Dラッチ回路42aのクロック端子CKには、信号M2におけるシフトレジスタ出力SRO5の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI1の入力状態、すなわちローレベルが転送される。すなわち、シフトレジスタ出力SRO5が電位変化(ローからハイ)したタイミングで、CS信号CS2の電位が、ハイレベルからローレベルに切り替わる。クロック端子CKに入力される信号M2におけるシフトレジスタ出力SRO5の電位変化(ハイからロー)があるまで(信号M2がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M2におけるシフトレジスタ出力SRO5の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちローレベルがラッチされる。その後、信号M2が第2フレームにおいてハイレベルになるまで、ローレベルを保持する。
次に、第3行の各種信号の波形の変化について説明する。初期状態において、CS回路43におけるDラッチ回路43aのデータ端子Dには極性信号CMI1が入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路43aの出力端子Qから出力されるCS信号CS3の電位はローレベルで保持される。
その後、シフトレジスタ回路SR3から第3行のシフトレジスタ出力SRO3が出力され、CS回路43におけるOR回路43bの一方の端子に入力される。すると、クロック端子CKには、信号M3におけるシフトレジスタ出力SRO3の電位変化(ローからハイ)が入力され、このときのデータ端子Dに入力される極性信号CMI1の入力状態、すなわちローレベルが転送される。そして、次にクロック端子CKに入力される信号M3におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)があるまで(信号M3がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M3におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちローレベルがラッチされる。その後、信号M3がハイレベルになるまで、ローレベルを保持する。
次に、OR回路43bの他方の端子に、ゲートライン駆動回路30において第6行にシフトされたシフトレジスタ出力SRO6が入力される。なお、このシフトレジスタ出力SRO6は、CS回路46におけるOR回路46bの一方の端子にも入力される。
Dラッチ回路43aのクロック端子CKには、信号M3におけるシフトレジスタ出力SRO6の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI1の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO6が電位変化(ローからハイ)したタイミングで、CS信号CS3の電位が、ローレベルからハイレベルに切り替わる。そして、次にクロック端子CKに入力される信号M3におけるシフトレジスタ出力SRO6の電位変化(ハイからロー)があるまで(信号M3がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M3におけるシフトレジスタ出力SRO6の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちハイレベルがラッチされる。その後、信号M3が第2フレームにおいてハイレベルになるまで、ハイレベルが保持される。
以上のように、本実施例5では、第n行のCSバスライン15に出力されるCS信号は、第n行のゲート信号Gnの立ち上がり時の極性信号CMI1の電位レベル、及び、第(n+3)行のゲート信号G(n+3)の立ち上がり時の極性信号CMI1の電位レベルをラッチすることにより生成され、第(n+1)行のCSバスライン15に出力されるCS信号は、(n+1)行のゲート信号G(n+1)の立ち上がり時の極性信号CMI1の電位レベル、及び、第(n+4)行のゲート信号G(n+4)の立ち上がり時の極性信号CMI1の電位レベルをラッチすることにより生成される。また、(n+2)行のCSバスライン15に出力されるCS信号は、(n+2)行のゲート信号G(n+2)の立ち上がり時の極性信号CMI1の電位レベル、及び、(n+5)行のゲート信号G(n+5)の立ち上がり時の極性信号CMI1の電位レベルをラッチすることにより生成され、(n+3)行のCSバスライン15に出力されるCS信号は、(n+3)行のゲート信号G(n+3)の立ち上がり時の極性信号CMI2の電位レベル、及び、(n+6)行のゲート信号G(n+6)の立ち上がり時の極性信号CMI2の電位レベルをラッチすることにより生成される。
これにより、2倍角表示駆動を行う液晶表示装置1においても、CSバスライン駆動回路40を適正に動作させることが可能となるため、横筋の原因となる変則的な波形を解消することができ、表示映像に生じる明暗からなる横筋を解消して表示品位の向上を図るという効果を奏することができる。
ここで、CS回路4nに入力される極性信号CMI1,CMI2と、シフトレジスタ出力SROnとの関係について説明する。図20は、CS回路4nに入力される極性信号CMI1(あるいはCMI2)とシフトレジスタ出力SROnと、CS回路4nから出力されるCS信号CSnの対応関係を示している。
図20のCMI1について、記号A〜Lは、それぞれ1水平走査期間に対応し、各1水平走査期間における極性を示している。例えば、第2番目の水平走査期間「B」では、プラス極性であり、第3番目の水平走査期間「C」では、マイナス極性であり、第4番目の水平走査期間「D」では、マイナス極性であり、第5番目の水平走査期間「E」では、マイナス極性となっている。CMI2について、記号1〜12は、それぞれ1水平走査期間に対応し、各1水平走査期間における極性を示している。例えば、第1番目の水平走査期間「1」では、マイナス極性であり、第2番目の水平走査期間「2」では、プラス極性であり、第3番目の水平走査期間「3」では、プラス極性であり、第4番目の水平走査期間「4」では、マイナス極性となっている。CMI1,CMI2は、極性反転タイミングが図20に示す関係になるように設定される。また、CMI1,CMI2は、3行ごとに交互にCS回路4nに入力される。例えば、CS回路41,42,43にはCMI1が入力され、CS回路44,45,46にはCMI2が入力され、CS回路47,48,49にはCMI1が入力される。
CS回路4nでは、クロック端子CKに、第n行のシフトレジスタ出力SROnと第(n+2)行のシフトレジスタ出力SROn+2とが入力されるため、n番目の水平走査期間にデータ端子Dに入力されるCMIをラッチするととともに、(n+2)番目の水平走査期間にデータ端子Dに入力されるCMIをラッチする。例えば、CS回路41では、第1水平走査期間でCMI1の「A」のプラス極性を取り込むとともに、第4水平走査期間でCMI1の「D」のマイナス極性を取り込む。CS回路42では、第2水平走査期間でCMI1の「B」のプラス極性を取り込むとともに、第5水平走査期間でCMI1の「E」のマイナス極性を取り込む。CS回路43では、第3水平走査期間でCMI1の「C」のマイナス極性を取り込むとともに、第6水平走査期間でCMI1の「F」のプラス極性を取り込む。CS回路44では、第4水平走査期間でCMI2の「4」のマイナス極性を取り込むとともに、第7水平走査期間でCMI2の「7」のプラス極性を取り込む。このようにして、図18および図19に示す各CS信号CSnを出力する。
(実施例6)
図21は、図17に示した液晶表示装置1において、3倍角表示駆動を行う場合の各種信号の波形を示すタイミングチャートである。図21では、CMI1,CMI2は、3水平走査期間(3H)ごとに極性が反転し、互いの位相が同一に設定されている。よって、本実施例では、極性信号CMI1,CMI2の何れか一方のみを用いて、各CS回路に入力する構成としてもよい。
図21に示すように、初期状態においては、CS信号CS1〜CS7は何れも一方の電位(図21ではローレベル)に固定されている。第1フレームでは、第1行のCS信号CS1は、対応するゲート信号G1が立ち下がる時点でハイレベルであり、第2行のCS信号CS2は、対応するゲート信号G2が立ち下がる時点でハイレベルであり、第3行のCS信号CS3は、対応するゲート信号G3が立ち下がる時点でハイレベルである。一方、第4行のCS信号CS4は、対応するゲート信号G4が立ち下がる時点でローレベルであり、第5行のCS信号CS5は、対応するゲート信号G5が立ち下がる時点でローレベルとなっている。第6行のCS信号CS6は、対応するゲート信号G6が立ち下がる時点でローレベルとなっている。そして、第7行のCS信号CS7は、対応するゲート信号G7が立ち下がる時点でハイレベルとなっている。
ここで、ソース信号Sは、映像信号の示す階調に応じた振幅を有し、かつ、3H期間毎に極性が反転する信号となる。また、ソース信号Sは、3水平走査期間(3H)ずつ同一の電位となる。すなわち、図21の記号「あ」〜「さ」は、それぞれ1水平走査期間に対応し、各1水平走査期間における信号電位(階調)を示している。例えば、第1フレームにおいて、第1番目、第2番目および第3番目の水平走査期間は、マイナス極性で、かつ同一の信号電位(「あ」)であり、第4番目、第5番目および第6番目の水平走査期間は、プラス極性で、かつ同一の信号電位(「か」)となっている。また、第2フレームにおいて、第1番目、第2番目および第3番目の水平走査期間は、プラス極性で、かつ同一の信号電位(「い」)であり、第4番目、第5番目および第6番目の水平走査期間「き」は、マイナス極性で、かつ同一の信号電位(「き」)となっている。一方、ゲート信号G1〜G7は、各フレームのアクティブ期間(有効走査期間)におけるそれぞれ第1〜第7番目の1H期間においてゲートオン電位となり、その他の期間においてゲートオフ電位となる。
そして、CS信号CS1〜CS7は、対応するゲート信号G1〜G7の立ち下がりの後に電位レベルが高低間で切り替わる。具体的には、第1フレームでは、CS信号CS1,CS2,CS3のそれぞれは、対応するゲート信号G1,G2,G3が立ち下がった後に立ち下がり、CS信号CS4,CS5,CS6のそれぞれは、対応するゲート信号G4,G5,G6が立ち下がった後に立ち上がる。なお、第2フレームではこの関係が逆転し、CS信号CS1,CS2,CS3のそれぞれは、対応するゲート信号G1,G2,G3が立ち下がった後に立ち上がり、CS信号CS4,CS5,CS6のそれぞれは、対応するゲート信号G4,G5,G6が立ち下がった後に立ち下がる。
このように、3倍角表示駆動を行う液晶表示装置1では、ゲート信号が立ち下がる時点のCS信号の電位が、ソース信号Sの極性に対応して3行ごとに互いに異なっているため、第1フレームについても、画素電極14の電位Vpix1〜Vpix7は何れもCS信号CS1〜CS7よって適正にシフトされることになる。そのため、同一階調のソース信号Sが入力されると、対向電極電位とシフト後の画素電極14の電位との電位差は正極性と負極性とで同じになる。すなわち、第1フレームでは、同一画素列において、隣り合う3行に対応する画素に、マイナス極性でかつ同一電位のソース信号が書き込まれるとともに、該3行の次の隣り合う3行に対応する画素に、プラス極性でかつ同一電位のソース信号が書き込まれ、最初の3行に対応するCS信号の電位は、上記最初の3行に対応する画素への書き込み中は極性反転することなく、書き込み後にマイナス方向に極性反転し、かつ次の書き込みまで極性反転せず、次の3行に対応するCS信号の電位は、上記次の3行に対応する画素への書き込み中は極性反転することなく、書き込み後にプラス方向に極性反転し、次の書き込みまで極性反転しないようになっている。これにより、CC駆動において3ライン反転駆動が実現される。
そして、上記構成によれば、3倍角表示駆動(3ライン反転駆動)においても、画素電極14の電位Vpix1〜Vpix7をCS信号CS1〜CS7よって適正にシフトすることができるため、同一の信号電位が供給される画素電極14の電位を等しくすることができ、図64に示す横筋の発生を解消することができる。
ここで、上述した制御を実現するためのゲートライン駆動回路30及びCSバスライン駆動回路40の具体的な構成について説明する。
本実施例6のゲートライン駆動回路30及びCSバスライン駆動回路40では、極性信号CMI1,CMI2の極性反転タイミングが実施例5のそれとは異なっており、それ以外の構成は、図17に示す構成と同一である。各CS回路には、対応するn行のシフトレジスタ出力SROnと、(n+3)行のシフトレジスタ出力SROn+3とが入力されるとともに、極性信号CMI1および極性信号CMI2が、3行ごとに交互に入力される。すなわち、上述のように、CS回路41,42,43にはCMI1が入力され、CS回路44,45,46にはCMI2が入力され、CS回路47,48,49にはCMI1が入力される。極性信号CMI1,CMI2は、図21に示すように設定されている。
ここでは、ゲートライン駆動回路30及びCSバスライン駆動回路40の接続に関する説明は省略し、3倍角表示駆動を行う液晶表示装置1について、図21および図22を用いて説明する。図22は、実施例6の液晶表示装置1のCSバスライン駆動回路40に入出力される各種信号の波形を示している。以下では、便宜上、第2〜第4行に対応するCS回路42,43,44を例に挙げて、第1フレームの動作について説明する。
まず、第2行の各種信号の波形の変化について説明する。初期状態において、CS回路42におけるDラッチ回路42aの端子Dには極性信号CMI1が入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路42aの出力端子Qから出力されるCS信号CS2の電位はローレベルで保持される。
その後、2行のゲートライン12に供給されるゲート信号G2に対応するシフトレジスタ出力SRO2がシフトレジスタ回路SR2から出力され、CS回路42におけるOR回路42bの一方の端子に入力される。すると、クロック端子CKには、信号M2におけるシフトレジスタ出力SRO2の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI1の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO2が電位変化(ローからハイ)したタイミングで、CS信号CS2の電位が、ローレベルからハイレベルに切り替わる。クロック端子CKに入力される信号M2におけるシフトレジスタ出力SRO2の電位変化(ハイからロー)があるまで(信号M2がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M2におけるシフトレジスタ出力SRO2の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちハイレベルがラッチされる。その後、信号M2がハイレベルになるまで、ハイレベルを保持する。
続いて、OR回路42bの他方の端子に、ゲートライン駆動回路30において第5行にシフトされたシフトレジスタ出力SRO5が入力される。なお、このシフトレジスタ出力SRO5は、CS回路45におけるOR回路45bの一方の端子にも入力される。
Dラッチ回路42aのクロック端子CKには、信号M2におけるシフトレジスタ出力SRO5の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI1の入力状態、すなわちローレベルが転送される。すなわち、シフトレジスタ出力SRO5が電位変化(ローからハイ)したタイミングで、CS信号CS2の電位が、ハイレベルからローレベルに切り替わる。クロック端子CKに入力される信号M2におけるシフトレジスタ出力SRO5の電位変化(ハイからロー)があるまで(信号M2がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M2におけるシフトレジスタ出力SRO5の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちローレベルがラッチされる。その後、信号M2が第2フレームにおいてハイレベルになるまで、ローレベルを保持する。
次に、第3行の各種信号の波形の変化について説明する。初期状態において、CS回路43におけるDラッチ回路43aの端子Dには極性信号CMI1が入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路43aの出力端子Qから出力されるCS信号CS3の電位はローレベルで保持される。
その後、第3行のゲートライン12に供給されるゲート信号G3に対応するシフトレジスタ出力SRO3がシフトレジスタ回路SR3から出力され、CS回路43におけるOR回路43bの一方の端子に入力される。すると、クロック端子CKには、信号M3におけるシフトレジスタ出力SRO3の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI1の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO3が電位変化(ローからハイ)したタイミングで、CS信号CS3の電位が、ローレベルからハイレベルに切り替わる。クロック端子CKに入力される信号M3におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)があるまで(信号M3がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M3におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちハイレベルがラッチされる。その後、信号M3がハイレベルになるまで、ハイレベルを保持する。
続いて、OR回路43bの他方の端子に、ゲートライン駆動回路30において第6行にシフトされたシフトレジスタ出力SRO6が入力される。なお、このシフトレジスタ出力SRO6は、CS回路46におけるOR回路45bの一方の端子にも入力される。
Dラッチ回路43aのクロック端子CKには、信号M3におけるシフトレジスタ出力SRO6の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI1の入力状態、すなわちローレベルが転送される。すなわち、シフトレジスタ出力SRO6が電位変化(ローからハイ)したタイミングで、CS信号CS3の電位が、ハイレベルからローレベルに切り替わる。クロック端子CKに入力される信号M3におけるシフトレジスタ出力SRO6の電位変化(ハイからロー)があるまで(信号M3がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M3におけるシフトレジスタ出力SRO6の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちローレベルがラッチされる。その後、信号M3が第2フレームにおいてハイレベルになるまで、ローレベルを保持する。
次に、第4行の各種信号の波形の変化について説明する。初期状態において、CS回路44におけるDラッチ回路44aのデータ端子Dには極性信号CMI2が入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路44aの出力端子Qから出力されるCS信号CS4の電位はローレベルで保持される。
その後、シフトレジスタ回路SR4から4行のシフトレジスタ出力SRO4が出力され、CS回路44におけるOR回路44bの一方の端子に入力される。すると、クロック端子CKには、信号M4におけるシフトレジスタ出力SRO4の電位変化(ローからハイ)が入力され、このときのデータ端子Dに入力される極性信号CMI2の入力状態、すなわちローレベルが転送される。そして、次にクロック端子CKに入力される信号M4におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)があるまで(信号M4がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M4におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちローレベルがラッチされる。その後、信号M4がハイレベルになるまで、ローレベルを保持する。
次に、OR回路44bの他方の端子に、ゲートライン駆動回路30において第7行にシフトされたシフトレジスタ出力SRO7が入力される。なお、このシフトレジスタ出力SRO7は、CS回路47におけるOR回路47bの一方の端子にも入力される。
Dラッチ回路44aのクロック端子CKには、信号M4におけるシフトレジスタ出力SRO7の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI2の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO7が電位変化(ローからハイ)したタイミングで、CS信号CS4の電位が、ローレベルからハイレベルに切り替わる。そして、次にクロック端子CKに入力される信号M4におけるシフトレジスタ出力SRO7の電位変化(ハイからロー)があるまで(信号M4がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M4におけるシフトレジスタ出力SRO7の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちハイレベルがラッチされる。その後、信号M4が第2フレームにおいてハイレベルになるまで、ハイレベルが保持される。
上記の動作により、図21および図22に示すように、第1〜第3行では、対応する行のゲート信号が立ち下がった時点(TFT13がオンからオフに切り替えられた時点)のCS信号の電位レベルが、当該行のゲート信号が立ち下がった後に立ち下がり、第4〜第6行では、対応する行のゲート信号が立ち下がった時点(TFT13がオンからオフに切り替えられた時点)のCS信号の電位レベルが、当該行のゲート信号が立ち下がった後に立ち上がる。
以上のように、本実施例6では、図17に示す構成を有する液晶表示装置において、極性信号CMI1,CMI2の極性反転タイミングを調整することにより、3H反転駆動が可能となる。これにより、3倍角表示駆動を行う液晶表示装置1においても、CSバスライン駆動回路40を適正に動作させることが可能となるため、横筋の原因となる変則的な波形を解消することができ、表示映像に生じる明暗からなる横筋を解消して表示品位の向上を図るという効果を奏することができる。
ここで、CS回路4nに入力される極性信号CMI1,CMI2と、シフトレジスタ出力SROnとの関係について説明する。図23は、CS回路4nに入力される極性信号CMI1(あるいはCMI2)とシフトレジスタ出力SROnと、CS回路4nから出力されるCS信号CSnの対応関係を示している。
図23のCMI1について、記号A〜Lは、それぞれ1水平走査期間に対応し、各1水平走査期間における極性を示している。例えば、第2番目の水平走査期間「B」では、プラス極性であり、第3番目の水平走査期間「C」では、プラス極性であり、第4番目の水平走査期間「D」では、マイナス極性であり、第5番目の水平走査期間「E」では、マイナス極性となっている。CMI2について、記号1〜12は、それぞれ1水平走査期間に対応し、各1水平走査期間における極性を示している。例えば、第1番目の水平走査期間「1」では、プラス極性であり、第2番目の水平走査期間「2」では、プラス極性であり、第3番目の水平走査期間「3」では、プラス極性であり、第4番目の水平走査期間「4」では、マイナス極性となっている。また、CMI1,CMI2は、3行ごとに交互にCS回路4nに入力される。例えば、CS回路41,42,43にはCMI1が入力され、CS回路44,45,46にはCMI2が入力され、CS回路47,48,49にはCMI1が入力される。
CS回路4nでは、クロック端子CKに、第n行のシフトレジスタ出力SROnと第(n+3)行のシフトレジスタ出力SROn+3とが入力されるため、n番目の水平走査期間にデータ端子Dに入力されるCMIをラッチするととともに、(n+3)番目の水平走査期間にデータ端子Dに入力されるCMIをラッチする。例えば、CS回路41では、第1水平走査期間でCMI1の「A」のプラス極性を取り込むとともに、第4水平走査期間でCMI1の「D」のマイナス極性を取り込む。CS回路42では、第2水平走査期間でCMI1の「B」のプラス極性を取り込むとともに、第5水平走査期間でCMI1の「E」のマイナス極性を取り込む。CS回路43では、第3水平走査期間でCMI1の「C」のプラス極性を取り込むとともに、第6水平走査期間でCMI1の「F」のマイナス極性を取り込む。CS回路44では、第4水平走査期間でCMI2の「4」のマイナス極性を取り込むとともに、第7水平走査期間でCMI2の「7」のプラス極性を取り込む。このようにして、図21および図22に示す各CS信号CSnを出力する。
上記実施例5および実施例6に示したように、図17に示す液晶表示装置1においても、極性反転タイミングが同一あるいは互いに異なる2つの極性信号CMI1,CMI2を用いることにより、2H反転駆動および3H反転駆動が可能となる。そして、4H,…,nH反転駆動についても同様に、極性信号CMI1,CMI2の極性反転タイミングを調整することにより実現可能となる。これにより、2倍角表示駆動および3倍角表示駆動が可能となる。そして、4倍角,…,n倍角表示駆動についても同様に、極性信号CMI1,CMI2の極性反転タイミングを調整することにより実現可能となる。
〔実施の形態2〕
本発明の他の実施形態について、図25〜図27に基づいて説明すれば、以下のとおりである。なお、説明の便宜上、上記実施の形態1において示した部材と同一の機能を有する部材には、同一の符号を付し、その説明を省略する。また、実施の形態1において定義した用語については、特に断らない限り本実施例においてもその定義に則って用いるものとする。
本実施の形態に係る液晶表示装置2の概略構成は、図1及び図2に示した実施の形態1に係る液晶表示装置1と同一である。よって、概略構成の説明は省略し、以下では、ゲートライン駆動回路30及びCSバスライン駆動回路40の詳細について説明する。本液晶表示装置2では、コントロール回路50(図1参照)からCSバスライン駆動回路40に極性信号CMIを入力するための信号線が1本設けられている。そして、極性信号CMIの極性反転の周波数を調整することにより、n倍角表示駆動を行うためのnライン反転(nH)駆動を実現する構成である。ここで、2H反転駆動の場合は、図10および図11に示す構成において、極性信号CMIを、CMI1及びCMI2の何れか一方にするとともに、その極性反転タイミングを2Hごとに設定することで実現可能である。また、3H反転駆動の場合は、図17および図21に示す駆動において、極性信号CMIを、CMI1及びCMI2の何れか一方にするとともに、その極性反転タイミングを3Hごとに設定することで実現可能である。
このように、単相の極性信号CMIによりnライン(nH)反転駆動を実現するには、第m段のラッチ回路CSLmのクロック端子CKに、自段(第m段)のシフトレジスタ出力SROmと、第(m+n)段のシフトレジスタ出力SROm+nとの論理和(OR回路の出力)を入力し、かつ、データ端子Dに入力する極性信号CMIの極性反転タイミングをn水平走査期間(nH)に設定すればよい。以下では、代表例として、4倍角表示駆動を行うための4H反転駆動を実現するための構成について説明する。
(実施例7)
図24は、4ライン(4H)反転駆動を行う液晶表示装置2における各種信号の波形を示すタイミングチャートである。図24では、GSPは垂直走査のタイミングを規定するゲートスタートパルス、GCK1(CK)およびGCK2(CKB)はコントロール回路50から出力されるシフトレジスタの動作タイミングを規定するゲートクロックを示している。GSPの立ち下がりから次の立ち下がりまでの期間が1垂直走査期間(1V期間)に相当する。GCK1の立ち上がりからGCK2の立ち上がりまでの期間、および、GCK2の立ち上がりからGCK1の立ち上がりまでの期間が、1水平走査期間(1H期間)となる。極性信号CMIは、4水平走査期間(4H)で極性が反転する。
また、図24では、ソースバスライン駆動回路20からあるソースバスライン11(第x列に設けられたソースバスライン11)に供給されるソース信号S(ビデオ信号)、ゲートライン駆動回路30及びCSバスライン駆動回路40から第1行に設けられたゲートライン12及びCSバスライン15にそれぞれ供給されるゲート信号G1及びCS信号CS1、第1行かつ第x列に設けられた画素電極14の電位波形Vpix1をこの順に図示している。第2行に設けられたゲートライン12及びCSバスライン15にそれぞれ供給されるゲート信号G2及びCS信号CS2、第2行かつ第x列に設けられた画素電極14の電位波形Vpix2をこの順に図示している。第3行〜第9行についても同様である。
なお、電位Vpix1〜Vpix9における破線は対向電極19の電位を示している。
以下では、表示映像の最初のフレームを第1フレームとし、それ以前を初期状態とする。図24に示すように、初期状態においては、CS信号CS1〜CS9は何れも一方の電位(図24ではローレベル)に固定されている。第1フレームでは、第1行〜第4行のCS信号CS1〜CS4は、対応するゲート信号G1(対応するシフトレジスタ回路SR1の出力SRO1に相当)〜G4(対応するシフトレジスタ回路SR4の出力SRO4に相当)それぞれが立ち下がる時点でハイレベルであり、第5行〜第8行のCS信号CS5〜CS8は、対応するゲート信号G5〜G8が立ち下がる時点でローレベルであり、第9行のCS信号CS9は、対応するゲート信号G9が立ち下がる時点でハイレベルとなっている。
ここで、ソース信号Sは、映像信号の示す階調に応じた振幅を有し、かつ、4水平走査期間(4H)毎に極性が反転する信号となる。また、ソース信号Sは、2水平走査期間(2H)ずつ同一の電位となる。すなわち、図24の記号「あ」〜「さ」は、それぞれ1水平走査期間に対応し、各1水平走査期間における信号電位(階調)を示している。例えば、第1フレームにおいて、第1番目〜第4番目の水平走査期間は、マイナス極性で、かつ同一の信号電位(「あ」)であり、第5番目〜第8番目の水平走査期間は、プラス極性で、かつ同一の信号電位(「か」)となっている。また、第2フレームにおいて、第1番目〜第4番目の水平走査期間は、プラス極性で、かつ同一の信号電位(「い」)であり、第5番目〜第8番目の水平走査期間は、マイナス極性で、かつ同一の信号電位(「き」)となっている。一方、ゲート信号G1〜G9は、各フレームのアクティブ期間(有効走査期間)におけるそれぞれ第1〜第9番目の1H期間においてゲートオン電位となり、その他の期間においてゲートオフ電位となる。
そして、CS信号CS1〜CS9は、対応するゲート信号G1〜G9の立ち下がりの後に電位レベルが高低間で切り替わる。具体的には、第1フレームでは、CS信号CS1〜CS4のそれぞれは、対応するゲート信号G1〜G4が立ち下がった後に立ち下がり、CS信号CS5〜CS8のそれぞれは、対応するゲート信号G5〜G8が立ち下がった後に立ち上がり、CS信号CS9は、対応するゲート信号G9が立ち下がった後に立ち下がる。なお、第2フレームではこの関係が逆転し、CS信号CS1〜CS4のそれぞれは、対応するゲート信号G1〜G4が立ち下がった後に立ち上がり、CS信号CS5〜CS8のそれぞれは、対応するゲート信号G5〜G8が立ち下がった後に立ち下がり、CS信号CS9は、対応するゲート信号G9が立ち下がった後に立ち上がる。
このように、4倍角表示駆動を行う液晶表示装置2では、ゲート信号が立ち下がる時点のCS信号の電位が、ソース信号Sの極性に対応して4行ごとに互いに異なっているため、第1フレームについて、画素電極14の電位Vpix1〜Vpix9は何れもCS信号CS1〜CS9よって適正にシフトされることになる。そのため、同一階調のソース信号Sが入力されると、対向電極電位とシフト後の画素電極14の電位との電位差は正極性と負極性とで同じになる。すなわち、第1フレームでは、同一画素列において、隣り合う4行に対応する画素に、マイナス極性でかつ同一電位のソース信号が書き込まれるとともに、該4行の次の隣り合う4行に対応する画素に、プラス極性でかつ同一電位のソース信号が書き込まれ、最初の4行に対応するCS信号CS1〜CS4の電位は、上記最初の4行に対応する画素への書き込み中は極性反転することなく、書き込み後にマイナス方向に極性反転し、かつ次の書き込みまで極性反転せず、次の4行に対応するCS信号CS5〜CS8の電位は、上記次の4行に対応する画素への書き込み中は極性反転することなく、書き込み後にプラス方向に極性反転し、次の書き込みまで極性反転しないようになっている。これにより、CC駆動において4倍角表示駆動が実現される。また、上記構成によれば、画素電極14の電位Vpix1〜Vpix9をCS信号CS1〜CS9よって適正にシフトすることができるため、表示映像に生じる明暗からなる横筋を解消することもできる。
ここで、上述した制御を実現するためのゲートライン駆動回路30及びCSバスライン駆動回路40の具体的な構成について説明する。
図25は、ゲートライン駆動回路30及びCSバスライン駆動回路40の構成を示している。CSバスライン駆動回路40は、複数のCS回路41,42,43,…を、各行に対応して備えている。各CS回路41,42,43,…は、それぞれ、Dラッチ回路41a,42a,43a,…、及びOR回路41b,42b,43b,…を備えている。ゲートライン駆動回路30は、複数のシフトレジスタ回路SR1,SR2,SR3,…を備えている。なお、図25では、ゲートライン駆動回路30およびCSバスライン駆動回路40は、液晶表示パネルの一方端側に形成されているが、これに限定されず、それぞれが互いに異なる側に形成されていてもよい。
CS回路41への入力信号は、ゲート信号G1,G5に対応するシフトレジスタ出力SRO1,SRO5、極性信号CMI、及びリセット信号RESETであり、CS回路42への入力信号は、ゲート信号G2,G6に対応するシフトレジスタ出力SRO2,SRO6、極性信号CMI、及びリセット信号RESETであり、CS回路43への入力信号は、ゲート信号G3,G7に対応するシフトレジスタ出力SRO3,SRO7、極性信号CMI、及びリセット信号RESETであり、CS回路44への入力信号は、ゲート信号G4,G8に対応するシフトレジスタ出力SRO4,SRO8、極性信号CMI、及びリセット信号RESETである。このように、各CS回路には、対応する第m行のシフトレジスタ出力SROmと、第(m+4)行のシフトレジスタ出力SROm+4とが入力されるとともに、極性信号CMIが入力される。極性信号CMIは、4水平走査期間で極性が反転する(図24参照)。極性信号CMIおよびリセット信号RESETは、コントロール回路50から入力される。
以下では、便宜上、主として第4及び第5行に対応するCS回路44,45を例に挙げる。
Dラッチ回路44aのリセット端子CLには、リセット信号RESETが入力され、データ端子Dには、極性信号CMIが入力され、クロック端子CKには、OR回路44bの出力が入力される。このDラッチ回路44aは、クロック端子CKに入力される信号の電位レベルの変化(ローレベルからハイレベル又はハイレベルからローレベル)に応じて、データ端子Dに入力される極性信号CMIの入力状態(ローレベル又はハイレベル)を電位レベルの変化を示すCS信号CS4として出力する。
具体的には、Dラッチ回路44aは、クロック端子CKに入力される信号の電位レベルがハイレベルのときは、データ端子Dに入力される極性信号CMIの入力状態(ローレベル又はハイレベル)を出力する。また、Dラッチ回路44aは、クロック端子CKに入力される信号の電位レベルがハイレベルからローレベルに変化すると、変化した時点の端子Dに入力される極性信号CMIの入力状態(ローレベル又はハイレベル)をラッチし、次にクロック端子CKに入力される信号の電位レベルがハイレベルになるまでラッチした状態を保持する。そして、Dラッチ回路44aは、出力端子Qから、電位レベルの変化を示すCS信号CS4として出力される。
Dラッチ回路45aのリセット端子CL及びデータ端子Dには、同様に、それぞれリセット信号RESET及び極性信号CMIが入力される。一方、Dラッチ回路45aのクロック端子CKには、OR回路45bの出力が入力される。これにより、Dラッチ回路45aの出力端子Qから、電位レベルの変化を示すCS信号CS5が出力される。
OR回路44bは、対応する第4行のシフトレジスタ回路SR4の出力信号SRO4、及び、第8行のシフトレジスタ回路SR8の出力信号SRO8が入力されることにより、図26に示す信号M4を出力する。また、OR回路45bは、対応する行のシフトレジスタ回路SR5の出力信号SRO5、及び、第9行のシフトレジスタ回路SR9の出力信号SRO9が入力されることにより、図26に示す信号M5を出力する。
なお、各OR回路に入力されるシフトレジスタ出力SROは、図24に示す、Dタイプのフリップフロップ回路を備えるゲートライン駆動回路30において、周知の方法により生成される。ゲートライン駆動回路30は、コントロール回路50から供給されたゲートスタートパルスGSPを、1水平走査期間の周期を有するゲートクロックGCKのタイミングで順次次段のシフトレジスタ回路SRにシフトさせる。
図26は、実施例7の液晶表示装置2のCSバスライン駆動回路40に入出力される各種信号の波形を示している。
まず、第4行の各種信号の波形の変化について説明する。初期状態において、CS回路44におけるDラッチ回路44aの端子Dには極性信号CMIが入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路44aの出力端子Qから出力されるCS信号CS4の電位はローレベルで保持される。
その後、第4行のゲートライン12に供給されるゲート信号G4に対応するシフトレジスタ出力SRO4がシフトレジスタ回路SR4から出力され、CS回路44におけるOR回路44bの一方の端子に入力される。すると、クロック端子CKには、信号M4におけるシフトレジスタ出力SRO4の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMIの入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO4が電位変化(ローからハイ)したタイミングで、CS信号CS4の電位が、ローレベルからハイレベルに切り替わる。クロック端子CKに入力される信号M4におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)があるまで(信号M4がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M4におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)が入力されると、このときの極性信号CMIの入力状態、すなわちハイレベルがラッチされる。その後、信号M4がハイレベルになるまで、ハイレベルを保持する。
続いて、OR回路44bの他方の端子に、ゲートライン駆動回路30において第8行にシフトされたシフトレジスタ出力SRO8が入力される。なお、このシフトレジスタ出力SRO8は、CS回路48におけるOR回路48bの一方の端子にも入力される。
Dラッチ回路44aのクロック端子CKには、信号M4におけるシフトレジスタ出力SRO8の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMIの入力状態、すなわちローレベルが転送される。すなわち、シフトレジスタ出力SRO8が電位変化(ローからハイ)したタイミングで、CS信号CS4の電位が、ハイレベルからローレベルに切り替わる。クロック端子CKに入力される信号M4におけるシフトレジスタ出力SRO8の電位変化(ハイからロー)があるまで(信号M4がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M4におけるシフトレジスタ出力SRO8の電位変化(ハイからロー)が入力されると、このときの極性信号CMIの入力状態、すなわちローレベルがラッチされる。その後、信号M4が第2フレームにおいてハイレベルになるまで、ローレベルを保持する。
なお、第1行〜第3行では、図26に示すように、上記第4行と同一の波形となる。
次に、第5行の各種信号の波形の変化について説明する。初期状態において、CS回路45におけるDラッチ回路45aのデータ端子Dには極性信号CMIが入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路45aの出力端子Qから出力されるCS信号CS5の電位はローレベルで保持される。
その後、第5行のゲートライン12に供給されるゲート信号G5に対応するシフトレジスタ出力SRO5がシフトレジスタ回路SR5から出力され、CS回路45におけるOR回路45bの一方の端子に入力される。すると、クロック端子CKには、信号M5におけるシフトレジスタ出力SRO5の電位変化(ローからハイ)が入力され、このときのデータ端子Dに入力される極性信号CMIの入力状態、すなわちローレベルが転送される。そして、次にクロック端子CKに入力される信号M5におけるシフトレジスタ出力SRO5の電位変化(ハイからロー)があるまで(信号M5がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M5におけるシフトレジスタ出力SRO5の電位変化(ハイからロー)が入力されると、このときの極性信号CMIの入力状態、すなわちローレベルがラッチされる。その後、信号M5がハイレベルになるまで、ローレベルを保持する。
次に、OR回路45bの他方の端子に、ゲートライン駆動回路30において第9行にシフトされたシフトレジスタ出力SRO9が入力される。なお、このシフトレジスタ出力SRO9は、CS回路49におけるOR回路49bの一方の端子にも入力される。
Dラッチ回路45aのクロック端子CKには、信号M5におけるシフトレジスタ出力SRO9の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMIの入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO9が電位変化(ローからハイ)したタイミングで、CS信号CS5の電位が、ローレベルからハイレベルに切り替わる。そして、次にクロック端子CKに入力される信号M5におけるシフトレジスタ出力SRO9の電位変化(ハイからロー)があるまで(信号M5がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M5におけるシフトレジスタ出力SRO9の電位変化(ハイからロー)が入力されると、このときの極性信号CMIの入力状態、すなわちハイレベルがラッチされる。その後、信号M5が第2フレームにおいてハイレベルになるまで、ハイレベルが保持される。
なお、第6行〜第8行では、図26に示すように、上記第5行と同一の波形となる。また、第2フレームでは、図24に示すように、極性信号CMIの極性が逆転するため、第1行〜第4行については、第1フレームにおける第5行〜第8行と同一の波形となり、第5行〜第8行については、第1フレームにおける第1行〜第4行と同一の波形となる。第3フレーム以降は、各行について、第1フレームおよび第2フレームの波形を交互に繰り返す動作となる。
このように、各行に対応したCS回路41,42,43,…,4nにより、4H反転駆動において、全フレームについて、当該行のゲート信号が立ち下がった時点(TFT13がオンからオフに切り替えられた時点)のCS信号の電位レベルを、当該行のゲート信号が立ち下がった後に、高低間で切り替えることができる。
すなわち、本実施例7では、第m行のCSバスライン15に出力されるCS信号CSmは、第m行のゲート信号Gmの立ち上がり時の極性信号CMIの電位レベル、及び、第(m+4)行のゲート信号G(m+4)の立ち上がり時の極性信号CMIの電位レベルをラッチすることにより生成され、第(m+1)行のCSバスライン15に出力されるCS信号CSm+1は、第(m+1)行のゲート信号G(m+1)の立ち上がり時の極性信号CMIの電位レベル、及び、第(m+5)行のゲート信号G(m+5)の立ち上がり時の極性信号CMIの電位レベルをラッチすることにより生成される。
これにより、4倍角表示駆動を行う液晶表示装置2においても、CSバスライン駆動回路40を適正に動作させることが可能となるため、横筋の原因となる変則的な波形を解消することができ、表示映像に生じる明暗からなる横筋の発生を防止して表示品位の向上を図るという効果を奏することができる。
ここで、CS回路に入力される極性信号CMIと、シフトレジスタ出力SROとの関係について説明する。図27は、CS回路に入力される極性信号CMIおよびシフトレジスタ出力SROと、CS回路から出力されるCS信号CSの対応関係を示している。
図27のCMIについて、記号A〜Lは、それぞれ1水平走査期間に対応し、各1水平走査期間における極性(プラス極性あるいはマイナス極性)を示している。例えば、第2番目の水平走査期間「B」では、プラス極性であり、第3番目の水平走査期間「C」では、プラス極性であり、第4番目の水平走査期間「D」では、プラス極性であり、第5番目の水平走査期間「E」では、マイナス極性となっている。このように、CMIは、4水平走査期間ごとに極性が反転する。
CS回路では、クロック端子CKに、第m行のシフトレジスタ出力SROmと第(m+4)行のシフトレジスタ出力SROm+4とが入力されるため、m番目の水平走査期間にデータ端子Dに入力されるCMIをラッチするととともに、(m+4)番目の水平走査期間にデータ端子Dに入力されるCMIをラッチする。例えば、第1行に対応するCS回路41では、第1水平走査期間でCMIの「A」のプラス極性を取り込むとともに、第5水平走査期間でCMIの「E」のマイナス極性を取り込む。第2行に対応するCS回路42では、第2水平走査期間でCMIの「B」のプラス極性を取り込むとともに、第6水平走査期間でCMIの「F」のマイナス極性を取り込む。第3行に対応するCS回路43では、第3水平走査期間でCMIの「C」のプラス極性を取り込むとともに、第7水平走査期間でCMIの「G」のマイナス極性を取り込む。第4行に対応するCS回路44では、第4水平走査期間でCMIの「D」のプラス極性を取り込むとともに、第8水平走査期間でCMIの「H」のマイナス極性を取り込む。第5行に対応するCS回路45では、第5水平走査期間でCMIの「E」のマイナス極性を取り込むとともに、第9水平走査期間でCMIの「I」のプラス極性を取り込む。このようにして、図24および図26に示す各CS信号CSを出力する。
〔実施の形態3〕
本発明の他の実施形態について、図28〜図43に基づいて説明すれば、以下のとおりである。なお、説明の便宜上、上記実施の形態1において示した部材と同一の機能を有する部材には、同一の符号を付し、その説明を省略する。また、実施の形態1において定義した用語については、特に断らない限り本実施例においてもその定義に則って用いるものとする。
本実施の形態に係る液晶表示装置3の概略構成は、図1及び図2に示した実施の形態1に係る液晶表示装置1と同一である。よって、概略構成の説明は省略し、以下では、ゲートライン駆動回路30及びCSバスライン駆動回路40の詳細について説明する。本液晶表示装置3では、実施形態1と同様、コントロール回路50(図1参照)からCSバスライン駆動回路40に極性信号CMIを入力するための信号線が2本設けられている。各信号線に入力される極性信号CMI1,CMI2は、互いの極性が逆転した波形となっている。この構成において、n倍角表示駆動を行うためのnライン反転(nH)駆動を実現するために、極性信号CMI1,CMI2の極性反転タイミングを調整するとともに、各行のラッチ回路CSLに入力する極性信号CMI1,CMI2を設定する。以下、具体例について説明する。
(実施例8)
図28は、2ライン(2H)反転駆動を行う液晶表示装置3における各種信号の波形を示すタイミングチャートである。図28では、極性信号CMI1,CMI2は、1水平走査期間(1H)ごとに極性が反転するとともに、互いの極性が逆転するように設定されている。
図28に示すように、初期状態においては、CS信号CS1〜CS5は何れも一方の電位(図28ではローレベル)に固定されている。第1フレームでは、第1行のCS信号CS1は、対応するゲート信号G1(対応するシフトレジスタ回路SR1の出力SRO1に相当)が立ち下がる時点でハイレベルであり、第2行のCS信号CS2は、対応するゲート信号G2が立ち下がる時点でハイレベルであり、第3行のCS信号CS3は、対応するゲート信号G3が立ち下がる時点でローレベルであり、第4行のCS信号CS4は、対応するゲート信号G4が立ち下がる時点でローレベルであり、第5行のCS信号CS5は、対応するゲート信号G5が立ち下がる時点でハイレベルとなっている。
ここで、ソース信号Sは、映像信号の示す階調に応じた振幅を有し、かつ、2水平走査期間(2H)毎に極性が反転する信号となる。また、ソース信号Sは、2水平走査期間(2H)ずつ同一の電位となる。すなわち、図28の記号「あ」〜「さ」は、それぞれ1水平走査期間に対応し、各1水平走査期間における信号電位(階調)を示している。例えば、第1フレームにおいて、第1番目および第2番目の水平走査期間は、マイナス極性で、かつ同一の信号電位(「あ」)であり、第3番目および第4番目の水平走査期間は、プラス極性で、かつ同一の信号電位(「か」)となっている。また、第2フレームにおいて、第1番目および第2番目の水平走査期間は、プラス極性で、かつ同一の信号電位(「い」)であり、第3番目および第4番目の水平走査期間は、マイナス極性で、かつ同一の信号電位(「き」)となっている。また、図28では、一様な映像を表示する場合を想定しているため、ソース信号Sの振幅は一定である。一方、ゲート信号G1〜G5は、各フレームのアクティブ期間(有効走査期間)におけるそれぞれ第1〜第5番目の1H期間においてゲートオン電位となり、その他の期間においてゲートオフ電位となる。
そして、CS信号CS1〜CS5は、対応するゲート信号G1〜G5の立ち下がりの後に電位レベルが高低間で切り替わる。具体的には、第1フレームでは、CS信号CS1,CS2のそれぞれは、対応するゲート信号G1,G2が立ち下がった後に立ち下がり、CS信号CS3,CS4のそれぞれは、対応するゲート信号G3,G4が立ち下がった後に立ち上がる。なお、第2フレームではこの関係が逆転し、CS信号CS1,CS2のそれぞれは、対応するゲート信号G1,G2が立ち下がった後に立ち上がり、CS信号CS3,CS4のそれぞれは、対応するゲート信号G3,G4が立ち下がった後に立ち下がる。
これにより、表示映像に生じる明暗からなる横筋を解消し、表示品位の向上を図ることができる。
ここで、上述した制御を実現するためのゲートライン駆動回路30及びCSバスライン駆動回路40の具体的な構成について説明する。
図29は、ゲートライン駆動回路30及びCSバスライン駆動回路40の構成を示している。CSバスライン駆動回路40は、複数のCS回路41,42,43,…,4nを、各行に対応して備えている。各CS回路41,42,43,…,4nは、それぞれ、Dラッチ回路41a,42a,43a,…,4na、及びOR回路41b,42b,43b,…,4nbを備えている。ゲートライン駆動回路30は、複数のシフトレジスタ回路SR1,SR2,SR3,…,SRnを備えている。なお、図29では、ゲートライン駆動回路30およびCSバスライン駆動回路40は、液晶表示パネルの一方端側に形成されているが、これに限定されず、それぞれが互いに異なる側に形成されていてもよい。
CS回路41への入力信号は、ゲート信号G1,G2に対応するシフトレジスタ出力SRO1,SRO2、極性信号CMI1、及びリセット信号RESETであり、CS回路42への入力信号は、ゲート信号G2,G3に対応するシフトレジスタ出力SRO2,SRO3、極性信号CMI2、及びリセット信号RESETであり、CS回路43への入力信号は、ゲート信号G3,G4に対応するシフトレジスタ出力SRO3,SRO4、極性信号CMI2、及びリセット信号RESETであり、CS回路44への入力信号は、ゲート信号G4,G5に対応するシフトレジスタ出力SRO4,SRO5、極性信号CMI1、及びリセット信号RESETである。このように、各CS回路には、対応するn行のシフトレジスタ出力SROnと、その次の行のシフトレジスタ出力SROn+1とが入力されるとともに、極性信号CMI1および極性信号CMI2が、2行ごとに交互に入力される。極性信号CMI1,CMI2およびリセット信号RESETは、コントロール回路50から入力される。
以下では、便宜上、主として第2及び第3行に対応するCS回路42,43を例に挙げる。図30は、実施例8の液晶表示装置3のCSバスライン駆動回路40に入出力される各種信号の波形を示している。
まず、第2行の各種信号の波形の変化について説明する。初期状態において、CS回路42におけるDラッチ回路42aの端子Dには極性信号CMI2が入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路42aの出力端子Qから出力されるCS信号CS2の電位はローレベルで保持される。
その後、第2行のゲートライン12に供給されるゲート信号G2に対応するシフトレジスタ出力SRO2がシフトレジスタ回路SR2から出力され、CS回路42におけるOR回路42bの一方の端子に入力される。すると、クロック端子CKには、信号M2におけるシフトレジスタ出力SRO2の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI2の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO2が電位変化(ローからハイ)したタイミングで、CS信号CS2の電位が、ローレベルからハイレベルに切り替わる。クロック端子CKに入力される信号M2におけるシフトレジスタ出力SRO2の電位変化(ハイからロー)があるまで(信号M2がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M2におけるシフトレジスタ出力SRO2の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちハイレベルがラッチされる。その後、信号M2がハイレベルになるまで、ハイレベルを保持する。
続いて、OR回路42bの他方の端子に、ゲートライン駆動回路30において第3行にシフトされたシフトレジスタ出力SRO3が入力される。なお、このシフトレジスタ出力SRO3は、CS回路43におけるOR回路43bの一方の端子にも入力される。
Dラッチ回路42aのクロック端子CKには、信号M2におけるシフトレジスタ出力SRO3の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI2の入力状態、すなわちローレベルが転送される。すなわち、シフトレジスタ出力SRO3が電位変化(ローからハイ)したタイミングで、CS信号CS2の電位が、ハイレベルからローレベルに切り替わる。クロック端子CKに入力される信号M2におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)があるまで(信号M2がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M2におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちローレベルがラッチされる。その後、信号M2が第2フレームにおいてハイレベルになるまで、ローレベルを保持する。
第2フレームでは、信号M2におけるシフトレジスタ出力SRO2のハイレベルの期間、データ端子Dに入力される極性信号CMI2の入力状態(ローレベル)が転送された後、シフトレジスタ出力SRO2の電位変化(ハイからロー)が入力されたときの極性信号CMI2の入力状態(ローレベル)がラッチされ、信号M2が次にハイレベルになるまで、ローレベルを保持する。
次に、Dラッチ回路42aのクロック端子CKには、シフトレジスタ出力SRO3の電位変化(ローからハイ)が入力され、このときのデータ端子Dに入力される極性信号CMI2の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO3が電位変化(ローからハイ)したタイミングで、CS信号CS2の電位が、ローレベルからハイレベルに切り替わる。そして、クロック端子CKに入力されるシフトレジスタ出力SRO3の電位変化(ハイからロー)があるまで(信号M2がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKにシフトレジスタ出力SRO3の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちハイレベルがラッチされる。その後、信号M2が第3フレームにおいてハイレベルになるまで、ハイレベルを保持する。
なお、第1行では、シフトレジスタ出力SRO1,SRO2で極性信号CMI1をラッチすることにより、図30に示すCS信号CS1を出力する。
次に、第3行の各種信号の波形の変化について説明する。初期状態において、CS回路43におけるDラッチ回路43aのデータ端子Dには極性信号CMI2が入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路43aの出力端子Qから出力されるCS信号CS3の電位はローレベルで保持される。
その後、第3行のゲートライン12に供給されるゲート信号G3に対応するシフトレジスタ出力SRO3がシフトレジスタ回路SR3から出力され、CS回路43におけるOR回路43bの一方の端子に入力される。すると、クロック端子CKには、信号M3におけるシフトレジスタ出力SRO3の電位変化(ローからハイ)が入力され、このときのデータ端子Dに入力される極性信号CMI2の入力状態、すなわちローレベルが転送される。そして、次にクロック端子CKに入力される信号M3におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)があるまで(信号M3がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M3におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちローレベルがラッチされる。その後、信号M3がハイレベルになるまで、ローレベルを保持する。
次に、OR回路43bの他方の端子に、ゲートライン駆動回路30において第4行にシフトされたシフトレジスタ出力SRO4が入力される。なお、このシフトレジスタ出力SRO4は、CS回路44におけるOR回路44bの一方の端子にも入力される。
Dラッチ回路43aのクロック端子CKには、信号M3におけるシフトレジスタ出力SRO4の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI2の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO4が電位変化(ローからハイ)したタイミングで、CS信号CS3の電位が、ローレベルからハイレベルに切り替わる。そして、次にクロック端子CKに入力される信号M3におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)があるまで(信号M3がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M3におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちハイレベルがラッチされる。その後、信号M3が第2フレームにおいてハイレベルになるまで、ハイレベルが保持される。
第2フレームでは、信号M3におけるシフトレジスタ出力SRO3のハイレベルの期間、データ端子Dに入力される極性信号CMI2の入力状態(ハイレベル)が転送された後、シフトレジスタ出力SRO3の電位変化(ハイからロー)が入力されたときの極性信号CMI2の入力状態(ハイレベル)がラッチされ、信号M3が次にハイレベルになるまで、ハイレベルを保持する。
次に、Dラッチ回路43aのクロック端子CKには、シフトレジスタ出力SRO4の電位変化(ローからハイ)が入力され、このときのデータ端子Dに入力される極性信号CMI2の入力状態、すなわちローレベルが転送される。すなわち、シフトレジスタ出力SRO4が電位変化(ローからハイ)したタイミングで、CS信号CS3の電位が、ハイレベルからローレベルに切り替わる。
そして、次にクロック端子CKに入力されるシフトレジスタ出力SRO4の電位変化(ハイからロー)があるまで(信号M3がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKにシフトレジスタ出力SRO4の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちローレベルがラッチされる。その後、信号M3が第3フレームにおいてハイレベルになるまで、ローレベルを保持する。
なお、第4行では、シフトレジスタ出力SRO4,SRO5で極性信号CMI1をラッチすることにより、図30に示すCS信号CS4を出力する。
このように、各行に対応したCS回路41,42,43,…,4nにより、2H反転駆動において、全フレームについて、当該行のゲート信号が立ち下がった時点(TFT13がオンからオフに切り替えられた時点)のCS信号の電位レベルを、当該行のゲート信号が立ち下がった後に、高低間で切り替えることができる。
すなわち、本実施例8では、第n行のCSバスライン15に出力されるCS信号CSnは、第n行のゲート信号Gnの立ち上がり時の極性信号CMI1の電位レベル、及び、第(n+1)行のゲート信号G(n+1)の立ち上がり時の極性信号CMI1の電位レベルをラッチすることにより生成され、第(n+1)行のCSバスライン15に出力されるCS信号CSn+1は、第(n+1)行のゲート信号G(n+1)の立ち上がり時の極性信号CMI1の電位レベル、及び、第(n+2)行のゲート信号G(n+2)の立ち上がり時の極性信号CMI1の電位レベルをラッチすることにより生成される。また、第(n+2)行のCSバスライン15に出力されるCS信号CSn+2は、第(n+2)行のゲート信号G(n+2)の立ち上がり時の極性信号CMI2の電位レベル、及び、第(n+3)行のゲート信号G(n+3)の立ち上がり時の極性信号CMI2の電位レベルをラッチすることにより生成され、第(n+3)行のCSバスライン15に出力されるCS信号CSn+3は、第(n+3)行のゲート信号G(n+3)の立ち上がり時の極性信号CMI2の電位レベル、及び、(n+4)行のゲート信号G(n+4)の立ち上がり時の極性信号CMI2の電位レベルをラッチすることにより生成される。
これにより、2倍角表示駆動を行う液晶表示装置3においても、CSバスライン駆動回路40を適正に動作させることが可能となるため、横筋の原因となる変則的な波形を解消することができ、表示映像に生じる明暗からなる横筋の発生を防止して表示品位の向上を図るという効果を奏することができる。
ここで、CS回路4nに入力される極性信号CMI1,CMI2と、シフトレジスタ出力SROnとの関係について説明する。図31は、CS回路4nに入力される極性信号CMI1(あるいはCMI2)およびシフトレジスタ出力SROnと、CS回路4nから出力されるCS信号CSnの対応関係を示している。
図31のCMI1について、記号A〜Lは、それぞれ1水平走査期間に対応し、各1水平走査期間における極性(プラス極性あるいはマイナス極性)を示している。例えば、第2番目の水平走査期間「B」では、マイナス極性であり、第3番目の水平走査期間「C」では、プラス極性であり、第4番目の水平走査期間「D」では、マイナス極性であり、第5番目の水平走査期間「E」では、プラス極性となっている。CMI2について、記号1〜12は、それぞれ1水平走査期間に対応し、各1水平走査期間における極性を示している。例えば、第1番目の水平走査期間「1」では、マイナス極性であり、第2番目の水平走査期間「2」では、プラス極性であり、第3番目の水平走査期間「3」では、マイナス極性であり、第4番目の水平走査期間「4」では、プラス極性となっている。このように、CMI1,CMI2は、1水平走査期間ごとに極性が反転するとともに、互いの極性が逆転している。また、CMI1,CMI2は、2行ごとに交互にCS回路4nに入力される。例えば、図29に示すように、CS回路41にはCMI1が入力され、CS回路42にはCMI2が入力され、CS回路43にはCMI2が入力され、CS回路44にはCMI1が入力され、CS回路45にはCMI1が入力される。
CS回路4nでは、クロック端子CKに、第n行のシフトレジスタ出力SROnと次行の第(n+1)行のシフトレジスタ出力SROn+1とが入力されるため、n番目の水平走査期間にデータ端子Dに入力されるCMI1(あるいはCMI2)をラッチするととともに、(n+1)番目の水平走査期間にデータ端子Dに入力されるCMI1(あるいはCMI2)をラッチする。例えば、CS回路41では、第1水平走査期間でCMI1の「A」のプラス極性を取り込むとともに、第2水平走査期間でCMI1の「B」のマイナス極性を取り込む。CS回路42では、第2水平走査期間でCMI2の「2」のプラス極性を取り込むとともに、第3水平走査期間でCMI2の「3」のマイナス極性を取り込む。CS回路43では、第3水平走査期間でCMI2の「3」のマイナス極性を取り込むとともに、第4水平走査期間でCMI2の「4」のプラス極性を取り込む。CS回路44では、第4水平走査期間でCMI1の「D」のマイナス極性を取り込むとともに、第5水平走査期間でCMI1の「E」のプラス極性を取り込む。このようにして、図28および図30に示す各CS信号CSnを出力する。
(実施例9)
図32は、3ライン(3H)反転駆動を行う液晶表示装置3における各種信号の波形を示すタイミングチャートである。図32では、実施例8と同様、極性信号CMI1,CMI2は、1水平走査期間(1H)ごとに極性が反転するとともに、互いの極性が逆転するように設定されている。
図32に示すように、初期状態においては、CS信号CS1〜CS7は何れも一方の電位(図32ではローレベル)に固定されている。第1フレームでは、第1行のCS信号CS1は、対応するゲート信号G1が立ち下がる時点でハイレベルであり、第2行のCS信号CS2は、対応するゲート信号G2が立ち下がる時点でハイレベルであり、第3行のCS信号CS3は、対応するゲート信号G3が立ち下がる時点でハイレベルである。一方、第4行のCS信号CS4は、対応するゲート信号G4が立ち下がる時点でローレベルであり、第5行のCS信号CS5は、対応するゲート信号G5が立ち下がる時点でローレベルとなっている。第6行のCS信号CS6は、対応するゲート信号G6が立ち下がる時点でローレベルとなっている。そして、第7行のCS信号CS7は、対応するゲート信号G7が立ち下がる時点でハイレベルとなっている。
ここで、ソース信号Sは、映像信号の示す階調に応じた振幅を有し、かつ、3H期間毎に極性が反転する信号となる。また、ソース信号Sは、3水平走査期間(3H)ずつ同一の電位となる。すなわち、図32の記号「あ」〜「さ」は、それぞれ1水平走査期間に対応し、各1水平走査期間における信号電位(階調)を示している。例えば、第1フレームにおいて、第1番目、第2番目および第3番目の水平走査期間は、マイナス極性で、かつ同一の信号電位(「あ」)であり、第4番目、第5番目および第6番目の水平走査期間は、プラス極性で、かつ同一の信号電位(「か」)となっている。また、第2フレームにおいて、第1番目、第2番目および第3番目の水平走査期間は、プラス極性で、かつ同一の信号電位(「い」)であり、第4番目、第5番目および第6番目の水平走査期間は、マイナス極性で、かつ同一の信号電位(「き」)となっている。一方、ゲート信号G1〜G7は、各フレームのアクティブ期間(有効走査期間)におけるそれぞれ第1〜第7番目の1H期間においてゲートオン電位となり、その他の期間においてゲートオフ電位となる。
そして、CS信号CS1〜CS7は、対応するゲート信号G1〜G7の立ち下がりの後に電位レベルが高低間で切り替わる。具体的には、第1フレームでは、CS信号CS1,CS2,CS3のそれぞれは、対応するゲート信号G1,G2,G3が立ち下がった後に立ち下がり、CS信号CS4,CS5,CS6のそれぞれは、対応するゲート信号G4,G5,G6が立ち下がった後に立ち上がる。なお、第2フレームではこの関係が逆転し、CS信号CS1,CS2,CS3のそれぞれは、対応するゲート信号G1,G2,G3が立ち下がった後に立ち上がり、CS信号CS4,CS5,CS6のそれぞれは、対応するゲート信号G4,G5,G6が立ち下がった後に立ち下がる。
これにより、表示映像に生じる明暗からなる横筋を解消し、表示品位の向上を図ることができる。
ここで、上述した制御を実現するためのゲートライン駆動回路30及びCSバスライン駆動回路40の具体的な構成について説明する。
図33は、ゲートライン駆動回路30及びCSバスライン駆動回路40の構成を示している。CS回路41への入力信号は、ゲート信号G1,G2に対応するシフトレジスタ出力SRO1,SRO2、極性信号CMI1、及びリセット信号RESETであり、CS回路42への入力信号は、ゲート信号G2,G3に対応するシフトレジスタ出力SRO2,SRO3、極性信号CMI2、及びリセット信号RESETであり、CS回路43への入力信号は、ゲート信号G3,G4に対応するシフトレジスタ出力SRO3,SRO4、極性信号CMI1、及びリセット信号RESETであり、CS回路44への入力信号は、ゲート信号G4,G5に対応するシフトレジスタ出力SRO4,SRO5、極性信号CMI1、及びリセット信号RESETである。このように、各CS回路には、対応するn行のシフトレジスタ出力SROnと、その次の行のシフトレジスタ出力SROn+1とが入力されるとともに、極性信号CMI1および極性信号CMI2が、規則的(第n行から、CMI1→CMI2→CMI1→CMI1→CMI2→CMI1)に入力される。極性信号CMI1,CMI2およびリセット信号RESETは、コントロール回路50から入力される。
以下では、便宜上、主として第2〜第4行に対応するCS回路42,43,44を例に挙げる。図34は、実施例9の液晶表示装置3のCSバスライン駆動回路40に入出力される各種信号の波形を示している。
まず、第2行の各種信号の波形の変化について説明する。初期状態において、CS回路42におけるDラッチ回路42aの端子Dには極性信号CMI2が入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路42aの出力端子Qから出力されるCS信号CS2の電位はローレベルで保持される。
その後、第2行のゲートライン12に供給されるゲート信号G2に対応するシフトレジスタ出力SRO2がシフトレジスタ回路SR2から出力され、CS回路42におけるOR回路42bの一方の端子に入力される。すると、クロック端子CKには、信号M2におけるシフトレジスタ出力SRO2の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI2の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO2が電位変化(ローからハイ)したタイミングで、CS信号CS2の電位が、ローレベルからハイレベルに切り替わる。クロック端子CKに入力される信号M2におけるシフトレジスタ出力SRO2の電位変化(ハイからロー)があるまで(信号M2がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M2におけるシフトレジスタ出力SRO2の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちハイレベルがラッチされる。その後、信号M2がハイレベルになるまで、ハイレベルを保持する。
続いて、OR回路42bの他方の端子に、ゲートライン駆動回路30において第3行にシフトされたシフトレジスタ出力SRO3が入力される。なお、このシフトレジスタ出力SRO3は、CS回路43におけるOR回路43bの一方の端子にも入力される。
Dラッチ回路42aのクロック端子CKには、信号M2におけるシフトレジスタ出力SRO3の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI2の入力状態、すなわちローレベルが転送される。すなわち、シフトレジスタ出力SRO3が電位変化(ローからハイ)したタイミングで、CS信号CS2の電位が、ハイレベルからローレベルに切り替わる。クロック端子CKに入力される信号M2におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)があるまで(信号M2がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M2におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちローレベルがラッチされる。その後、信号M2が第2フレームにおいてハイレベルになるまで、ローレベルを保持する。
第2フレームでは、信号M2におけるシフトレジスタ出力SRO2のハイレベルの期間、データ端子Dに入力される極性信号CMI2の入力状態(ローレベル)が転送された後、シフトレジスタ出力SRO2の電位変化(ハイからロー)が入力されたときの極性信号CMI2の入力状態(ローレベル)がラッチされ、信号M2が次にハイレベルになるまで、ローレベルを保持する。
次に、Dラッチ回路42aのクロック端子CKには、シフトレジスタ出力SRO3の電位変化(ローからハイ)が入力され、このときのデータ端子Dに入力される極性信号CMI2の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO3が電位変化(ローからハイ)したタイミングで、CS信号CS2の電位が、ローレベルからハイレベルに切り替わる。そして、クロック端子CKに入力されるシフトレジスタ出力SRO3の電位変化(ハイからロー)があるまで(信号M2がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKにシフトレジスタ出力SRO2の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちハイレベルがラッチされる。その後、信号M2が第3フレームにおいてハイレベルになるまで、ハイレベルを保持する。
なお、第1行では、シフトレジスタ出力SRO1,SRO2で極性信号CMI1をラッチすることにより、図34に示すCS信号CS1を出力する。
次に、第3行の各種信号の波形の変化について説明する。初期状態において、CS回路43におけるDラッチ回路43aの端子Dには極性信号CMI1が入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路43aの出力端子Qから出力されるCS信号CS3の電位はローレベルで保持される。
その後、第3行のゲートライン12に供給されるゲート信号G3に対応するシフトレジスタ出力SRO3がシフトレジスタ回路SR3から出力され、CS回路43におけるOR回路43bの一方の端子に入力される。すると、クロック端子CKには、信号M3におけるシフトレジスタ出力SRO3の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI1の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO3が電位変化(ローからハイ)したタイミングで、CS信号CS3の電位が、ローレベルからハイレベルに切り替わる。クロック端子CKに入力される信号M3におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)があるまで(信号M3がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M3におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちハイレベルがラッチされる。その後、信号M3がハイレベルになるまで、ハイレベルを保持する。
続いて、OR回路43bの他方の端子に、ゲートライン駆動回路30において第4行にシフトされたシフトレジスタ出力SRO4が入力される。なお、このシフトレジスタ出力SRO4は、CS回路43におけるOR回路43bの一方の端子にも入力される。
Dラッチ回路43aのクロック端子CKには、信号M3におけるシフトレジスタ出力SRO4の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI1の入力状態、すなわちローレベルが転送される。すなわち、シフトレジスタ出力SRO4が電位変化(ローからハイ)したタイミングで、CS信号CS3の電位が、ハイレベルからローレベルに切り替わる。クロック端子CKに入力される信号M3におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)があるまで(信号M3がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M3におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちローレベルがラッチされる。その後、信号M3が第2フレームにおいてハイレベルになるまで、ローレベルを保持する。
第2フレームでは、信号M3におけるシフトレジスタ出力SRO3のハイレベルの期間、データ端子Dに入力される極性信号CMI1の入力状態(ローレベル)が転送された後、シフトレジスタ出力SRO3の電位変化(ハイからロー)が入力されたときの極性信号CMI1の入力状態(ローレベル)がラッチされ、信号M3が次にハイレベルになるまで、ローレベルを保持する。
次に、Dラッチ回路43aのクロック端子CKには、シフトレジスタ出力SRO4の電位変化(ローからハイ)が入力され、このときのデータ端子Dに入力される極性信号CMI1の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO3が電位変化(ローからハイ)したタイミングで、CS信号CS3の電位が、ローレベルからハイレベルに切り替わる。そして、クロック端子CKに入力されるシフトレジスタ出力SRO4の電位変化(ハイからロー)があるまで(信号M3がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKにシフトレジスタ出力SRO3の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちハイレベルがラッチされる。その後、信号M3が第3フレームにおいてハイレベルになるまで、ハイレベルを保持する。
次に、第4行の各種信号の波形の変化について説明する。初期状態において、CS回路44におけるDラッチ回路44aのデータ端子Dには極性信号CMI1が入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路44aの出力端子Qから出力されるCS信号CS4の電位はローレベルで保持される。
その後、シフトレジスタ回路SR4から第4行のシフトレジスタ出力SRO4が出力され、CS回路44におけるOR回路44bの一方の端子に入力される。すると、クロック端子CKには、信号M4におけるシフトレジスタ出力SRO4の電位変化(ローからハイ)が入力され、このときのデータ端子Dに入力される極性信号CMI1の入力状態、すなわちローレベルが転送される。そして、次にクロック端子CKに入力される信号M4におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)があるまで(信号M4がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M4におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちローレベルがラッチされる。その後、信号M4がハイレベルになるまで、ローレベルを保持する。
次に、OR回路44bの他方の端子に、ゲートライン駆動回路30において第5行にシフトされたシフトレジスタ出力SRO5が入力される。なお、このシフトレジスタ出力SRO5は、CS回路45におけるOR回路45bの一方の端子にも入力される。
Dラッチ回路44aのクロック端子CKには、信号M4におけるシフトレジスタ出力SRO5の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI1の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO5が電位変化(ローからハイ)したタイミングで、CS信号CS4の電位が、ローレベルからハイレベルに切り替わる。そして、次にクロック端子CKに入力される信号M4におけるシフトレジスタ出力SRO5の電位変化(ハイからロー)があるまで(信号M4がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M4におけるシフトレジスタ出力SRO5の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちハイレベルがラッチされる。その後、信号M4が第2フレームにおいてハイレベルになるまで、ハイレベルが保持される。
第2フレームでは、信号M4におけるシフトレジスタ出力SRO4のハイレベルの期間、データ端子Dに入力される極性信号CMI1の入力状態(ハイレベル)が転送された後、シフトレジスタ出力SRO4の電位変化(ハイからロー)が入力されたときの極性信号CMI2の入力状態(ハイレベル)がラッチされ、信号M4が次にハイレベルになるまで、ハイレベルを保持する。
次に、Dラッチ回路44aのクロック端子CKには、シフトレジスタ出力SRO5の電位変化(ローからハイ)が入力され、このときのデータ端子Dに入力される極性信号CMI1の入力状態、すなわちローレベルが転送される。すなわち、シフトレジスタ出力SRO5が電位変化(ローからハイ)したタイミングで、CS信号CS4の電位が、ハイレベルからローレベルに切り替わる。
そして、次にクロック端子CKに入力されるシフトレジスタ出力SRO5の電位変化(ハイからロー)があるまで(信号M4がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKにシフトレジスタ出力SRO5の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちローレベルがラッチされる。その後、信号M4が第3フレームにおいてハイレベルになるまで、ローレベルを保持する。
なお、第5行では、シフトレジスタ出力SRO5,SRO6で極性信号CMI2をラッチすることにより、図34に示すCS信号CS5を出力する。
以上のように、本実施例9では、図33に示す構成を有する液晶表示装置3において、極性信号CMI1,CMI2と各CS回路との接続関係を調整することにより、3H反転駆動が可能となる。これにより、3倍角表示駆動を行う液晶表示装置3においても、CSバスライン駆動回路40を適正に動作させることが可能となるため、横筋の原因となる変則的な波形を解消することができ、表示映像に生じる明暗からなる横筋を解消して表示品位の向上を図るという効果を奏することができる。
ここで、CS回路4nに入力される極性信号CMI1,CMI2と、シフトレジスタ出力SROnとの関係について説明する。図35は、CS回路4nに入力される極性信号CMI1(あるいはCMI2)とシフトレジスタ出力SROnと、CS回路4nから出力されるCS信号CSnの対応関係を示している。
図35のCMI1について、記号A〜Lは、それぞれ1水平走査期間に対応し、各1水平走査期間における極性(プラス極性あるいはマイナス極性)を示している。例えば、第2番目の水平走査期間「B」では、マイナス極性であり、第3番目の水平走査期間「C」では、プラス極性であり、第4番目の水平走査期間「D」では、マイナス極性であり、第5番目の水平走査期間「E」では、プラス極性となっている。CMI2について、記号1〜12は、それぞれ1水平走査期間に対応し、各1水平走査期間における極性を示している。例えば、第1番目の水平走査期間「1」では、マイナス極性であり、第2番目の水平走査期間「2」では、プラス極性であり、第3番目の水平走査期間「3」では、マイナス極性であり、第4番目の水平走査期間「4」では、プラス極性となっている。このように、CMI1,CMI2は、1水平走査期間ごとに極性が反転するとともに、互いの極性が逆転している。また、CMI1,CMI2は、各CS回路に規則的(CS回路41:CMI1、CS回路42:CMI2、CS回路43:CMI1、CS回路44:CMI1、CS回路45:CMI2、CS回路46:CMI1)に入力される。
CS回路4nでは、クロック端子CKに、第n行のシフトレジスタ出力SROnと次行の第(n+1)行のシフトレジスタ出力SROn+1とが入力されるため、n番目の水平走査期間にデータ端子Dに入力されるCMIをラッチするととともに、(n+1)番目の水平走査期間にデータ端子Dに入力されるCMIをラッチする。例えば、CS回路41では、第1水平走査期間でCMI1の「A」のプラス極性を取り込むとともに、第2水平走査期間でCMI1の「B」のマイナス極性を取り込む。CS回路42では、第2水平走査期間でCMI2の「2」のプラス極性を取り込むとともに、第3水平走査期間でCMI2の「3」のマイナス極性を取り込む。CS回路43では、第3水平走査期間でCMI1の「C」のプラス極性を取り込むとともに、第4水平走査期間でCMI1の「D」のマイナス極性を取り込む。CS回路44では、第4水平走査期間でCMI1の「D」のマイナス極性を取り込むとともに、第5水平走査期間でCMI1の「E」のプラス極性を取り込む。このようにして、図32および図34に示す各CS信号CSnを出力する。
上記実施例8および実施例9に示したように、互いに位相が異なる2つの極性信号CMI1,CMI2を用いることにより、2H反転駆動および3H反転駆動が可能となる。そして、4H,…,nH(nライン)反転駆動についても同様に、極性信号CMI1,CMI2とCS回路4nとの接続関係を調整することにより実現可能となる。これにより、2倍角表示駆動および3倍角表示駆動が可能となる。そして、4倍角,…,n倍角表示駆動についても同様に、極性信号CMI1,CMI2の極性反転タイミングを調整することにより実現可能となる。
(実施例10)
3ライン(3H)反転駆動を行う他の液晶表示装置3について説明する。図37は、この液晶表示装置3における各種信号の波形を示すタイミングチャートである。なお、図37では、極性信号CMI1,CMI2は、2水平走査期間(2H)ごとに極性が反転するとともに、互いの極性が逆転するように設定されている。
図37に示すように、初期状態においては、CS信号CS1〜CS7は何れも一方の電位(図37ではローレベル)に固定されている。第1フレームでは、第1行のCS信号CS1は、対応するゲート信号G1が立ち下がる時点でハイレベルであり、第2行のCS信号CS2は、対応するゲート信号G2が立ち下がる時点でハイレベルであり、第3行のCS信号CS3は、対応するゲート信号G3が立ち下がる時点でハイレベルである。一方、第4行のCS信号CS4は、対応するゲート信号G4が立ち下がる時点でローレベルであり、第5行のCS信号CS5は、対応するゲート信号G5が立ち下がる時点でローレベルとなっている。第6行のCS信号CS6は、対応するゲート信号G6が立ち下がる時点でローレベルとなっている。そして、第7行のCS信号CS7は、対応するゲート信号G7が立ち下がる時点でハイレベルとなっている。
ここで、ソース信号Sは、映像信号の示す階調に応じた振幅を有し、かつ、3H期間毎に極性が反転する信号となる。また、ソース信号Sは、3水平走査期間(3H)ずつ同一の電位となる。すなわち、図37の記号「あ」〜「さ」は、それぞれ1水平走査期間に対応し、各1水平走査期間における信号電位(階調)を示している。例えば、第1フレームにおいて、第1番目、第2番目および第3番目の水平走査期間は、マイナス極性で、かつ同一の信号電位(「あ」)であり、第4番目、第5番目および第6番目の水平走査期間は、プラス極性で、かつ同一の信号電位(「か」)となっている。また、第2フレームにおいて、第1番目、第2番目および第3番目の水平走査期間は、プラス極性で、かつ同一の信号電位(「い」)であり、第4番目、第5番目および第6番目の水平走査期間は、マイナス極性で、かつ同一の信号電位(「き」)となっている。一方、ゲート信号G1〜G7は、各フレームのアクティブ期間(有効走査期間)におけるそれぞれ第1〜第7番目の1H期間においてゲートオン電位となり、その他の期間においてゲートオフ電位となる。
そして、CS信号CS1〜CS7は、対応するゲート信号G1〜G7の立ち下がりの後に電位レベルが高低間で切り替わる。具体的には、第1フレームでは、CS信号CS1,CS2,CS3のそれぞれは、対応するゲート信号G1,G2,G3が立ち下がった後に立ち下がり、CS信号CS4,CS5,CS6のそれぞれは、対応するゲート信号G4,G5,G6が立ち下がった後に立ち上がる。なお、第2フレームではこの関係が逆転し、CS信号CS1,CS2,CS3のそれぞれは、対応するゲート信号G1,G2,G3が立ち下がった後に立ち上がり、CS信号CS4,CS5,CS6のそれぞれは、対応するゲート信号G4,G5,G6が立ち下がった後に立ち下がる。
これにより、表示映像に生じる明暗からなる横筋を解消し、表示品位の向上を図ることができる。
ここで、上述した制御を実現するためのゲートライン駆動回路30及びCSバスライン駆動回路40の具体的な構成について説明する。
図36は、ゲートライン駆動回路30及びCSバスライン駆動回路40の構成を示している。各CS回路には、対応するn行のシフトレジスタ出力SROnと、(n+2)行のシフトレジスタ出力SROn+2とが入力されるとともに、極性信号CMI1あるいは極性信号CMI2が入力される。
ここでは、ゲートライン駆動回路30及びCSバスライン駆動回路40の接続に関する説明は省略し、3H反転駆動について、図37および図38を用いて説明する。図38は、実施例10の液晶表示装置3のCSバスライン駆動回路40に入出力される各種信号の波形を示している。以下では、便宜上、第2〜第4行に対応するCS回路42,43,44を例に挙げて、第1フレームの動作について説明する。
まず、第2行の各種信号の波形の変化について説明する。初期状態において、CS回路42におけるDラッチ回路42aの端子Dには極性信号CMI1が入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路42aの出力端子Qから出力されるCS信号CS2の電位はローレベルで保持される。
その後、第2行のゲートライン12に供給されるゲート信号G2に対応するシフトレジスタ出力SRO2がシフトレジスタ回路SR2から出力され、CS回路42におけるOR回路42bの一方の端子に入力される。すると、クロック端子CKには、信号M2におけるシフトレジスタ出力SRO2の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI1の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO2が電位変化(ローからハイ)したタイミングで、CS信号CS2の電位が、ローレベルからハイレベルに切り替わる。クロック端子CKに入力される信号M2におけるシフトレジスタ出力SRO2の電位変化(ハイからロー)があるまで(信号M2がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M2におけるシフトレジスタ出力SRO2の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちハイレベルがラッチされる。その後、信号M2がハイレベルになるまで、ハイレベルを保持する。
続いて、OR回路42bの他方の端子に、ゲートライン駆動回路30において第4行にシフトされたシフトレジスタ出力SRO4が入力される。なお、このシフトレジスタ出力SRO4は、CS回路44におけるOR回路44bの一方の端子にも入力される。
Dラッチ回路42aのクロック端子CKには、信号M2におけるシフトレジスタ出力SRO4の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI1の入力状態、すなわちローレベルが転送される。すなわち、シフトレジスタ出力SRO4が電位変化(ローからハイ)したタイミングで、CS信号CS2の電位が、ハイレベルからローレベルに切り替わる。クロック端子CKに入力される信号M2におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)があるまで(信号M2がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M2におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちローレベルがラッチされる。その後、信号M2が第2フレームにおいてハイレベルになるまで、ローレベルを保持する。
なお、第1行では、シフトレジスタ出力SRO1,SRO3で極性信号CMI1をラッチすることにより、図38に示すCS信号CS1を出力する。
次に、第3行の各種信号の波形の変化について説明する。初期状態において、CS回路43におけるDラッチ回路43aの端子Dには極性信号CMI2が入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路43aの出力端子Qから出力されるCS信号CS3の電位はローレベルで保持される。
その後、第3行のゲートライン12に供給されるゲート信号G3に対応するシフトレジスタ出力SRO3がシフトレジスタ回路SR3から出力され、CS回路43におけるOR回路43bの一方の端子に入力される。すると、クロック端子CKには、信号M3におけるシフトレジスタ出力SRO3の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI2の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO3が電位変化(ローからハイ)したタイミングで、CS信号CS3の電位が、ローレベルからハイレベルに切り替わる。クロック端子CKに入力される信号M3におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)があるまで(信号M3がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M3におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちハイレベルがラッチされる。その後、信号M3がハイレベルになるまで、ハイレベルを保持する。
続いて、OR回路43bの他方の端子に、ゲートライン駆動回路30において第5行にシフトされたシフトレジスタ出力SRO5が入力される。なお、このシフトレジスタ出力SRO5は、CS回路45におけるOR回路45bの一方の端子にも入力される。
Dラッチ回路43aのクロック端子CKには、信号M3におけるシフトレジスタ出力SRO5の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI2の入力状態、すなわちローレベルが転送される。すなわち、シフトレジスタ出力SRO5が電位変化(ローからハイ)したタイミングで、CS信号CS3の電位が、ハイレベルからローレベルに切り替わる。クロック端子CKに入力される信号M3におけるシフトレジスタ出力SRO5の電位変化(ハイからロー)があるまで(信号M3がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M3におけるシフトレジスタ出力SRO5の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちローレベルがラッチされる。その後、信号M3が第2フレームにおいてハイレベルになるまで、ローレベルを保持する。
次に、第4行の各種信号の波形の変化について説明する。初期状態において、CS回路44におけるDラッチ回路44aのデータ端子Dには極性信号CMI1が入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路44aの出力端子Qから出力されるCS信号CS4の電位はローレベルで保持される。
その後、シフトレジスタ回路SR4から4行のシフトレジスタ出力SRO4が出力され、CS回路44におけるOR回路44bの一方の端子に入力される。すると、クロック端子CKには、信号M4におけるシフトレジスタ出力SRO4の電位変化(ローからハイ)が入力され、このときのデータ端子Dに入力される極性信号CMI1の入力状態、すなわちローレベルが転送される。そして、次にクロック端子CKに入力される信号M4におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)があるまで(信号M4がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M4におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちローレベルがラッチされる。その後、信号M4がハイレベルになるまで、ローレベルを保持する。
次に、OR回路44bの他方の端子に、ゲートライン駆動回路30において第6行にシフトされたシフトレジスタ出力SRO6が入力される。なお、このシフトレジスタ出力SRO6は、CS回路46におけるOR回路46bの一方の端子にも入力される。
Dラッチ回路44aのクロック端子CKには、信号M4におけるシフトレジスタ出力SRO6の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI1の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO6が電位変化(ローからハイ)したタイミングで、CS信号CS4の電位が、ローレベルからハイレベルに切り替わる。そして、次にクロック端子CKに入力される信号M4におけるシフトレジスタ出力SRO6の電位変化(ハイからロー)があるまで(信号M4がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M4におけるシフトレジスタ出力SRO6の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちハイレベルがラッチされる。その後、信号M4が第2フレームにおいてハイレベルになるまで、ハイレベルが保持される。
なお、第5行では、シフトレジスタ出力SRO5,SRO7で極性信号CMI2をラッチすることにより、図38に示すCS信号CS5を出力する。
これにより、3倍角表示駆動を行う液晶表示装置3においても、CSバスライン駆動回路40を適正に動作させることが可能となるため、横筋の原因となる変則的な波形を解消することができ、表示映像に生じる明暗からなる横筋を解消して表示品位の向上を図るという効果を奏することができる。
ここで、CS回路4nに入力される極性信号CMI1,CMI2と、シフトレジスタ出力SROnとの関係について説明する。図39は、CS回路4nに入力される極性信号CMI1(あるいはCMI2)とシフトレジスタ出力SROnと、CS回路4nから出力されるCS信号CSnの対応関係を示している。
図39のCMI1について、記号A〜Lは、それぞれ1水平走査期間に対応し、各1水平走査期間における極性を示している。例えば、第2番目の水平走査期間「B」では、プラス極性であり、第3番目の水平走査期間「C」では、マイナス極性であり、第4番目の水平走査期間「D」では、マイナス極性であり、第5番目の水平走査期間「E」では、プラス極性となっている。CMI2について、記号1〜12は、それぞれ1水平走査期間に対応し、各1水平走査期間における極性を示している。例えば、第1番目の水平走査期間「1」では、マイナス極性であり、第2番目の水平走査期間「2」では、マイナス極性であり、第3番目の水平走査期間「3」では、プラス極性であり、第4番目の水平走査期間「4」では、プラス極性となっている。また、CMI1,CMI2は、所定の規則に従って、CS回路4nに入力される。
CS回路4nでは、クロック端子CKに、第n行のシフトレジスタ出力SROnと第(n+2)行のシフトレジスタ出力SROn+2とが入力されるため、n番目の水平走査期間にデータ端子Dに入力されるCMIをラッチするととともに、(n+2)番目の水平走査期間にデータ端子Dに入力されるCMIをラッチする。例えば、CS回路41では、第1水平走査期間でCMI1の「A」のプラス極性を取り込むとともに、第3水平走査期間でCMI1の「C」のマイナス極性を取り込む。CS回路42では、第2水平走査期間でCMI1の「B」のプラス極性を取り込むとともに、第4水平走査期間でCMI1の「D」のマイナス極性を取り込む。CS回路43では、第3水平走査期間でCMI2の「3」のプラス極性を取り込むとともに、第5水平走査期間でCMI2の「5」のマイナス極性を取り込む。CS回路44では、第4水平走査期間でCMI1の「D」のマイナス極性を取り込むとともに、第6水平走査期間でCMI1の「F」のプラス極性を取り込む。このようにして、図37および図38に示す各CS信号CSnを出力する。
(実施例11)
実施例8に示した2倍角表示駆動を行う液晶表示装置3を以下の構成としてもよい。すなわち、第n行のCS回路4nに、対応する第n行のシフトレジスタ出力SROnと、第(n+3)行のシフトレジスタ出力SROn+3とが入力される構成である。
図40は、ゲートライン駆動回路30及びCSバスライン駆動回路40の構成を示している。例えば、CS回路42のOR回路42bには、シフトレジスタ出力SRO2と、第5行のシフトレジスタ出力SRO5とが入力され、Dラッチ回路42aの端子Dには極性信号CMI1される。CS回路43のOR回路43bには、シフトレジスタ出力SRO3と、第6行のシフトレジスタ出力SRO6とが入力され、Dラッチ回路43aの端子Dには極性信号CMI2される。
図41は、このような構成を備え、2倍角表示駆動を行う液晶表示装置3における各種信号の波形を示すタイミングチャートである。なお、極性信号CMI1,CMI2は、2水平走査期間(2H)ごとに極性が反転するとともに、互いの極性が逆転するように設定されている。
図42は、実施例11の液晶表示装置3のCSバスライン駆動回路40に入出力される各種信号の波形を示している。図43は、CS回路4nに入力される極性信号CMI1(あるいはCMI2)とシフトレジスタ出力SROnと、CS回路4nから出力されるCS信号CSnの対応関係を示している。CS回路の動作は上述した各実施例(特に、実施例5)と同様であるため、ここでは説明を省略する。
〔実施の形態4〕
本発明の他の実施形態について、図44〜図51に基づいて説明すれば、以下のとおりである。なお、説明の便宜上、上記実施の形態1において示した部材と同一の機能を有する部材には、同一の符号を付し、その説明を省略する。また、実施の形態1において定義した用語については、特に断らない限り本実施例においてもその定義に則って用いるものとする。
本実施の形態に係る液晶表示装置4の概略構成は、図1及び図2に示した実施の形態1に係る液晶表示装置1と同一である。よって、概略構成の説明は省略し、以下では、ゲートライン駆動回路30及びCSバスライン駆動回路40の詳細について説明する。本液晶表示装置4では、コントロール回路50(図1参照)からCSバスライン駆動回路40に極性信号CMIを入力するための信号線が、複数本設けられている。この構成において、n倍角表示駆動を行うためのnライン反転(nH)駆動を実現するために、極性信号CMIの本数を調整するとともに、極性反転タイミング(周波数)を調整する。以下、具体例について説明する。
(実施例12)
図44は、3ライン(3H)反転駆動を行う液晶表示装置4における各種信号の波形を示すタイミングチャートである。図44では、極性信号CMI1,CMI2,CMI3は、3水平走査期間(3H)ごとに極性が反転するとともに、CMI1およびCMI2が1水平走査期間(1H)ずれており、CMI2およびCMI3が1水平走査期間(1H)ずれている。
図44に示すように、初期状態においては、CS信号CS1〜CS7は何れも一方の電位(図44ではローレベル)に固定されている。第1フレームでは、第1行のCS信号CS1は、対応するゲート信号G1が立ち下がる時点でハイレベルであり、第2行のCS信号CS2は、対応するゲート信号G2が立ち下がる時点でハイレベルであり、第3行のCS信号CS3は、対応するゲート信号G3が立ち下がる時点でハイレベルである。一方、第4行のCS信号CS4は、対応するゲート信号G4が立ち下がる時点でローレベルであり、第5行のCS信号CS5は、対応するゲート信号G5が立ち下がる時点でローレベルとなっている。第6行のCS信号CS6は、対応するゲート信号G6が立ち下がる時点でローレベルとなっている。そして、第7行のCS信号CS7は、対応するゲート信号G7が立ち下がる時点でハイレベルとなっている。
ここで、ソース信号Sは、映像信号の示す階調に応じた振幅を有し、かつ、3H期間毎に極性が反転する信号となる。また、ソース信号Sは、3水平走査期間(3H)ずつ同一の電位となる。すなわち、図44の記号「あ」〜「さ」は、それぞれ1水平走査期間に対応し、各1水平走査期間における信号電位(階調)を示している。例えば、第1フレームにおいて、第1番目、第2番目および第3番目の水平走査期間は、マイナス極性で、かつ同一の信号電位(「あ」)であり、第4番目、第5番目および第6番目の水平走査期間は、プラス極性で、かつ同一の信号電位(「か」)となっている。また、第2フレームにおいて、第1番目、第2番目および第3番目の水平走査期間は、プラス極性で、かつ同一の信号電位(「い」)であり、第4番目、第5番目および第6番目の水平走査期間は、マイナス極性で、かつ同一の信号電位(「き」)となっている。一方、ゲート信号G1〜G7は、各フレームのアクティブ期間(有効走査期間)におけるそれぞれ第1〜第7番目の1H期間においてゲートオン電位となり、その他の期間においてゲートオフ電位となる。
そして、CS信号CS1〜CS7は、対応するゲート信号G1〜G7の立ち下がりの後に電位レベルが高低間で切り替わる。具体的には、第1フレームでは、CS信号CS1,CS2,CS3のそれぞれは、対応するゲート信号G1,G2,G3が立ち下がった後に立ち下がり、CS信号CS4,CS5,CS6のそれぞれは、対応するゲート信号G4,G5,G6が立ち下がった後に立ち上がる。なお、第2フレームではこの関係が逆転し、CS信号CS1,CS2,CS3のそれぞれは、対応するゲート信号G1,G2,G3が立ち下がった後に立ち上がり、CS信号CS4,CS5,CS6のそれぞれは、対応するゲート信号G4,G5,G6が立ち下がった後に立ち下がる。
これにより、表示映像に生じる明暗からなる横筋を解消し、表示品位の向上を図ることができる。
ここで、上述した制御を実現するためのゲートライン駆動回路30及びCSバスライン駆動回路40の具体的な構成について説明する。
図45は、ゲートライン駆動回路30及びCSバスライン駆動回路40の構成を示している。CS回路41への入力信号は、ゲート信号G1,G2に対応するシフトレジスタ出力SRO1,SRO2、極性信号CMI1、及びリセット信号RESETであり、CS回路42への入力信号は、ゲート信号G2,G3に対応するシフトレジスタ出力SRO2,SRO3、極性信号CMI2、及びリセット信号RESETであり、CS回路43への入力信号は、ゲート信号G3,G4に対応するシフトレジスタ出力SRO3,SRO4、極性信号CMI3、及びリセット信号RESETであり、CS回路44への入力信号は、ゲート信号G4,G5に対応するシフトレジスタ出力SRO4,SRO5、極性信号CMI1、及びリセット信号RESETである。このように、各CS回路には、対応するn行のシフトレジスタ出力SROnと、その次の行のシフトレジスタ出力SROn+1とが入力されるとともに、極性信号CMI1および極性信号CMI2が、規則的(第n行から、CMI1→CMI2→CMI3→CMI1→CMI2→CMI3)に入力される。極性信号CMI1,CMI2,CMI3およびリセット信号RESETは、コントロール回路50から入力される。
以下では、便宜上、主として第2及び第3行に対応するCS回路42,43を例に挙げる。図46は、実施例12の液晶表示装置4のCSバスライン駆動回路40に入出力される各種信号の波形を示している。
まず、第2行の各種信号の波形の変化について説明する。初期状態において、CS回路42におけるDラッチ回路42aの端子Dには極性信号CMI2が入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路42aの出力端子Qから出力されるCS信号CS2の電位はローレベルで保持される。
その後、第2行のゲートライン12に供給されるゲート信号G2に対応するシフトレジスタ出力SRO2がシフトレジスタ回路SR2から出力され、CS回路42におけるOR回路42bの一方の端子に入力される。すると、クロック端子CKには、信号M2におけるシフトレジスタ出力SRO2の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI2の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO2が電位変化(ローからハイ)したタイミングで、CS信号CS2の電位が、ローレベルからハイレベルに切り替わる。クロック端子CKに入力される信号M2におけるシフトレジスタ出力SRO2の電位変化(ハイからロー)があるまで(信号M2がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M2におけるシフトレジスタ出力SRO2の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちハイレベルがラッチされる。その後、信号M2がハイレベルになるまで、ハイレベルを保持する。
続いて、OR回路42bの他方の端子に、ゲートライン駆動回路30において第3行にシフトされたシフトレジスタ出力SRO3が入力される。なお、このシフトレジスタ出力SRO3は、CS回路43におけるOR回路43bの一方の端子にも入力される。
Dラッチ回路42aのクロック端子CKには、信号M2におけるシフトレジスタ出力SRO3の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI2の入力状態、すなわちローレベルが転送される。すなわち、シフトレジスタ出力SRO3が電位変化(ローからハイ)したタイミングで、CS信号CS2の電位が、ハイレベルからローレベルに切り替わる。クロック端子CKに入力される信号M2におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)があるまで(信号M2がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M2におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちローレベルがラッチされる。その後、信号M2が第2フレームにおいてハイレベルになるまで、ローレベルを保持する。
第2フレームでは、信号M2におけるシフトレジスタ出力SRO2のハイレベルの期間、データ端子Dに入力される極性信号CMI2の入力状態(ローレベル)が転送された後、シフトレジスタ出力SRO2の電位変化(ハイからロー)が入力されたときの極性信号CMI2の入力状態(ローレベル)がラッチされ、信号M2が次にハイレベルになるまで、ローレベルを保持する。
次に、Dラッチ回路42aのクロック端子CKには、シフトレジスタ出力SRO3の電位変化(ローからハイ)が入力され、このときのデータ端子Dに入力される極性信号CMI2の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO3が電位変化(ローからハイ)したタイミングで、CS信号CS2の電位が、ローレベルからハイレベルに切り替わる。そして、クロック端子CKに入力されるシフトレジスタ出力SRO3の電位変化(ハイからロー)があるまで(信号M2がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKにシフトレジスタ出力SRO2の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちハイレベルがラッチされる。その後、信号M2が第3フレームにおいてハイレベルになるまで、ハイレベルを保持する。
なお、第1行では、シフトレジスタ出力SRO1,SRO2で極性信号CMI1をラッチすることにより、図46に示すCS信号CS1を出力する。
次に、第3行の各種信号の波形の変化について説明する。初期状態において、CS回路43におけるDラッチ回路43aの端子Dには極性信号CMI3が入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路43aの出力端子Qから出力されるCS信号CS3の電位はローレベルで保持される。
その後、第3行のゲートライン12に供給されるゲート信号G3に対応するシフトレジスタ出力SRO3がシフトレジスタ回路SR3から出力され、CS回路43におけるOR回路43bの一方の端子に入力される。すると、クロック端子CKには、信号M3におけるシフトレジスタ出力SRO3の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI3の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO3が電位変化(ローからハイ)したタイミングで、CS信号CS3の電位が、ローレベルからハイレベルに切り替わる。クロック端子CKに入力される信号M3におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)があるまで(信号M3がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M3におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)が入力されると、このときの極性信号CMI3の入力状態、すなわちハイレベルがラッチされる。その後、信号M3がハイレベルになるまで、ハイレベルを保持する。
続いて、OR回路43bの他方の端子に、ゲートライン駆動回路30において第4行にシフトされたシフトレジスタ出力SRO4が入力される。なお、このシフトレジスタ出力SRO4は、CS回路43におけるOR回路43bの一方の端子にも入力される。
Dラッチ回路43aのクロック端子CKには、信号M3におけるシフトレジスタ出力SRO4の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI3の入力状態、すなわちローレベルが転送される。すなわち、シフトレジスタ出力SRO4が電位変化(ローからハイ)したタイミングで、CS信号CS3の電位が、ハイレベルからローレベルに切り替わる。クロック端子CKに入力される信号M3におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)があるまで(信号M3がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M3におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)が入力されると、このときの極性信号CMI3の入力状態、すなわちローレベルがラッチされる。その後、信号M3が第2フレームにおいてハイレベルになるまで、ローレベルを保持する。
第2フレームでは、信号M3におけるシフトレジスタ出力SRO3のハイレベルの期間、データ端子Dに入力される極性信号CMI3の入力状態(ローレベル)が転送された後、シフトレジスタ出力SRO3の電位変化(ハイからロー)が入力されたときの極性信号CMI3の入力状態(ローレベル)がラッチされ、信号M3が次にハイレベルになるまで、ローレベルを保持する。
次に、Dラッチ回路43aのクロック端子CKには、シフトレジスタ出力SRO4の電位変化(ローからハイ)が入力され、このときのデータ端子Dに入力される極性信号CMI3の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO3が電位変化(ローからハイ)したタイミングで、CS信号CS3の電位が、ローレベルからハイレベルに切り替わる。そして、クロック端子CKに入力されるシフトレジスタ出力SRO4の電位変化(ハイからロー)があるまで(信号M3がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKにシフトレジスタ出力SRO3の電位変化(ハイからロー)が入力されると、このときの極性信号CMI3の入力状態、すなわちハイレベルがラッチされる。その後、信号M3が第3フレームにおいてハイレベルになるまで、ハイレベルを保持する。
次に、第4行の各種信号の波形の変化について説明する。初期状態において、CS回路44におけるDラッチ回路44aのデータ端子Dには極性信号CMI1が入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路44aの出力端子Qから出力されるCS信号CS4の電位はローレベルで保持される。
その後、シフトレジスタ回路SR4から第4行のシフトレジスタ出力SRO4が出力され、CS回路44におけるOR回路44bの一方の端子に入力される。すると、クロック端子CKには、信号M4におけるシフトレジスタ出力SRO4の電位変化(ローからハイ)が入力され、このときのデータ端子Dに入力される極性信号CMI1の入力状態、すなわちローレベルが転送される。そして、次にクロック端子CKに入力される信号M4におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)があるまで(信号M4がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M4におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちローレベルがラッチされる。その後、信号M4がハイレベルになるまで、ローレベルを保持する。
次に、OR回路44bの他方の端子に、ゲートライン駆動回路30において第5行にシフトされたシフトレジスタ出力SRO5が入力される。なお、このシフトレジスタ出力SRO5は、CS回路45におけるOR回路45bの一方の端子にも入力される。
Dラッチ回路44aのクロック端子CKには、信号M4におけるシフトレジスタ出力SRO5の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI1の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO5が電位変化(ローからハイ)したタイミングで、CS信号CS4の電位が、ローレベルからハイレベルに切り替わる。そして、次にクロック端子CKに入力される信号M4におけるシフトレジスタ出力SRO5の電位変化(ハイからロー)があるまで(信号M4がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M4におけるシフトレジスタ出力SRO5の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちハイレベルがラッチされる。その後、信号M4が第2フレームにおいてハイレベルになるまで、ハイレベルが保持される。
第2フレームでは、信号M4におけるシフトレジスタ出力SRO4のハイレベルの期間、データ端子Dに入力される極性信号CMI1の入力状態(ハイレベル)が転送された後、シフトレジスタ出力SRO4の電位変化(ハイからロー)が入力されたときの極性信号CMI2の入力状態(ハイレベル)がラッチされ、信号M4が次にハイレベルになるまで、ハイレベルを保持する。
次に、Dラッチ回路44aのクロック端子CKには、シフトレジスタ出力SRO5の電位変化(ローからハイ)が入力され、このときのデータ端子Dに入力される極性信号CMI1の入力状態、すなわちローレベルが転送される。すなわち、シフトレジスタ出力SRO5が電位変化(ローからハイ)したタイミングで、CS信号CS4の電位が、ハイレベルからローレベルに切り替わる。
そして、次にクロック端子CKに入力されるシフトレジスタ出力SRO5の電位変化(ハイからロー)があるまで(信号M4がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKにシフトレジスタ出力SRO5の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちローレベルがラッチされる。その後、信号M4が第3フレームにおいてハイレベルになるまで、ローレベルを保持する。
なお、第5行では、シフトレジスタ出力SRO5,SRO6で極性信号CMI2をラッチすることにより、図46に示すCS信号CS5を出力する。
以上のように、本実施例12では、3Hごとに極性が反転するとともに互いの位相がずれている極性信号CMI1,CMI2,CMI3を用いることにより、3H反転駆動が可能となる。これにより、3倍角表示駆動を行う液晶表示装置4においても、CSバスライン駆動回路40を適正に動作させることが可能となるため、横筋の原因となる上記変則的な波形を解消することができ、表示映像に生じる明暗からなる横筋を解消して表示品位の向上を図るという効果を奏することができる。
ここで、CS回路4nに入力される極性信号CMI1,CMI2,CMI3と、シフトレジスタ出力SROnとの関係について説明する。図47は、CS回路4nに入力される極性信号(CMI1,CMI2およびCMI3の何れか)とシフトレジスタ出力SROnと、CS回路4nから出力されるCS信号CSnの対応関係を示している。
図47のCMI1について、記号A〜Lは、それぞれ1水平走査期間に対応し、各1水平走査期間における極性(プラス極性あるいはマイナス極性)を示している。例えば、第1番目の水平走査期間「A」では、プラス極性であり、第2番目の水平走査期間「B」では、マイナス極性であり、第3番目の水平走査期間「C」では、マイナス極性であり、第4番目の水平走査期間「D」では、マイナス極性となっている。CMI2について、記号1〜12は、それぞれ1水平走査期間に対応し、各1水平走査期間における極性を示している。例えば、第1番目の水平走査期間「1」では、プラス極性であり、第2番目の水平走査期間「2」では、プラス極性であり、第3番目の水平走査期間「3」では、マイナス極性であり、第4番目の水平走査期間「4」では、マイナス極性となっている。CMI3について、記号a〜lは、それぞれ1水平走査期間に対応し、各1水平走査期間における極性を示している。例えば、第1番目の水平走査期間「a」では、プラス極性であり、第2番目の水平走査期間「b」では、プラス極性であり、第3番目の水平走査期間「c」では、プラス極性であり、第4番目の水平走査期間「d」では、マイナス極性となっている。このように、CMI1,CMI2,CMI3は、3水平走査期間ごとに極性が反転するとともに、CMI1およびCMI2の位相が1水平走査期間ずれており、CMI2およびCMI3の位相が1水平走査期間ずれている。また、CMI1,CMI2,CMI3は、各CS回路に規則的(CS回路41:CMI1、CS回路42:CMI2、CS回路43:CMI3、CS回路44:CMI1、CS回路45:CMI2、CS回路46:CMI3)に入力される。
CS回路4nでは、クロック端子CKに、第n行のシフトレジスタ出力SROnと次行の第(n+1)行のシフトレジスタ出力SROn+1とが入力されるため、n番目の水平走査期間にデータ端子Dに入力されるCMIをラッチするととともに、(n+1)番目の水平走査期間にデータ端子Dに入力されるCMIをラッチする。例えば、CS回路41では、第1水平走査期間でCMI1の「A」のプラス極性を取り込むとともに、第2水平走査期間でCMI1の「B」のマイナス極性を取り込む。CS回路42では、第2水平走査期間でCMI2の「2」のプラス極性を取り込むとともに、第3水平走査期間でCMI2の「3」のマイナス極性を取り込む。CS回路43では、第3水平走査期間でCMI3の「c」のプラス極性を取り込むとともに、第4水平走査期間でCMI3の「d」のマイナス極性を取り込む。CS回路44では、第4水平走査期間でCMI1の「D」のマイナス極性を取り込むとともに、第5水平走査期間でCMI1の「E」のプラス極性を取り込む。このようにして、図44および図46に示す各CS信号CSnを出力する。
上記実施例12に示したように、周波数の異なる複数の極性信号CMI1,CMI2,CMI3を用いることにより、3H反転駆動が可能となる。そして、4H,…,nH(nライン)反転駆動についても同様に、周波数及び極性信号の本数を変えることにより実現可能となる。例えば、4H反転駆動では、4つの極性信号CMI1〜CMI4を利用し、各極性信号の周波数を4Hごとに極性が反転するように設定するとともに、各極性信号を各CS回路へ順次入力する構成とすればよい。これにより、2倍角表示駆動および3倍角表示駆動が可能となる。そして、4倍角,…,n倍角表示駆動についても同様に、極性信号CMI1,CMI2の極性反転タイミングを調整することにより実現可能となる。
(実施例13)
上記実施例12では、第n行のCS回路4nに、対応する第n行のシフトレジスタ出力SROnと、その次の行(第(n+1)行)のシフトレジスタ出力SROn+1とが入力される構成であるが、本発明の液晶表示装置4は、これに限定されず、例えば、図49に示すように、第n行のCS回路4nに、対応する第n行のシフトレジスタ出力SROnと、第(n+3)行のシフトレジスタ出力SROn+3とが入力される構成であってもよい。すなわち、CS回路41に、対応する第1行のシフトレジスタ出力SRO1と、第4行のシフトレジスタ出力SRO4とが入力される。図48は、このような構成を備え、3倍角表示駆動を行う液晶表示装置4における各種信号の波形を示すタイミングチャートである。なお、図48では、実施例12と同様、極性信号CMI1,CMI2,CMI3は、3水平走査期間(3H)ごとに極性が反転するとともに、CMI1およびCMI2が1水平走査期間(1H)ずれており、CMI2およびCMI3が1水平走査期間(1H)ずれている。また、本実施例13の極性信号CMI1,CMI2,CMI3の極性反転タイミングが、実施例12とは異なっている。
図48に示すように、初期状態においては、CS信号CS1〜CS7は何れも一方の電位(図48ではローレベル)に固定されている。第1フレームでは、第1行のCS信号CS1は、対応するゲート信号G1が立ち下がる時点でハイレベルであり、第2行のCS信号CS2は、対応するゲート信号G2が立ち下がる時点でハイレベルであり、第3行のCS信号CS3は、対応するゲート信号G3が立ち下がる時点でハイレベルである。一方、第4行のCS信号CS4は、対応するゲート信号G4が立ち下がる時点でローレベルであり、第5行のCS信号CS5は、対応するゲート信号G5が立ち下がる時点でローレベルとなっている。第6行のCS信号CS6は、対応するゲート信号G6が立ち下がる時点でローレベルとなっている。そして、第7行のCS信号CS7は、対応するゲート信号G7が立ち下がる時点でハイレベルとなっている。
ここで、ソース信号Sは、映像信号の示す階調に応じた振幅を有し、かつ、3H期間毎に極性が反転する信号となる。また、ソース信号Sは、3水平走査期間(3H)ずつ同一の電位となる。すなわち、図48の記号「あ」〜「さ」は、それぞれ1水平走査期間に対応し、各1水平走査期間における信号電位(階調)を示している。例えば、第1フレームにおいて、第1番目、第2番目および第3番目の水平走査期間は、マイナス極性で、かつ同一の信号電位(「あ」)であり、第4番目、第5番目および第6番目の水平走査期間は、プラス極性で、かつ同一の信号電位(「か」)となっている。また、第2フレームにおいて、第1番目、第2番目および第3番目の水平走査期間は、プラス極性で、かつ同一の信号電位(「い」)であり、第4番目、第5番目および第6番目の水平走査期間は、マイナス極性で、かつ同一の信号電位(「き」)となっている。一方、ゲート信号G1〜G7は、各フレームのアクティブ期間(有効走査期間)におけるそれぞれ第1〜第7番目の1H期間においてゲートオン電位となり、その他の期間においてゲートオフ電位となる。
そして、CS信号CS1〜CS7は、対応するゲート信号G1〜G7の立ち下がりの後に電位レベルが高低間で切り替わる。具体的には、第1フレームでは、CS信号CS1,CS2,CS3のそれぞれは、対応するゲート信号G1,G2,G3が立ち下がった後に立ち下がり、CS信号CS4,CS5,CS6のそれぞれは、対応するゲート信号G4,G5,G6が立ち下がった後に立ち上がる。なお、第2フレームではこの関係が逆転し、CS信号CS1,CS2,CS3のそれぞれは、対応するゲート信号G1,G2,G3が立ち下がった後に立ち上がり、CS信号CS4,CS5,CS6のそれぞれは、対応するゲート信号G4,G5,G6が立ち下がった後に立ち下がる。
これにより、表示映像に生じる明暗からなる横筋を解消し、表示品位の向上を図ることができる。
ここで、上述した制御を実現するためのゲートライン駆動回路30及びCSバスライン駆動回路40の具体的な構成について説明する。
図49は、ゲートライン駆動回路30及びCSバスライン駆動回路40の構成を示している。CS回路41への入力信号は、ゲート信号G1,G4に対応するシフトレジスタ出力SRO1,SRO4、極性信号CMI1、及びリセット信号RESETであり、CS回路42への入力信号は、ゲート信号G2,G5に対応するシフトレジスタ出力SRO2,SRO5、極性信号CMI2、及びリセット信号RESETであり、CS回路43への入力信号は、ゲート信号G3,G6に対応するシフトレジスタ出力SRO3,SRO6、極性信号CMI3、及びリセット信号RESETであり、CS回路44への入力信号は、ゲート信号G4,G7に対応するシフトレジスタ出力SRO4,SRO7、極性信号CMI1、及びリセット信号RESETである。このように、各CS回路には、対応するn行のシフトレジスタ出力SROnと、その次の行のシフトレジスタ出力SROn+3とが入力されるとともに、極性信号CMI1,CMI2,CMI3が、1行ごとに順次(第n行から、CMI1→CMI2→CMI3→CMI1→CMI2→CMI3)に入力される。極性信号CMI1,CMI2,CMI3およびリセット信号RESETは、コントロール回路50から入力される。
以下では、便宜上、第2〜第4行に対応するCS回路42,43,44を例に挙げて、第1フレームの動作について説明する。
まず、第2行の各種信号の波形の変化について説明する。初期状態において、CS回路42におけるDラッチ回路42aの端子Dには極性信号CMI2が入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路42aの出力端子Qから出力されるCS信号CS2の電位はローレベルで保持される。
その後、第2行のゲートライン12に供給されるゲート信号G2に対応するシフトレジスタ出力SRO2がシフトレジスタ回路SR2から出力され、CS回路42におけるOR回路42bの一方の端子に入力される。すると、クロック端子CKには、信号M2におけるシフトレジスタ出力SRO2の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI2の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO2が電位変化(ローからハイ)したタイミングで、CS信号CS2の電位が、ローレベルからハイレベルに切り替わる。クロック端子CKに入力される信号M2におけるシフトレジスタ出力SRO2の電位変化(ハイからロー)があるまで(信号M2がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M2におけるシフトレジスタ出力SRO2の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちハイレベルがラッチされる。その後、信号M2がハイレベルになるまで、ハイレベルを保持する。
続いて、OR回路42bの他方の端子に、ゲートライン駆動回路30において第5行にシフトされたシフトレジスタ出力SRO5が入力される。なお、このシフトレジスタ出力SRO5は、CS回路45におけるOR回路45bの一方の端子にも入力される。
Dラッチ回路42aのクロック端子CKには、信号M2におけるシフトレジスタ出力SRO5の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI2の入力状態、すなわちローレベルが転送される。すなわち、シフトレジスタ出力SRO5が電位変化(ローからハイ)したタイミングで、CS信号CS2の電位が、ハイレベルからローレベルに切り替わる。クロック端子CKに入力される信号M2におけるシフトレジスタ出力SRO5の電位変化(ハイからロー)があるまで(信号M2がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M2におけるシフトレジスタ出力SRO5の電位変化(ハイからロー)が入力されると、このときの極性信号CMI2の入力状態、すなわちローレベルがラッチされる。その後、信号M2が第2フレームにおいてハイレベルになるまで、ローレベルを保持する。
次に、第3行の各種信号の波形の変化について説明する。初期状態において、CS回路43におけるDラッチ回路43aの端子Dには極性信号CMI3が入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路43aの出力端子Qから出力されるCS信号CS3の電位はローレベルで保持される。
その後、第3行のゲートライン12に供給されるゲート信号G3に対応するシフトレジスタ出力SRO3がシフトレジスタ回路SR3から出力され、CS回路43におけるOR回路43bの一方の端子に入力される。すると、クロック端子CKには、信号M3におけるシフトレジスタ出力SRO3の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI3の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO3が電位変化(ローからハイ)したタイミングで、CS信号CS3の電位が、ローレベルからハイレベルに切り替わる。クロック端子CKに入力される信号M3におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)があるまで(信号M3がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M3におけるシフトレジスタ出力SRO3の電位変化(ハイからロー)が入力されると、このときの極性信号CMI3の入力状態、すなわちハイレベルがラッチされる。その後、信号M3がハイレベルになるまで、ハイレベルを保持する。
続いて、OR回路43bの他方の端子に、ゲートライン駆動回路30において第6行にシフトされたシフトレジスタ出力SRO6が入力される。なお、このシフトレジスタ出力SRO6は、CS回路46におけるOR回路45bの一方の端子にも入力される。
Dラッチ回路43aのクロック端子CKには、信号M3におけるシフトレジスタ出力SRO6の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI3の入力状態、すなわちローレベルが転送される。すなわち、シフトレジスタ出力SRO6が電位変化(ローからハイ)したタイミングで、CS信号CS3の電位が、ハイレベルからローレベルに切り替わる。クロック端子CKに入力される信号M3におけるシフトレジスタ出力SRO6の電位変化(ハイからロー)があるまで(信号M3がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M3におけるシフトレジスタ出力SRO6の電位変化(ハイからロー)が入力されると、このときの極性信号CMI3の入力状態、すなわちローレベルがラッチされる。その後、信号M3が第2フレームにおいてハイレベルになるまで、ローレベルを保持する。
次に、第4行の各種信号の波形の変化について説明する。初期状態において、CS回路44におけるDラッチ回路44aのデータ端子Dには極性信号CMI1が入力され、リセット端子CLにはリセット信号RESETが入力される。このリセット信号RESETにより、Dラッチ回路44aの出力端子Qから出力されるCS信号CS4の電位はローレベルで保持される。
その後、シフトレジスタ回路SR4から4行のシフトレジスタ出力SRO4が出力され、CS回路44におけるOR回路44bの一方の端子に入力される。すると、クロック端子CKには、信号M4におけるシフトレジスタ出力SRO4の電位変化(ローからハイ)が入力され、このときのデータ端子Dに入力される極性信号CMI1の入力状態、すなわちローレベルが転送される。そして、次にクロック端子CKに入力される信号M4におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)があるまで(信号M4がハイレベルの期間)、ローレベルが出力される。次に、クロック端子CKに信号M4におけるシフトレジスタ出力SRO4の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちローレベルがラッチされる。その後、信号M4がハイレベルになるまで、ローレベルを保持する。
次に、OR回路44bの他方の端子に、ゲートライン駆動回路30において第7行にシフトされたシフトレジスタ出力SRO7が入力される。なお、このシフトレジスタ出力SRO7は、CS回路47におけるOR回路47bの一方の端子にも入力される。
Dラッチ回路44aのクロック端子CKには、信号M4におけるシフトレジスタ出力SRO7の電位変化(ローからハイ)が入力され、このときの端子Dに入力される極性信号CMI1の入力状態、すなわちハイレベルが転送される。すなわち、シフトレジスタ出力SRO7が電位変化(ローからハイ)したタイミングで、CS信号CS4の電位が、ローレベルからハイレベルに切り替わる。そして、次にクロック端子CKに入力される信号M4におけるシフトレジスタ出力SRO7の電位変化(ハイからロー)があるまで(信号M4がハイレベルの期間)、ハイレベルが出力される。次に、クロック端子CKに信号M4におけるシフトレジスタ出力SRO7の電位変化(ハイからロー)が入力されると、このときの極性信号CMI1の入力状態、すなわちハイレベルがラッチされる。その後、信号M4が第2フレームにおいてハイレベルになるまで、ハイレベルが保持される。
上記の動作により、図49および図50に示すように、第1〜第3行では、対応する行のゲート信号が立ち下がった時点(TFT13がオンからオフに切り替えられた時点)のCS信号の電位レベルが、当該行のゲート信号が立ち下がった後に立ち下がり、第4〜第6行では、対応する行のゲート信号が立ち下がった時点(TFT13がオンからオフに切り替えられた時点)のCS信号の電位レベルが、当該行のゲート信号が立ち下がった後に立ち上がる。
以上のように、本実施例13では、第n行のCS回路4nに、対応する第n行のシフトレジスタ出力SROnと、次行(第(n+1)行)よりも後の行(上記例では第(n+3)行)のシフトレジスタ出力SROn+αとが入力される構成においても、極性信号CMI1,CMI2,CMI3の極性反転タイミングを調整することにより、nH反転駆動(上記例では3H反転駆動)が可能となる。
ここで、CS回路4nに入力される極性信号CMI1,CMI2,CMI3と、シフトレジスタ出力SROnとの関係について説明する。図51は、CS回路4nに入力される極性信号(CMI1,CMI2およびCMI3の何れか)とシフトレジスタ出力SROnと、CS回路4nから出力されるCS信号CSnの対応関係を示している。
図51のCMI1について、記号A〜Lは、それぞれ1水平走査期間に対応し、各1水平走査期間における極性(プラス極性あるいはマイナス極性)を示している。例えば、第1番目の水平走査期間「A」では、プラス極性であり、第2番目の水平走査期間「B」では、プラス極性であり、第3番目の水平走査期間「C」では、プラス極性であり、第4番目の水平走査期間「D」では、マイナス極性となっている。CMI2について、記号1〜12は、それぞれ1水平走査期間に対応し、各1水平走査期間における極性を示している。例えば、第1番目の水平走査期間「1」では、マイナス極性であり、第2番目の水平走査期間「2」では、プラス極性であり、第3番目の水平走査期間「3」では、プラス極性であり、第4番目の水平走査期間「4」では、プラス極性となっている。CMI3について、記号a〜lは、それぞれ1水平走査期間に対応し、各1水平走査期間における極性を示している。例えば、第1番目の水平走査期間「a」では、マイナス極性であり、第2番目の水平走査期間「b」では、マイナス極性であり、第3番目の水平走査期間「c」では、プラス極性であり、第4番目の水平走査期間「d」では、プラス極性となっている。このように、CMI1,CMI2,CMI3は、3水平走査期間ごとに極性が反転するとともに、CMI1およびCMI2の位相が1水平走査期間ずれており、CMI2およびCMI3の位相が1水平走査期間ずれている。また、CMI1,CMI2,CMI3は、各CS回路に規則的(CS回路41:CMI1、CS回路42:CMI2、CS回路43:CMI3、CS回路44:CMI1、CS回路45:CMI2、CS回路46:CMI3)に入力される。
CS回路4nでは、クロック端子CKに、第n行のシフトレジスタ出力SROnと次行の第(n+3)行のシフトレジスタ出力SROn+3とが入力されるため、n番目の水平走査期間にデータ端子Dに入力されるCMIをラッチするととともに、(n+3)番目の水平走査期間にデータ端子Dに入力されるCMIをラッチする。例えば、CS回路41では、第1水平走査期間でCMI1の「A」のプラス極性を取り込むとともに、第4水平走査期間でCMI1の「D」のマイナス極性を取り込む。CS回路42では、第2水平走査期間でCMI2の「2」のプラス極性を取り込むとともに、第5水平走査期間でCMI2の「5」のマイナス極性を取り込む。CS回路43では、第3水平走査期間でCMI3の「c」のプラス極性を取り込むとともに、第6水平走査期間でCMI3の「f」のマイナス極性を取り込む。CS回路44では、第4水平走査期間でCMI1の「D」のマイナス極性を取り込むとともに、第7水平走査期間でCMI1の「G」のプラス極性を取り込む。このようにして、図48および図50に示す各CS信号CSnを出力する。
上記実施例13に示したように、周波数の異なる複数の極性信号CMI1,CMI2,CMI3を用いることにより、3H反転駆動が可能となる。そして、4H,…,nH(nライン)反転駆動についても同様に、周波数及び極性信号の本数を変えることにより実現可能となる。例えば、4H反転駆動では、4つの極性信号CMI1〜CMI4の利用し、各極性信号の周波数を4Hごとに極性が反転するように設定するとともに、各極性信号を各CS回路へ順次入力する構成とすればよい。これにより、2倍角表示駆動および3倍角表示駆動が可能となる。そして、4倍角,…,n倍角表示駆動についても同様に、極性信号CMI1,CMI2の極性反転タイミングを調整することにより実現可能となる。
本発明に係る液晶表示装置におけるゲートライン駆動回路30は、図52に示す構成としてもよい。図53は、このゲートライン駆動回路30を備える液晶表示装置の構成を示すブロック図である。図54は、ゲートライン駆動回路30を構成するシフトレジスタ回路301の構成を示すブロック図である。各段のシフトレジスタ回路301は、フリップフロップRS−FFと、スイッチ回路SW1,SW2を備えている。図55は、フリップフロップRS−FFの構成を示す回路図である。
図55に示すように、フリップフロップRS−FFは、CMOS回路を構成するPチャネルトランジスタp2およびNチャネルトランジスタn3と、CMOS回路を構成するPチャネルトランジスタp1およびNチャネルトランジスタn1と、Pチャネルトランジスタp3と、Nチャネルトランジスタn2と、Nチャネルトランジスタ4と、SB端子と、RB端子と、INIT端子と、Q端子・QB端子とを備え、p2のゲートとn3のゲートとp1のドレインとn1のドレインとQB端子とが接続されるとともに、p2のドレインとn3のドレインとp3のドレインとp1のゲートとn1のゲートとQ端子とが接続され、n3のソースとn2のドレインとが接続され、SB端子がp3のゲートとn2のゲートとに接続され、RB端子がp3のソースとp2のソースとn4のゲートに接続され、n1のソースとn4のドレインが接続され、INIT端子がn4のソースに接続され、p1のソースがVDDに接続され、n2のソースがVSSに接続されている構成である。ここでは、p2、n3、p1およびn1がラッチ回路LCを構成し、p3がセットトランジスタST、n2、n4がラッチ解除トランジスタ(リリーストランジスタ)LRTとして機能する。
図56は、フリップフロップRS−FFの動作を示すタイミングチャートである。例えば、図56のt1では、Q端子にRB端子のVddが出力されてn1がONしてQB端子にはINIT(Low)が出力される。t2では、SB信号がHighとなってp3がOFFしてn2がONするため、t1の状態を維持する。t3では、RB信号がLowとなるので、p1がONしてQB端子にはVdd(High)が出力される。
図54に示すように、フリップフロップRS−FFのQB端子は、スイッチ回路SW1のNチャネル側ゲートと、スイッチ回路SW2のPチャネル側ゲートとに接続され、スイッチ回路SW1の一方の導通電極がVDDに接続され、スイッチ回路SW1の他方の導通電極が、この段の出力端子であるOUTB端子とスイッチ回路SW2の一方の導通電極とに接続され、スイッチ回路SW2の他方の導通電極がクロック信号入力用のCKB端子に接続されている。
シフトレジスタ回路301では、フリップフロップFFのQB信号がLowの期間は、スイッチSW2がOFFでスイッチ回路SW1がONするためOUTB信号はHighとなり、QB信号がHighの期間は、スイッチ回路SW2がONしてスイッチ回路SW1がOFFするため、CKB信号が取り込まれてOUTB端子から出力される。
シフトレジスタ回路301では、自段のOUTB端子が次段のSB端子に接続され、次段のOUTB端子が自段のRB端子に接続されている。例えば、n段のシフトレジスタ回路SRnのOUTB端子が(n+1)段のシフトレジスタ回路SRn+1のSB端子に接続され、(n+1)段のシフトレジスタ回路SRn+1のOUTB端子がn段のシフトレジスタ回路SRnのRB端子に接続されている。なお、シフトレジスタ回路SRの初段SR1のSB端子にはGSPB信号が入力される。また、ゲートドライバGDでは、奇数段のCKB端子と偶数段のCKB端子とが異なるGCKライン(GCKを供給するライン)に接続され、各段のINIT端子は共通のINITライン(INIT信号を供給するライン)に接続されている。例えば、n段のシフトレジスタ回路SRnのCKB端子はGCK2ラインに接続され、(n+1)段のシフトレジスタ回路SRn+1のCKB端子はGCK1ラインに接続され、n段のシフトレジスタ回路SRnおよび(n+1)段のシフトレジスタ回路SRn+1それぞれのINIT端子は共通のINIT信号ラインに接続されている。
本発明に係る表示駆動回路は、映像信号の解像度を変換して表示させるとともに、画素に含まれる画素電極と容量を形成する保持容量配線に保持容量配線信号を供給することによって、データ信号線から画素電極に書き込まれた信号電位を該信号電位の極性に応じた向きに変化させる、表示装置に用いられる表示駆動回路であって、走査信号線の延伸方向を行方向とすると、映像信号の解像度を少なくとも列方向に1/n倍(nは2以上の整数)に変換する場合に、隣り合うn本の走査信号線に対応する、列方向に隣り合うn個の画素に含まれる各画素電極に、同一極性かつ同一階調の信号電位を供給し、データ信号線から画素電極に書き込まれた信号電位の変化の向きを、該信号電位の極性に応じて、隣り合うn行ごとに異ならせることを特徴としている。
上記表示駆動回路では、保持容量配線信号によって、画素電極に書き込まれた信号電位を該信号電位の極性に応じた向きに変化させる。これにより、CC駆動が実現される。また、上記表示駆動回路では、映像信号の解像度を少なくとも列方向に1/n倍(nは2以上の整数)に変換して表示を行う。これにより、解像度変換駆動(n倍表示駆動)が実現される。
そして、上記構成によれば、データ信号線から画素電極に書き込まれた信号電位の変化の向きが、該信号電位の極性に応じて、隣り合うn行ごとに異なることになる。例えば、映像信号の解像度を列方向および行方向に1/2倍に変換して表示を行う場合(2倍角表示駆動)には、画素電極に書き込まれた信号電位の変化の向きが、信号電位の極性に応じて、隣り合う2行ごとに異なることになる。これにより、表示映像に生じる明暗からなる横筋(図64参照)を解消することができる。よって、CC駆動を行う表示装置において、解像度変換駆動(n倍表示駆動)を行う場合に表示映像に生じる明暗からなる横筋を解消して表示品位の向上を図ることができる。
上記表示駆動回路では、複数の走査信号線の各々に対応して設けられる複数の段を含むシフトレジスタを備え、上記シフトレジスタの各段に対応して保持回路が1つずつ設けられるとともに、各保持回路に保持対象信号が入力され、自段の出力信号と自段よりも後段の出力信号とが、自段に対応する論理回路に入力され、上記論理回路の出力がアクティブになると自段に対応する保持回路が上記保持対象信号を取り込んでこれを保持し、自段の出力信号を自段に対応する画素と接続する走査信号線に供給するとともに、自段に対応する保持回路の出力を、自段に対応する画素の画素電極と容量を形成する保持容量配線に、上記保持容量配線信号として供給し、複数の保持回路に入力される保持対象信号の位相と、別の複数の保持回路に入力される保持対象信号の位相とを異ならせている構成とすることもできる。
上記表示駆動回路では、複数の走査信号線の各々に対応して設けられる複数の段を含むシフトレジスタを備え、上記シフトレジスタの各段に対応して保持回路が1つずつ設けられるとともに、各保持回路に保持対象信号が入力され、自段の出力信号と自段の次の段よりも後段の出力信号とが、自段に対応する論理回路に入力され、上記論理回路の出力がアクティブになると自段に対応する保持回路が上記保持対象信号を取り込んでこれを保持し、自段の出力信号を自段に対応する画素と接続する走査信号線に供給するとともに、自段に対応する保持回路の出力を、自段に対応する画素の画素電極と容量を形成する保持容量配線に、上記保持容量配線信号として供給する構成とすることもできる。
上記表示駆動回路では、各保持回路は、上記シフトレジスタにおける互いに異なる段の出力信号がアクティブになるそれぞれの保持タイミングで上記保持対象信号を保持し、
上記保持対象信号は、所定のタイミングで極性が反転する信号であって、上記論理回路に入力される自段の出力信号がアクティブになるときの該保持対象信号の極性と、該論理回路に入力される後段の出力信号がアクティブになるときの該保持対象信号の極性とが互いに異なっている構成とすることもできる。
上記表示駆動回路では、同一の水平走査期間で保持動作を行う2つの保持回路について、一方の保持回路には第1保持対象信号が入力され、他方の保持回路には第2保持対象信号が入力されている構成とすることもできる。
上記表示駆動回路では、上記第1及び第2保持対象信号は、それぞれの極性反転タイミングが互いに異なっている構成とすることもできる。
上記表示駆動回路では、自段に対応する保持回路は、自段のシフトレジスタの出力信号を入力する第1の入力部と、上記保持対象信号を入力する第2の入力部と、自段に対応する保持容量配線に上記保持容量配線信号を出力する出力部とを備え、上記第1の入力部に入力された上記自段の出力信号がアクティブになったときの上記第2の入力部に入力された上記保持対象信号の第1の電位を、上記保持容量配線信号の第1の電位として出力し、上記第1の入力部に入力された上記自段の出力信号がアクティブである期間は、上記第2の入力部に入力された上記保持対象信号の電位の変化に応じて、上記保持容量配線信号の電位が変化し、上記第1の入力部に入力された上記自段の出力信号が非アクティブになったときの上記第2の入力部に入力された上記保持対象信号の第2の電位を、上記保持容量配線信号の第2の電位として出力する構成とすることもできる。
上記表示駆動回路では、上記シフトレジスタの第m段の出力信号と第(m+n)段の出力信号とが、第m段に対応する論理回路に入力されるとともに、第m段の保持回路に入力される上記保持対象信号の極性がn水平走査期間ごとに反転する構成とすることもできる。
上記表示駆動回路では、上記各保持回路は、Dラッチ回路あるいはメモリ回路として構成されている構成とすることもできる。
本発明に係る表示装置は、上記何れかの表示駆動回路と、表示パネルとを備えることを特徴としている。
本発明に係る表示駆動方法は、映像信号の解像度を変換して表示させるとともに、画素に含まれる画素電極と容量を形成する保持容量配線に保持容量配線信号を供給することによって、データ信号線から画素電極に書き込まれた信号電位を該信号電位の極性に応じた向きに変化させる、表示装置を駆動するための表示駆動方法であって、走査信号線の延伸方向を行方向とすると、映像信号の解像度を少なくとも列方向に1/n倍(nは2以上の整数)に変換する場合に、隣り合うn本の走査信号線に対応する、列方向に隣り合うn個の画素に含まれる各画素電極に、同一極性かつ同一階調の信号電位を供給し、データ信号線から画素電極に書き込まれた信号電位の変化の向きを、該信号電位の極性に応じて、隣り合うn行ごとに異ならせることを特徴としている。
上記表示駆動方法によれば、上記表示駆動回路の構成により奏する効果と同様の効果を得ることができる。
なお、本発明に係る表示装置は、液晶表示装置であることが望ましい。
本発明は上記の実施の形態に限定されるものではなく、上記実施の形態を技術常識に基づいて適宜変更したものやそれらを組み合わせて得られるものも本発明の実施の形態に含まれる。
本発明は、アクティブマトリクス型液晶表示装置の駆動に特に好適に適用できる。
1 液晶表示装置(表示装置)
10 液晶表示パネル(表示パネル)
11 ソースバスライン(データ信号線)
12 ゲートライン(走査信号線)
13 TFT(スイッチング素子)
14 画素電極
15 CSバスライン(保持容量配線)
20 ソースバスライン駆動回路(データ信号線駆動回路)
30 ゲートライン駆動回路(走査信号線駆動回路)
40 CSバスライン駆動回路(保持容量配線駆動回路)
4n CS回路
4na Dラッチ回路(保持回路、保持容量配線駆動回路)
4nb OR回路(論理回路)
50 コントロール回路(制御回路)
SR シフトレジスタ回路
CMI 極性信号(保持対象信号)

Claims (11)

  1. 映像信号の解像度を変換して表示させるとともに、画素に含まれる画素電極と容量を形成する保持容量配線に保持容量配線信号を供給することによって、データ信号線から画素電極に書き込まれた信号電位を該信号電位の極性に応じた向きに変化させる、表示装置に用いられる表示駆動回路であって、
    走査信号線の延伸方向を行方向とすると、映像信号の解像度を少なくとも列方向に1/n倍(nは2以上の整数)に変換する場合に、隣り合うn本の走査信号線に対応する、列方向に隣り合うn個の画素に含まれる各画素電極に、同一極性かつ同一階調の信号電位を供給し、
    データ信号線から画素電極に書き込まれた信号電位の変化の向きを、該信号電位の極性に応じて、隣り合うn行ごとに異ならせ
    複数の走査信号線の各々に対応して設けられる複数の段を含むシフトレジスタを備え、
    上記シフトレジスタの各段に対応して保持回路が1つずつ設けられるとともに、各保持回路に保持対象信号が入力され、
    自段の出力信号と自段よりも後段の出力信号とが、自段に対応する論理回路に入力され、
    上記論理回路の出力がアクティブになると自段に対応する保持回路が上記保持対象信号を取り込んでこれを保持し、
    自段の出力信号を自段に対応する画素と接続する走査信号線に供給するとともに、自段に対応する保持回路の出力を、自段に対応する画素の画素電極と容量を形成する保持容量配線に、上記保持容量配線信号として供給し、
    複数の保持回路に入力される保持対象信号の位相と、別の複数の保持回路に入力される保持対象信号の位相とを異ならせ、
    各保持回路は、上記シフトレジスタにおける互いに異なる段の出力信号がアクティブになるそれぞれの保持タイミングで上記保持対象信号を保持し、
    上記保持対象信号は、所定のタイミングで極性が反転する信号であって、上記論理回路に入力される自段の出力信号がアクティブになるときの該保持対象信号の極性と、該論理回路に入力される後段の出力信号がアクティブになるときの該保持対象信号の極性とが互いに異なっていることを特徴とする表示駆動回路。
  2. 映像信号の解像度を変換して表示させるとともに、画素に含まれる画素電極と容量を形成する保持容量配線に保持容量配線信号を供給することによって、データ信号線から画素電極に書き込まれた信号電位を該信号電位の極性に応じた向きに変化させる、表示装置に用いられる表示駆動回路であって、
    走査信号線の延伸方向を行方向とすると、映像信号の解像度を少なくとも列方向に1/n倍(nは2以上の整数)に変換する場合に、隣り合うn本の走査信号線に対応する、列方向に隣り合うn個の画素に含まれる各画素電極に、同一極性かつ同一階調の信号電位を供給し、
    データ信号線から画素電極に書き込まれた信号電位の変化の向きを、該信号電位の極性に応じて、隣り合うn行ごとに異ならせ
    複数の走査信号線の各々に対応して設けられる複数の段を含むシフトレジスタを備え、
    上記シフトレジスタの各段に対応して保持回路が1つずつ設けられるとともに、各保持回路に保持対象信号が入力され、
    自段の出力信号と自段の次の段よりも後段の出力信号とが、自段に対応する論理回路に入力され、
    上記論理回路の出力がアクティブになると自段に対応する保持回路が上記保持対象信号を取り込んでこれを保持し、
    自段の出力信号を自段に対応する画素と接続する走査信号線に供給するとともに、自段に対応する保持回路の出力を、自段に対応する画素の画素電極と容量を形成する保持容量配線に、上記保持容量配線信号として供給し、
    各保持回路は、上記シフトレジスタにおける互いに異なる段の出力信号がアクティブになるそれぞれの保持タイミングで上記保持対象信号を保持し、
    上記保持対象信号は、所定のタイミングで極性が反転する信号であって、上記論理回路に入力される自段の出力信号がアクティブになるときの該保持対象信号の極性と、該論理回路に入力される後段の出力信号がアクティブになるときの該保持対象信号の極性とが互いに異なっていることを特徴とする表示駆動回路。
  3. 映像信号の解像度を変換して表示させるとともに、画素に含まれる画素電極と容量を形成する保持容量配線に保持容量配線信号を供給することによって、データ信号線から画素電極に書き込まれた信号電位を該信号電位の極性に応じた向きに変化させる、表示装置に用いられる表示駆動回路であって、
    走査信号線の延伸方向を行方向とすると、映像信号の解像度を少なくとも列方向に1/n倍(nは2以上の整数)に変換する場合に、隣り合うn本の走査信号線に対応する、列方向に隣り合うn個の画素に含まれる各画素電極に、同一極性かつ同一階調の信号電位を供給し、
    データ信号線から画素電極に書き込まれた信号電位の変化の向きを、該信号電位の極性に応じて、隣り合うn行ごとに異ならせ
    複数の走査信号線の各々に対応して設けられる複数の段を含むシフトレジスタを備え、
    上記シフトレジスタの各段に対応して保持回路が1つずつ設けられるとともに、各保持回路に保持対象信号が入力され、
    自段の出力信号と自段よりも後段の出力信号とが、自段に対応する論理回路に入力され、
    上記論理回路の出力がアクティブになると自段に対応する保持回路が上記保持対象信号を取り込んでこれを保持し、
    自段の出力信号を自段に対応する画素と接続する走査信号線に供給するとともに、自段に対応する保持回路の出力を、自段に対応する画素の画素電極と容量を形成する保持容量配線に、上記保持容量配線信号として供給し、
    複数の保持回路に入力される保持対象信号の位相と、別の複数の保持回路に入力される保持対象信号の位相とを異ならせ、
    同一の水平走査期間で保持動作を行う2つの保持回路について、一方の保持回路には第1保持対象信号が入力され、他方の保持回路には第2保持対象信号が入力されていることを特徴とする表示駆動回路。
  4. 上記第1及び第2保持対象信号は、それぞれの極性反転タイミングが互いに異なっていることを特徴とする請求項に記載の表示駆動回路。
  5. 映像信号の解像度を変換して表示させるとともに、画素に含まれる画素電極と容量を形成する保持容量配線に保持容量配線信号を供給することによって、データ信号線から画素電極に書き込まれた信号電位を該信号電位の極性に応じた向きに変化させる、表示装置に用いられる表示駆動回路であって、
    走査信号線の延伸方向を行方向とすると、映像信号の解像度を少なくとも列方向に1/n倍(nは2以上の整数)に変換する場合に、隣り合うn本の走査信号線に対応する、列方向に隣り合うn個の画素に含まれる各画素電極に、同一極性かつ同一階調の信号電位を供給し、
    データ信号線から画素電極に書き込まれた信号電位の変化の向きを、該信号電位の極性に応じて、隣り合うn行ごとに異ならせ
    複数の走査信号線の各々に対応して設けられる複数の段を含むシフトレジスタを備え、
    上記シフトレジスタの各段に対応して保持回路が1つずつ設けられるとともに、各保持回路に保持対象信号が入力され、
    自段の出力信号と自段よりも後段の出力信号とが、自段に対応する論理回路に入力され、
    上記論理回路の出力がアクティブになると自段に対応する保持回路が上記保持対象信号を取り込んでこれを保持し、
    自段の出力信号を自段に対応する画素と接続する走査信号線に供給するとともに、自段に対応する保持回路の出力を、自段に対応する画素の画素電極と容量を形成する保持容量配線に、上記保持容量配線信号として供給し、
    複数の保持回路に入力される保持対象信号の位相と、別の複数の保持回路に入力される保持対象信号の位相とを異ならせ、
    自段に対応する保持回路は、
    自段のシフトレジスタの出力信号を入力する第1の入力部と、上記保持対象信号を入力する第2の入力部と、自段に対応する保持容量配線に上記保持容量配線信号を出力する出力部とを備え、
    上記第1の入力部に入力された上記自段の出力信号がアクティブになったときの上記第2の入力部に入力された上記保持対象信号の第1の電位を、上記保持容量配線信号の第1の電位として出力し、
    上記第1の入力部に入力された上記自段の出力信号がアクティブである期間は、上記第2の入力部に入力された上記保持対象信号の電位の変化に応じて、上記保持容量配線信号の電位が変化し、
    上記第1の入力部に入力された上記自段の出力信号が非アクティブになったときの上記第2の入力部に入力された上記保持対象信号の第2の電位を、上記保持容量配線信号の第2の電位として出力することを特徴とする表示駆動回路。
  6. 映像信号の解像度を変換して表示させるとともに、画素に含まれる画素電極と容量を形成する保持容量配線に保持容量配線信号を供給することによって、データ信号線から画素電極に書き込まれた信号電位を該信号電位の極性に応じた向きに変化させる、表示装置に用いられる表示駆動回路であって、
    走査信号線の延伸方向を行方向とすると、映像信号の解像度を少なくとも列方向に1/n倍(nは2以上の整数)に変換する場合に、隣り合うn本の走査信号線に対応する、列方向に隣り合うn個の画素に含まれる各画素電極に、同一極性かつ同一階調の信号電位を供給し、
    データ信号線から画素電極に書き込まれた信号電位の変化の向きを、該信号電位の極性に応じて、隣り合うn行ごとに異ならせ
    複数の走査信号線の各々に対応して設けられる複数の段を含むシフトレジスタを備え、
    上記シフトレジスタの各段に対応して保持回路が1つずつ設けられるとともに、各保持回路に保持対象信号が入力され、
    自段の出力信号と自段の次の段よりも後段の出力信号とが、自段に対応する論理回路に入力され、
    上記論理回路の出力がアクティブになると自段に対応する保持回路が上記保持対象信号を取り込んでこれを保持し、
    自段の出力信号を自段に対応する画素と接続する走査信号線に供給するとともに、自段に対応する保持回路の出力を、自段に対応する画素の画素電極と容量を形成する保持容量配線に、上記保持容量配線信号として供給し、
    自段に対応する保持回路は、
    自段のシフトレジスタの出力信号を入力する第1の入力部と、上記保持対象信号を入力する第2の入力部と、自段に対応する保持容量配線に上記保持容量配線信号を出力する出力部とを備え、
    上記第1の入力部に入力された上記自段の出力信号がアクティブになったときの上記第2の入力部に入力された上記保持対象信号の第1の電位を、上記保持容量配線信号の第1の電位として出力し、
    上記第1の入力部に入力された上記自段の出力信号がアクティブである期間は、上記第2の入力部に入力された上記保持対象信号の電位の変化に応じて、上記保持容量配線信号の電位が変化し、
    上記第1の入力部に入力された上記自段の出力信号が非アクティブになったときの上記第2の入力部に入力された上記保持対象信号の第2の電位を、上記保持容量配線信号の第2の電位として出力することを特徴とする表示駆動回路。
  7. 上記シフトレジスタの第m段の出力信号と第(m+n)段の出力信号とが、第m段に対応する論理回路に入力されるとともに、第m段の保持回路に入力される上記保持対象信号の極性がn水平走査期間ごとに反転することを特徴とする請求項1,2,5,6の何れか1項に記載の表示駆動回路。
  8. 上記各保持回路は、Dラッチ回路あるいはメモリ回路として構成されていることを特徴とする請求項1〜の何れか1項に記載の表示駆動回路。
  9. 請求項1〜の何れか1項に記載の表示駆動回路と、表示パネルとを備えることを特徴とする表示装置。
  10. 映像信号の解像度を変換して表示させるとともに、画素に含まれる画素電極と容量を形成する保持容量配線に保持容量配線信号を供給することによって、データ信号線から画素電極に書き込まれた信号電位を該信号電位の極性に応じた向きに変化させる、表示装置を駆動するための表示駆動方法であって、
    上記表示装置には、複数の走査信号線の各々に対応して設けられる複数の段を含むシフトレジスタと、それぞれが該シフトレジスタの各段に対応する複数の保持回路とが設けられており、
    走査信号線の延伸方向を行方向とすると、映像信号の解像度を少なくとも列方向に1/n倍(nは2以上の整数)に変換する場合に、隣り合うn本の走査信号線に対応する、列方向に隣り合うn個の画素に含まれる各画素電極に、同一極性かつ同一階調の信号電位を供給し、
    データ信号線から画素電極に書き込まれた信号電位の変化の向きを、該信号電位の極性に応じて、隣り合うn行ごとに異ならせ
    各保持回路に保持対象信号を入力し、
    自段の出力信号と自段よりも後段の出力信号とを、自段に対応する論理回路に入力し、
    上記論理回路の出力がアクティブになると自段に対応する保持回路が上記保持対象信号を取り込んでこれを保持し、
    自段の出力信号を自段に対応する画素と接続する走査信号線に供給するとともに、自段に対応する保持回路の出力を、自段に対応する画素の画素電極と容量を形成する保持容量配線に、上記保持容量配線信号として供給し、
    複数の保持回路に入力する保持対象信号の位相と、別の複数の保持回路に入力する保持対象信号の位相とを異ならせ、
    各保持回路は、上記シフトレジスタにおける互いに異なる段の出力信号がアクティブになるそれぞれの保持タイミングで上記保持対象信号を保持し、
    上記保持対象信号は、所定のタイミングで極性が反転する信号であって、上記論理回路に入力する自段の出力信号がアクティブになるときの該保持対象信号の極性と、該論理回路に入力する後段の出力信号がアクティブになるときの該保持対象信号の極性とを互いに異ならせることを特徴とする表示駆動方法。
  11. 映像信号の解像度を変換して表示させるとともに、画素に含まれる画素電極と容量を形成する保持容量配線に保持容量配線信号を供給することによって、データ信号線から画素電極に書き込まれた信号電位を該信号電位の極性に応じた向きに変化させる、表示装置を駆動するための表示駆動方法であって、
    上記表示装置には、複数の走査信号線の各々に対応して設けられる複数の段を含むシフトレジスタと、それぞれが該シフトレジスタの各段に対応する複数の保持回路とが設けられており、
    走査信号線の延伸方向を行方向とすると、映像信号の解像度を少なくとも列方向に1/n倍(nは2以上の整数)に変換する場合に、隣り合うn本の走査信号線に対応する、列方向に隣り合うn個の画素に含まれる各画素電極に、同一極性かつ同一階調の信号電位を供給し、
    データ信号線から画素電極に書き込まれた信号電位の変化の向きを、該信号電位の極性に応じて、隣り合うn行ごとに異ならせ
    各保持回路に保持対象信号を入力し、
    自段の出力信号と自段の次の段よりも後段の出力信号とを、自段に対応する論理回路に入力し、
    上記論理回路の出力がアクティブになると自段に対応する保持回路が上記保持対象信号を取り込んでこれを保持し、
    自段の出力信号を自段に対応する画素と接続する走査信号線に供給するとともに、自段に対応する保持回路の出力を、自段に対応する画素の画素電極と容量を形成する保持容量配線に、上記保持容量配線信号として供給し、
    各保持回路は、上記シフトレジスタにおける互いに異なる段の出力信号がアクティブになるそれぞれの保持タイミングで上記保持対象信号を保持し、
    上記保持対象信号は、所定のタイミングで極性が反転する信号であって、上記論理回路に入力する自段の出力信号がアクティブになるときの該保持対象信号の極性と、該論理回路に入力する後段の出力信号がアクティブになるときの該保持対象信号の極性とを互いに異ならせることを特徴とする表示駆動方法。
JP2011536056A 2009-10-16 2010-06-02 表示駆動回路、表示装置及び表示駆動方法 Active JP5236815B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2011536056A JP5236815B2 (ja) 2009-10-16 2010-06-02 表示駆動回路、表示装置及び表示駆動方法

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2009239759 2009-10-16
JP2009239759 2009-10-16
PCT/JP2010/059384 WO2011045954A1 (ja) 2009-10-16 2010-06-02 表示駆動回路、表示装置及び表示駆動方法
JP2011536056A JP5236815B2 (ja) 2009-10-16 2010-06-02 表示駆動回路、表示装置及び表示駆動方法

Publications (2)

Publication Number Publication Date
JPWO2011045954A1 JPWO2011045954A1 (ja) 2013-03-04
JP5236815B2 true JP5236815B2 (ja) 2013-07-17

Family

ID=43876009

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011536056A Active JP5236815B2 (ja) 2009-10-16 2010-06-02 表示駆動回路、表示装置及び表示駆動方法

Country Status (7)

Country Link
US (1) US8797310B2 (ja)
EP (1) EP2490208A4 (ja)
JP (1) JP5236815B2 (ja)
CN (1) CN102576516B (ja)
BR (1) BR112012008645A2 (ja)
RU (1) RU2502137C1 (ja)
WO (1) WO2011045954A1 (ja)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2494474C1 (ru) 2009-10-16 2013-09-27 Шарп Кабусики Кайся Схема возбуждения дисплея, устройство отображения и способ управления дисплеем
TWM395186U (en) * 2010-06-15 2010-12-21 Chunghwa Picture Tubes Ltd Display apparatus and display panel thereof
KR20160021942A (ko) * 2014-08-18 2016-02-29 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
JP6668193B2 (ja) * 2016-07-29 2020-03-18 株式会社ジャパンディスプレイ センサ及び表示装置
CN110049207B (zh) * 2019-04-22 2021-08-31 京东方科技集团股份有限公司 扫描模组、扫描方法、电子快门和摄像装置
CN112767889B (zh) * 2019-10-21 2022-06-24 奇景光电股份有限公司 垂直配向液晶显示器与控制方法

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62138893A (ja) * 1985-12-13 1987-06-22 株式会社日立製作所 ドツトマトリクス表示装置
JPH07146666A (ja) * 1993-11-24 1995-06-06 Fujitsu Ltd 走査電極駆動回路およびそれを用いた画像表示装置
JPH07230077A (ja) * 1994-02-16 1995-08-29 Hitachi Ltd 液晶表示装置
JP2006145923A (ja) * 2004-11-22 2006-06-08 Sanyo Electric Co Ltd 表示装置
WO2008114479A1 (ja) * 2007-03-16 2008-09-25 Sharp Kabushiki Kaisha 液晶表示装置およびその駆動方法
JP2009069562A (ja) * 2007-09-14 2009-04-02 Epson Imaging Devices Corp 液晶表示装置
JP2009075225A (ja) * 2007-09-19 2009-04-09 Epson Imaging Devices Corp 液晶表示装置及びその駆動方法

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10340070A (ja) * 1997-06-09 1998-12-22 Hitachi Ltd 液晶表示装置
DE69838927T2 (de) * 1997-06-12 2009-02-26 Sharp K.K. Anzeigevorrichtung mit vertical ausgerichtetem Flüssigkristall
JP3402277B2 (ja) 1999-09-09 2003-05-06 松下電器産業株式会社 液晶表示装置及び駆動方法
TWI267049B (en) * 2000-05-09 2006-11-21 Sharp Kk Image display device, and electronic apparatus using the same
KR100361465B1 (ko) * 2000-08-30 2002-11-18 엘지.필립스 엘시디 주식회사 액정 패널 구동 방법 및 그 장치
JP3760903B2 (ja) * 2002-08-22 2006-03-29 セイコーエプソン株式会社 画像表示装置
KR101019416B1 (ko) * 2004-06-29 2011-03-07 엘지디스플레이 주식회사 쉬프트레지스터 및 이를 포함하는 평판표시장치
US7843410B2 (en) * 2004-09-27 2010-11-30 Qualcomm Mems Technologies, Inc. Method and device for electrically programmable display
US7532195B2 (en) * 2004-09-27 2009-05-12 Idc, Llc Method and system for reducing power consumption in a display
JP4528598B2 (ja) * 2004-10-22 2010-08-18 東芝モバイルディスプレイ株式会社 液晶表示装置
KR20060058408A (ko) * 2004-11-25 2006-05-30 삼성전자주식회사 액정 표시 장치 및 이의 구동 방법
TW200719310A (en) * 2005-08-05 2007-05-16 Sony Corp Display device
JP2007317288A (ja) * 2006-05-25 2007-12-06 Mitsubishi Electric Corp シフトレジスタ回路およびそれを備える画像表示装置
JP4823312B2 (ja) * 2006-08-02 2011-11-24 シャープ株式会社 アクティブマトリクス基板およびそれを備えた表示装置
KR101287477B1 (ko) 2007-05-01 2013-07-19 엘지디스플레이 주식회사 액정표시장치
KR101224459B1 (ko) * 2007-06-28 2013-01-22 엘지디스플레이 주식회사 액정표시장치
FR2920907B1 (fr) * 2007-09-07 2010-04-09 Thales Sa Circuit de commande des lignes d'un ecran plat a matrice active.
US20090073103A1 (en) 2007-09-14 2009-03-19 Epson Imaging Devices Corporation Liquid crystal display device and driving method thereof
WO2009050926A1 (ja) * 2007-10-16 2009-04-23 Sharp Kabushiki Kaisha 表示駆動回路、表示装置及び表示駆動方法
EP2226788A4 (en) * 2007-12-28 2012-07-25 Sharp Kk DISPLAY CONTROL, DISPLAY ARRANGEMENT AND DISPLAY CONTROL PROCEDURE
BRPI1010691A2 (pt) * 2009-06-17 2016-03-15 Sharp Corp Sharp Kabushiki Kaisha "circuito de acionamento de exibição, dispositivo de exibição e método de acionamento de exibição"
CN102804254B (zh) 2009-06-17 2016-04-20 夏普株式会社 显示驱动电路、显示装置和显示驱动方法
RU2494474C1 (ru) 2009-10-16 2013-09-27 Шарп Кабусики Кайся Схема возбуждения дисплея, устройство отображения и способ управления дисплеем

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62138893A (ja) * 1985-12-13 1987-06-22 株式会社日立製作所 ドツトマトリクス表示装置
JPH07146666A (ja) * 1993-11-24 1995-06-06 Fujitsu Ltd 走査電極駆動回路およびそれを用いた画像表示装置
JPH07230077A (ja) * 1994-02-16 1995-08-29 Hitachi Ltd 液晶表示装置
JP2006145923A (ja) * 2004-11-22 2006-06-08 Sanyo Electric Co Ltd 表示装置
WO2008114479A1 (ja) * 2007-03-16 2008-09-25 Sharp Kabushiki Kaisha 液晶表示装置およびその駆動方法
JP2009069562A (ja) * 2007-09-14 2009-04-02 Epson Imaging Devices Corp 液晶表示装置
JP2009075225A (ja) * 2007-09-19 2009-04-09 Epson Imaging Devices Corp 液晶表示装置及びその駆動方法

Also Published As

Publication number Publication date
EP2490208A4 (en) 2015-10-07
WO2011045954A1 (ja) 2011-04-21
JPWO2011045954A1 (ja) 2013-03-04
BR112012008645A2 (pt) 2016-04-19
CN102576516B (zh) 2014-12-17
CN102576516A (zh) 2012-07-11
US20120200614A1 (en) 2012-08-09
EP2490208A1 (en) 2012-08-22
US8797310B2 (en) 2014-08-05
RU2012119213A (ru) 2013-11-27
RU2502137C1 (ru) 2013-12-20

Similar Documents

Publication Publication Date Title
US8305369B2 (en) Display drive circuit, display device, and display driving method
JP5236816B2 (ja) 表示駆動回路、表示装置及び表示駆動方法
US8952955B2 (en) Display driving circuit, display device and display driving method
WO2009084280A1 (ja) 表示駆動回路、表示装置及び表示駆動方法
JP5236815B2 (ja) 表示駆動回路、表示装置及び表示駆動方法
JP5362830B2 (ja) 表示駆動回路、表示装置及び表示駆動方法
JP5442732B2 (ja) 表示駆動回路、表示装置及び表示駆動方法
WO2010146741A1 (ja) 表示駆動回路、表示装置及び表示駆動方法
JP2006154088A (ja) アクティブマトリクス型液晶表示装置
JP2007140192A (ja) アクティブマトリクス型液晶表示装置
US8531443B2 (en) Display driving circuit, display device, and display driving method
JP2009116122A (ja) 表示駆動回路、表示装置及び表示駆動方法
JP2004046236A (ja) 液晶表示装置の駆動方法
JP2011232697A (ja) 液晶表示装置

Legal Events

Date Code Title Description
TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20130226

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20130327

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20160405

Year of fee payment: 3