JP4988840B2 - 低電力のモジュラス分周器ステージ - Google Patents
低電力のモジュラス分周器ステージ Download PDFInfo
- Publication number
- JP4988840B2 JP4988840B2 JP2009518531A JP2009518531A JP4988840B2 JP 4988840 B2 JP4988840 B2 JP 4988840B2 JP 2009518531 A JP2009518531 A JP 2009518531A JP 2009518531 A JP2009518531 A JP 2009518531A JP 4988840 B2 JP4988840 B2 JP 4988840B2
- Authority
- JP
- Japan
- Prior art keywords
- mds
- stage
- signal
- flip
- flop
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000000034 method Methods 0.000 claims description 33
- 230000007704 transition Effects 0.000 claims description 24
- 230000009747 swallowing Effects 0.000 claims description 21
- 239000004020 conductor Substances 0.000 claims description 13
- 230000006870 function Effects 0.000 claims description 11
- 238000001514 detection method Methods 0.000 claims description 4
- 230000004044 response Effects 0.000 claims description 3
- 238000010586 diagram Methods 0.000 description 33
- 101000878468 Homo sapiens Protein FMC1 homolog Proteins 0.000 description 31
- 102100037769 Protein FMC1 homolog Human genes 0.000 description 31
- 239000000872 buffer Substances 0.000 description 21
- 230000000630 rising effect Effects 0.000 description 14
- 101000573451 Homo sapiens Msx2-interacting protein Proteins 0.000 description 10
- 102100026285 Msx2-interacting protein Human genes 0.000 description 10
- 239000013078 crystal Substances 0.000 description 8
- 230000001413 cellular effect Effects 0.000 description 5
- 230000008878 coupling Effects 0.000 description 5
- 238000010168 coupling process Methods 0.000 description 5
- 238000005859 coupling reaction Methods 0.000 description 5
- 238000010295 mobile communication Methods 0.000 description 5
- 230000008859 change Effects 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 238000004891 communication Methods 0.000 description 2
- 230000003111 delayed effect Effects 0.000 description 2
- 230000003071 parasitic effect Effects 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 230000009467 reduction Effects 0.000 description 2
- 101150052142 CML1 gene Proteins 0.000 description 1
- 101100186490 Homo sapiens NAT8 gene Proteins 0.000 description 1
- 102100032394 N-acetyltransferase 8 Human genes 0.000 description 1
- 101100496428 Rattus norvegicus Cml6 gene Proteins 0.000 description 1
- 230000006978 adaptation Effects 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 230000003750 conditioning effect Effects 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000035622 drinking Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 238000007667 floating Methods 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000000152 swallowing effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K23/00—Pulse counters comprising counting chains; Frequency dividers comprising counting chains
- H03K23/40—Gating or clocking signals applied to all stages, i.e. synchronous counters
- H03K23/42—Out-of-phase gating or clocking signals applied to counter stages
- H03K23/44—Out-of-phase gating or clocking signals applied to counter stages using field-effect transistors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K23/00—Pulse counters comprising counting chains; Frequency dividers comprising counting chains
- H03K23/40—Gating or clocking signals applied to all stages, i.e. synchronous counters
- H03K23/50—Gating or clocking signals applied to all stages, i.e. synchronous counters using bi-stable regenerative trigger circuits
- H03K23/54—Ring counters, i.e. feedback shift register counters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K23/00—Pulse counters comprising counting chains; Frequency dividers comprising counting chains
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Amplifiers (AREA)
- Mobile Radio Communication Systems (AREA)
Description
本件特許出願は、本願の譲渡人に譲渡され、参照によって本件明細書に明白に組み込まれる、2006年6月28日付けの「Low power modulus divider stage 」という名称の米国仮出願第60/817,572号に基づいて優先権を主張するものである。
図4は、図3のMMD 131のより詳細な図である。MMD 131は、入力バッファ141、7つの多重モジュラス分周器ステージ(MDSステージ)142-148、および1つの出力同期装置149を含んでいる。最初の3つのMDSのステージ142-144は、CML(current mode logic)において実装される。最後の4つのMDSのステージ145-148は、CMOS(相補型金属酸化物半導体)論理において実装される。インバータ150-153は、CMOS論理の信号およびレベルからCML論理の信号およびレベルへのインバートおよびコンバートの両方を行う。図4の各MDSステージは、モジュラス除数制御信号Sおよびフィードバック・モジュラス制御信号FMCの値に依存して2または3のいずれかで分周することができる。ここで、文字FMCは、「フィードバック・モジュラス・コントロール」を表わす。MMD 131が全体として分周する除数値DVは、7つのSモジュラス除数制御信号S[6:0]の値によって決定される。
図8は、図4のMMD 134の第1のMDSステージ142の簡略図である。第1のMDSステージ142は、他のMDSステージ143-148の構造を代表する構造を有している。第1のMDS 142は、第1のステージ157および第2のステージ158を含んでいる。第1のステージ157は、D型フリップフロップ159、ORゲート160、NORゲート161およびインバータ150を含んでいる。図8のORゲート160、NORゲート161およびインバータ150は、図4のORゲート160、NORゲート161およびインバータ150と同じである。以下においてさらに詳しく説明されるように、ゲート160および161の機能性は、フリップフロップ159がCMLフリップフロップである場合、フリップフロップ159の回路構成に組み入れられることができる。
図14は、CML論理において実現されるMDS 142のより詳細なトランジスタレベルの回路図である。破線175は、図8の第1のステージ157のトランジスタレベル構造を囲んでいる。破線178は、図8の第2のステージ158のトランジスタレベル構造を囲んでいる。図8のORゲート160、インバータ150およびNORゲート161の論理は、第1のステージ157のフリップフロップのCML構造に組み込まれている。図14の破線175は、この論理を囲んでいる。ノードN1は、第1のステージ157のフリップフロップ159の第1のステージのデータノードである。ノードN2は、差分比較ノードである。NチャネルのプルダウントランジスタM1、M2およびM3のいずれか1つは、ノードN1をプルダウンするために伝導性状態にさせられることができる。M1、M2およびM3のいずれもが伝導性状態でない場合、プルアップ抵抗器176は、ノードN1をデジタル論理ハイ値に維持する。プルアップ抵抗器177は、差分比較ノードN2のためのプルアップ抵抗器である。トランジスタM4のゲート上のバイアス電圧VCMは、ノードN2にバイアスをかける。ノードN1上の電圧が差分比較ノードN2上の電圧より低い場合、フリップフロップの第1のステージは、第1の状態にセットされる。反対にノードN1上の電圧が差分比較ノードN2上の電圧より高い場合、フリップフロップの第1のステージは、第2の状態にセットされる。したがって、破線175内の構造は、Q2B、FMC1およびS[0]の論理的反転の3つの信号入力を有するワイヤードNORタイプの構造である。
以下に本件出願当初の特許請求の範囲に記載された発明を付記する。
[1](a) 入力信号を3で分周するためにモジュラス分周期ステージ(MDS)を使用すること―ここにおいて前記MDSは第1および第2のステージを含み、ここにおいて前記MDSは前記入力信号を2または3のいずれかで分周するように制御することが可能である―、(b) 前記MDSの前記第2のステージの電源を切ることなく前記MDSの前記第1のステージの電源を切ること、および(c) ステップ(b)の前記電源を切ることの後、前記第1のステージの電源が切られているとき前記入力信号を2で分周するために前記MDSを使用することを備える方法。
[2]ステップ(a)の前記使用することは、前記MDSへのフィードバック・モジュラス制御信号のパルスを受信すること、および前記フィードバック・モジュラス制御信号の前記パルスを検出するために、およびクロック飲み込み制御パルスをアサートするために、前記第1のステージを使用すること―前記クロック飲み込み制御パルスは、前記第2のステージに前記第2のステージによって行われるトグル動作を中断させる―を含む、[1]に記載の方法。
[3]前記第1のステージは、前記クロック飲み込み制御パルスを信号導線によって前記第2のステージに供給し、前記クロック飲み込み制御パルスは、第1のデジタル論理のレベルのパルスであり、および前記信号導線は、前記MDSの前記第1のステージの電源が切られているとき第2のデジタル論理のレベルに維持される、[2]に記載の方法。
[4]前記信号導線は、前記MDSの前記第1のステージの電源が切られているとき前記信号導線を接地結合するトランジスタを制御することによって、前記第2のデジタル論理のレベルに維持される、[3]に記載の方法。
[5] (d) ステップ(c)の前記使用することの後、前記MDSの前記第1のステージの電源を入れること、およびその後ステップ(a)を繰り返すことをさらに備える、[2]に記載の方法。
[6]ステップ(d)において前記第1のステージの前記電源を入れることは、前記後続のステップ(a)において前記入力信号を前記3で分周することに先立つ1つの入力信号クロック周期より前に開始される、[5]に記載の方法。
[7]前記MDSは、2分割モードまたは3分割モードのいずれかにおいて動作可能であり、前記2分割モードにおいて前記MDSは、フィードバック・モジュラス制御信号の値にかかわらず、前記入力信号を2で分周し、前記3分割モードにおいて前記MDSは、前記フィードバック・モジュラス制御信号の値に依存して、2または3のいずれかで前記入力信号を分周し、およびステップ(c)の前記2で分周することは、前記MDSが前記2分割モードにおいて動作しているときに行われる、[1]に記載の方法。
[8]前記MDSは、2分割モードまたは3分割モードのいずれかにおいて動作可能であり、前記2分割モードにおいて前記MDSは、フィードバック・モジュラス制御信号の値にかかわらず、前記入力信号を2で分周し、前記3分割モードにおいて前記MDSは、前記フィードバック・モジュラス制御信号の値に依存して、2または3のいずれかで前記入力信号を分周し、およびステップ(c)の前記2で分周することは、前記MDSが前記3分割モードにおいて動作しているときに実行される、[1]に記載の方法。
[9]前記MDSは、CML(current mode logic)の中の少なくとも一部において実現される、[1]に記載の方法。
[10]前記第1のステージは、一定の量のフリップフロップ回路構成および供給電圧導線を備え、およびステップ(b)の前記電源を切ることは、前記一定の量のフリップフロップ回路構成を前記供給電圧導線から分離することを含む、[1]に記載の方法。
[11]入力クロック信号を2または3のいずれかで分周し、1つの出力クロック信号を出力する第1のモジュラス分周器ステージ(MDS)を備える多重モジュラス分周器であって、前記第1のMDSステージは、前記第1のMDSが3で分周することになっているときクロック飲み込み制御パルスを出力する第1のステージ―ここにおいて前記第1のステージは、前記MDSが2で分周している時間の少なくとも一部において電源が切られている―、および前記第1のMDSが2で分周しているときトグルする第2のステージ―前記第2のステージは、前記出力クロック信号を出力し、前記第2のステージは、前記MDSが3で分周するように前記クロック飲み込み制御パルスの受信に基づいてトグル動作を中断する―、を備える、多重モジュラス分周器。
[12]前記第1のMDSから前記出力クロック信号を受信し、およびフィードバック・モジュラス制御信号を出力する第2のモジュラス分周器ステージ(MDS)をさらに備える、[11]に記載の多重モジュラス分周器であって、前記第1のMDSの前記第1のステージは、前記第2のMDSから前記フィードバック信号を受信する―ここにおいて前記MDSの前記第1のステージは、前記フィードバック・モジュラス制御信号を受信することに反応して前記クロック飲み込み制御パルスを出力する―、[11]に記載の多重モジュラス分周器。
[13]前記第1のMDSは、2分割モードまたは3分割モードのいずれかにおいて動作可能であり、前記2分割モードにおいて前記第1のMDSは、前記第2のMDSから受信される前記フィードバック・モジュラス制御信号の値にかかわらず、前記入力信号を2で分周し、前記3分割モードにおいて前記MDSは、前記第2のMDSから受信される前記フィードバック・モジュラス制御信号の値に依存して、前記入力信号を2または3のいずれかで分周し、および前記第1のステージの電源が切られている間の前記時間の前記少なくとも一部は、前記第1のMDSが前記2分割モードにある時間である、[11]に記載の多重モジュラス分周器。
[14]前記第1のMDSは、2分割モードまたは3分割モードのいずれかにおいて動作可能であり、前記2分割モードにおいて前記第1のMDSは、前記第2のMDSから受信される前記フィードバック・モジュラス制御信号の値にかかわらず、前記入力信号を2で分周し、前記3分割モードにおいて前記MDSは、前記第2のMDSから受信される前記フィードバック・モジュラス制御信号の値に依存して、前記入力信号を2または3のいずれかで分周し、および前記第1のステージの電源が切られている間の前記時間の前記少なくとも一部は、前記第1のMDSが前記3分割モードにある時間である、[11]に記載の多重モジュラス分周器。
[15]前記MDSの前記第1のステージは、前記第1のMDSの前記第1のステージが前記クロック飲み込み制御パルスを前記第1のMDSの前記第2のステージに供給する信号導線、および前記MDSの前記第1のステージの電源が切られているとき前記信号導線を接地導線に結合するトランジスタ を備える、[11]に記載の多重モジュラス分周器。
[16]前記第1のMDSの前記第1のステージは、一定の量のフリップフロップ回路構成、供給電圧導線、および前記第1のMDSの前記第1のステージの電源が切られるとき前記一定の量のフリップフロップ回路構成を前記供給電圧導線から分離し、および前記第1のMDSの前記第1のステージに電源が入れられるとき前記一定の量のフリップフロップ回路構成を前記供給電圧導線と結合する回路構成を備える、[11]に記載の多重モジュラス分周器。
[17]クロック入力ノード、データ入力ノードおよびデータ出力ノードを有する第1のフリップフロップ、前記第1のフリップフロップの前記データ入力ノードの上に信号を出力する第1のNOR回路―前記第1のNOR回路は、第1の入力リード、第2の入力リード、および第3の入力リードを有し、ここにおいて前記第1のNOR回路の前記第1の入力リードの上にはモジュラス除数制御信号が存在し、ここにおいて前記第1のNOR回路の前記第2の入力リードの上にはフィードバック・モジュラス制御信号が存在する―、クロック入力ノード、データ入力ノードおよびデータ出力ノードを有する第2のフリップフロップ―前記第2のフリップフロップの前記クロック入力ノードは、前記第1のフリップフロップの前記クロック入力ノードと結合されている―、および前記第2のフリップフロップの前記データ入力ノードの上に信号を出力する第2のNOR回路―前記第2のNOR回路は、第1の入力リードおよび第2の入力リードを有し、ここにおいて前記第2のNOR回路の前記第1の入力リードは、前記第1のフリップフロップの前記データ出力ノードと結合されており、およびここにおいて前記第2のNOR回路の前記第2のデータ入力リードは、前記第2のフリップフロップから出力されるデータ出力信号を受信するように結合されている―、ここにおいて、前記第2のフリップフロップがトグルフリップフロップとして機能していてかつ前記第2のフリップフロップの前記クロック入力ノード上の入力信号を2で分周している時間の間ずっと前記第1のフリップフロップは電源が切られ、およびここにおいて、前記第1のフリップフロップ、前記第1のNOR回路、前記第2のフリップフロップおよび前記第2のNOR回路がいっしょに動作して前記入力信号を3で分周している時間の間ずっと前記第1のフリップフロップは電源が入れられる、を備える回路。
[18]前記第2のフリップフロップは、第2のデータ出力ノードを有し、ここにおいて前記第2のフリップフロップから前記第2のNOR回路の前記第2のデータ入力リードの上に出力される前記データ出力信号は、前記第2のフリップフロップの前記第2のデータ出力ノード上の信号である、[17]に記載の回路。
[19]前記回路は、多重モジュラス分周器のモジュラス分周器ステージ(MDS)であって、前記多重モジュラス分周器は、複数の他のモジュラス分周器ステージを含み、ここにおいて前記他のモジュラス分周器ステージは、前記第1のNOR回路の前記第2の入力リードの上に前記フィードバック・モジュラス制御信号を供給する、[17]に記載の回路。
[20]前記回路は、多重モジュラス分周器のモジュラス分周器ステージ(MDS)であって、前記多重モジュラス分周器は、入力クロック信号をある除数値で分周し、および出力クロック信号を出力し、前記除数値は、複数のモジュラス除数制御信号によって決定され、および前記第1のNOR回路の前記第1の入力リードの上に存在する前記モジュラス除数制御信号は、前記複数のモジュラス除数制御信号の1つである、[17]に記載の回路。
[21]制御入力リード、クロック入力リード、およびデータ出力リードを有するフリップフロップステージ―ここにおいて前記フリップフロップステージは、それのクロック入力リードへのクロック入力信号を受信し、および前記制御入力リードの上に第1のデジタル論理レベルが存在するときトグリングをし、ここにおいて前記トグリングは、特定の時刻に前記制御入力リードの上に第2のデジタル論理レベルが存在するとき中断される―、およびフィードバック・モジュラス制御信号を検出するための、および前記フリップフロップの前記トグリングが前記クロック入力信号の1つの周期にわたって中断されるように前記特定の時刻において前記制御入力リードへのクロック飲み込み制御パルスをアサートするための手段―前記クロック飲み込み制御パルスは、前記第2のデジタル論理レベルのパルスであり、ここにおいて前記手段は、前記フィードバック・モジュラス制御信号の前記検出の前は実質的に電力が供給されず、前記フィードバック・モジュラス制御信号の前記検出の間および前記クロック飲み込み制御パルスの前記アサートの間はずっと電力が供給され、および次に前記クロック飲み込み制御パルスの後は実質的に電力が供給されない―、を備えるモジュラス分周器ステージ。
[22]前記特定の時刻は、前記クロック入力信号の遷移が起きる時刻であり、前記フリップフロップステージは、1つのフリップフロップを含み、および前記トグリングは、前記クロック入力信号遷移に反応して前記フリップフロップが状態を変えることを妨げることによって中断される、[21]に記載のモジュラス分周器ステージ。
Claims (21)
- (a)入力信号を3で分周するためにモジュラス分周期ステージ(MDS)を使用すること―ここにおいて前記MDSは第1および第2のステージを含み、ここにおいて前記MDSは前記入力信号を2または3のいずれかで分周するように制御することが可能である―、
(b)前記MDSの前記第2のステージの電源を切ることなく前記MDSの前記第1のステージの電源を切ること、および
(c)ステップ(b)の前記電源を切ることの後、前記第1のステージの電源が切られているとき前記入力信号を2で分周するために前記MDSを使用すること
を備え、
ステップ(a)の前記使用することは、
前記MDSへのフィードバック・モジュラス制御信号のパルスを受信すること、および
前記フィードバック・モジュラス制御信号の前記パルスを検出するために、およびクロック飲み込み制御パルスをアサートするために、前記第1のステージを使用すること―前記クロック飲み込み制御パルスは、前記第2のステージに前記第2のステージによって行われるトグル動作を中断させることを
を含む方法。 - 前記第1のステージは、前記クロック飲み込み制御パルスを信号導線によって前記第2のステージに供給し、前記クロック飲み込み制御パルスは、第1のデジタル論理のレベルのパルスであり、および前記信号導線は、前記MDSの前記第1のステージの電源が切られているとき第2のデジタル論理のレベルに維持される、請求項1に記載の方法。
- 前記信号導線は、前記MDSの前記第1のステージの電源が切られているとき前記信号導線を接地結合するトランジスタを制御することによって、前記第2のデジタル論理のレベルに維持される、請求項2に記載の方法。
- (d)ステップ(c)の前記使用することの後、前記MDSの前記第1のステージの電源を入れること、およびその後ステップ(a)を繰り返すこと
をさらに備える、請求項1に記載の方法。 - ステップ(d)において前記第1のステージの前記電源を入れることは、前記後続のステップ(a)において前記入力信号を前記3で分周することに先立つ1つの入力信号クロック周期より前に開始される、請求項4に記載の方法。
- 前記MDSは、2分割モードまたは3分割モードのいずれかにおいて動作可能であり、
前記2分割モードにおいて前記MDSは、フィードバック・モジュラス制御信号の値にかかわらず、前記入力信号を2で分周し、
前記3分割モードにおいて前記MDSは、前記フィードバック・モジュラス制御信号の値に依存して、2または3のいずれかで前記入力信号を分周し、および
ステップ(c)の前記2で分周することは、前記MDSが前記2分割モードにおいて動作しているときに行われる、
請求項1に記載の方法。 - 前記MDSは、2分割モードまたは3分割モードのいずれかにおいて動作可能であり、
前記2分割モードにおいて前記MDSは、フィードバック・モジュラス制御信号の値にかかわらず、前記入力信号を2で分周し、
前記3分割モードにおいて前記MDSは、前記フィードバック・モジュラス制御信号の値に依存して、2または3のいずれかで前記入力信号を分周し、および
ステップ(c)の前記2で分周することは、前記MDSが前記3分割モードにおいて動作しているときに実行される、
請求項1に記載の方法。 - 前記MDSは、CML(current mode logic)の中の少なくとも一部において実現される、請求項1に記載の方法。
- 前記第1のステージは、一定の量のフリップフロップ回路構成および供給電圧導線を備え、およびステップ(b)の前記電源を切ることは、前記一定の量のフリップフロップ回路構成を前記供給電圧導線から分離することを含む、請求項1に記載の方法。
- 入力クロック信号を2または3のいずれかで分周し、1つの出力クロック信号を出力する第1のモジュラス分周器ステージ(MDS)を備える多重モジュラス分周器であって、前記第1のMDSステージは、
前記第1のMDSが3で分周することになっているときクロック飲み込み制御パルスを出力する第1のステージ―ここにおいて前記第1のステージは、前記MDSが2で分周している時間の少なくとも一部において電源が切られている―、および
前記第1のMDSが2で分周しているときトグルする第2のステージ―前記第2のステージは、前記出力クロック信号を出力し、前記第2のステージは、前記MDSが3で分周するように前記クロック飲み込み制御パルスの受信に基づいてトグル動作を中断する―、
を備える、多重モジュラス分周器。 - 前記第1のMDSから前記出力クロック信号を受信し、およびフィードバック・モジュラス制御信号を出力する第2のモジュラス分周器ステージ(MDS)をさらに備える、請求項10に記載の多重モジュラス分周器であって、
前記第1のMDSの前記第1のステージは、前記第2のMDSから前記フィードバック信号を受信する―ここにおいて前記MDSの前記第1のステージは、前記フィードバック・モジュラス制御信号を受信することに反応して前記クロック飲み込み制御パルスを出力する―、
請求項10に記載の多重モジュラス分周器。 - 前記第1のMDSは、2分割モードまたは3分割モードのいずれかにおいて動作可能であり、
前記2分割モードにおいて前記第1のMDSは、前記第2のMDSから受信される前記フィードバック・モジュラス制御信号の値にかかわらず、前記入力信号を2で分周し、
前記3分割モードにおいて前記MDSは、前記第2のMDSから受信される前記フィードバック・モジュラス制御信号の値に依存して、前記入力信号を2または3のいずれかで分周し、および
前記第1のステージの電源が切られている間の前記時間の前記少なくとも一部は、前記第1のMDSが前記2分割モードにある時間である、
請求項10に記載の多重モジュラス分周器。 - 前記第1のMDSは、2分割モードまたは3分割モードのいずれかにおいて動作可能であり、
前記2分割モードにおいて前記第1のMDSは、前記第2のMDSから受信される前記フィードバック・モジュラス制御信号の値にかかわらず、前記入力信号を2で分周し、
前記3分割モードにおいて前記MDSは、前記第2のMDSから受信される前記フィードバック・モジュラス制御信号の値に依存して、前記入力信号を2または3のいずれかで分周し、および
前記第1のステージの電源が切られている間の前記時間の前記少なくとも一部は、前記第1のMDSが前記3分割モードにある時間である、
請求項10に記載の多重モジュラス分周器。 - 前記MDSの前記第1のステージは、
前記第1のMDSの前記第1のステージが前記クロック飲み込み制御パルスを前記第1のMDSの前記第2のステージに供給する信号導線、および
前記MDSの前記第1のステージの電源が切られているとき前記信号導線を接地導線に結合するトランジスタ
を備える、請求項10に記載の多重モジュラス分周器。 - 前記第1のMDSの前記第1のステージは、
一定の量のフリップフロップ回路構成、
供給電圧導線、および
前記第1のMDSの前記第1のステージの電源が切られるとき前記一定の量のフリップフロップ回路構成を前記供給電圧導線から分離し、および前記第1のMDSの前記第1のステージに電源が入れられるとき前記一定の量のフリップフロップ回路構成を前記供給電圧導線と結合する回路構成
を備える、請求項10に記載の多重モジュラス分周器。 - クロック入力ノード、データ入力ノードおよびデータ出力ノードを有する第1のフリップフロップ、
前記第1のフリップフロップの前記データ入力ノードの上に信号を出力する第1のNOR回路―前記第1のNOR回路は、第1の入力リード、第2の入力リード、および第3の入力リードを有し、ここにおいて前記第1のNOR回路の前記第1の入力リードの上にはモジュラス除数制御信号が存在し、ここにおいて前記第1のNOR回路の前記第2の入力リードの上にはフィードバック・モジュラス制御信号が存在する―、
クロック入力ノード、データ入力ノードおよびデータ出力ノードを有する第2のフリップフロップ―前記第2のフリップフロップの前記クロック入力ノードは、前記第1のフリップフロップの前記クロック入力ノードと結合されている―、および
前記第2のフリップフロップの前記データ入力ノードの上に信号を出力する第2のNOR回路―前記第2のNOR回路は、第1の入力リードおよび第2の入力リードを有し、ここにおいて前記第2のNOR回路の前記第1の入力リードは、前記第1のフリップフロップの前記データ出力ノードと結合されており、およびここにおいて前記第2のNOR回路の前記第2のデータ入力リードは、前記第2のフリップフロップから出力されるデータ出力信号を受信するように結合されている―、
ここにおいて、前記第2のフリップフロップがトグルフリップフロップとして機能していてかつ前記第2のフリップフロップの前記クロック入力ノード上の入力信号を2で分周している時間の間ずっと前記第1のフリップフロップは電源が切られ、およびここにおいて、前記第1のフリップフロップ、前記第1のNOR回路、前記第2のフリップフロップおよび前記第2のNOR回路がいっしょに動作して前記入力信号を3で分周している時間の間ずっと前記第1のフリップフロップは電源が入れられる、
を備える回路。 - 前記第2のフリップフロップは、第2のデータ出力ノードを有し、ここにおいて前記第2のフリップフロップから前記第2のNOR回路の前記第2のデータ入力リードの上に出力される前記データ出力信号は、前記第2のフリップフロップの前記第2のデータ出力ノード上の信号である、請求項16に記載の回路。
- 前記回路は、多重モジュラス分周器のモジュラス分周器ステージ(MDS)であって、前記多重モジュラス分周器は、複数の他のモジュラス分周器ステージを含み、ここにおいて前記他のモジュラス分周器ステージは、前記第1のNOR回路の前記第2の入力リードの上に前記フィードバック・モジュラス制御信号を供給する、請求項16に記載の回路。
- 前記回路は、多重モジュラス分周器のモジュラス分周器ステージ(MDS)であって、前記多重モジュラス分周器は、入力クロック信号をある除数値で分周し、および出力クロック信号を出力し、
前記除数値は、複数のモジュラス除数制御信号によって決定され、および
前記第1のNOR回路の前記第1の入力リードの上に存在する前記モジュラス除数制御信号は、前記複数のモジュラス除数制御信号の1つである、
請求項16に記載の回路。 - 制御入力リード、クロック入力リード、およびデータ出力リードを有するフリップフロップステージ―ここにおいて前記フリップフロップステージは、それのクロック入力リードへのクロック入力信号を受信し、および前記制御入力リードの上に第1のデジタル論理レベルが存在するときトグリングをし、ここにおいて前記トグリングは、特定の時刻に前記制御入力リードの上に第2のデジタル論理レベルが存在するとき中断される―、および
フィードバック・モジュラス制御信号を検出するための、および前記フリップフロップの前記トグリングが前記クロック入力信号の1つの周期にわたって中断されるように前記特定の時刻において前記制御入力リードへのクロック飲み込み制御パルスをアサートするための手段―前記クロック飲み込み制御パルスは、前記第2のデジタル論理レベルのパルスであり、ここにおいて前記手段は、前記フィードバック・モジュラス制御信号の前記検出の前は実質的に電力が供給されず、前記フィードバック・モジュラス制御信号の前記検出の間および前記クロック飲み込み制御パルスの前記アサートの間はずっと電力が供給され、および次に前記クロック飲み込み制御パルスの後は実質的に電力が供給されない―、
を備えるモジュラス分周器ステージ。 - 前記特定の時刻は、前記クロック入力信号の遷移が起きる時刻であり、
前記フリップフロップステージは、1つのフリップフロップを含み、および
前記トグリングは、前記クロック入力信号遷移に反応して前記フリップフロップが状態を変えることを妨げることによって中断される、
請求項20に記載のモジュラス分周器ステージ。
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US81757206P | 2006-06-28 | 2006-06-28 | |
US60/817,572 | 2006-06-28 | ||
US11/560,973 US7564276B2 (en) | 2006-06-28 | 2006-11-17 | Low-power modulus divider stage |
US11/560,973 | 2006-11-17 | ||
PCT/US2007/072215 WO2008002968A1 (en) | 2006-06-28 | 2007-06-27 | Low-power modulus divider stage |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009543470A JP2009543470A (ja) | 2009-12-03 |
JP4988840B2 true JP4988840B2 (ja) | 2012-08-01 |
Family
ID=38683507
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009518531A Expired - Fee Related JP4988840B2 (ja) | 2006-06-28 | 2007-06-27 | 低電力のモジュラス分周器ステージ |
Country Status (7)
Country | Link |
---|---|
US (1) | US7564276B2 (ja) |
EP (2) | EP2033317A1 (ja) |
JP (1) | JP4988840B2 (ja) |
KR (1) | KR101109363B1 (ja) |
CN (1) | CN101485090B (ja) |
TW (1) | TW200814539A (ja) |
WO (1) | WO2008002968A1 (ja) |
Families Citing this family (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7924069B2 (en) * | 2006-06-28 | 2011-04-12 | Qualcomm Incorporated | Multi-modulus divider retiming circuit |
TWI348275B (en) * | 2008-02-26 | 2011-09-01 | Mstar Semiconductor Inc | Multi-modulus divider with extended and continuous division range |
US8081018B2 (en) * | 2008-08-21 | 2011-12-20 | Qualcomm Incorporated | Low power radio frequency divider |
CN101789786B (zh) * | 2009-01-22 | 2013-06-12 | 中国科学院半导体研究所 | 低功耗全差分双模前置分频器 |
US8248118B2 (en) * | 2010-08-09 | 2012-08-21 | Texas Instruments Incorporated | High-speed frequency divider and a phase locked loop that uses the high-speed frequency divider |
JP5184680B2 (ja) * | 2010-09-15 | 2013-04-17 | シャープ株式会社 | 分周回路およびそれを備えたpll回路並びに半導体集積回路 |
US8290113B2 (en) * | 2011-03-18 | 2012-10-16 | Texas Instruments Incorporated | Frequency synthesizer prescaler scrambling |
TWI463799B (zh) * | 2011-07-29 | 2014-12-01 | Mstar Semiconductor Inc | 多模數除頻器以及相關之控制方法 |
US9484925B2 (en) * | 2011-09-30 | 2016-11-01 | Silicon Laboratories Inc. | Programmable divider |
US8693616B1 (en) * | 2012-03-27 | 2014-04-08 | Altera Corporation | IC and a method for flexible integer and fractional divisions |
US8565368B1 (en) * | 2012-05-25 | 2013-10-22 | Micrel, Inc. | Wide range multi-modulus divider in fractional-N frequency synthesizer |
US8891725B2 (en) * | 2012-07-02 | 2014-11-18 | Qualcomm Incorporated | Frequency divider with improved linearity for a fractional-N synthesizer using a multi-modulus prescaler |
US9002304B2 (en) * | 2012-08-31 | 2015-04-07 | Samsung Electronics Co., Ltd. | Analog baseband filter apparatus for multi-band and multi-mode wireless transceiver and method for controlling the filter apparatus |
US8786328B2 (en) * | 2012-09-12 | 2014-07-22 | Texas Instruments Incorporated | RF logic divider |
US9118333B1 (en) * | 2013-08-29 | 2015-08-25 | Integrated Device Technology Inc. | Self-adaptive multi-modulus dividers containing div2/3 cells therein |
TWI615700B (zh) * | 2015-10-14 | 2018-02-21 | 慧榮科技股份有限公司 | 時脈校正方法、參考時脈產生方法、時脈校正電路以及參考時脈產生電路 |
US9819523B2 (en) * | 2016-03-09 | 2017-11-14 | Qualcomm Incorporated | Intelligent equalization for a three-transmitter multi-phase system |
JP6437142B2 (ja) * | 2016-03-16 | 2018-12-12 | 三菱電機株式会社 | 可変分周器 |
US9705507B1 (en) | 2016-05-19 | 2017-07-11 | Texas Instruments Incorporated | Fixed frequency divider circuit |
US9647669B1 (en) | 2016-07-18 | 2017-05-09 | Texas Instruments Incorporated | High speed frequency divider |
US10523211B2 (en) * | 2016-08-17 | 2019-12-31 | Silicon Laboratories Inc. | Wide range glitchless switchable clock divider with modified 2/3 divider stages |
US10855294B2 (en) | 2016-11-08 | 2020-12-01 | Texas Instruments Incorporated | High linearity phase interpolator |
CN115378424B (zh) * | 2022-10-21 | 2023-02-17 | 上海集成电路研发中心有限公司 | 三分频电路 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
SU771880A1 (ru) | 1978-10-05 | 1980-10-15 | Войсковая Часть 44388-Р/П | Делитель частоты на 5,5 |
JPS63290408A (ja) * | 1987-05-22 | 1988-11-28 | Fujitsu Ltd | 高速可変分周器 |
JPH04318390A (ja) * | 1991-04-18 | 1992-11-09 | Nec Corp | 半導体メモリ |
US5300837A (en) * | 1992-09-17 | 1994-04-05 | At&T Bell Laboratories | Delay compensation technique for buffers |
FR2719728A1 (fr) * | 1994-05-04 | 1995-11-10 | Philips Composants | Diviseur de fréquence, synthétiseur de fréquence comportant un tel diviseur et radiotéléphone comportant un tel synthétiseur. |
JPH10276084A (ja) * | 1997-03-28 | 1998-10-13 | Sanyo Electric Co Ltd | Pllシンセサイザ集積回路 |
JP3000965B2 (ja) | 1997-06-13 | 2000-01-17 | 日本電気株式会社 | データ処理装置 |
US5948046A (en) * | 1997-12-15 | 1999-09-07 | Telefonaktiebolaget Lm Ericsson | Multi-divide frequency division |
JP2001119292A (ja) * | 1999-10-22 | 2001-04-27 | Fujitsu Ltd | 分周回路 |
ATE274257T1 (de) * | 2000-12-22 | 2004-09-15 | Koninkl Philips Electronics Nv | Frequenzteiler mit niedrigem leistungsverbrauch, geeignete vorrichtung und verfahren für leistungseffizienter frequenzteiler |
US6404275B1 (en) * | 2001-11-29 | 2002-06-11 | International Business Machines Corporation | Modified current mirror circuit for BiCMOS application |
US6803832B2 (en) * | 2002-09-06 | 2004-10-12 | Freescale Semiconductor, Inc. | Oscillator circuit having reduced layout area and lower power supply transients |
CN100373770C (zh) * | 2002-12-26 | 2008-03-05 | 中兴通讯股份有限公司 | 一种任意分频器及其实现方法 |
JP2004318390A (ja) | 2003-04-15 | 2004-11-11 | Japan Telephone:Kk | 画像メール方法 |
TWI222786B (en) * | 2003-09-17 | 2004-10-21 | Mediatek Inc | Multi-modulus programmable frequency divider |
CN1290264C (zh) * | 2003-09-29 | 2006-12-13 | 联发科技股份有限公司 | 可编程多模数分频器 |
JP4088247B2 (ja) * | 2003-12-25 | 2008-05-21 | 株式会社東芝 | 電圧減算回路及びそれを用いた強度検波回路 |
-
2006
- 2006-11-17 US US11/560,973 patent/US7564276B2/en not_active Expired - Fee Related
-
2007
- 2007-06-27 CN CN200780024722.9A patent/CN101485090B/zh not_active Expired - Fee Related
- 2007-06-27 EP EP07799075A patent/EP2033317A1/en not_active Withdrawn
- 2007-06-27 JP JP2009518531A patent/JP4988840B2/ja not_active Expired - Fee Related
- 2007-06-27 WO PCT/US2007/072215 patent/WO2008002968A1/en active Application Filing
- 2007-06-27 KR KR1020097001789A patent/KR101109363B1/ko not_active IP Right Cessation
- 2007-06-27 EP EP12004501.8A patent/EP2509225A3/en not_active Withdrawn
- 2007-06-28 TW TW096123925A patent/TW200814539A/zh unknown
Also Published As
Publication number | Publication date |
---|---|
JP2009543470A (ja) | 2009-12-03 |
EP2033317A1 (en) | 2009-03-11 |
KR20090034358A (ko) | 2009-04-07 |
KR101109363B1 (ko) | 2012-01-31 |
CN101485090B (zh) | 2015-04-29 |
US7564276B2 (en) | 2009-07-21 |
US20080042699A1 (en) | 2008-02-21 |
EP2509225A3 (en) | 2013-04-10 |
TW200814539A (en) | 2008-03-16 |
CN101485090A (zh) | 2009-07-15 |
WO2008002968A1 (en) | 2008-01-03 |
EP2509225A2 (en) | 2012-10-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4988840B2 (ja) | 低電力のモジュラス分周器ステージ | |
JP5313323B2 (ja) | マルチモジュラス・デバイダ・リタイミング回路 | |
JP6093265B2 (ja) | 半導体装置 | |
US8330511B2 (en) | PLL charge pump with reduced coupling to bias nodes | |
US7135934B2 (en) | Fully programmable phase locked loop | |
US20090284288A1 (en) | High-speed low-power latches | |
US7071751B1 (en) | Counter-controlled delay line | |
JP3601961B2 (ja) | デュアル・モジュラス・プリスケーラ | |
US6737899B2 (en) | High-speed latch with integrated gate | |
US7453294B1 (en) | Dynamic frequency divider with improved leakage tolerance | |
US5818293A (en) | High speed analog flip-flop with embedded logic and phase-locked-loop circuit employing the same | |
US7477112B1 (en) | Structure for the main oscillator of a counter-controlled delay line | |
US7317345B2 (en) | Anti-gate leakage programmable capacitor | |
US7580493B2 (en) | Electronic circuit | |
US9059686B2 (en) | Pseudo-CML latch and divider having reduced charge sharing between output nodes | |
US6614274B1 (en) | 2/3 full-speed divider using phase-switching technique | |
JP2011155452A (ja) | 差動論理回路、分周回路、及び周波数シンセサイザ | |
JP3461036B2 (ja) | 周波数位相比較器 | |
US11133921B1 (en) | High-speed synchronizer with lower metastability failure rate | |
US6628145B1 (en) | High-speed logic gate |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110614 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20110914 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20110922 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20111013 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120327 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120426 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150511 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |