JP4966181B2 - 通信装置 - Google Patents
通信装置 Download PDFInfo
- Publication number
- JP4966181B2 JP4966181B2 JP2007331964A JP2007331964A JP4966181B2 JP 4966181 B2 JP4966181 B2 JP 4966181B2 JP 2007331964 A JP2007331964 A JP 2007331964A JP 2007331964 A JP2007331964 A JP 2007331964A JP 4966181 B2 JP4966181 B2 JP 4966181B2
- Authority
- JP
- Japan
- Prior art keywords
- value
- order
- integer part
- outputs
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000004891 communication Methods 0.000 title claims description 23
- 238000000034 method Methods 0.000 description 9
- 238000010586 diagram Methods 0.000 description 5
- 238000013139 quantization Methods 0.000 description 4
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 1
- 230000010363 phase shift Effects 0.000 description 1
- 238000007493 shaping process Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
- H04B1/0483—Transmitters with multiple parallel paths
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C5/00—Amplitude modulation and angle modulation produced simultaneously or at will by the same modulating signal
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Transmitters (AREA)
- Amplitude Modulation (AREA)
- Amplifiers (AREA)
Description
Journal of Solid-State Circuits, Dec.2005, vol40, No12,2469-
前記ベースバンド信号の振幅成分に含まれる整数部が与えられ、前記整数部の大きさが所定値より大きいときは第1の値を取り、前記整数部の大きさが前記所定値以下のときは前記第1の値よりも小さい第2の値を取る制御信号を生成して出力する制御回路と、
前記整数部及び前記制御信号が与えられ、前記整数部から前記制御信号の値を減じて出力する減算器と、
前記振幅成分の小数部が与えられる2次の次数を有するデルタシグマ変調手段であって、前記制御信号が前記第1の値のときはオフセットが発生する2次のMASHとして動作し、前記制御信号が前記第2の値のときはオフセットが発生しない1次のMASHとして動作する、前記制御信号に基づいて次数を2次又は1次に切り替え可能なMASH回路と、
前記MASH回路の出力及び前記減算器の出力に基づいて電圧値を設定し、前記電圧値と前記位相変調信号とを掛け合わせて出力する増幅器と、
を備えるものである。
前記ベースバンド信号の振幅成分に含まれる整数部が与えられ、前記整数部の大きさが第1の基準値より大きい場合は第1の値を取り、前記整数部の大きさが前記第1の基準値以下で第2の基準値より大きい場合は第2の値を取り、前記整数部の大きさが前記第2の基準値以下の場合は第3の値を取る次数制御信号と、前記整数部の大きさが第1の基準値より大きい場合は第4の値を取り、前記整数部の大きさが前記第1の基準値以下で第2の基準値より大きい場合は前記第4の値よりも小さい第5の値を取り、前記整数部の大きさが前記第2の基準値以下の場合は前記第5の値よりも小さい第6の値を取るオフセット調整信号と、を生成して出力する制御回路と、
前記オフセット調整信号の値に基づいて0、又は1、又は2を選択して出力するマルチプレクサと、
前記整数部及び前記マルチプレクサの出力が与えられ、前記整数部から前記マルチプレクサの出力値を減じて出力する減算器と、
前記振幅成分の小数部が与えられる3次の次数を有するデルタシグマ変調手段であって、前記次数制御信号が前記第1の値の場合はオフセットが2である3次のMASHとして動作し、前記次数制御信号が前記第2の値のときはオフセットが1である2次のMASHとして動作し、前記次数制御信号が前記第6の値のときはオフセットが発生しない1次のMASHとして動作する、次数を3次又は2次又は1次に切り替え可能なMASH回路と、
前記MASH回路の出力及び前記減算器の出力に基づいて電圧値を設定し、前記電圧値と前記位相変調信号とを掛け合わせて出力する増幅器と、
を備えるものである。
前記ベースバンド信号の振幅成分に含まれる整数部が与えられ、前記整数部の大きさがN−1より大きい場合は次数をNとし、前記整数部の大きさがN−k(kは2≦k≦N−1を満たす任意の整数)より大きくN−k+1以下の場合は次数をN−k+1にし、前記整数部の大きさが1以下の場合は次数を1にする次数制御信号と、前記整数部の大きさがN−1より大きい場合はN−1を取り、前記整数部の大きさがN−k(kは2≦k≦N−1を満たす任意の整数)より大きくN−k+1以下の場合はN−kを取り、前記整数部の大きさが1以下の場合は0を取るオフセット調整信号と、を生成して出力する制御回路と、
前記オフセット調整信号の値に基づいて0〜N−1(Nは3以上の整数)のいずれかの値をオフセットとして出力するオフセット調整部と、
前記整数部及び前記オフセット調整部の出力が与えられ、前記整数部から前記オフセット調整部の出力値を減じて出力する減算器と、
前記振幅成分の小数部が与えられるN次の次数を有するデルタシグマ変調手段であって、前記次数制御信号に基づいて次数をN次〜1次のいずれかに切り替え可能なMASH回路と、
前記MASH回路の出力及び前記減算器の出力に基づいて電圧値を設定し、前記電圧値と前記位相変調信号とを掛け合わせて出力する増幅器と、
を備えるものである。
2 制御回路
3 減算器
4 局部発振器
5 DPA
Claims (4)
- ベースバンド信号の位相成分に基づいて位相変調を行い、位相変調信号を出力する局部発振器と、
前記ベースバンド信号の振幅成分に含まれる整数部が与えられ、前記整数部の大きさが所定値より大きいときは第1の値を取り、前記整数部の大きさが前記所定値以下のときは前記第1の値よりも小さい第2の値を取る制御信号を生成して出力する制御回路と、
前記整数部及び前記制御信号が与えられ、前記整数部から前記制御信号の値を減じて出力する減算器と、
前記振幅成分の小数部が与えられる2次の次数を有するデルタシグマ変調手段であって、前記制御信号が前記第1の値のときはオフセットが発生する2次のMASHとして動作し、前記制御信号が前記第2の値のときはオフセットが発生しない1次のMASHとして動作する、前記制御信号に基づいて次数を2次又は1次に切り替え可能なMASH回路と、
前記MASH回路の出力及び前記減算器の出力に基づいて電圧値を設定し、前記電圧値と前記位相変調信号とを掛け合わせて出力する増幅器と、
を備える通信装置。 - 前記制御回路は前記整数部が1より大きい場合は値が1、前記整数部が1以下の場合は値が0となる前記制御信号を生成して出力し、前記MASH回路は前記制御信号の値が0のとき2次側出力を0に固定し、次数を1次に切り替えることを特徴とする請求項1に記載の通信装置。
- ベースバンド信号の位相成分に基づいて位相変調を行い、位相変調信号を出力する局部発振器と、
前記ベースバンド信号の振幅成分に含まれる整数部が与えられ、前記整数部の大きさが第1の基準値より大きい場合は第1の値を取り、前記整数部の大きさが前記第1の基準値以下で第2の基準値より大きい場合は第2の値を取り、前記整数部の大きさが前記第2の基準値以下の場合は第3の値を取る次数制御信号と、前記整数部の大きさが第1の基準値より大きい場合は第4の値を取り、前記整数部の大きさが前記第1の基準値以下で第2の基準値より大きい場合は前記第4の値よりも小さい第5の値を取り、前記整数部の大きさが前記第2の基準値以下の場合は前記第5の値よりも小さい第6の値を取るオフセット調整信号と、を生成して出力する制御回路と、
前記オフセット調整信号の値に基づいて0、又は1、又は2を選択して出力するマルチプレクサと、
前記整数部及び前記マルチプレクサの出力が与えられ、前記整数部から前記マルチプレクサの出力値を減じて出力する減算器と、
前記振幅成分の小数部が与えられる3次の次数を有するデルタシグマ変調手段であって、前記次数制御信号が前記第1の値の場合はオフセットが2である3次のMASHとして動作し、前記次数制御信号が前記第2の値のときはオフセットが1である2次のMASHとして動作し、前記次数制御信号が前記第6の値のときはオフセットが発生しない1次のMASHとして動作する、次数を3次又は2次又は1次に切り替え可能なMASH回路と、
前記MASH回路の出力及び前記減算器の出力に基づいて電圧値を設定し、前記電圧値と前記位相変調信号とを掛け合わせて出力する増幅器と、
を備える通信装置。 - ベースバンド信号の位相成分に基づいて位相変調を行い、位相変調信号を出力する局部発振器と、
前記ベースバンド信号の振幅成分に含まれる整数部が与えられ、前記整数部の大きさがN−1より大きい場合は次数をNとし、前記整数部の大きさがN−k(kは2≦k≦N−1を満たす任意の整数)より大きくN−k+1以下の場合は次数をN−k+1にし、前記整数部の大きさが1以下の場合は次数を1にする次数制御信号と、前記整数部の大きさがN−1より大きい場合はN−1を取り、前記整数部の大きさがN−k(kは2≦k≦N−1を満たす任意の整数)より大きくN−k+1以下の場合はN−kを取り、前記整数部の大きさが1以下の場合は0を取るオフセット調整信号と、を生成して出力する制御回路と、
前記オフセット調整信号の値に基づいて0〜N−1(Nは3以上の整数)のいずれかの値をオフセットとして出力するオフセット調整部と、
前記整数部及び前記オフセット調整部の出力が与えられ、前記整数部から前記オフセット調整部の出力値を減じて出力する減算器と、
前記振幅成分の小数部が与えられるN次の次数を有するデルタシグマ変調手段であって、前記次数制御信号に基づいて次数をN次〜1次のいずれかに切り替え可能なMASH回路と、
前記MASH回路の出力及び前記減算器の出力に基づいて電圧値を設定し、前記電圧値と前記位相変調信号とを掛け合わせて出力する増幅器と、
を備える通信装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007331964A JP4966181B2 (ja) | 2007-12-25 | 2007-12-25 | 通信装置 |
US12/336,923 US7812684B2 (en) | 2007-12-25 | 2008-12-17 | Communication apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007331964A JP4966181B2 (ja) | 2007-12-25 | 2007-12-25 | 通信装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009159027A JP2009159027A (ja) | 2009-07-16 |
JP4966181B2 true JP4966181B2 (ja) | 2012-07-04 |
Family
ID=40787887
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007331964A Expired - Fee Related JP4966181B2 (ja) | 2007-12-25 | 2007-12-25 | 通信装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US7812684B2 (ja) |
JP (1) | JP4966181B2 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4729054B2 (ja) * | 2008-01-28 | 2011-07-20 | 株式会社東芝 | 通信用半導体集積回路 |
KR101097549B1 (ko) * | 2010-05-17 | 2011-12-22 | 삼성전기주식회사 | 디지털 전력 증폭 장치 및 이를 이용한 폴라 송신기 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3103908B2 (ja) * | 1992-02-28 | 2000-10-30 | ソニー株式会社 | デジタル/アナログ変換回路 |
JP2778566B2 (ja) * | 1995-12-27 | 1998-07-23 | 日本電気株式会社 | D/a変換装置 |
JP3350801B2 (ja) * | 1997-01-07 | 2002-11-25 | 松下電器産業株式会社 | オーバーサンプリング型d/a変換装置 |
CN100576740C (zh) * | 2004-03-10 | 2009-12-30 | 松下电器产业株式会社 | 数据转换器装置和数据转换方法及其发射机电路、通信装置和电子装置 |
JP4608487B2 (ja) * | 2004-04-27 | 2011-01-12 | パナソニック株式会社 | 増幅器、情報通信機器、及び増幅方法 |
JP2006186956A (ja) * | 2004-12-03 | 2006-07-13 | Matsushita Electric Ind Co Ltd | マルチモード送信回路、マルチモード送受信回路及びそれを用いた無線通信装置 |
WO2006085585A1 (ja) * | 2005-02-14 | 2006-08-17 | Matsushita Electric Industrial Co., Ltd. | 送信変調装置、通信機器、及び移動無線機 |
JP4817890B2 (ja) * | 2005-03-17 | 2011-11-16 | パナソニック株式会社 | 増幅装置、ポーラ変調送信装置及び無線通信装置 |
WO2006118056A1 (ja) * | 2005-04-27 | 2006-11-09 | Matsushita Electric Industrial Co., Ltd. | 2点変調型位相変調装置、ポーラ変調送信装置、無線送信装置及び無線通信装置 |
DE102005029819B4 (de) * | 2005-06-27 | 2010-03-18 | Infineon Technologies Ag | Sigma-Delta-Umsetzer und Verwendung desselben |
GB2432982A (en) * | 2005-11-30 | 2007-06-06 | Toshiba Res Europ Ltd | An EER RF amplifier with PWM signal switching |
DE102006038020B4 (de) * | 2006-08-14 | 2015-02-05 | Infineon Technologies Ag | Sigma-Delta Modulator |
-
2007
- 2007-12-25 JP JP2007331964A patent/JP4966181B2/ja not_active Expired - Fee Related
-
2008
- 2008-12-17 US US12/336,923 patent/US7812684B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US20090160572A1 (en) | 2009-06-25 |
US7812684B2 (en) | 2010-10-12 |
JP2009159027A (ja) | 2009-07-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10326468B2 (en) | Digital-to-analog converter system and method | |
US7289005B2 (en) | Polar modulator and a method for modulation of a signal | |
US9276617B2 (en) | Radio frequency domain digital pre-distortion | |
US7693496B2 (en) | Polar transmitter arrangement and method | |
KR102418966B1 (ko) | 디지털 위상 고정 루프 및 그의 구동방법 | |
WO2006033722A2 (en) | Method and apparatus for a fully digital quadrature modulator | |
TWI502899B (zh) | 射頻發射器、集成電路設備、無線通訊單元及方法 | |
US20090021320A1 (en) | Cartesian modulation system via multi-level pulse width modulation | |
JP2006174464A (ja) | ポーラー変調器および信号変調方法 | |
TW201637368A (zh) | 雜訊整形電路、數位時間轉換器、類比數位轉換器、數位類比轉換器頻率合成器、發送器、接收器、收發器、在輸入訊號中整形雜訊的方法 | |
Lemberg et al. | Digital interpolating phase modulator for wideband outphasing transmitters | |
TW201419803A (zh) | 數位傳送器及其信號前置補償方法 | |
JP2005295521A (ja) | データ変換装置、データ変換方法、それらを用いた送信回路、通信機器、および電子機器 | |
JP2002057732A (ja) | 送信回路装置 | |
JP4966181B2 (ja) | 通信装置 | |
KR100855515B1 (ko) | 펄스형을 가진 직교 변조기 | |
JP3878029B2 (ja) | 送信回路装置 | |
CN101753101B (zh) | 极性发送器中的调幅电路及其直流偏移的校准方法 | |
JP4344948B2 (ja) | Dds回路 | |
JP2009232425A (ja) | 送信機 | |
EP1556953B1 (en) | Data converter | |
JP2004072734A (ja) | データ生成方法、データ生成器、およびそれを用いた送信機 | |
JP2009225337A (ja) | ポーラ変調送信装置 | |
US10708113B2 (en) | Digital power amplification circuit | |
Sotiriadis et al. | 32-QAM all-digital RF signal generator based on a homodyne sigma-delta modulation scheme |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100223 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110518 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110520 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110715 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120309 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120330 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150406 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |