KR100855515B1 - 펄스형을 가진 직교 변조기 - Google Patents
펄스형을 가진 직교 변조기 Download PDFInfo
- Publication number
- KR100855515B1 KR100855515B1 KR1020037008358A KR20037008358A KR100855515B1 KR 100855515 B1 KR100855515 B1 KR 100855515B1 KR 1020037008358 A KR1020037008358 A KR 1020037008358A KR 20037008358 A KR20037008358 A KR 20037008358A KR 100855515 B1 KR100855515 B1 KR 100855515B1
- Authority
- KR
- South Korea
- Prior art keywords
- fir
- accumulator
- sets
- coefficients
- fir filter
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03828—Arrangements for spectral shaping; Arrangements for providing signals with specified spectral properties
- H04L25/03834—Arrangements for spectral shaping; Arrangements for providing signals with specified spectral properties using pulse shaping
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Power Engineering (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
- Radar Systems Or Details Thereof (AREA)
Abstract
Description
Claims (16)
- I 및 Q 심볼들에 따라 입력 신호의 동상 I 및 직교 위상 Q 성분들을 변조하는 IQ 변조기(400)로서, 상기 I 및 Q 신호 성분들을 각각 필터링하고 계수들의 세트들에 의해 곱해진 상기 I 및 Q 입력 신호 성분들에 대응하는 FIR 성분들(x1d - x4d)의 I 및 Q 세트들을 발생시키는 I 및 Q FIR 수단(100)으로서, 심볼 레이트로 동작하는 상기 I 및 Q FIR 수단(100); 및 I 및 Q 어큐뮬레이터 수단(200)을 포함하는 다항식 파형 발생기를 포함하는, 상기 IQ 변조기(400)에 있어서:상기 I 및 Q 어큐뮬레이터 수단(200)은 I 및 Q 세트들의 제 1 어큐뮬레이터 요소들(222, 224, 226 내지 242, 244, 246)과, I 및 Q의 제 2 어큐뮬레이터 요소들(212, 214, 216)을 포함하고, 상기 I 및 Q 세트들의 제 1 어큐뮬레이터 요소들(222, 224, 226 내지 242, 244, 246)은 1차 미분들을 계산하기 위해 상기 심볼 레이트로 상기 I 및 Q FIR 신호 성분들(x1d - x4d)을 로딩하여 오버-샘플링 레이트로 어큐뮬레이팅하도록 구성되고, 상기 I 및 Q의 제 2 어큐뮬레이터 요소들(212, 214, 216)은 전송 버스트의 시작을 제외하고 재-초기화없이 상기 I 및 Q 세트들의 제 1 어큐뮬레이터 요소들의 출력들을 점진적으로 어큐뮬레이팅하며, 그로부터 상기 I 및 Q 심볼들로 변조된 I 및 Q 신호 성분들을 생성하도록 구성되는, IQ 변조기(400).
- 제 1 항에 있어서,상기 어큐뮬레이터 수단(200)은 프로그램 가능한 오버-샘플링 비를 갖는, IQ 변조기(400).
- 제 1 항 또는 제 2 항에 있어서,상기 FIR 수단(100)은 복수의 FIR 필터 계수들을 생성하는 곱셈기 수단(112, 122, 132, 142; 600)을 포함하는, IQ 변조기(400).
- 제 3 항에 있어서,상기 FIR 수단(100)은 각각의 복수의 FIR 필터 계수들을 생성하는 복수의 곱셈기 장치들(112, 122, 132, 142)을 포함하는, IQ 변조기(400).
- 제 3 항에 있어서,상기 FIR 수단(100)은 상기 복수의 FIR 필터 계수들을 생성하는 직렬 멀티플렉싱된 곱셈기 장치(serial multiplexed multiplier arrangement; 600)를 포함하는, IQ 변조기(400).
- 제 3 항에 있어서,상기 FIR 수단은 룩업 테이블의 미리 결정된 값들로부터 상기 복수의 FIR 필터 계수들을 생성하기 위한 값들을 룩업하는 룩업 테이블 수단(look-up table means)을 포함하는, IQ 변조기(400).
- 제 1 항 또는 제 2 항에 있어서,상기 I 및 Q 어큐뮬레이터 수단(200) 직후에 결합되고 오버-샘플링 레이트로 동작하는 디지털-아날로그 변환기 수단을 더 포함하는, IQ 변조기(400).
- 제 1 항 또는 제 2 항에 있어서,상기 I FIR 수단은 실수 및 허수 I FIR 수단을 포함하는 복소수 I FIR 필터 수단(510)을 포함하고, 상기 Q FIR 수단은 실수 및 허수 Q FIR 수단을 포함하는 복소수 Q FIR 필터 수단(520)을 포함하는, IQ 변조기(400).
- I 및 Q 심볼들에 따라 입력 신호의 동상 I 및 직교 위상 Q 성분들을 변조하는 방법으로서, I 및 Q FIR 수단(100) 및 다항식 파형 발생기를 제공하는 단계를 포함하고, 상기 I 및 Q FIR 수단(100)은 상기 I 및 Q 신호 성분들을 각각 필터링하고 계수들의 세트들에 의해 곱해진 상기 I 및 Q 입력 신호 성분들에 대응하는 FIR 성분들(x1d - x4d)의 I 및 Q 세트들을 발생시키고 심볼 레이트로 동작하며, 상기 다항식 파형 발생기는 I 및 Q 어큐뮬레이터 수단(200)을 포함하는, 상기 동상 I 및 직교 위상 Q 성분들 변조 방법에 있어서:상기 I 및 Q 어큐뮬레이터 수단(200)은 I 및 Q 세트들의 제 1 어큐뮬레이터 요소들(222, 224, 226 내지 242, 244, 246)과, I 및 Q의 제 2 어큐뮬레이터 요소들(212, 214, 216)을 포함하고, 상기 I 및 Q 세트들의 제 1 어큐뮬레이터 요소들(222, 224, 226 내지 242, 244, 246)은 1차 미분들을 계산하기 위해 상기 심볼 레이트로 상기 I 및 Q FIR 신호 성분들(x1d - x4d)을 로딩하여 오버-샘플링 레이트로 어큐뮬레이팅하고, 상기 I 및 Q의 제 2 어큐뮬레이터 요소들(212, 214, 216)은 전송 버스트의 시작을 제외하고 재-초기화없이 상기 I 및 Q 세트들의 제 1 어큐뮬레이터 요소들의 출력들을 점진적으로 어큐뮬레이팅하며, 그로부터 상기 I 및 Q 심볼들로 변조된 I 및 Q 신호 성분들을 생성하는, 변조 방법.
- 제 9 항에 있어서,상기 I 및 Q 어큐뮬레이터 수단(200)은 프로그램 가능한 오버-샘플링 비를 갖는, 변조 방법.
- 제 9 항 또는 제 10 항에 있어서,상기 FIR 수단은 복수의 FIR 필터 계수들을 생성하는 곱셈기 수단(112, 122, 132, 142; 600)을 포함하는, 변조 방법.
- 제 11 항에 있어서,상기 FIR 수단(100)은 각각의 복수의 FIR 필터 계수들을 생성하는 복수의 곱셈기 장치들(112, 122, 132, 142)을 포함하는, 변조 방법.
- 제 11 항에 있어서,상기 FIR 수단(100)은 상기 복수의 FIR 필터 계수들을 생성하는 직렬 멀티플렉싱된 곱셈기 장치(600)를 포함하는, 변조 방법.
- 제 11 항에 있어서,상기 FIR 수단(100)은 룩업 테이블의 미리 결정된 값들로부터 상기 복수의 FIR 필터 계수들을 생성하기 위한 값들을 룩업하는 룩업 테이블 수단을 포함하는, 변조 방법.
- 제 9 항 또는 제 10 항에 있어서,상기 I 및 Q 어큐뮬레이터 수단 직후에 결합되고 오버-샘플링 레이트로 동작하는 디지털-아날로그 변환기 수단을 제공하는 단계를 더 포함하는, 변조 방법.
- 제 9 항 또는 제 10 항에 있어서,상기 I FIR 수단은 실수 및 허수 I FIR 수단을 포함하는 복소수 I FIR 필터 수단(510)을 포함하고, 상기 Q FIR 수단은 실수 및 허수 Q FIR 수단을 포함하는 복소수 Q FIR 필터 수단(520)을 포함하는, 변조 방법.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP00403609A EP1239640B1 (en) | 2000-12-20 | 2000-12-20 | Quadrature modulator with programmable pulse shaping |
EP00403609.1 | 2000-12-20 | ||
PCT/EP2001/011563 WO2002051083A1 (en) | 2000-12-20 | 2001-10-08 | Quadrature modulator with pulse-shaping |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20030062441A KR20030062441A (ko) | 2003-07-25 |
KR100855515B1 true KR100855515B1 (ko) | 2008-09-02 |
Family
ID=8173992
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020037008358A KR100855515B1 (ko) | 2000-12-20 | 2001-10-08 | 펄스형을 가진 직교 변조기 |
Country Status (9)
Country | Link |
---|---|
US (1) | US7158578B2 (ko) |
EP (1) | EP1239640B1 (ko) |
JP (1) | JP3931140B2 (ko) |
KR (1) | KR100855515B1 (ko) |
CN (1) | CN1266903C (ko) |
AT (1) | ATE266287T1 (ko) |
AU (1) | AU2002218211A1 (ko) |
DE (1) | DE60010512T2 (ko) |
WO (1) | WO2002051083A1 (ko) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
ATE260521T1 (de) * | 2000-12-07 | 2004-03-15 | Motorola Inc | Wellenformgenerator zur verwendung in quadraturmodulation (i/q) |
US7471736B2 (en) * | 2003-09-30 | 2008-12-30 | Alcatel-Lucent Usa Inc. | Frequency based modulator compensation |
US7856070B2 (en) * | 2004-08-16 | 2010-12-21 | Broadcom Corporation | Method and system for digital baseband receiver with digital RF/IF/VLIF support in GSM/GPRS/EDGE compliant handsets |
US7555081B2 (en) * | 2004-10-29 | 2009-06-30 | Harman International Industries, Incorporated | Log-sampled filter system |
WO2009055897A1 (en) * | 2007-11-02 | 2009-05-07 | Ghannouchi Fadhel M | All-digital multi-standard transmitter architecture using delta- sigma modulators |
US9071496B2 (en) | 2007-11-02 | 2015-06-30 | Fadhel M. Ghannouchi | All-digital multi-standard transmitter architecture using delta-sigma modulators |
US8437762B2 (en) | 2008-08-20 | 2013-05-07 | Qualcomm Incorporated | Adaptive transmission (Tx)/reception (Rx) pulse shaping filter for femtocell base stations and mobile stations within a network |
US8452332B2 (en) | 2008-08-20 | 2013-05-28 | Qualcomm Incorporated | Switching between different transmit/receive pulse shaping filters for limiting adjacent channel interference |
CN102109542B (zh) * | 2009-12-25 | 2015-10-07 | 北京普源精电科技有限公司 | 一种可配置复用数字内插和数字滤波功能的数字示波器 |
US8890634B2 (en) * | 2012-10-26 | 2014-11-18 | Mstar Semiconductor, Inc. | Multiplexed configurable sigma delta modulators for noise shaping in a 25-percent duty cycle digital transmitter |
US9628119B2 (en) * | 2014-06-27 | 2017-04-18 | Nxp Usa, Inc. | Adaptive high-order nonlinear function approximation using time-domain volterra series to provide flexible high performance digital pre-distortion |
US20240098658A1 (en) * | 2022-09-21 | 2024-03-21 | Qualcomm Incorporated | Transmitter including pll with dual outputs for generating dac sampling and lo signals |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1993000737A1 (en) * | 1991-06-25 | 1993-01-07 | The Commonwealth Of Australia | Arbitrary waveform generator architecture |
US6031431A (en) | 1997-11-07 | 2000-02-29 | Hitachi America, Ltd. | Methods and apparatus for implementing modulators and programmable filters |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5270953A (en) * | 1991-05-23 | 1993-12-14 | Rockwell International Corporation | Fast convolution multiplier |
US5870431A (en) * | 1996-06-27 | 1999-02-09 | Qualcomm Incorporated | ROM-based finite impulse response filter for use in mobile telephone |
US6014682A (en) * | 1997-05-30 | 2000-01-11 | International Business Machines Corporation | Methods and apparatus for variable-rate down-sampling filters for discrete-time sampled systems using a fixed sampling rate |
US6570907B1 (en) * | 1999-10-04 | 2003-05-27 | Ericsson Inc. | Simplified finite impulse response (FIR) digital filter for direct sequencespread spectrum communication |
-
2000
- 2000-12-20 AT AT00403609T patent/ATE266287T1/de not_active IP Right Cessation
- 2000-12-20 DE DE60010512T patent/DE60010512T2/de not_active Expired - Fee Related
- 2000-12-20 EP EP00403609A patent/EP1239640B1/en not_active Expired - Lifetime
-
2001
- 2001-10-08 CN CNB018211178A patent/CN1266903C/zh not_active Expired - Fee Related
- 2001-10-08 AU AU2002218211A patent/AU2002218211A1/en not_active Abandoned
- 2001-10-08 US US10/451,094 patent/US7158578B2/en not_active Expired - Lifetime
- 2001-10-08 WO PCT/EP2001/011563 patent/WO2002051083A1/en active Application Filing
- 2001-10-08 KR KR1020037008358A patent/KR100855515B1/ko active IP Right Grant
- 2001-10-08 JP JP2002552259A patent/JP3931140B2/ja not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1993000737A1 (en) * | 1991-06-25 | 1993-01-07 | The Commonwealth Of Australia | Arbitrary waveform generator architecture |
US6031431A (en) | 1997-11-07 | 2000-02-29 | Hitachi America, Ltd. | Methods and apparatus for implementing modulators and programmable filters |
Also Published As
Publication number | Publication date |
---|---|
DE60010512T2 (de) | 2004-09-23 |
DE60010512D1 (de) | 2004-06-09 |
JP3931140B2 (ja) | 2007-06-13 |
CN1266903C (zh) | 2006-07-26 |
EP1239640A1 (en) | 2002-09-11 |
US20040041644A1 (en) | 2004-03-04 |
EP1239640B1 (en) | 2004-05-06 |
KR20030062441A (ko) | 2003-07-25 |
CN1483267A (zh) | 2004-03-17 |
AU2002218211A1 (en) | 2002-07-01 |
WO2002051083A1 (en) | 2002-06-27 |
US7158578B2 (en) | 2007-01-02 |
ATE266287T1 (de) | 2004-05-15 |
JP2004516745A (ja) | 2004-06-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6973141B1 (en) | Flexible multimode QAM modulator | |
EP1235403B1 (en) | Combined frequency and amplitude modulation | |
KR100861669B1 (ko) | 파형 생성기를 사용한 주파수 변조기 | |
Dinis et al. | A fully parallel architecture for designing frequency-agile and real-time reconfigurable FPGA-based RF digital transmitters | |
FI102930B (fi) | Lähetin käsittäen elektronisen järjestelyn moduloidun kantoaaltosignaa lin tuottamiseksi | |
KR100855515B1 (ko) | 펄스형을 가진 직교 변조기 | |
US7702034B1 (en) | Parallel processing for programmable wideband digital modulation | |
WO1999014850A1 (en) | A compensated δς controlled phase locked loop modulator | |
US7545232B2 (en) | Polar modulator arrangement and polar modulation method | |
US20100124290A1 (en) | Digital Signal Transmission for Wireless Communication | |
JP6454596B2 (ja) | 無線機 | |
US20060068710A1 (en) | Implementation technique for linear phase equalization in multi-mode RF transmitters | |
JP3878029B2 (ja) | 送信回路装置 | |
Zimmermann et al. | System architecture of an RF-DAC based multistandard transmitter | |
US8036303B2 (en) | Transmitter apparatus | |
US8817909B2 (en) | Polar modulator arrangement, polar modulation method, filter arrangement and filtering method | |
US7812684B2 (en) | Communication apparatus | |
EP1376968B1 (en) | Transceiver for wireless communication | |
CN201256398Y (zh) | 多模射频信号发生器 | |
JP3441255B2 (ja) | 信号発生装置およびこれを用いた送信装置 | |
US20060227897A1 (en) | Digital modulator and digital modulation method | |
JPH06104943A (ja) | 四相位相変調装置 | |
EP2328273A1 (en) | Digital radio frequency modulators | |
Sotiriadis et al. | 32-QAM all-digital RF signal generator based on a homodyne sigma-delta modulation scheme | |
EP3499728A1 (en) | Digital power amplification circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
N231 | Notification of change of applicant | ||
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120802 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20130801 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20150729 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20160727 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20170804 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20180730 Year of fee payment: 11 |
|
FPAY | Annual fee payment |
Payment date: 20190729 Year of fee payment: 12 |