JP4945271B2 - シリアル伝送用出力ドライバ - Google Patents
シリアル伝送用出力ドライバ Download PDFInfo
- Publication number
- JP4945271B2 JP4945271B2 JP2007064319A JP2007064319A JP4945271B2 JP 4945271 B2 JP4945271 B2 JP 4945271B2 JP 2007064319 A JP2007064319 A JP 2007064319A JP 2007064319 A JP2007064319 A JP 2007064319A JP 4945271 B2 JP4945271 B2 JP 4945271B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- circuit
- amplitude
- transmission
- output driver
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000005540 biological transmission Effects 0.000 title claims description 82
- 238000001514 detection method Methods 0.000 claims description 35
- 230000008859 change Effects 0.000 claims description 30
- 238000012937 correction Methods 0.000 claims description 20
- 239000003990 capacitor Substances 0.000 claims description 11
- 238000000034 method Methods 0.000 description 13
- 238000010586 diagram Methods 0.000 description 10
- 238000012546 transfer Methods 0.000 description 7
- 239000000872 buffer Substances 0.000 description 6
- 238000006243 chemical reaction Methods 0.000 description 4
- 230000000694 effects Effects 0.000 description 4
- 230000000630 rising effect Effects 0.000 description 4
- 102100029469 WD repeat and HMG-box DNA-binding protein 1 Human genes 0.000 description 3
- 101710097421 WD repeat and HMG-box DNA-binding protein 1 Proteins 0.000 description 3
- 238000002834 transmittance Methods 0.000 description 3
- 238000005513 bias potential Methods 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000035699 permeability Effects 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 230000003252 repetitive effect Effects 0.000 description 1
Images
Landscapes
- Logic Circuits (AREA)
- Dc Digital Transmission (AREA)
Description
本発明のシリアル伝送回路を構成する出力ドライバにおいては、送信するデータに変化がない場合(同一データが連続した場合、あるいは同一パターンが連続した場合とも記す)、徐々に出力振幅を絞っていく制御をかける。
図1により、本発明の実施の形態1におけるシリアル伝送回路の構成および動作の一例を説明する。図1は、シリアル伝送回路の構成を示す図である。
図10により、本発明の実施の形態2におけるシリアル伝送回路において、出力ドライバの構成および動作の一例を説明する。図10は、出力ドライバの構成を示す図である。
11…振幅補正回路、12,12a…検出回路、13…振幅調整回路、14…駆動回路、15…バイアス生成回路、
111…tapa回路、112…tapb回路、113…tapc回路、
121…同一データ連続検出回路、122,122a…入力データ変化検出回路。
Claims (6)
- デジタルデータを伝送系を介して受信側にシリアルに送信する出力ドライバであって、
前記出力ドライバは、
前記送信するデジタルデータの振幅を段階的に補正する振幅補正回路と、
前記振幅補正回路で補正されたデータの振幅を調整して前記伝送系にデータを送出する振幅調整回路と、
前記送信するデジタルデータの変化を検出する検出回路と、
前記検出回路からの信号に基づきアナログ的に変化する駆動電位を生成する駆動回路とを備え、
前記検出回路によって前記送信するデジタルデータに時間的に変化がない状態が検出されている間、前記駆動回路から出力される前記駆動電位を徐々に上昇させ、前記振幅調整回路は前記徐々に上昇する駆動電位によって前記伝送系に送出するデータの振幅を減じる方向に調整し、
前記検出回路によって前記送信するデジタルデータに変化が検出されたとき、前記駆動回路から出力される前記駆動電位を急速に下降させることで前記振幅調整回路から送出されるデータの振幅に対する調整を急速に無効にする
ように構成されてなることを特徴とするシリアル伝送用出力ドライバ。 - 前記駆動回路は、前記送信するデジタルデータに変化がない状態が検出されている間導通するチャージ用トランジスタと、前記送信するデジタルデータが変化した場合に導通するディスチャージ用トランジスタとを含み、前記ディスチャージ用トランジスタは前記チャージ用トランジスタに比べてサイズが大きいことを特徴とする請求項1記載のシリアル伝送用出力ドライバ。
- 前記駆動回路は、抵抗とコンデンサを含み、前記チャージ用トランジスタの導通により前記抵抗と前記コンデンサによる時定数で前記コンデンサがチャージされ、前記ディスチャージ用トランジスタの導通により前記コンデンサがディスチャージされることを特徴とする請求項2記載のシリアル伝送用出力ドライバ。
- 前記振幅調整回路は、前記振幅補正回路に一端が接続され、前記送信するデジタルデータでゲート制御される一対のトランジスタと、前記一対のトランジスタの他端に接続され、前記駆動回路からの駆動電位でゲート制御されるトランジスタとを含み、前記一対のトランジスタの一端から送信データが出力されることを特徴とする請求項3記載のシリアル伝送用出力ドライバ。
- 前記振幅補正回路は、前記送信するデジタルデータの振幅を段階的に補正する多段回路構成からなることを特徴とする請求項1乃至4のいずれか一項に記載のシリアル伝送用出力ドライバ。
- 前記検出回路は、前記送信するデジタルデータに変化がない場合を検出する同一データ連続検出回路と、前記送信するデジタルデータに変化がある場合を検出する入力データ変化検出回路とを含むことを特徴とする請求項1乃至4のいずれか一項に記載のシリアル伝送用出力ドライバ。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2007064319A JP4945271B2 (ja) | 2007-03-14 | 2007-03-14 | シリアル伝送用出力ドライバ |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2007064319A JP4945271B2 (ja) | 2007-03-14 | 2007-03-14 | シリアル伝送用出力ドライバ |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2008227991A JP2008227991A (ja) | 2008-09-25 |
| JP2008227991A5 JP2008227991A5 (ja) | 2009-10-15 |
| JP4945271B2 true JP4945271B2 (ja) | 2012-06-06 |
Family
ID=39846053
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2007064319A Expired - Fee Related JP4945271B2 (ja) | 2007-03-14 | 2007-03-14 | シリアル伝送用出力ドライバ |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP4945271B2 (ja) |
Families Citing this family (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP5109717B2 (ja) * | 2008-02-28 | 2012-12-26 | 日本電気株式会社 | 送信回路 |
| JP5417105B2 (ja) * | 2009-09-28 | 2014-02-12 | 株式会社日立製作所 | シリアル出力回路および半導体装置 |
| JP6127759B2 (ja) * | 2013-06-14 | 2017-05-17 | 富士通株式会社 | 伝送回路および出力回路 |
| CN112394763A (zh) * | 2019-08-15 | 2021-02-23 | 成都纳能微电子有限公司 | 通用串行总线2.0高速驱动器输出幅度自动校准系统 |
Family Cites Families (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4384084B2 (ja) * | 2005-06-14 | 2009-12-16 | 株式会社マクニカ | 高速信号伝送のための信号出力回路と高速信号伝送のための方法 |
-
2007
- 2007-03-14 JP JP2007064319A patent/JP4945271B2/ja not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| JP2008227991A (ja) | 2008-09-25 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5410318B2 (ja) | 出力ドライバ回路 | |
| KR101290080B1 (ko) | 프리엠퍼시스 회로 및 이를 구비한 차동 전류 신호전송 시스템 | |
| CN109565278B (zh) | 电压模式驱动器的阻抗和摆幅控制 | |
| JP4756965B2 (ja) | 出力バッファ回路 | |
| KR102003926B1 (ko) | 디엠퍼시스 버퍼 회로 | |
| JP5563154B2 (ja) | 広いコモンモード入力範囲を有する差動比較回路 | |
| US9853642B1 (en) | Data-dependent current compensation in a voltage-mode driver | |
| US20080088365A1 (en) | Semiconductor device and method for decreasing noise of output driver | |
| US20120049897A1 (en) | Output buffer circuit and semiconductor device | |
| GB2403083A (en) | A voltage-mode differential line driver with current-mode pre-emphasis | |
| KR100678470B1 (ko) | 차동 출력 드라이버 및 이를 구비한 반도체 장치 | |
| JP4945271B2 (ja) | シリアル伝送用出力ドライバ | |
| CN110650105B (zh) | 一种自适应连续时间线性均衡的宽带有源线性均衡器电路 | |
| US20250119138A1 (en) | Receiver circuit, a semiconductor apparatus and a semiconductor system including the receiver circuit | |
| JP2009503985A (ja) | 高速ドライバ等化方法及びシステム | |
| JP5368190B2 (ja) | パルス幅調整型波形等化回路 | |
| US10778478B2 (en) | Fast-settling voltage reference generator for SERDES applications | |
| US9210011B2 (en) | Push-pull source-series terminated transmitter apparatus and method | |
| JP5417105B2 (ja) | シリアル出力回路および半導体装置 | |
| Heo et al. | An Energy and Area-Efficient PAM-4 Data Coding Scheme with Embedded Supply Noise Stabilization for Single-Ended Memory Interface | |
| JP2009060262A (ja) | 差動駆動回路 | |
| KR20260035510A (ko) | 수신 회로 및 그것의 동작 방법 | |
| KR20250088387A (ko) | 멀티 전압 레벨에 대응하여 복수의 등화 방법을 포함하는 pam-3 송수신기 | |
| US20180302093A1 (en) | Dynamic impedance control for voltage mode drivers | |
| Lim et al. | A 2.4 Gbps transmitter with programmable de-emphasis scheme for DDR3 memory interface |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20090901 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090901 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120207 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120305 |
|
| R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150309 Year of fee payment: 3 |
|
| LAPS | Cancellation because of no payment of annual fees |