JP4935730B2 - 画像処理装置 - Google Patents
画像処理装置 Download PDFInfo
- Publication number
- JP4935730B2 JP4935730B2 JP2008069888A JP2008069888A JP4935730B2 JP 4935730 B2 JP4935730 B2 JP 4935730B2 JP 2008069888 A JP2008069888 A JP 2008069888A JP 2008069888 A JP2008069888 A JP 2008069888A JP 4935730 B2 JP4935730 B2 JP 4935730B2
- Authority
- JP
- Japan
- Prior art keywords
- image processing
- unit
- memory
- storage area
- image
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Description
前記複数の画像処理部の処理状態を更に検知し、前記割当手段は、前記状態検知手段により前記複数の画像処理部の処理状態がアイドル状態と検知された場合、前記複数の画像処理部のワークメモリとして割り当てられた前記高速記憶部の記憶領域を前記中央演算処理部のキャッシュメモリとして再割り当てすることを特徴とする。
図1は、本発明に係わる画像処理装置100の要部の構成の一例を示す構成図である。
10−1、10−2、10−n バンド(画像データ10の複数の帯状の領域)
100、200、210 画像処理装置
101、201 CPU(=Central Processing Unit )
102、130、140 画像処理部
102−1 Scan Front Port
102−2 行列演算部
102−3 下地除去部
102−4 フィルタ部
102−5 色変換部
102−6 拡縮・スクリーン処理部
102−7 JPEG(=Joint Photographic Experts Group)部
102−8 伸張部
102−n−1 データの書き換えが可能な内蔵記憶領域
102−n キャッシュI/F部
103 メインメモリ
104 調停部
105 キャッシュメモリ
105−0、105−1、105−2、105−3、105−4、105−5、105−n メモリバンク(記憶領域)
106 システムバス切替部
107 ROM(=Read Only Memory)
108 通信部
109 印字部
110 画像読取部
111 上位装置
130−1、130−n、140−1、140−2、140−n メディアプロセッサ
132−1、132−n 命令キャッシュメモリ
133−1、133−n 命令キャッシュ制御部
134−1、134−n 命令デコード制御部
135−1、135−n DMA(=Direct Memory Access)
136−1、136−n ローカルメモリ
137−1、137−n データパス部
137−1−1、137−1−n、137−n−1、137−n−n データパス
Claims (5)
- 中央演算処理部と、
主記憶部と、
複数の画像処理部と、
前記中央演算処理部と前記複数の画像処理部とで共有可能で同時にアクセス可能な高速の高速記憶部と、
前記高速記憶部の記憶領域を前記中央演算処理部および前記複数の画像処理部の処理状態に応じた配分の大きさで該中央演算処理部のキャッシュメモリまたは前記画像処理部のワークメモリとして排他的、かつ動的に割り当てる割当手段と
を具備し、
前記複数の画像処理部は、
前記割当手段により該複数の画像処理部のワークメモリとして割り当てられた前記高速記憶部の記憶領域が小さく、且つ該複数の画像処理部を所定の順番で連続して実行して一連の画像処理を行う場合に、該記憶領域に記憶された当該画像処理部による画像処理後の画像情報を前記主記憶部に退避後、該記憶領域を次の順番の画像処理部の画像処理で使用可能に開放して該記憶領域を該複数の画像処理部で共有して使用する画像処理装置。 - 前記中央演算処理部の処理状態を検知する状態検知手段
を具備し、
前記割当手段は、
前記状態検知手段により前記中央演算処理部の処理状態がアイドル状態と検知された場合、前記中央演算処理部のキャッシュメモリとして割り当てられた前記高速記憶部の記憶領域を前記複数の画像処理部のワークメモリとして再割り当てする請求項1記載の画像処理装置。 - 前記状態検知手段は、
前記複数の画像処理部の処理状態を更に検知し、
前記割当手段は、
前記状態検知手段により前記複数の画像処理部の処理状態がアイドル状態と検知された場合、前記複数の画像処理部のワークメモリとして割り当てられた前記高速記憶部の記憶領域を前記中央演算処理部のキャッシュメモリとして再割り当てする請求項1記載の画像処理装置。 - 前記割当手段は、
前記複数の画像処理部が並列で画像処理を行う場合に、該複数の画像処理部のワークメモリとして割り当てられた前記高速記憶部の記憶領域を該画像処理部毎に該画像処理部の処理状態に応じてバンク単位で増減させて再割り当てを行う請求項1記載の画像処理装置。 - 前記複数の画像処理部は、
前記割当手段で該複数の画像処理部のワークメモリとして割り当てられた前記高速記憶部の記憶領域が大きく、且つ該複数の画像処理部を所定の順番で連続して実行して一連の画像処理を行う場合に、該記憶領域に記憶された当該画像処理部による画像処理後の画像情報を前記主記憶部に退避させることなく該記憶領域を該複数の画像処理部のそれぞれの画像処理で使用する請求項1記載の画像処理装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008069888A JP4935730B2 (ja) | 2008-03-18 | 2008-03-18 | 画像処理装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008069888A JP4935730B2 (ja) | 2008-03-18 | 2008-03-18 | 画像処理装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009223792A JP2009223792A (ja) | 2009-10-01 |
JP4935730B2 true JP4935730B2 (ja) | 2012-05-23 |
Family
ID=41240467
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008069888A Expired - Fee Related JP4935730B2 (ja) | 2008-03-18 | 2008-03-18 | 画像処理装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4935730B2 (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5404294B2 (ja) * | 2009-10-09 | 2014-01-29 | 三菱電機株式会社 | データ演算装置の制御回路及びデータ演算装置 |
JP2011186894A (ja) * | 2010-03-10 | 2011-09-22 | Ricoh Co Ltd | データ転送装置、画像処理装置、データ転送方法、データ転送プログラム及び記録媒体 |
JP2012059152A (ja) | 2010-09-10 | 2012-03-22 | Internatl Business Mach Corp <Ibm> | データ処理を行うシステムおよびメモリを割り当てる方法 |
JP5648465B2 (ja) * | 2010-12-17 | 2015-01-07 | 富士通セミコンダクター株式会社 | グラフィックスプロセッサ |
JP5776821B2 (ja) * | 2013-08-26 | 2015-09-09 | 富士ゼロックス株式会社 | 情報処理装置、演算処理装置及びプログラム |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02181844A (ja) * | 1989-01-06 | 1990-07-16 | Matsushita Electric Ind Co Ltd | キャッシュメモリ管理方法 |
US5465224A (en) * | 1993-11-30 | 1995-11-07 | Texas Instruments Incorporated | Three input arithmetic logic unit forming the sum of a first Boolean combination of first, second and third inputs plus a second Boolean combination of first, second and third inputs |
JPH08147218A (ja) * | 1994-11-24 | 1996-06-07 | Fujitsu Ltd | キャッシュ制御装置 |
CN1338090A (zh) * | 1998-12-15 | 2002-02-27 | 因坦塞斯公司 | 使用编程的并行计算机实现图像处理功能和控制的数字摄像机 |
JP2001043132A (ja) * | 1999-07-29 | 2001-02-16 | Sanyo Electric Co Ltd | キャッシュメモリの制御方法 |
-
2008
- 2008-03-18 JP JP2008069888A patent/JP4935730B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2009223792A (ja) | 2009-10-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4536618B2 (ja) | リコンフィグ可能な集積回路装置 | |
CN102270189B (zh) | 基于fpga多核系统的核间通信方法 | |
EP1909474B1 (en) | Image processor and its control method | |
JP4935730B2 (ja) | 画像処理装置 | |
US8281073B2 (en) | Information processing apparatus and method of controlling same | |
US20080046672A1 (en) | Storage control system and boot control system | |
US20140325200A1 (en) | Memory Access Control Performing Efficient Access | |
JP2011048553A (ja) | ストレージ装置、および同装置における実容量割当て方法、ならびに実容量割当てプログラム | |
JP4446968B2 (ja) | データ処理装置 | |
JP2001084363A (ja) | グラフィックスシステムコントローラ及び計算機システム | |
US20160154603A1 (en) | Data transfer control device, apparatus including the same, and data transfer control method | |
JP2010211506A (ja) | 不均一メモリアクセス機構を備えるコンピュータ、コントローラ、及びデータ移動方法 | |
US11010318B2 (en) | Method and apparatus for efficient and flexible direct memory access | |
US8914806B2 (en) | Information processing apparatus and virtual storage management method, and storage medium for restriction on process swapping based on process attributes and processor utilization | |
EP3198455B1 (en) | Managing memory in a multiprocessor system | |
JP4117621B2 (ja) | データ一括転送装置 | |
JP4332308B2 (ja) | 画像処理装置、プログラム、プログラムが書き込まれた記録媒体および画像形成装置 | |
JP2005346582A (ja) | システムlsi及び画像処理装置 | |
JP2003091425A (ja) | 画像処理装置および画像処理方法 | |
JP4055339B2 (ja) | 画像処理システムおよび画像処理装置 | |
JP5094050B2 (ja) | メモリ制御装置、メモリ制御方法および組み込みシステム | |
JP2007108858A (ja) | ピン共有装置およびピン共有方法 | |
JP2009038776A (ja) | 画像処理装置及び画像処理方法 | |
JP4355531B2 (ja) | データ転送制御装置およびデータ転送制御システム | |
JP6319420B2 (ja) | 情報処理装置、デジタルカメラおよびプロセッサ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090824 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20101214 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20101221 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110218 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110524 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110719 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120124 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120206 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150302 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |