JP4536618B2 - リコンフィグ可能な集積回路装置 - Google Patents
リコンフィグ可能な集積回路装置 Download PDFInfo
- Publication number
- JP4536618B2 JP4536618B2 JP2005224208A JP2005224208A JP4536618B2 JP 4536618 B2 JP4536618 B2 JP 4536618B2 JP 2005224208 A JP2005224208 A JP 2005224208A JP 2005224208 A JP2005224208 A JP 2005224208A JP 4536618 B2 JP4536618 B2 JP 4536618B2
- Authority
- JP
- Japan
- Prior art keywords
- memory
- processor element
- data
- external
- arithmetic
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/76—Architectures of general purpose stored program computers
- G06F15/80—Architectures of general purpose stored program computers comprising an array of processing units with common control, e.g. single instruction multiple data processors
- G06F15/8007—Architectures of general purpose stored program computers comprising an array of processing units with common control, e.g. single instruction multiple data processors single instruction multiple data [SIMD] multiprocessors
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Computing Systems (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Multi Processors (AREA)
- Advance Control (AREA)
- Microcomputers (AREA)
Description
それぞれ演算器を有する複数の演算プロセッサエレメントと,外部メモリとデータ転送を行うメモリを有するメモリプロセッサエレメントと,前記演算プロセッサエレメントとメモリプロセッサエレメントとを任意の状態で接続するプロセッサエレメント間スイッチ群とを有する複数のクラスタと,
前記クラスタ間のデータパスを任意の状態で構築するクラスタ間スイッチ群と,
前記メモリプロセッサエレメントと前記外部メモリとでデータ転送を行う外部メモリバスとを有し,
前記コンフィグレーションデータに基づいて前記演算プロセッサエレメントと,メモリプロセッサエレメントと,プロセッサエレメント間スイッチ群と,クラスタ間スイッチ群とが動的に変更可能であり,
さらに,前記複数のクラスタのメモリプロセッサエレメントからのアクセス要求に応答して,前記メモリプロセッサエレメントと外部メモリとの間でダイレクトメモリアクセスによるデータ転送を実行させるダイレクトメモリアクセス制御部を有することを特徴とする。
演算器を有する演算プロセッサエレメントと,外部メモリとデータ転送を行うメモリを有するメモリプロセッサエレメントと,前記演算プロセッサエレメントとメモリプロセッサエレメントとを任意の状態で接続するプロセッサエレメント間スイッチ群とを有する複数のクラスタと,
前記クラスタ間のデータパスを任意の状態で構築するクラスタ間スイッチ群と,
前記メモリプロセッサエレメントと前記外部メモリとでデータ転送を行う外部メモリバスとを有し,
前記コンフィグレーションデータに基づいて前記演算プロセッサエレメントと,メモリプロセッサエレメントと,プロセッサエレメント間スイッチ群と,クラスタ間スイッチ群とが動的に変更可能であり,
さらに,前記複数のクラスタのメモリプロセッサエレメントからのアクセス要求に応答して,前記メモリプロセッサエレメントと外部メモリとの間でダイレクトメモリアクセスによるデータ転送を実行させるダイレクトメモリアクセス制御部を有し,
前記メモリプロセッサエレメントは,第1及び第2のメモリバンクを有し,当該第1または第2のメモリバンクの一方が前記外部メモリとの間でダイレクトメモリアクセスによるデータ転送中に,前記第1または第2のメモリバンクの他方が前記演算プロセッサエレメントとデータ転送を行うことを特徴とする。
(a+b)+(c−d)+(e+f)
このコンフィグレーションの例によれば,プロセッサエレメントPE0は,A=a+bの演算回路に構築され,プロセッサエレメントPE1は,B=c−dの演算回路に構築され,プロセッサエレメントPE2はC=e+fの演算回路に構築され,プロセッサエレメントPE3はD=A+Bの演算回路に構築され,プロセッサエレメントPE6はE=D+Cの演算回路に構築される。各データa〜fは,図示しないメモリプロセッサエレメントや外部のクラスタから供給され,プロセッサエレメントPE6の出力が演算結果Eとしてメモリプロセッサエレメントや外部のクラスタに出力される。
それぞれ演算器を有する複数の演算プロセッサエレメントと,外部メモリとデータ転送を行うメモリを有するメモリプロセッサエレメントと,前記演算プロセッサエレメントとメモリプロセッサエレメントとを任意の状態で接続するプロセッサエレメント間スイッチ群とを有する複数のクラスタと,
前記クラスタ間のデータパスを任意の状態で構築するクラスタ間スイッチ群と,
前記メモリプロセッサエレメントと前記外部メモリとでデータ転送を行う外部メモリバスとを有し,
前記コンフィグレーションデータに基づいて前記演算プロセッサエレメントと,メモリプロセッサエレメントと,プロセッサエレメント間スイッチ群と,クラスタ間スイッチ群とが動的に変更可能であり,
さらに,前記複数のクラスタのメモリプロセッサエレメントからのアクセス要求に応答して,前記メモリプロセッサエレメントと外部メモリとの間でダイレクトメモリアクセスによるデータ転送を実行させるダイレクトメモリアクセス制御部を有することを特徴とするリコンフィグ可能な集積回路装置。
前記クラスタは,さらに,前記コンフィグレーションデータを格納するコンフィグレーションデータメモリと,前記演算プロセッサエレメント及びメモリプロセッサエレメントからの終了信号に応答して前記コンフィグレーションデータメモリから次の演算状態を構築するコンフィグレーションデータを出力させるシーケンサとを有するリコンフィグ可能な集積回路装置。
さらに,複数のメモリプロセッサエレメントに共通に設けられ,当該複数のメモリプロセッサエレメントからのダイレクトメモリアクセス要求を受け付け,前記ダイレクトメモリアクセス制御部に前記複数のメモリプロセッサエレメントに対して同期したダイレクトメモリアクセス要求を指令するデータフロー制御部を有するリコンフィグ可能な集積回路装置。
さらに,複数のメモリプロセッサエレメントに共通に設けられ,当該複数のメモリプロセッサエレメントからのダイレクトメモリアクセス要求を受け付け,前記ダイレクトメモリアクセス制御部に前記複数のメモリプロセッサエレメントに対して同期したダイレクトメモリアクセス要求を指令するデータフロー制御部を有し,
前記データフロー制御部は,単一のメモリプロセッサエレメントからのダイレクトメモリアクセス要求を受け付けた時は,当該受付に応答して前記ダイレクトメモリアクセス制御部に当該ダイレクトメモリアクセス要求を指令するリコンフィグ可能な集積回路装置。
前記メモリプロセッサエレメントは,前記プロセッサエレメント間スイッチ群に接続される内部バスとの内部側インターフェースと,前記外部メモリバスとの外部側インターフェースとを有し,前記外部側インターフェースを介して前記外部メモリにダイレクトメモリアクセスしながら,前記内部側インターフェースを介して前記演算プロセッサエレメントからアクセスされることを特徴とするリコンフィグ可能な集積回路装置。
前記メモリプロセッサエレメントは,第1及び第2のメモリバンクを有し,前記コンフィグレーションデータに基づいて前記第1及び第2のメモリバンクが前記内部側及び外部側インターフェースに交互に接続されることを特徴とするリコンフィグ可能な集積回路装置。
前記メモリプロセッサエレメントは,前記外部メモリと前記第1または第2のバンクとのデータ転送が完了した後に,前記演算プロセッサエレメントと前記第1または第2のメモリバンクとのデータ転送を許可し,前記外部メモリと前記第1及び第2のメモリバンクのいずれとのデータ転送も完了しない場合は,前記複数の演算プロセッサエレメントに動作停止を指示するストール信号をアサートし,前記外部メモリと前記第1または第2のメモリバンクのいずれとのデータ転送が完了すると前記ストール信号をネゲートすることを特徴とするリコンフィグ可能な集積回路装置。
前記メモリプロセッサエレメントは,前記ダイレクトメモリアクセス制御部の動作状態を監視して,当該動作状態に基づいて前記アクセス要求を前記データフロー制御部に供給することを特徴とするリコンフィグ可能な集積回路装置。
前記メモリプロセッサエレメントは,前記動作状態に基づいて前記アクセス要求のタイミングを可変制御することを特徴とするリコンフィグ可能な集積回路装置。
前記メモリプロセッサエレメントは,前記外部メモリとのダイレクトメモリアクセスによるデータ転送を行いながら,前記演算プロセッサエレメントとのデータ転送を受付け,前記ダイレクトメモリアクセスによるデータ転送が前記演算プロセッサエレメントとのデータ転送に追従できなくなるときに,前記複数の演算プロセッサエレメントの動作を停止するストール信号をアサートし,追従できるときに前記ストール信号をネゲートすることを特徴とするリコンフィグ可能な可能な集積回路装置。
前記メモリプロセッサエレメントの外部インターフェースは,前記コンフィグレーションデータに基づいて複数のデータバス幅に対応したインターフェース状態に構築されることを特徴とするリコンフィグ可能な集積回路装置。
前記メモリプロセッサエレメントは,第1及び第2のメモリバンクを有し,
前記メモリプロセッサエレメントは,起動時において,前記コンフィグレーションデータに基づいて,前記第1または第2のメモリバンクの一方を前記外部バス側にアクセス可能状態にし,前記アクセス要求を出力することを特徴とするリコンフィグ可能な集積回路装置。
前記メモリプロセッサエレメントは,前記第1または第2のメモリバンクの一方が前記ダイレクトメモリアクセスによるデータ転送を完了したときに前記演算プロセッサエレメントへの演算実行可能信号をアサートして,前記演算プロセッサエレメントの演算実行を促すことを特徴とするリコンフィグ可能な集積回路装置。
前記メモリプロセッサエレメントは,前記第1及び第2のメモリバンクが共にデータ転送可能でない状態になったとき,前記演算プロセッサエレメントの演算停止を要求するストール信号をアサートすることを特徴とするリコンフィグ可能な集積回路装置。
前記クラスタは,複数のメモリプロセッサエレメントを有し,
さらに,前記複数のメモリプロセッサエレメントからの演算実行可能信号のアサートに応答して,複数の演算プロセッサエレメントに,同期した演算実行を要求する演算実行制御部を,前記複数のメモリプロセッサエレメントに共通して有することを特徴とするリコンフィグ可能な集積回路装置。
演算器を有する演算プロセッサエレメントと,外部メモリとデータ転送を行うメモリを有するメモリプロセッサエレメントと,前記演算プロセッサエレメントとメモリプロセッサエレメントとを任意の状態で接続するプロセッサエレメント間スイッチ群とを有する複数のクラスタと,
前記クラスタ間のデータパスを任意の状態で構築するクラスタ間スイッチ群と,
前記メモリプロセッサエレメントと前記外部メモリとでデータ転送を行う外部メモリバスとを有し,
前記コンフィグレーションデータに基づいて前記演算プロセッサエレメントと,メモリプロセッサエレメントと,プロセッサエレメント間スイッチ群と,クラスタ間スイッチ群とが動的に変更可能であり,
さらに,前記複数のクラスタのメモリプロセッサエレメントからのアクセス要求に応答して,前記メモリプロセッサエレメントと外部メモリとの間でダイレクトメモリアクセスによるデータ転送を実行させるダイレクトメモリアクセス制御部を有し,
前記メモリプロセッサエレメントは,第1及び第2のメモリバンクを有し,当該第1または第2のメモリバンクの一方が前記外部メモリとの間でダイレクトメモリアクセスによるデータ転送中に,前記第1または第2のメモリバンクの他方が前記演算プロセッサエレメントとデータ転送を行うことを特徴とするリコンフィグ可能な集積回路装置。
14:コンフィグレーションデータメモリ 20:PE間スイッチ群
30:クラスタ間スイッチ群 E−BUS1:外部メモリバス
E−MEM:外部メモリ DMAC:ダイレクトメモリアクセス制御部
Claims (10)
- コンフィグレーションデータに基づいて任意の演算状態に動的に構築されるリコンフィグ可能な集積回路装置において,
それぞれ演算器を有する複数の演算プロセッサエレメントと,外部メモリとデータ転送を行うメモリを有するメモリプロセッサエレメントと,前記演算プロセッサエレメントとメモリプロセッサエレメントとを任意の状態で接続するプロセッサエレメント間スイッチ群とを有する複数のクラスタと,
前記クラスタ間のデータパスを任意の状態で構築するクラスタ間スイッチ群と,
前記クラスタ間スイッチ群とは別に設けられ,前記メモリプロセッサエレメントと前記外部メモリとでデータ転送を行う外部メモリバスとを有し,
前記コンフィグレーションデータに基づいて前記演算プロセッサエレメントと,メモリプロセッサエレメントと,プロセッサエレメント間スイッチ群と,クラスタ間スイッチ群とが動的に変更可能であり,
さらに,前記複数のクラスタのメモリプロセッサエレメントからのアクセス要求に応答して,前記メモリプロセッサエレメントと外部メモリとの間で前記外部メモリバスを介してダイレクトメモリアクセスによるデータ転送を実行させるダイレクトメモリアクセス制御部を有することを特徴とするリコンフィグ可能な集積回路装置。 - 請求項1において,
前記クラスタは,さらに,前記コンフィグレーションデータを格納するコンフィグレーションデータメモリと,前記演算プロセッサエレメント及びメモリプロセッサエレメントからの終了信号に応答して前記コンフィグレーションデータメモリから次の演算状態を構築するコンフィグレーションデータを出力させるシーケンサとを有するリコンフィグ可能な集積回路装置。 - 請求項1において,
さらに,複数のメモリプロセッサエレメントに共通に設けられ,当該複数のメモリプロセッサエレメントからのダイレクトメモリアクセス要求を受け付け,前記ダイレクトメモリアクセス制御部に前記複数のメモリプロセッサエレメントに対して同期したダイレクトメモリアクセス要求を指令するデータフロー制御部を有するリコンフィグ可能な集積回路装置。 - 請求項1において,
さらに,複数のメモリプロセッサエレメントに共通に設けられ,当該複数のメモリプロセッサエレメントからのダイレクトメモリアクセス要求を受け付け,前記ダイレクトメモリアクセス制御部に前記複数のメモリプロセッサエレメントに対して同期したダイレクトメモリアクセス要求を指令するデータフロー制御部を有し,
前記データフロー制御部は,単一のメモリプロセッサエレメントからのダイレクトメモリアクセス要求を受け付けた時は,当該受付に応答して前記ダイレクトメモリアクセス制御部に当該ダイレクトメモリアクセス要求を指令するリコンフィグ可能な集積回路装置。 - 請求項1において,
前記メモリプロセッサエレメントは,前記プロセッサエレメント間スイッチ群に接続される内部バスとの内部側インターフェースと,前記外部メモリバスとの外部側インターフェースとを有し,前記外部側インターフェースを介して前記外部メモリにダイレクトメモリアクセスしながら,前記内部側インターフェースを介して前記演算プロセッサエレメントからアクセスされることを特徴とするリコンフィグ可能な集積回路装置。 - 請求項5において,
前記メモリプロセッサエレメントは,第1及び第2のメモリバンクを有し,前記コンフィグレーションデータに基づいて前記第1及び第2のメモリバンクが前記内部側及び外部側インターフェースに交互に接続されることを特徴とするリコンフィグ可能な集積回路装置。 - 請求項6において,
前記メモリプロセッサエレメントは,前記外部メモリと前記第1または第2のメモリバンクとのデータ転送が完了した後に,前記演算プロセッサエレメントと前記第1または第2のメモリバンクとのデータ転送を許可し,前記外部メモリと前記第1及び第2のメモリバンクのいずれとのデータ転送も完了しない場合は,前記複数の演算プロセッサエレメントに動作停止を指示するストール信号をアサートし,前記外部メモリと前記第1または第2のメモリバンクのいずれとのデータ転送が完了すると前記ストール信号をネゲートすることを特徴とするリコンフィグ可能な集積回路装置。 - 請求項1において,
前記メモリプロセッサエレメントは,前記外部メモリとのダイレクトメモリアクセスによるデータ転送を行いながら,前記演算プロセッサエレメントとのデータ転送を受付け,前記ダイレクトメモリアクセスによるデータ転送が前記演算プロセッサエレメントとのデータ転送に追従できなくなるときに,前記複数の演算プロセッサエレメントの動作を停止するストール信号をアサートし,追従できるときに前記ストール信号をネゲートすることを特徴とするリコンフィグ可能な可能な集積回路装置。 - 請求項1において,
前記メモリプロセッサエレメントは,第1及び第2のメモリバンクを有し,
前記メモリプロセッサエレメントは,起動時において,前記コンフィグレーションデータに基づいて,前記第1または第2のメモリバンクの一方を前記外部メモリバス側にアクセス可能状態にし,前記アクセス要求を出力することを特徴とするリコンフィグ可能な集積回路装置。 - コンフィグレーションデータに基づいて所定の演算状態に動的に構築されるリコンフィグ可能な集積回路装置において,
演算器を有する演算プロセッサエレメントと,外部メモリとデータ転送を行うメモリを有するメモリプロセッサエレメントと,前記演算プロセッサエレメントとメモリプロセッサエレメントとを任意の状態で接続するプロセッサエレメント間スイッチ群とを有する複数のクラスタと,
前記クラスタ間のデータパスを任意の状態で構築するクラスタ間スイッチ群と,
前記クラスタ間スイッチ群とは別に設けられ,前記メモリプロセッサエレメントと前記外部メモリとでデータ転送を行う外部メモリバスとを有し,
前記コンフィグレーションデータに基づいて前記演算プロセッサエレメントと,メモリプロセッサエレメントと,プロセッサエレメント間スイッチ群と,クラスタ間スイッチ群とが動的に変更可能であり,
さらに,前記複数のクラスタのメモリプロセッサエレメントからのアクセス要求に応答して,前記メモリプロセッサエレメントと外部メモリとの間で前記外部メモリバスを介してダイレクトメモリアクセスによるデータ転送を実行させるダイレクトメモリアクセス制御部を有し,
前記メモリプロセッサエレメントは,第1及び第2のメモリバンクを有し,当該第1または第2のメモリバンクの一方が前記外部メモリとの間で前記外部メモリバスを介してダイレクトメモリアクセスによるデータ転送中に,前記第1または第2のメモリバンクの他方が前記演算プロセッサエレメントとデータ転送を行うことを特徴とするリコンフィグ可能な集積回路装置。
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2005224208A JP4536618B2 (ja) | 2005-08-02 | 2005-08-02 | リコンフィグ可能な集積回路装置 |
| US11/340,871 US20070033369A1 (en) | 2005-08-02 | 2006-01-27 | Reconfigurable integrated circuit device |
| CNB2006100083495A CN100414535C (zh) | 2005-08-02 | 2006-02-17 | 可重配置的集成电路器件 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2005224208A JP4536618B2 (ja) | 2005-08-02 | 2005-08-02 | リコンフィグ可能な集積回路装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2007041781A JP2007041781A (ja) | 2007-02-15 |
| JP4536618B2 true JP4536618B2 (ja) | 2010-09-01 |
Family
ID=37700038
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2005224208A Expired - Fee Related JP4536618B2 (ja) | 2005-08-02 | 2005-08-02 | リコンフィグ可能な集積回路装置 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US20070033369A1 (ja) |
| JP (1) | JP4536618B2 (ja) |
| CN (1) | CN100414535C (ja) |
Families Citing this family (63)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN100545827C (zh) * | 2004-07-30 | 2009-09-30 | 富士通株式会社 | 可重配置电路及可重配置电路的控制方法 |
| US7861060B1 (en) * | 2005-12-15 | 2010-12-28 | Nvidia Corporation | Parallel data processing systems and methods using cooperative thread arrays and thread identifier values to determine processing behavior |
| JP4653697B2 (ja) * | 2006-05-29 | 2011-03-16 | 株式会社日立製作所 | 電力管理方法 |
| US8176265B2 (en) | 2006-10-30 | 2012-05-08 | Nvidia Corporation | Shared single-access memory with management of multiple parallel requests |
| US7680988B1 (en) * | 2006-10-30 | 2010-03-16 | Nvidia Corporation | Single interconnect providing read and write access to a memory shared by concurrent threads |
| US8108625B1 (en) | 2006-10-30 | 2012-01-31 | Nvidia Corporation | Shared memory with parallel access and access conflict resolution mechanism |
| US7962702B1 (en) * | 2007-07-09 | 2011-06-14 | Rockwell Collins, Inc. | Multiple independent levels of security (MILS) certifiable RAM paging system |
| JP5260068B2 (ja) * | 2008-01-31 | 2013-08-14 | 古野電気株式会社 | 探知装置および探知方法 |
| US8103853B2 (en) * | 2008-03-05 | 2012-01-24 | The Boeing Company | Intelligent fabric system on a chip |
| CN101620588B (zh) * | 2008-07-03 | 2011-01-19 | 中国人民解放军信息工程大学 | 高效能计算机中可重构部件的一种连接与管理方法 |
| CN101727434B (zh) * | 2008-10-20 | 2012-06-13 | 北京大学深圳研究生院 | 一种特定应用算法专用集成电路结构 |
| JP5431003B2 (ja) * | 2009-04-03 | 2014-03-05 | スパンション エルエルシー | リコンフィギュラブル回路及びリコンフィギュラブル回路システム |
| EP2478521A2 (en) * | 2009-09-16 | 2012-07-25 | Rambus Inc. | Configurable memory banks of a memory device |
| JP5711889B2 (ja) * | 2010-01-27 | 2015-05-07 | スパンション エルエルシー | リコンフィギュラブル回路および半導体集積回路 |
| KR101076869B1 (ko) * | 2010-03-16 | 2011-10-25 | 광운대학교 산학협력단 | 코어스 그레인 재구성 어레이에서의 메모리 중심 통신 장치 |
| JP5678782B2 (ja) * | 2011-04-07 | 2015-03-04 | 富士通セミコンダクター株式会社 | リコンフィグ可能な集積回路装置 |
| US9130596B2 (en) * | 2011-06-29 | 2015-09-08 | Seagate Technology Llc | Multiuse data channel |
| WO2013100783A1 (en) | 2011-12-29 | 2013-07-04 | Intel Corporation | Method and system for control signalling in a data path module |
| JP5927012B2 (ja) * | 2012-04-11 | 2016-05-25 | 太陽誘電株式会社 | 再構成可能な半導体装置 |
| US10331583B2 (en) | 2013-09-26 | 2019-06-25 | Intel Corporation | Executing distributed memory operations using processing elements connected by distributed channels |
| US10078606B2 (en) * | 2015-11-30 | 2018-09-18 | Knuedge, Inc. | DMA engine for transferring data in a network-on-a-chip processor |
| WO2017177928A1 (en) * | 2016-04-12 | 2017-10-19 | Huawei Technologies Co., Ltd. | Scalable autonomic message-transport with synchronization |
| US10289598B2 (en) | 2016-04-12 | 2019-05-14 | Futurewei Technologies, Inc. | Non-blocking network |
| US10185606B2 (en) | 2016-04-12 | 2019-01-22 | Futurewei Technologies, Inc. | Scalable autonomic message-transport with synchronization |
| US10203911B2 (en) * | 2016-05-18 | 2019-02-12 | Friday Harbor Llc | Content addressable memory (CAM) implemented tuple spaces |
| CN108307131B (zh) * | 2016-12-27 | 2021-08-03 | 株式会社半导体能源研究所 | 摄像装置及电子设备 |
| US10572376B2 (en) | 2016-12-30 | 2020-02-25 | Intel Corporation | Memory ordering in acceleration hardware |
| US10416999B2 (en) | 2016-12-30 | 2019-09-17 | Intel Corporation | Processors, methods, and systems with a configurable spatial accelerator |
| US10558575B2 (en) * | 2016-12-30 | 2020-02-11 | Intel Corporation | Processors, methods, and systems with a configurable spatial accelerator |
| US10474375B2 (en) | 2016-12-30 | 2019-11-12 | Intel Corporation | Runtime address disambiguation in acceleration hardware |
| US10515049B1 (en) | 2017-07-01 | 2019-12-24 | Intel Corporation | Memory circuits and methods for distributed memory hazard detection and error recovery |
| US10445234B2 (en) | 2017-07-01 | 2019-10-15 | Intel Corporation | Processors, methods, and systems for a configurable spatial accelerator with transactional and replay features |
| US10387319B2 (en) | 2017-07-01 | 2019-08-20 | Intel Corporation | Processors, methods, and systems for a configurable spatial accelerator with memory system performance, power reduction, and atomics support features |
| US10469397B2 (en) | 2017-07-01 | 2019-11-05 | Intel Corporation | Processors and methods with configurable network-based dataflow operator circuits |
| US10467183B2 (en) | 2017-07-01 | 2019-11-05 | Intel Corporation | Processors and methods for pipelined runtime services in a spatial array |
| US10515046B2 (en) | 2017-07-01 | 2019-12-24 | Intel Corporation | Processors, methods, and systems with a configurable spatial accelerator |
| US10445451B2 (en) | 2017-07-01 | 2019-10-15 | Intel Corporation | Processors, methods, and systems for a configurable spatial accelerator with performance, correctness, and power reduction features |
| US10496574B2 (en) | 2017-09-28 | 2019-12-03 | Intel Corporation | Processors, methods, and systems for a memory fence in a configurable spatial accelerator |
| US11086816B2 (en) | 2017-09-28 | 2021-08-10 | Intel Corporation | Processors, methods, and systems for debugging a configurable spatial accelerator |
| US10445098B2 (en) | 2017-09-30 | 2019-10-15 | Intel Corporation | Processors and methods for privileged configuration in a spatial array |
| US10380063B2 (en) | 2017-09-30 | 2019-08-13 | Intel Corporation | Processors, methods, and systems with a configurable spatial accelerator having a sequencer dataflow operator |
| US10565134B2 (en) | 2017-12-30 | 2020-02-18 | Intel Corporation | Apparatus, methods, and systems for multicast in a configurable spatial accelerator |
| US10445250B2 (en) | 2017-12-30 | 2019-10-15 | Intel Corporation | Apparatus, methods, and systems with a configurable spatial accelerator |
| US11307873B2 (en) | 2018-04-03 | 2022-04-19 | Intel Corporation | Apparatus, methods, and systems for unstructured data flow in a configurable spatial accelerator with predicate propagation and merging |
| US10564980B2 (en) | 2018-04-03 | 2020-02-18 | Intel Corporation | Apparatus, methods, and systems for conditional queues in a configurable spatial accelerator |
| US11200186B2 (en) | 2018-06-30 | 2021-12-14 | Intel Corporation | Apparatuses, methods, and systems for operations in a configurable spatial accelerator |
| US10459866B1 (en) | 2018-06-30 | 2019-10-29 | Intel Corporation | Apparatuses, methods, and systems for integrated control and data processing in a configurable spatial accelerator |
| US10853073B2 (en) | 2018-06-30 | 2020-12-01 | Intel Corporation | Apparatuses, methods, and systems for conditional operations in a configurable spatial accelerator |
| US10891240B2 (en) | 2018-06-30 | 2021-01-12 | Intel Corporation | Apparatus, methods, and systems for low latency communication in a configurable spatial accelerator |
| US10678724B1 (en) | 2018-12-29 | 2020-06-09 | Intel Corporation | Apparatuses, methods, and systems for in-network storage in a configurable spatial accelerator |
| WO2020183396A1 (en) * | 2019-03-11 | 2020-09-17 | Untether Ai Corporation | Computational memory |
| US12124530B2 (en) * | 2019-03-11 | 2024-10-22 | Untether Ai Corporation | Computational memory |
| US10817291B2 (en) | 2019-03-30 | 2020-10-27 | Intel Corporation | Apparatuses, methods, and systems for swizzle operations in a configurable spatial accelerator |
| US11029927B2 (en) | 2019-03-30 | 2021-06-08 | Intel Corporation | Methods and apparatus to detect and annotate backedges in a dataflow graph |
| US10915471B2 (en) | 2019-03-30 | 2021-02-09 | Intel Corporation | Apparatuses, methods, and systems for memory interface circuit allocation in a configurable spatial accelerator |
| US10965536B2 (en) | 2019-03-30 | 2021-03-30 | Intel Corporation | Methods and apparatus to insert buffers in a dataflow graph |
| US11037050B2 (en) | 2019-06-29 | 2021-06-15 | Intel Corporation | Apparatuses, methods, and systems for memory interface circuit arbitration in a configurable spatial accelerator |
| US11342944B2 (en) | 2019-09-23 | 2022-05-24 | Untether Ai Corporation | Computational memory with zero disable and error detection |
| US11907713B2 (en) | 2019-12-28 | 2024-02-20 | Intel Corporation | Apparatuses, methods, and systems for fused operations using sign modification in a processing element of a configurable spatial accelerator |
| US11468002B2 (en) | 2020-02-28 | 2022-10-11 | Untether Ai Corporation | Computational memory with cooperation among rows of processing elements and memory thereof |
| US12086080B2 (en) | 2020-09-26 | 2024-09-10 | Intel Corporation | Apparatuses, methods, and systems for a configurable accelerator having dataflow execution circuits |
| CN112967172B (zh) * | 2021-02-26 | 2024-09-17 | 成都商汤科技有限公司 | 一种数据处理装置、方法、计算机设备及存储介质 |
| US20250245181A1 (en) * | 2024-01-30 | 2025-07-31 | Google Llc | System and Methods for Multi-Pod Inter-Chip Interconnect |
Family Cites Families (24)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS608970A (ja) * | 1983-06-29 | 1985-01-17 | Fuji Electric Co Ltd | マルチコントロ−ラシステム |
| JPS60186151A (ja) * | 1984-03-05 | 1985-09-21 | Matsushita Electric Ind Co Ltd | プロセツサ間デ−タ通信方法 |
| CA2129882A1 (en) * | 1993-08-12 | 1995-02-13 | Soheil Shams | Dynamically reconfigurable interprocessor communication network for simd multiprocessors and apparatus implementing same |
| US5842034A (en) * | 1996-12-20 | 1998-11-24 | Raytheon Company | Two dimensional crossbar mesh for multi-processor interconnect |
| US5978379A (en) * | 1997-01-23 | 1999-11-02 | Gadzoox Networks, Inc. | Fiber channel learning bridge, learning half bridge, and protocol |
| US6366999B1 (en) * | 1998-01-28 | 2002-04-02 | Bops, Inc. | Methods and apparatus to support conditional execution in a VLIW-based array processor with subword execution |
| US6041400A (en) * | 1998-10-26 | 2000-03-21 | Sony Corporation | Distributed extensible processing architecture for digital signal processing applications |
| JP3674515B2 (ja) * | 2000-02-25 | 2005-07-20 | 日本電気株式会社 | アレイ型プロセッサ |
| US7006521B2 (en) * | 2000-11-15 | 2006-02-28 | Texas Instruments Inc. | External bus arbitration technique for multicore DSP device |
| US7093104B2 (en) * | 2001-03-22 | 2006-08-15 | Sony Computer Entertainment Inc. | Processing modules for computer architecture for broadband networks |
| US6826662B2 (en) * | 2001-03-22 | 2004-11-30 | Sony Computer Entertainment Inc. | System and method for data synchronization for a computer architecture for broadband networks |
| US6809734B2 (en) * | 2001-03-22 | 2004-10-26 | Sony Computer Entertainment Inc. | Resource dedication system and method for a computer architecture for broadband networks |
| US7233998B2 (en) * | 2001-03-22 | 2007-06-19 | Sony Computer Entertainment Inc. | Computer architecture and software cells for broadband networks |
| US7516334B2 (en) * | 2001-03-22 | 2009-04-07 | Sony Computer Entertainment Inc. | Power management for processing modules |
| US7231500B2 (en) * | 2001-03-22 | 2007-06-12 | Sony Computer Entertainment Inc. | External data interface in a computer architecture for broadband networks |
| US6526491B2 (en) * | 2001-03-22 | 2003-02-25 | Sony Corporation Entertainment Inc. | Memory protection system and method for computer architecture for broadband networks |
| US7152151B2 (en) * | 2002-07-18 | 2006-12-19 | Ge Fanuc Embedded Systems, Inc. | Signal processing resource for selective series processing of data in transit on communications paths in multi-processor arrangements |
| US20020184291A1 (en) * | 2001-05-31 | 2002-12-05 | Hogenauer Eugene B. | Method and system for scheduling in an adaptable computing engine |
| US7047374B2 (en) * | 2002-02-25 | 2006-05-16 | Intel Corporation | Memory read/write reordering |
| US7124211B2 (en) * | 2002-10-23 | 2006-10-17 | Src Computers, Inc. | System and method for explicit communication of messages between processes running on different nodes in a clustered multiprocessor system |
| US7093079B2 (en) * | 2002-12-17 | 2006-08-15 | Intel Corporation | Snoop filter bypass |
| JP4423953B2 (ja) * | 2003-07-09 | 2010-03-03 | 株式会社日立製作所 | 半導体集積回路 |
| JP4359490B2 (ja) * | 2003-11-28 | 2009-11-04 | アイピーフレックス株式会社 | データ伝送方法 |
| US20080162877A1 (en) * | 2005-02-24 | 2008-07-03 | Erik Richter Altman | Non-Homogeneous Multi-Processor System With Shared Memory |
-
2005
- 2005-08-02 JP JP2005224208A patent/JP4536618B2/ja not_active Expired - Fee Related
-
2006
- 2006-01-27 US US11/340,871 patent/US20070033369A1/en not_active Abandoned
- 2006-02-17 CN CNB2006100083495A patent/CN100414535C/zh not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| CN1908927A (zh) | 2007-02-07 |
| JP2007041781A (ja) | 2007-02-15 |
| US20070033369A1 (en) | 2007-02-08 |
| CN100414535C (zh) | 2008-08-27 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4536618B2 (ja) | リコンフィグ可能な集積回路装置 | |
| US11599498B1 (en) | Device with data processing engine array that enables partial reconfiguration | |
| CN105468568B (zh) | 高效的粗粒度可重构计算系统 | |
| JP4934356B2 (ja) | 映像処理エンジンおよびそれを含む映像処理システム | |
| CN102934102A (zh) | 多处理器系统、执行控制方法和执行控制程序 | |
| CN102306141B (zh) | 一种描述动态可重构阵列配置信息的方法 | |
| WO2009096482A1 (ja) | 再構成可能なデバイス | |
| US6954869B2 (en) | Methods and apparatus for clock domain conversion in digital processing systems | |
| CN103186502B (zh) | 用于共享处理器过程上下文的寄存器堆组织 | |
| CN119066022A (zh) | 一种存算一体系统、存算功能单元以及设备 | |
| CN102411555B (zh) | 一种可伸缩式动态可重构阵列配置信息方法 | |
| JP4865960B2 (ja) | データ処理装置およびその制御方法 | |
| CN100592272C (zh) | 多处理器共享外设电路实现方法及其电路 | |
| CN106201931B (zh) | 一种超速矩阵运算协处理器系统 | |
| CN116324741A (zh) | 用于可配置硬件加速器的方法和装置 | |
| JP6294732B2 (ja) | データ転送制御装置及びメモリ内蔵装置 | |
| CN102043750B (zh) | 一种微处理器总线结构及微处理器 | |
| JP6570046B2 (ja) | Dmaコントローラ、実現方法及びコンピュータ記憶媒体 | |
| JP3861898B2 (ja) | データ処理システム、アレイ型プロセッサ、データ処理装置、コンピュータプログラム、情報記憶媒体 | |
| JP7567133B2 (ja) | 半導体記憶装置及び半導体記憶装置の制御方法 | |
| CN106716336B (zh) | 在多处理器系统中的存储器管理 | |
| WO2001025941A1 (en) | Multiprocessor computer systems with command fifo buffer at each target device | |
| US20040064662A1 (en) | Methods and apparatus for bus control in digital signal processors | |
| CN104615557A (zh) | 一种用于gpdsp的多核细粒度同步的dma传输方法 | |
| JP2504535B2 (ja) | バスユニットの構成方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080704 |
|
| A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20080731 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20091020 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20091027 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20091224 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100202 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100402 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100427 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100525 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100615 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100616 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130625 Year of fee payment: 3 |
|
| R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| LAPS | Cancellation because of no payment of annual fees |