JP4848050B2 - 表示駆動装置 - Google Patents
表示駆動装置 Download PDFInfo
- Publication number
- JP4848050B2 JP4848050B2 JP2011012365A JP2011012365A JP4848050B2 JP 4848050 B2 JP4848050 B2 JP 4848050B2 JP 2011012365 A JP2011012365 A JP 2011012365A JP 2011012365 A JP2011012365 A JP 2011012365A JP 4848050 B2 JP4848050 B2 JP 4848050B2
- Authority
- JP
- Japan
- Prior art keywords
- switch
- signal
- voltage
- pixel signal
- source
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Electroluminescent Light Sources (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Description
この発明は、上記従来の課題を解決するものであり、電荷の再利用を行い省電力化を図ると共に、発熱を低減する表示駆動装置を提供することを目的とする。
また、本発明の表示駆動装置の他の形態は、ソースラインに画素信号を駆動するためのドライバと、前記画素信号の最大電圧と最小電圧の間の電圧である中間電圧を中間電圧線に出力する電源部と、前記中間電圧線と各ソースラインとの間に挿入された複数の第1スイッチと、前記ドライバと対応するソースラインとの間に挿入された複数の第2スイッチと、前記電源部と前記中間電圧線との間に挿入された第3スイッチと、画素信号の出力期間と次の画素信号の出力期間との間の切替期間において、切替前の画素信号と次に供給される画素信号とが前記中間電圧をまたいでいる場合は、前記第2スイッチを一時的にオフにするとともに、当該第2スイッチに対応する前記第1スイッチを一時的にオンにして、当該第1スイッチをオンにした後に前記第3スイッチをオンにする制御部とを有する。
ここで、前記制御部は、前記切替前の画素信号を記憶する複数の第2ラッチと、前記次に供給される画素信号を記憶して、対応する前記第2ラッチに出力する複数の第1ラッチと、前記第1ラッチと前記第2ラッチの最上位ビットの排他的論理和の結果を記憶する第3ラッチと、を有し、前記制御部は、前記第3ラッチのデータを基に、前記切替前の画素信号と前記次に供給される画素信号とが前記中間電圧をまたいでいるか否かを判断するものであってもよい。
より詳しくは、本発明の表示駆動装置は、画素列毎にソースラインを有する表示パネルを駆動する表示駆動装置であって、ソースライン毎に設けられた第1スイッチと、ソースライン毎に設けられた第2スイッチと、ソースライン毎に設けられ、前記第2スイッチを介して当該ソースラインに画素信号を駆動するドライバと、前記画素信号の最大電圧と最小電圧の間の電圧である中間電圧を中間電圧線に出力する電源部と、各第1スイッチおよび各第2スイッチのオンおよびオフを制御する制御部とを備え、各第1スイッチの一端は前記中間電圧線に、他端は対応するソースラインに接続され、各第2スイッチの一端は前記ドライバに、他端は対応するソースラインおよび対応する前記第1スイッチの他端に接続され、前記制御部は、画素信号の出力期間と次の画素信号の出力期間との間の切り替え期間において、第2スイッチを一時的にオフにするとともに、当該第2スイッチに対応する前記第1スイッチを一時的にオンにする。
図1、図2は、本発明の第1の実施形態に係る表示装置、表示駆動装置の構成例を示すものである。
第1の実施形態では切り替え期間において全ソースライン45を短絡させて外部電源48に接続する例を説明した。つづいて、第2の実施形態では、切り替え期間において一部のソースライン45を短絡させて外部電源48に接続する表示制御部の構成について説明する。
第1および第2の実施形態では、外部電源48から供給される中間電圧は1種類である。これに対して、第3の実施形態では、ソースラインにドライブすべき画素信号の電圧範囲が色によって異なる場合に、色毎に最適な中間電圧を供給する構成について説明する。
第1の実施形態では、切り替え期間において、外部電源48は各第1スイッチsw1の一端に常に接続され、(A)各第1スイッチsw1がオンすることによりソースライン45同士が短絡するタイミングと、(B)各第2スイッチsw2がオフすることによりソースライン45と駆動部44とが切断されるタイミングと、(C)各ソースライン45に中間圧が印加されるタイミングとが同時に起こる構成について説明した。これに対して、第4の実施形態では、(A)および(B)のタイミングよりも(C)のタイミングを遅らせる構成について説明する。(C)のタイミングを遅らせるのは、ノイズの発生を回避し、貫通電流を防止するためである。
以上、図面を用いて説明したように、本発明の第1〜第4の実施形態に係る表示駆動装置および表示装置は、反転駆動を行わない表示装置、たとえば有機ELにおいても、電荷再利用の実現が可能となり、かつ電源を外部に持つことによる発熱対策も出来、多出力化が実現でき、低コスト化につながる。
また、データとの比較を行うことで、たとえばIC内部で閉じた効率的な電荷再利用を実現でき、無駄な消費電力を抑えることが出来る。
以下、本発明の実施形態における表示装置および表示駆動装置との比較例として、反転駆動をしない表示装置および表示駆動装置において本発明を適用しない場合の構成および動作を図面を参照しながら説明する。
有機ELパネル11に複数存在するゲートライン16のうちの3ラインの信号レベル状態をゲート信号1、ゲート信号2、ゲート信号3とする。また有機ELパネル11に複数存在するソースライン15のうちの2ラインの信号レベル状態をソース信号1、ソース信号2とする。また、それぞれのソース信号の出力範囲の中間電位を破線で表す。また、ゲート信号1の立ち上がりをt31、ゲート信号2の立ち上がりをt32、ゲート信号3の立ち上がりをt33とする。
データ信号として伝送される画像データは、データ取込信号によって第1ラッチ24に取り込まれる。この動作は、ソースドライバ13を構成するIC内のすべての駆動部14に対し順に行われる。すべての駆動部14に所望の画像データが第1ラッチ24の取り込まれた後、図15に示すデータ転送信号の立ち上がりt31に同期して第2ラッチ25にデータ転送される。第2ラッチ25に転送された画像データはセレクト部23へ接続され所望のアナログ電圧がAMP部22へ伝達され、ソースライン15へAMP部22によって電圧が出力される。この動作をライン毎に繰り返すことにより、ゲート信号がハイ区間の画素12に画像データに対応した電圧が印加され、順に全ラインへの電圧印加を繰り返すことにより、1フレームの表示がされる。
22 AMP部
23 セレクト部
24 第1ラッチ
25 第2ラッチ
41 有機ELパネル
42 画素
43 ソースドライバ
44 駆動部
45 ソースライン
46 ゲートライン
47 制御回路
48 外部電源
49 ゲートドライバ
51 制御回路
52 AMP部
53 セレクト部
54 第1ラッチ
55 第2ラッチ
73 ソースドライバ
74 駆動部
91 比較回路
96 比較器
97 ラッチ
98 アンドゲート
99 ナンドゲート
117 第1外部電源
118 第2外部電源
119 第3外部電源
111 第1ソースライン
112 第2ソースライン
113 第3ソースライン
123 ソースドライバ
128 制御回路
sw1 第1スイッチ
sw2 第2スイッチ
sw3 第3スイッチ
Claims (4)
- ソースラインに画素信号を駆動するためのドライバと、
前記画素信号の最大電圧と最小電圧の間の電圧である中間電圧を中間電圧線に出力する電源部と、
前記ソースラインに画素信号を駆動する時においては、前記ドライバと前記ソースラインとを接続し、画素信号の切替期間においては、切替前の画素信号と次に供給される画素信号とが前記中間電圧をまたいでいる場合は、前記ソースラインと前記ドライバとを切り離し、前記ソースラインと前記中間電圧線とを接続させた後、前記中間電圧線と電源部とを接続する、制御部と、
を有する表示駆動装置。 - ソースラインに画素信号を駆動するためのドライバと、
前記画素信号の最大電圧と最小電圧の間の電圧である中間電圧を中間電圧線に出力する電源部と、
前記中間電圧線と各ソースラインとの間に挿入された複数の第1スイッチと、
前記ドライバと対応するソースラインとの間に挿入された複数の第2スイッチと、
前記電源部と前記中間電圧線との間に挿入された第3スイッチと、
画素信号の出力期間と次の画素信号の出力期間との間の切替期間において、切替前の画素信号と次に供給される画素信号とが前記中間電圧をまたいでいる場合は、前記第2スイッチを一時的にオフにするとともに、当該第2スイッチに対応する前記第1スイッチを一時的にオンにして、当該第1スイッチをオンにした後に前記第3スイッチをオンにする制御部と、
を有する表示駆動装置。 - 前記制御部は、
前記切替前の画素信号を記憶する複数の第2ラッチと、
前記次に供給される画素信号を記憶して、対応する前記第2ラッチに出力する複数の第1ラッチと、
前記第1ラッチと前記第2ラッチの最上位ビットの排他的論理和の結果を記憶する第3ラッチと、を有し、
前記制御部は、前記第3ラッチのデータを基に、前記切替前の画素信号と前記次に供給される画素信号とが前記中間電圧をまたいでいるか否かを判断する
請求項1または請求項2に記載の表示駆動装置。 - 前記ドライバ、および前記制御部は第1の半導体基板に形成され、前記電源部は第2の半導体基板に形成される
請求項1乃至請求項3のいずれか1項に記載の表示駆動装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011012365A JP4848050B2 (ja) | 2011-01-24 | 2011-01-24 | 表示駆動装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011012365A JP4848050B2 (ja) | 2011-01-24 | 2011-01-24 | 表示駆動装置 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009048655A Division JP4768039B2 (ja) | 2009-03-02 | 2009-03-02 | 表示駆動装置および表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011133898A JP2011133898A (ja) | 2011-07-07 |
JP4848050B2 true JP4848050B2 (ja) | 2011-12-28 |
Family
ID=44346611
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011012365A Expired - Fee Related JP4848050B2 (ja) | 2011-01-24 | 2011-01-24 | 表示駆動装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4848050B2 (ja) |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002229525A (ja) * | 2001-02-02 | 2002-08-16 | Nec Corp | 液晶表示装置の信号線駆動回路及び信号線駆動方法 |
-
2011
- 2011-01-24 JP JP2011012365A patent/JP4848050B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2011133898A (ja) | 2011-07-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4768039B2 (ja) | 表示駆動装置および表示装置 | |
KR102413158B1 (ko) | 표시 장치 및 이를 이용한 표시 패널의 구동 방법 | |
US10242634B2 (en) | Display device | |
US8836629B2 (en) | Image display apparatus and image display method | |
KR102054409B1 (ko) | 소스 구동 회로 및 액정 디스플레이 패널 | |
JP2006292899A (ja) | 液晶表示装置、液晶ドライバ、及び液晶表示パネルの駆動方法 | |
JP2008292837A (ja) | 表示装置 | |
KR20160147202A (ko) | 표시 장치 및 그 구동 방법 | |
US9368083B2 (en) | Liquid crystal display device adapted to partial display | |
US20140191936A1 (en) | Driving Module and Driving Method | |
KR20160038194A (ko) | 데이터 구동 회로 및 이를 포함하는 표시 장치 | |
US20110012940A1 (en) | Drive circuit of display device and method for driving the display device | |
US20160042713A1 (en) | Gate driver, display apparatus including the same and method of driving display panel using the same | |
US10424239B2 (en) | Power efficient adaptive panel pixel charge scheme | |
KR20160022450A (ko) | 표시 패널의 구동 방법 및 이를 수행하는 표시 장치 | |
KR102126549B1 (ko) | 평판 표시 장치 및 그의 구동 방법 | |
JP2006195430A (ja) | 液晶表示装置のソースドライバ駆動方法 | |
US20140192096A1 (en) | Liquid crystal display device | |
US20150042238A1 (en) | Driving method of multi-common electrodes and display device | |
JP4755305B2 (ja) | 表示駆動装置 | |
JP2009103819A (ja) | 表示装置 | |
JP4848050B2 (ja) | 表示駆動装置 | |
JP2008170978A (ja) | 表示装置及びその駆動方法 | |
US10770022B2 (en) | Source driver and a display driver integrated circuit | |
JP2012058692A (ja) | 液晶表示装置の駆動装置および液晶表示システム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110517 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110613 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110920 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20111014 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141021 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4848050 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |