JP4815563B2 - レーキ受信機におけるマルチパス分解信号の追跡 - Google Patents

レーキ受信機におけるマルチパス分解信号の追跡 Download PDF

Info

Publication number
JP4815563B2
JP4815563B2 JP2002523738A JP2002523738A JP4815563B2 JP 4815563 B2 JP4815563 B2 JP 4815563B2 JP 2002523738 A JP2002523738 A JP 2002523738A JP 2002523738 A JP2002523738 A JP 2002523738A JP 4815563 B2 JP4815563 B2 JP 4815563B2
Authority
JP
Japan
Prior art keywords
early
delay
late
decomposed component
adjustment signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2002523738A
Other languages
English (en)
Other versions
JP2004507969A (ja
Inventor
チャールズ、ジェイ.エイチ.ラゼル
Original Assignee
エスティー‐エリクソン、ソシエテ、アノニム
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by エスティー‐エリクソン、ソシエテ、アノニム filed Critical エスティー‐エリクソン、ソシエテ、アノニム
Publication of JP2004507969A publication Critical patent/JP2004507969A/ja
Application granted granted Critical
Publication of JP4815563B2 publication Critical patent/JP4815563B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7097Interference-related aspects
    • H04B1/711Interference-related aspects the interference being multi-path interference
    • H04B1/7115Constructive combining of multi-path signals, i.e. RAKE receivers
    • H04B1/7117Selection, re-selection, allocation or re-allocation of paths to fingers, e.g. timing offset control of allocated fingers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7073Synchronisation aspects
    • H04B1/7085Synchronisation aspects using a code tracking loop, e.g. a delay-locked loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Radio Transmission System (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Noise Elimination (AREA)
  • Burglar Alarm Systems (AREA)
  • Stereo-Broadcasting Methods (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)

Description

【0001】
本発明は、スペクトル拡散レーキ受信機のレーキフィンガに割り当てられたマルチパス信号の分解された成分を追跡する方法、より具体的にはCDMAハンドセットなどのスペクトル拡散通信装置に含まれるこのようなレーキ受信機に関する。
【0002】
セルラ通信システムは公知である。このようなセルラ通信システムはセルまたは無線ゾーンを備え、共に所与の地理的領域をカバーしている。セルは、コントロールおよび通信チャネルによって、システムに備えられている移動通信装置との通信リンクを確立し維持する基地局を含み、確立された通信リンクによって移動通信装置と通信する。
【0003】
セルラ通信システムの1つのタイプはいわゆる直接シーケンスCDMA(コード分割多元アクセス)スペクトル拡散システムである。このようなCDMAスペクトル拡散システムにおいて、送信機に加え、移動通信装置は一般的に、マルチパス受信スペクトル拡散信号の成分を分解し、分解された成分をダイバーシティ結合し、受信信号の信号対雑音比を改善する多数のレーキフィンガを備えたいわゆるレーキ受信機を有する。スペクトル拡散信号は、拡散シーケンスを使用して周波数バンドにわたってデータ信号を拡散する送信機から受信される。このようなシーケンスにおける要素はいわゆるチップである。異なる送信機で異なるデータ信号を拡散するために、ウォルシュ(Walsh)シーケンスがチャネル化に使用され、擬似雑音拡散シーケンスがスクランブリングに使用される。レーキ受信機は、それを同じ擬似雑音シーケンスでデスクランブリングし、その後データ信号を拡散するために使用された同じウォルシュシーケンスで逆拡散することによって、受信スペクトル拡散信号からデータ信号を再生し、同じデータ信号から発するマルチパス受信信号をダイバーシティ結合する。レーキ受信機は、データ信号の受信を望む送信機に最初に同期する必要がある。このような初期同期の間、レーキ受信機に備えられたサーチャはマルチパス受信信号の、所望のデータ信号から発している成分を分解する。その後、レーキ受信機は追跡モード同期を採用し、同じ所望のデータ信号から発する分解された成分に同期されたレーキフィンガを保持する。追跡モード同期の間、レーキフィンガはその分解された成分と整列されたままである。
【0004】
本発明の目的は、追跡モード同期の間、レーキフィンガが単純整列手段を用いながらマルチパス信号の分解された成分と整列されたままにされるレーキ受信機を提供することである。
【0005】
本発明の別の目的は、限定された量のメモリを必要とする整列手段を有するレーキ受信機を提供することである。
【0006】
本発明のさらに別の目的は、電力消費の少ないレーキ受信機を提供することである。
【0007】
本発明に従って、スペクトル拡散レーキ受信機のレーキフィンガに割り当てられたマルチパス信号の分解された成分を追跡する方法が提供され、前記方法は
前記分解された成分を可変的に遅延することと、
前記可変的に遅延された分解された成分に対して早期−晩期検出を実行して、前記分解された成分が最適到着時間に対して早く到着したのかまたは遅く到着したのかを判断することと、前記分解された成分は早く到着したと前記早期−晩期検出が判断した場合は第一パルスを生成し、前記分解された成分は遅く到着したと前記早期−晩期検出が判断した場合は第二パルスを生成することと、
前記第一および第二パルスをカウントすることであって、前記第一パルスは第一の方向にカウントさせ、前記第二パルスは第二の方向にカウントさせることと、
前記カウンティングから分数チップ遅延タイミング調整信号を引き出し、前記引き出された分数チップ遅延タイミング調整信号をフィードバックして、前記分解された成分の前記可変遅延を調整すること、および
前記カウンティングからチップ遅延位相調整信号を引き出し、前記引き出されたチップ遅延位相調整信号をフィードバックして、擬似雑音生成器の位相を制御すること、を備えている。
【0008】
本発明は、可変遅延のタイミング整列および擬似雑音生成器の位相整列にわたってマルチパス整列を分散することによって、単純な可変遅延配置を使用して可変遅延を提供できるという考えに基づいている。
【0009】
実施形態において、シフトレジスタは可変遅延を実現する。本発明によって、シフトレジスタは非常に短く作られ、一般的に8つのセクションのみを有する。
【0010】
好都合なことに、可変遅延の少なくとも一部が調整可能ディジタルフィルタのバルク遅延として得られる。これにより、シフトレジスタの長さは、一般的にチップ当たり2つまたは4つのサンプルにまで減らされてもよい。サンプルおよびそれによる受信機におけるクロック率の減少、および複雑さの減少は、電力消費の減少とチップ面積の減少を達成する。ディジタルフィルタの遅延はルックアップテーブルからフィルタ係数を選択することによって調整され、ルックアップテーブルのエントリは所定の遅延を表すフィルタ係数を備えている。
【0011】
実施形態において、カウンタは早期−晩期検出によって生成されたパルスのカウントを実行する。第一のカウンタはパルスをカウントし、分数チップ遅延タイミング調整信号を得、そしてチップ境界で、搬送信号を第二のカウンタに提供する。第二のカウンタはチップ遅延位相調整信号を提供し、擬似雑音生成器の位相を制御する。
【0012】
図面を通して、同一参照番号は同一部分に対して用いられる。
【0013】
図1はCDMAスペクトル拡散システム1を概略的に示す。システム1は、各々が基地局9乃至15を備えている無線ゾーン2乃至8を備える。移動通信装置16は無線ゾーン7に備えられる。移動通信装置16は携帯電話またはハンドセット、あるいはその他の適切な移動通信装置であってよい。所与の例において、システム1は直接拡散システムであり、移動通信装置16は、図3においてより詳細に示されているようなレーキ受信機を備える。無線基地局のグループはスイッチングセンター(図示せず)に接続され、スイッチングセンターは互いに接続される。
【0014】
図2はマルチパス信号の分解された成分20乃至22、および早期/晩期信号EおよびLを示す。移動通信装置16のシステムへの初期同期の際、装置16のパワーオン時、サーチャ(詳細には図示されず)はシステム1から成分20乃至22を分解し、分解された成分20乃至22をレーキ受信機のレーキフィンガに割り当てる。このような初期同期は本技術において公知である。その後、レーキフィンガは、各レーキフィンガが整列されその分解された成分に整列されたままの追跡モード同期を採用する。早期/晩期信号EおよびLは、レーキフィンガが最大信号エネルギ23の最適受信時間に対して早くまたは遅くマルチパス成分を受信するそれぞれの電流状況を示す。
【0015】
図3は、本発明によるこのようなレーキ受信機におけるレーキフィンガ30を有する通信装置16を示す。レーキ受信機はマルチパス信号の分解された成分をダイバーシティ結合し、シンボル検出器に供給されるダイバーシティ結合信号を形成する。通信装置16は無線送受信フロントエンド31、およびそのうちレーキフィンガ30が示されている複数のレーキフィンガを備える。無線フロントエンド31は通常の受信、ダウンミキシング、信号サンプリング、および送信タスクを提供し、レーキフィンガへの複合入力信号32およびサンプリングされたベースバンド信号を提供する。原則的に、複合入力信号はまた低−中周波数信号であってもよい。送信分岐はTxによって示される。本発明のために、レーキフィンガ30のみがより詳細に示される。処理手段は複合入力信号32を処理する。このような処理手段は硬配線論理であってもよく、あるいはDSP(ディジタル信号プロセッサ)ファームウェアまたはソフトウェアプログラムであってもよい。示される実施形態において、レーキフィンガ30は、複合入力信号32の最大で8つのサンプル(1つのチップが8つのサンプルを含んでいる)にわたって複合入力信号を遅延させる複合可変遅延配置33を備える。複合可変遅延33は複合入力信号32の分数チップ遅延を提供する。ひとたび正しい分数チップ遅延が適用されると、遅延信号は即座に、遅延信号を8つずつ除去するダウンサンプリング手段によって、チップあたり1つのサンプルにダウンサンプリングされる。ダウンサンプリングされた信号35は次に、擬似雑音生成器37によって生成される複合PN(擬似雑音)シーケンス36の複合連結によって乗算される。チップ境界において、複合PNシーケンスは位相において調整され、複合入力信号32における分解された成分22を整合する。乗算器38によって提供される、その結果得られたデスクランブリング信号37は次に、ウォルシュコードと等しいOVSFコードなどの、OVSFシーケンス生成器41によって生成された直交可変拡散率コード(OVSF)を有する乗算器39によって乗算される。OVSFコードの位相はまた、分数チップおよびチップ境界コントロール信号の両方を提供する図示された遅延ロックループによっても制御される。次に、スライディング積分器42は、64チップ以上の所与の実施形態において、OVSFコード40の長さにわたってスライディング積分を提供する。積分後、複合可変遅延43は、ダウンサンプリング手段44によるシンボル率に対して64ずつ除去する前に、シンボルの最も近い整数への遅延等化を提供する。通常、そして最終的には、出力を生成するために、逆拡散信号45は、基地局、たとえば基地局14によって放送されるパイロットチャネルから得られるチャネルタップ推定の複合連結によって乗算される。タイミングコントロール手段46は複合可変遅延33および43への遅延コントロール信号と、PNシーケンス生成器37およびOVSFシーケンス生成器41に対する位相コントロール信号を提供する。レーキフィンガ30はさらに、タイミングコントロール手段46に対する早期および晩期信号EおよびLのパワー推定信号を提供する早期/晩期検出器47を備える。
【0016】
図4は本発明による移動通信装置16のレーキフィンガ30における早期/晩期検出器47を示す。早期/晩期検出器47は早期および晩期分岐60および61をそれぞれ有する。早期/晩期タイミング検出器47はタイミングループのためのフィードバック信号を引き出すために用いられる。8つずつ除去するという2つの操作は、異なるタイミングオフセットで、それぞれのダウンサンプラ62および63によってなされる。タイミングオフセットはチップの一部のサンプル分離によって選択される。早期および晩期分岐60および61の両方ともそれぞれの乗算器によって、スクランブリングPNシーケンスの複合連結を有する乗算でデスクランブリングされ、次いで積分およびダンプ操作66および67を使用する有限期間にわたってそれぞれ積分される。二乗された複合マグニチュードは次に、平方配置68および69によって、分岐60および61の両方において用いられ、早期および晩期信号EおよびLのパワー推定信号72および73を提供するさらなる積分およびダンプ操作70および71によって後続の非コヒーレント積分を可能にする。タイミングエラー信号eは以下の論理を用いる処理ブロック74で引き出される:信号Eのパワー推定信号の3倍が信号Lのパワー推定信号の2倍より大きい場合、e=−1であり、また信号Lのパワー推定信号の3倍が信号Eのパワー推定信号の2倍よりも大きい場合、e=+1またはe=0である。従って、L<=3/2(<=は以下を示す)のパワー推定によって除算されたEのパワー推定の2/3以下の範囲においてデッドゾーンがある。早期および晩期信号のタイミングエラーイベントは早期/晩期検出器47の出力であるパルス75から使用可能であり、エラーの方向によって正または負のいずれかのユニットパルスである。パルス75は適切に構成されたアップ/ダウンカウンタによってタイミングコントロール手段46においてカウントされ、レーキフィンガ30に必要とされる様々なタイミングコントロール信号を引き出す。
【0017】
図5は本発明によるレーキフィンガ30におけるカウンタ配置を示す。カウンタ配置は、コントロール信号84、85および86をそれぞれ提供するアップ/ダウンカウンタ81、82、および83を備える。カウンタ81のカウンタ搬送信号87はインバータ88を介してカウンタ82のホールド入力に提供され、カウンタ82のカウンタ搬送信号89はインバータ90を介してカウンタ83のホールド入力に提供される。正および負のユニットパルス75は比較器91および92によって分離され、カウンタ81乃至83のアップおよびダウンカウント入力のそれぞれに供給される。カウンタ81乃至83は(システム1への初期同期によって提供されるような)初期遅延推定に従ってクロックされる。初期推定はゼロにデクリメントするカウンタにロードされる。カウンタ値がゼロより大きい期間中、カウンタチェーン81乃至83およびPNシーケンス生成器37へのコントロール入力は、それらをプリロードされた値に進ませる論理「1」で保持される。この後、コントロール入力は早期−晩期イベント検出器47の出力に切り換えられる。同等の機能性がプリセット可能なカウンタおよびプリセット可能なPNシーケンサによって得られる。アップ/ダウンカウンタ81乃至83はそれぞれサンプルカウンタ、チップカウンタ、およびシンボルカウンタであり、それぞれチップ当たりのサンプル数、シンボル当たりのチップ数、およびフレーム当たりのシンボル数に等しいサイクルカウント値を有している。出力すなわちコントロール信号84、85および86は従って、分数チップ遅延での複合可変遅延33を制御するサンプル遅延コントロール信号、スルー可能なOVSFシーケンス生成器41を制御するチップ遅延コントロール信号、および異なるレーキフィンガの出力信号の最大比率結合の前にシンボル整列のためのレーキフィンガ30の外側で使用されるシンボル遅延コントロール信号である。PNシーケンス生成器37は複合PNソースの実際および仮想の部分を形成するスルー可能なPN生成器を含む複合連結PNソースである。複合連結は仮想出力の極性を打ち消すことによって得られる。PN生成器のブロックは+1または−1のコントロール入力を受け入れ、1チップずつ生成器の位相を進めたり遅らせたりする、すなわちPN生成器はサンプルクロックが1つのチップから別のチップへ回転するときにシフトされるだけである。
【0018】
ひとたびサンプル遅延コントロール信号、チップ遅延コントロール信号、およびシンボル遅延コントロール信号の値が使用可能となると、レーキフィンガ30の内部で必要とされるタイミングコントロール値を引き出すことが可能になる。以下の式はタイミングコントロール手段において実現される:
複合可変遅延33はδ=N−1−サンプル遅延コントロール信号の値に設定され、ここでNはチップ当たりのサンプル数である;
スルー可能なOVSF生成器41の位相はチップ遅延コントロール信号のマイナスの値に設定される;
複合可変遅延43は=N−1−チップ遅延コントロール信号の値に設定され、ここでNはウォルシュシンボル当たりのチップ数である;
レーキフィンガ30によって計算された全遅延は:
total=サンプル遅延コントロール信号の値+チップ遅延コントロール信号の値のN倍+シンボル遅延コントロール信号の値のN倍のN倍。
【0019】
上記の実施形態において、4つのサンプルと8つのサンプルの間のオーバーサンプリング率が使用される。調整可能なFIRフィルタを使用してタイミング遅延を生成する別の実施形態において、オーバーサンプリング率、したがって電力消費は好都合なことに減少される。
【0020】
図6は本発明によるレーキフィンガ30の別の実施形態における調整可能ディジタルFIRフィルタ100を示す。フィルタ100を使用して、分数チップまたはサブチップ遅延の一部を少なくとも生成する。このために、フィルタ100のバルク遅延が選択される。このように、その入力においてチップ当たり2つまたは4つのサンプルを必要とするレーキフィンガが形成される。フロントエンド31に含まれるアナログコンバータのアーキテクチャおよびエリアシングに対する受信機の耐性によって、CDMA受信機によって使用される最大サンプリング率は従って減少される。図示される実施形態において、調整可能ディジタルFIR(有限インパルス応答)フィルタ100は、フィルタ100のタップ重み109乃至112を設定するFIRタップ係数105乃至108の事前計算されたセットを有する4つのフィルタステージ101乃至104を有する。加算ステージ113を使用して、重み付けされたフィルタステージの出力は加算されて、フィルタ出力信号114を生成する。
【0021】
図7は所望のバルク遅延のための、FIRフィルタ100に対するフィルタタップ係数105乃至108のエントリを有するルックアップテーブル120を示す。FIRフィルタ係数の各セットはローパスフィルタとして作用しながら所定のグループ遅延を有する。FIRフィルタ係数は、所望の応答からの逆高速フーリエ変換を用いて直接合成される。計算の容易さのために、周波数応答はナイキスト周波数の半分で、クリフエッジを有する理想的なローパスフィルタであるとする。位相は必要なグループ遅延によっては勾配をもった線形であるとする。
【0022】
上記の原理を用いて、以下はタイムシフティングに適したフィルタ係数の例である。
【0023】
0.2207 0.3560 0.3560 0.2207 0.0293
0.1976 0.3455 0.3642 0.2428 0.0524
0.1738 0.3329 0.3702 0.2639 0.0762
0.1495 0.3183 0.3738 0.2836 0.1005
0.1250 0.3018 0.3750 0.3018 0.1250
0.1005 0.2836 0.3738 0.3138 0.1495
0.0762 0.2639 0.3702 0.3329 0.1738
0.0524 0.2428 0.3642 0.3455 0.1976
0.0293 0.2207 0.3560 0.3560 0.2207
【0024】
図8は、複合可変遅延33の実際の部分の実施形態として、本発明によるレーキフィンガ30におけるクロックコントロール可能シフトレジスタ130を示す。レジスタ130は8つのシフトレジスタセクションを有する。シフトレジスタは入力信号32の8つのサンプルを最大限含んでいる。所望の分数チップ遅延を生成するために、レジスタ130の出力131は適切なシフトレジスタセクションに接続される。
【0025】
上記の観点において、添付のクレームによって以下に規定されるように本発明の主旨および範囲内で様々な変更がなされること、および本発明は提供された例に限定されないことは当業者にとって明らかである。用語「備える(comprising)」はクレームに記載される以外の他の要素または工程の存在を排除しない。
【図面の簡単な説明】
【図1】 図1はCDMAスペクトル拡散システムを概略的に示す図。
【図2】 図2はマルチパス信号の分解された成分および早期/晩期信号を示す図。
【図3】 図3は本発明によるこのようなレーキ受信機におけるレーキフィンガを備えた通信装置を示す図。
【図4】 図4は本発明による移動通信装置のレーキフィンガにおける早期/晩期検出器を示す図。
【図5】 図5は本発明によるレーキフィンガにおけるカウンタ配置を示す図。
【図6】 図6は本発明によるレーキフィンガにおける調整可能ディジタルFIRフィルタを示す図。
【図7】 図7はFIRフィルタに対するフィルタタップ係数を有するルックアップテーブルを示す図。
【図8】 図8は本発明によるレーキフィンガにおけるコントロール可能シフトレジスタを示す図。

Claims (10)

  1. スペクトル拡散レーキ受信機のレーキフィンガに割り当てられたマルチパス信号の分解された成分を追跡する方法であって、前記方法が、
    前記分解された成分を可変的に遅延することと、
    前記可変的に遅延された分解された成分に対して早期−晩期検出を実行して、前記分解された成分が最適到着時間に対して早く到着したのかまたは遅く到着したのかを判断することと、前記分解された成分は早く到着したと前記早期−晩期検出が判断した場合は第一パルスを生成し、前記分解された成分は遅く到着したと前記早期−晩期検出が判断した場合は第二パルスを生成することと、
    前記第一および第二パルスをカウントすることであって、前記第一パルスは第一の方向にカウントさせ、前記第二パルスは第二の方向にカウントさせることと、
    前記カウンティングから分数チップ遅延タイミング調整信号を引き出し、前記引き出された分数チップ遅延タイミング調整信号をフィードバックして、前記分解された成分の前記可変遅延を調整すること、
    前記カウンティングからチップ遅延位相調整信号を引き出し、前記引き出されたチップ遅延位相調整信号をフィードバックして、擬似雑音生成器の位相を制御すること、を備えている方法。
  2. 前記複合入力信号におけるチップ当たり最大限多数のサンプルにわたって前記可変遅延を実行することと、前記カウンティングの間分数チップカウンティングから搬送信号をカウントすることによって前記チップ遅延位相調整信号を生成することを備え、前記分数チップカウンティングは前記搬送信号をチップ当たりの前記サンプル数を表すカウンティング値にする、請求項1に記載の方法。
  3. 前記分数チップ遅延タイミング調整信号を前記分数チップカウンティングから生成する、請求項2に記載の方法。
  4. 前記分数チップ遅延タイミング調整信号を用いるシフトレジスタを制御することによって、前記可変遅延を実行する、請求項1に記載の方法。
  5. 前記分数チップ遅延タイミング調整信号を用いるディジタルフィルタレジスタの遅延を制御することによって、前記可変遅延を実行する、請求項1に記載の方法。
  6. スペクトル拡散レーキ受信機のレーキフィンガを備え、前記レーキフィンガは前記レーキフィンガに割り当てられたマルチパス信号の分解された成分を追跡するレーキ受信機であって、前記レーキフィンガが
    前記分解された成分を可変的に遅延する手段と、
    前記可変的に遅延された分解された成分に対して早期−晩期検出を実行し、前記分解された成分が最適到着時間に対して早く到着したのかまたは遅く到着したのかを判断する手段と、前記分解された成分は早く到着したと前記早期−晩期検出が判断した場合は第一パルスを生成する手段と、前記分解された成分が遅く到着したと前記早期−晩期検出が判断した場合は第二パルスを生成する手段と、
    前記第一および第二パルスをカウントする手段であって、前記第一パルスは第一の方向にカウントさせ、前記第二パルスは第二の方向にカウントさせる手段と、
    前記カウンティングから分数チップ遅延タイミング調整信号を引き出し、前記引き出された分数チップ遅延タイミング調整信号をフィードバックし、前記分解された成分の前記可変遅延を調整する手段と、
    前記カウンティングからチップ遅延位相調整信号を引き出し、前記引き出されたチップ遅延位相調整信号をフィードバックし、擬似雑音生成器の位相を制御する手段と、を備えているレーキ受信機。
  7. スペクトル拡散レーキ受信機のレーキフィンガを備え、前記レーキフィンガは前記レーキフィンガに割り当てられたマルチパス信号の分解された成分を追跡するレーキ受信機であって、前記レーキフィンガが
    前記分解された成分を遅延するように構成された可変遅延配置と、
    前記可変的に遅延された分解された成分に対して早期−晩期検出を実行して前記分解された成分が最適到着時間に対して早く到着したのかまたは遅く到着したのかを判断し、前記分解された成分は早く到着したと前記早期−晩期検出が判断した場合は第一パルスを生成し、前記分解された成分は遅く到着したと前記早期−晩期検出が判断した場合は第二パルスを生成するように構成された早期−晩期検出器と、
    前記分解された成分をデスクランブリングする擬似雑音シーケンスを生成する調整可能擬似雑音生成器と、
    前記第一および第二パルスをカウントするように構成された第一カウンタであって、前記第一カウンタは、前記分解された成分を有する前記レーキフィンガの時間整列を提供するために、分数チップ遅延タイミング調整信号を前記可変遅延配置に提供する第一カウンタと、
    前記第一カウンタによって生成された搬送信号をカウントするように構成された第二カウンタであって、前記第二カウンタは、前記分解された成分を有する前記レーキフィンガの位相整列を提供するために、チップ遅延位相調整信号を前記調整可能擬似雑音生成器に提供する第二カウンタと、を備えているレーキ受信機。
  8. 前記可変遅延配置は、フィルタ係数の選択によって設定されるシフトレジスタ、または調整可能な遅延を有するディジタルフィルタであり、前記フィルタ係数は前記レーキ受信機に備えられているルックアップテーブルから選択され、前記ルックアップテーブルは所定の遅延に対応するフィルタ係数のエントリを有している、請求項7に記載のレーキ受信機。
  9. 前記可変遅延配置はシフトレジスタおよび調整可能な遅延を有するディジタルフィルタの組み合わせである、請求項1に記載の方法。
  10. 複数のセルを有し、前記複数のセルをカバーする基地局と前記基地局の1つと通信する移動通信装置を備えたスペクトル拡散通信システムであって、前記移動通信装置はレーキフィンガを備えたレーキ受信機を有しており、前記レーキフィンガは前記レーキフィンガに割り当てられたマルチパス信号の成分を追跡し、前記レーキフィンガが
    前記分解された成分を可変的に遅延する手段と、
    前記分解された成分に対して早期−晩期検出を実行し、前記分解された成分が最適到着時間に対して早く到着したのかまたは遅く到着したのかを判断する手段と、前記分解された成分は早く到着したと前記早期−晩期検出が判断した場合は第一パルスを生成する手段と、前記分解された成分は遅く到着したと前記早期−晩期検出が判断した場合は第二パルスを生成する手段と、
    前記第一および第二パルスをカウントする手段であって、前記第一パルスは第一の方向にカウントさせ、第二パルスは第二の方向にカウントさせる手段と、
    前記カウンティングから分数チップ遅延タイミング調整信号を引き出し、前記引き出された分数チップ遅延タイミング調整信号をフィードバックして、前記分解された成分の前記可変遅延を調整する手段と、
    前記カウンティングからチップ遅延位相調整信号を引き出し、前記引き出されたチップ遅延位相調整信号をフィードバックして、擬似雑音生成器の位相を制御する手段、とを備えているスペクトル拡散通信システム。
JP2002523738A 2000-08-28 2001-08-27 レーキ受信機におけるマルチパス分解信号の追跡 Expired - Fee Related JP4815563B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US09/649,672 US6901105B1 (en) 2000-08-28 2000-08-28 Tracking of a multi-path resolved signal in a rake receiver
US09/649,672 2000-08-28
PCT/EP2001/009930 WO2002019556A2 (en) 2000-08-28 2001-08-27 Tracking of a multi-path resolved signal in a rake receiver

Publications (2)

Publication Number Publication Date
JP2004507969A JP2004507969A (ja) 2004-03-11
JP4815563B2 true JP4815563B2 (ja) 2011-11-16

Family

ID=24605770

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2002523737A Expired - Fee Related JP4836158B2 (ja) 2000-08-28 2001-08-17 進み/遅れ検出
JP2002523738A Expired - Fee Related JP4815563B2 (ja) 2000-08-28 2001-08-27 レーキ受信機におけるマルチパス分解信号の追跡

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2002523737A Expired - Fee Related JP4836158B2 (ja) 2000-08-28 2001-08-17 進み/遅れ検出

Country Status (8)

Country Link
US (2) US6901105B1 (ja)
EP (1) EP1228577B1 (ja)
JP (2) JP4836158B2 (ja)
KR (2) KR100873503B1 (ja)
CN (1) CN1254021C (ja)
AT (2) ATE417412T1 (ja)
DE (2) DE60136907D1 (ja)
WO (1) WO2002019556A2 (ja)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1117186A1 (en) * 2000-01-14 2001-07-18 Lucent Technologies Inc. Adaptive code-tracking RAKE receiver for direct-sequence code-division multiple access (cdma) communications
EP1117185A1 (en) 2000-01-14 2001-07-18 Lucent Technologies Inc. Method and rake receiver for code-tracking in CDMA communication systems
EP1130792A1 (en) * 2000-03-03 2001-09-05 Lucent Technologies Inc. A method and rake receiver for phasor estimation in communication systems
CN1140075C (zh) * 2000-12-18 2004-02-25 信息产业部电信传输研究所 基于多径能量窗的码分多址系统初始同步与小区搜索装置
US6448547B1 (en) * 2001-01-24 2002-09-10 Applied Optoelectronics, Inc. Method for determining photodiode performance parameters
GB2381422A (en) * 2001-10-24 2003-04-30 Ipwireless Inc Code division multiple access receiver
JP3813490B2 (ja) * 2001-10-30 2006-08-23 富士通株式会社 スペクトラム拡散レイク受信機
EP1365518A1 (en) * 2002-05-21 2003-11-26 Nokia Corporation Method and apparatus for synchronisation of DS-CDMA multipath signals
EP1372269A1 (en) * 2002-06-12 2003-12-17 Agilent Technologies, Inc. - a Delaware corporation - Improved spread spectrum receiver rake
KR100979153B1 (ko) 2002-11-22 2010-08-31 인터디지탈 테크날러지 코포레이션 복소 가중치 생성(cwg) 알고리즘을 이용한 레이크 수신기에서의 채널 이득 추정
US7310365B2 (en) * 2003-10-31 2007-12-18 Texas Instruments Incorporated Group decision rule in code tracking using a delay lock loop (DLL)
WO2005048480A1 (en) 2003-11-04 2005-05-26 Thomson Licensing Intelligent code tracking for spread spectrum systems
JP2005142939A (ja) * 2003-11-07 2005-06-02 Fujitsu Ltd 無線受信機
US7231184B2 (en) * 2003-12-05 2007-06-12 Texas Instruments Incorporated Low overhead transmit channel estimation
US7295145B2 (en) * 2004-07-21 2007-11-13 Daniel Alexander Weber Selective-sampling receiver
US8026839B2 (en) * 2004-07-21 2011-09-27 Daniel Alexander Weber Selective-sampling receiver
US7515876B2 (en) * 2005-05-03 2009-04-07 Agere Systems Inc. Rake receiver with time-shared fingers
US8934587B2 (en) 2011-07-21 2015-01-13 Daniel Weber Selective-sampling receiver

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4991147A (en) * 1973-04-26 1991-02-05 The United States Of America As Represented By The Secretary Of The Navy Preformed beam tracker
US4606051A (en) * 1983-11-10 1986-08-12 Universal Data Systems, Inc. QPSK demodulator with I and Q post-detection data correction
US5309482A (en) * 1992-03-30 1994-05-03 Novatel Communications Ltd. Receiver having an adjustable matched filter
JP3128992B2 (ja) * 1992-10-09 2001-01-29 ソニー株式会社 受信装置
JP2952305B2 (ja) * 1993-10-14 1999-09-27 エヌ・ティ・ティ移動通信網株式会社 相関検出器および通信装置
JP3305877B2 (ja) * 1994-06-23 2002-07-24 株式会社東芝 スペクトラム拡散無線通信システムおよびこのシステムで使用される無線通信装置
US6047017A (en) * 1996-04-25 2000-04-04 Cahn; Charles R. Spread spectrum receiver with multi-path cancellation
US5914949A (en) 1996-12-17 1999-06-22 Lucent Technologies Inc. Circuit and method for tracking finger off-set in a spread-spectrum rake receiver and wireless infrastructure employing the same
JP2853742B2 (ja) * 1997-06-10 1999-02-03 日本電気株式会社 直接拡散/符号分割多重方式干渉除去受信装置
US6549559B2 (en) * 1997-12-23 2003-04-15 Koninklijke Philips Electronics N.V. Apparatus and method for locking onto a psuedo-noise code in an IS-95 spread spectrum communications system
US6839378B1 (en) 1998-01-12 2005-01-04 Ericsson, Inc. Method and apparatus for multipath delay estimation in direct sequence spread spectrum communication systems
JP2973416B1 (ja) 1998-06-15 1999-11-08 日本電気株式会社 Rake受信回路
US6041073A (en) * 1998-09-18 2000-03-21 Golden Bridge Technology, Inc. Multi-clock matched filter for receiving signals with multipath
US6201828B1 (en) * 1998-11-12 2001-03-13 Nortel Networks Limited Fine estimation of multipath delays in spread-spectrum signals
GB2345421B (en) * 1998-12-23 2004-05-26 Symbionics Limted A direct-sequence spread-sprectrum receiver
AU2001242612A1 (en) * 2000-03-30 2001-10-15 Ubinetics Limited A rake receiver and a method of operating a rake receiver
JP2002076990A (ja) * 2000-08-31 2002-03-15 Matsushita Electric Ind Co Ltd Cdma受信装置及びcdma受信方法

Also Published As

Publication number Publication date
ATE378737T1 (de) 2007-11-15
ATE417412T1 (de) 2008-12-15
WO2002019556A3 (en) 2002-05-16
US6954486B2 (en) 2005-10-11
US20020044592A1 (en) 2002-04-18
US6901105B1 (en) 2005-05-31
EP1228577B1 (en) 2007-11-14
DE60131362T2 (de) 2008-10-16
CN1389025A (zh) 2003-01-01
CN1254021C (zh) 2006-04-26
WO2002019556A2 (en) 2002-03-07
EP1228577A2 (en) 2002-08-07
JP2004507968A (ja) 2004-03-11
KR100810780B1 (ko) 2008-03-06
KR20020043245A (ko) 2002-06-08
KR100873503B1 (ko) 2008-12-15
DE60136907D1 (de) 2009-01-22
DE60131362D1 (de) 2007-12-27
KR20020043252A (ko) 2002-06-08
JP4836158B2 (ja) 2011-12-14
JP2004507969A (ja) 2004-03-11

Similar Documents

Publication Publication Date Title
JP4815563B2 (ja) レーキ受信機におけるマルチパス分解信号の追跡
JP5002838B2 (ja) スペクトル拡散レーキ受信器のアームにおけるサブチップ解像度サンプルの組合せ
JP4383850B2 (ja) 無線通信システムにおけるパイロット干渉を除去するための方法および装置
CA2263676C (en) Symbol-matched filter having a low silicon and power requirement
US6661835B1 (en) Receiving device and channel estimator for use in a CDMA communication system
EP1774670B1 (en) Use of adaptive filters in cdma wireless systems employing pilot signals
EP1175019B1 (en) RAKE receiver for a CDMA system, in particular incorporated in a cellular mobile phone
US8565287B2 (en) Method and system for per-cell interference estimation for interference suppression
JPH10327126A (ja) Cdma受信機
WO1996041427A1 (en) Digital downconverter/despreader for direct sequence spread spectrum cdma communications system
JPH08116292A (ja) 固定局と移動無線ユニットとの間にディジタル無線リンクを提供する機器に用いられる装置
JP2002544706A (ja) 高速ソフトウェア再構成可能な符号分割多元接続通信のための方法および装置
CA2483561C (en) Simple and robust digital code tracking loop for wireless communication systems
US6760321B2 (en) Method and apparatus for block-based chip timing estimation in a code division multiple access communication system
US20040141469A1 (en) Rake receiver for operating in FDD and TDD modes
JP2002064407A (ja) 同期追跡回路
WO2004047326A1 (en) Method and device for fine synchronization of a digital telecommunication receiver
TW538604B (en) Method and apparatus for high-speed software reconfigurable code division multiple access communication
JP3147112B2 (ja) 直接拡散受信装置
JP2001267963A (ja) スペクトル拡散信号受信機

Legal Events

Date Code Title Description
A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20080626

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080826

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20110623

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110628

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20110726

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110726

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140909

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees