JP4782233B2 - Game machine - Google Patents

Game machine Download PDF

Info

Publication number
JP4782233B2
JP4782233B2 JP2010142488A JP2010142488A JP4782233B2 JP 4782233 B2 JP4782233 B2 JP 4782233B2 JP 2010142488 A JP2010142488 A JP 2010142488A JP 2010142488 A JP2010142488 A JP 2010142488A JP 4782233 B2 JP4782233 B2 JP 4782233B2
Authority
JP
Japan
Prior art keywords
group
data
signal
game
means
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2010142488A
Other languages
Japanese (ja)
Other versions
JP2010259814A (en
Inventor
光一 松橋
雅也 田中
Original Assignee
株式会社ソフイア
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社ソフイア filed Critical 株式会社ソフイア
Priority to JP2010142488A priority Critical patent/JP4782233B2/en
Publication of JP2010259814A publication Critical patent/JP2010259814A/en
Application granted granted Critical
Publication of JP4782233B2 publication Critical patent/JP4782233B2/en
Application status is Active legal-status Critical
Anticipated expiration legal-status Critical

Links

Images

Description

グループに分割された演出装置を制御する複数のグループ単位制御手段と、複数のグループ単位制御手段を制御するグループ統括制御手段とを備える遊技機に関し、特に、グループ統括制御手段からグループ単位制御手段へのデータ送信方法に関する。 A plurality of group units control means for controlling the effect device which is divided into groups, relates game machine and a group supervisory controlling means for controlling a plurality of group units control means, in particular, the group-unit control unit from a group supervisory controlling means the method of data transmission on.

サブ中継基板と電飾基板との間の配線を簡素化することができる遊技機として、トップ電飾領域の中央部に配置されたトップLED中央基板をサブ中継基板とシリアル接続し、トップ電飾領域の右側部に配置されたトップLED右基板及びトップ電飾領域の左側部に配置されたトップLED左基板をトップLED中央基板から分離して配線により接続した構成の遊技機が知られている。 As a game machine which can simplify the wiring between the sub-relay substrate and the illuminations substrate, the top LED center substrate disposed in a central portion of the top illuminations area sub relay board and serial connection, top illuminations configuration of the gaming machine to which connection is known by the wiring separated from the top LED right substrate and the top LED center substrate top LED left substrate disposed on the left side of the top illuminations region disposed on the right side of the region . これにより、サブ中継基板からトップ電飾領域への配線数を減らして配線を簡素化することができる(例えば、特許文献1参照)。 Thus, it is possible to simplify the wiring from the sub relay board by reducing the number of wires to the top decorative illumination region (e.g., see Patent Document 1).

また、信号線の数を削減することができると共に不正行為の発見を容易に行うことができる遊技機として、主基板と副基板との間での信号送信をI 2 Cバス方式により行い、主基板及び副基板にそれぞれ双方向バスバッファを設けたものがある。 Further, as a game machine capable of easily performing discovery of fraud it is possible to reduce the number of signal lines, the signal transmission between the main board and the sub board carried by the I 2 C bus system, the main each board and the sub board there is provided a bi-directional bus buffer. この双方向バスバッファは、I 2 Cバスを構成する二つの双方向シリアルライン(SDA、SCL)をそれぞれ二つの片方向シリアルラインに分岐させるためのものであり、主基板に設けられた双方向バスバッファと副基板に設けられた双方向バスバッファとの間を、それらによって分岐された片方向シリアルラインの信号伝送方向が互いに一致するようにして、四つのシリアル線で接続した構成としている(例えば、特許文献2参照)。 The bi-directional bus buffer is for branching two bidirectional serial line (SDA, SCL) to each two unidirectional serial lines constituting the I 2 C bus, a bidirectional provided on the main board between the bidirectional bus buffer provided to the bus buffer and sub board, as the signal transmission direction of the one-way serial line which branches are matched to one another by them has a configuration connected by four serial lines ( For example, see Patent Document 2).

特開2008−212271号公報 JP 2008-212271 JP 特開2006−15036号公報 JP 2006-15036 JP

特許文献1に記載の遊技機は、CPU83からトップLED基板への通信はシリアル通信で行っているが、CPU83からトップLED基板への一方向へのデータ送信を行うことしか記載されていない。 Gaming machine described in Patent Document 1, communication to the top LED substrate from CPU 83 is being performed in serial communication is not described only to perform data transmission in one direction to the top LED substrate from CPU 83.

このため、特許文献1に記載の遊技機では、CPU83からトップLED基板へ正確にデータが送信されている保障ができない。 Therefore, in the gaming machine described in Patent Document 1 can not guarantee the exact data from the CPU83 to the top LED substrate is transmitted. 特に、遊技機はノイズに晒される環境下に配置されることが多いので、装飾用のLEDがノイズの影響で遊技進行どおりに発光せず、興趣を低下させてしまう場合がある。 In particular, since the gaming machine is often disposed in an environment exposed to noise, there is a case where LED for decoration not emit light to a game progress exactly the influence of noise, thereby reducing the interest.

これに対して、特許文献2に記載の遊技機は、主基板と副基板との間で双方向通信を行う構成としているが、正確にデータが送信されたかを確認することは記載されていない。 In contrast, the gaming machine described in Patent Document 2 has a configuration for bidirectional communication between the main board and the sub board, but to confirm exactly when data is transmitted is not described . このため、遊技機が正しく動作する保証が無い。 For this reason, there is no guarantee that the gaming machine to work properly. また、データ線及びクロック線は、上り(主基板から副基板へ)、及び下り(副基板から主基板へ)の各2本が必要となるので、配線を十分に削減できない。 The data line and clock line, upstream (from the main board to the secondary board), and since the downstream pairs of the (from the sub board to the main board) is required, it can not be sufficiently reduced wiring.

本発明は、グループ統括制御手段とグループ単位制御手段とを接続する接続線の数を削減しつつ、データが入力されたことを確認し、正しく動作することを保証する遊技機を提供することを目的とする。 The present invention, while reducing the number of connection lines for connecting the group supervisory controlling means and the group-unit control unit, that confirm that the data has been input, to provide a gaming machine to ensure that it works for the purpose.

第1の発明は、遊技領域にて実行される補助遊技の結果に対応して特別遊技状態を発生させるとともに、発光により遊技に係わる演出を行う複数の演出装置を備える遊技機において、前記複数の演出装置を複数グループに分割し、該分割されたグループに属する演出装置を制御するためのグループ単位制御手段を各グループ毎に設けるとともに、複数の前記グループ単位制御手段を統括的に制御するグループ統括制御手段を設け、該各グループ単位制御手段と該グループ統括制御手段とを、複数の接続線を一体化して構成したハーネスによりコネクタを介して接続し、該ハーネスは、前記グループ統括制御手段から前記グループ単位制御手段へタイミング信号を伝達するタイミング信号線と、前記グループ統括制御手段と前記グループ単位制 The first invention, together with generating a special game state corresponding to the result of the auxiliary game executed in the game area, in the gaming machine comprising a plurality of rendering devices for performing an effect related to the game by emitting the plurality of dividing the rendering device into a plurality of groups, a group-unit control unit for controlling the effect device belonging to the divided groups is provided on each group, the group supervising for centrally controlling a plurality of the group unit control means a control means is provided, and a respective group unit control means and the group supervisory controlling means, connected via a connector with a plurality of connection lines integrated to configure the harness, the harness, the from the group supervisory controlling means a timing signal line for transmitting a timing signal to the group-unit control unit, said group unit system and the group supervisory controlling means 手段との間でデータを伝達するデータ線と、前記グループ単位制御手段の電源電圧を供給する第1の電源線と、前記演出装置を発光させるための電源電圧を供給する第2の電源線と、を含んでおり、前記グループ統括制御手段と前記グループ単位制御手段との間で、前記ハーネスに含まれる接続線の中継を行うための中継基板と、を備え、前記データ線にはプルアップ抵抗を介して前記第1の電源線からの電圧が印加され、前記グループ統括制御手段は、前記データ線の信号レベルを変化させるトランジスタと、 前記グループ単位制御手段へのデータ送信を開始する際に、前記トランジスタを制御して前記タイミング信号線の信号レベルをハイレベルに維持させた状態で、前記データ線の信号レベルをハイレベルからロウレベルに変化させ A data line for transmitting data between the means and the first power supply line for supplying a power supply voltage of said group-unit control unit, and a second power supply line for supplying a power supply voltage for emitting the effect device includes a, between said group integrated control unit the group-unit control unit, and a relay board for relaying the connection lines included in the harness, pull-up resistor to the data line voltage from the first power supply line via is applied, the group supervisory controlling means includes a transistor for changing the signal level of the data line, when starting data transmission to the group-unit control unit, in the state where by controlling the transistor to maintain the signal level of the timing signal line to a high level, is changed to the low level of the signal level of the data line from a high level 送信開始指令処理を実行する送信開始指令手段と、前記送信開始指令処理の後で、前記トランジスタを制御して前記データ線の信号レベルを前記送信データに対応する信号レベルに設定しながら、前記タイミング信号線の信号レベルを繰り返し変化させることによって、前記グループ単位制御手段にデータを順次送信するとともに、該データ線の信号レベルの変更を、前記タイミング信号線の信号レベルがロウレベルとなっている状態で行う送信手段と、前記送信手段によるデータ送信の後に、前記グループ単位制御手段からの返答信号を取り込む返答信号取込手段と、前記返答信号取込手段によって取り込まれた返答信号によりデータ送信の成否を判定する判定手段と、を備え、前記グループ単位制御手段は、前記データ線の信号レベルを A transmission start instruction means for performing the transmission start command process, after the transmission start command processing, while setting the signal level of the data line by controlling the transistor to a signal level corresponding to the transmission data, the timing by changing repeatedly the signal level of the signal line, with sequentially transmits data to the group-unit control unit, the change of the signal level of the data line, in a state where the signal level of the timing signal line is at the low level and transmission means for performing, after the data transmission by the transmitting means, and reply signal capturing means for capturing a response signal from the group-unit control unit, the success or failure of data transmission by response signals captured by the reply signal capturing means a determination unit, wherein the group unit control means, the signal level of the data line 変化させるトランジスタを備えるとともに、前記送信手段によって送信された自宛のデータを受信すると、前記トランジスタを制御することで、該送信手段によってデータが送信された前記ハーネスを構成するデータ線を介して、前記返答信号を前記グループ統括制御手段へ出力する返答信号出力手段と、前記ハーネスを構成する第1の電源線からの電源供給が開始されると当該グループ単位制御手段自身の初期化を行う初期化手段と、前記ハーネスを構成する第2の電源線からの電流を前記演出装置に供給する制御を行うドライバと、を備え、前記プルアップ抵抗が、前記中継基板に配置されていることを特徴とする。 Provided with a transistor for changing, when receiving the data addressed to its own transmitted by said transmitting means, by controlling the transistor, via a data line constituting the harness data is transmitted by said transmitting means, the initialization performing the reply signal output means a reply signal outputting to the group supervisory controlling means, the initialization of the first when the power supply from the power source line is started the group-unit control unit itself constituting the harness It means, and a driver for controlling supplied to the presentation device current from the second power supply line constituting the harness, the pull-up resistor, and characterized in that it is arranged on the relay substrate to.
第2の発明は、前記第1の電源線からの電源供給が開始されて、前記グループ単位制御手段に備えた初期化手段により初期化が行われると、該グループ単位制御手段に備えた前記ドライバが、前記第2の電源線からの電流を前記演出装置に供給しない初期状態となることを特徴とする。 The second invention is the first to power supply from the power source line is started and initialization is performed by the initialization means provided in the group-unit control unit, the driver with the the group-unit control unit but characterized by comprising an initial state in which no current is fed from the second power supply line to the presentation device.

第3の発明は、前記グループ統括制御手段は前記送信手段によるデータ送信の後に前記データ線を解放し、前記グループ単位制御手段からの返答信号の受信待機状態に移行させる待機手段を備え、前記返答信号取込手段は、前記グループ統括制御手段が前記受信待機状態である場合に、前記タイミング信号線の信号レベルを変化させ、該変化のタイミングに対応して前記グループ単位制御手段から返答信号を取り込む処理を実行し、前記グループ単位制御手段は、前記タイミング信号線の信号レベルが変化する回数を計数し、前記返答信号を出力する返答タイミングを決定するために、前記タイミング信号線の信号レベルの変化回数が所定回数に達したか否かを判定する返答タイミング決定手段を備え、前記返答信号出力手段は、前記返答 A third invention is the group supervisory controlling means, said releases the data lines, comprising a stand-hand stage to shift to the standby state for receiving response signals from the group-unit control unit after the data transmission by said transmission means, the reply signal capturing means, when the group supervisory controlling means is in the reception standby state, the changing the signal level of the timing signal line, in response to the timing of said change response signal from the group-unit control unit It performs a process to incorporate the group-unit control unit counts the number of times the signal level of the timing signal line changes in order to determine the response timing for outputting the reply signal, the signal level of the timing signal line includes a reply timing determining means for determining change number whether reaches a predetermined number of, the reply signal output means, said reply イミング決定手段によって前記タイミング信号線の信号レベルの変化回数が前記所定回数に達したと判定された場合に、前記グループ統括制御手段の前記待機手段によって解放された前記データ線の信号レベルを変化させることによって、前記返答信号を出力することを特徴とする。 If the number of changes in signal level of the timing signal line is determined to have reached the predetermined number of times by the timing determining means changes the signal level of the data line that has been released by said standby means the group supervisory controlling means it allows and outputs the reply signal.

第1の発明及び第2の発明によると、グループ統括制御手段はグループ単位制御手段へ一本のデータ線を介してデータが送信され、グループ単位制御手段からグループ統括制御手段へも同じデータ線を介して返答信号が送信されるので、基板間の配線を少なくすることができる。 According to the first and second aspects of the present invention, the group supervisory controlling means data is transmitted through a single data line to the group-unit control unit, the same data line is also the group supervisory controlling means from the group-unit control unit since the reply signal is transmitted through, it can be reduced wiring between the substrates. また、グループ単位制御手段からグループ統括制御手段へ返答信号がデータ線を介して送信されるので、データ送信が行われたかを確認できる構成となって、誤作動を防止できる。 Further, since the reply signal from the group-unit control unit to the group supervisory controlling means it is transmitted via a data line, and is configured to be confirmed whether the data transmission has been performed, the malfunction can be prevented. さらに、グループ統括制御手段からグループ単位制御手段へデータを送信した直後に、グループ単位制御手段からグループ統括制御手段へ返答信号を送信するので、高速なデータ通信が可能となる。 Furthermore, immediately after sending the data to the group-unit control unit from a group supervisory controlling means, and transmits a reply signal from the group-unit control unit to the group supervisory controlling means, thereby enabling high-speed data communications.
特に、タイミング信号線及びデータ線だけを用いて、データの送信開始をグループ単位制御手段に通知できるので、余分な線が不要となり、基板間の配線を少なくすることができる。 In particular, using only the timing signal lines and the data lines, since the start of transmission of data can be notified to the group-unit control unit, can be extra lines is not required, to reduce the wiring between the substrates.

第3の発明によると、グループ単位制御手段は、タイミング信号線の信号レベルの変化回数が所定回数に達した直後にグループ統括制御手段に返答信号を送信するので、返答信号を返すタイミングが決定しやすく、高速なデータ通信が可能となる。 According to a third inventions, the group-unit control unit, since the number of changes in signal level of the timing signal line to transmit a reply signal to the group supervisory controlling means immediately after having reached the predetermined number, determining the timing for sending the response signal easily, it becomes possible to high-speed data communication.

本発明の実施形態の遊技機の説明図である。 It is an explanatory view of a game machine of an embodiment of the present invention. 本発明の実施形態の遊技盤の正面図である。 It is a front view of the game board embodiment of the present invention. 本発明の実施形態の遊技機の構成を示すブロック図である。 It is a block diagram showing a configuration of a gaming machine of an embodiment of the present invention. 本発明の実施形態の演出制御装置の構成を示すブロック図である。 The configuration of the effect control device according to an embodiment of the present invention is a block diagram showing. 本発明の実施形態の装飾制御装置の接続の説明図である。 It is an explanatory view of the connection of the decoration control apparatus of an embodiment of the present invention. 本発明の実施形態の装飾制御装置のブロック図である。 It is a block diagram of a decoration control device of an embodiment of the present invention. 本発明の実施形態のI 2 CI/Oエクスパンダのブロック図である。 It is a block diagram of a I 2 CI / O expander embodiment of the present invention. 本発明の実施形態の装飾装置を制御する装飾制御装置のI 2 CI/Oエクスパンダ周辺の回路図である。 It is a circuit diagram of a I 2 CI / O expander neighborhood decorative control device for controlling the decoration apparatus according to an embodiment of the present invention. 本発明の実施形態の役物駆動MOT及び役物駆動SOLを制御する装飾制御装置のI 2 CI/Oエクスパンダ周辺の回路図である。 It is a circuit diagram of a I 2 CI / O expander neighborhood character object driving MOT and decorative control device for controlling a character object driving SOL embodiment of the present invention. 本発明の実施形態の中継基板の入出力に関する接続線の回路図である。 It is a circuit diagram of a connecting line relating to input and output of the relay board embodiment of the present invention. 本発明の実施形態の装飾制御装置の入出力に関する接続線の回路図である。 It is a circuit diagram of a connection line the input-output decoration controller embodiment of the present invention. 本発明の実施形態の装飾制御装置の配線基板におけるSDA接続パターン及びSCL接続パターンの説明図である。 It is an illustration of SDA connection patterns and SCL connection pattern in the wiring board of the decoration control apparatus of an embodiment of the present invention. 本発明の実施形態のI 2 CI/OエクスパンダのVcc端子への電源の供給方法の説明図である。 It is an explanatory view of a method of supplying power to the I 2 CI / O expander Vcc terminal of an embodiment of the present invention. 本発明の実施形態の演出制御装置から装飾制御装置に出力されるデータに含まれるアドレスの説明図である。 Is an illustration of address included in the data output to the decoration controller from attraction control device of an embodiment of the present invention. 本発明の実施形態のI 2 CI/Oエクスパンダアドレステーブルの説明図である。 It is an explanatory view of I 2 CI / O expander address table of an embodiment of the present invention. 本発明の実施形態の演出制御装置による処理のフローチャートである。 It is a flowchart of a process by the effect control device of an embodiment of the present invention. 本発明の実施形態のスレーブ選択順序テーブルの説明図である。 It is an illustration of a slave selection order table according to the embodiment of the present invention. 本発明の実施形態のマスタICによるスレーブ出力処理のフローチャートである。 It is a flowchart of the slave output processing by the master IC of the embodiment of the present invention. 本発明の実施形態のマスタICが接続線SDA及び接続線SCLを介して出力するデータのスタート条件及びストップ条件の説明図である。 Master IC embodiments of the present invention is an explanatory view of the start condition and a stop condition of data to be output via the connection line SDA and the connection line SCL. 本発明の実施形態のマスタICから出力されたデータが入力された装飾制御装置610が返答信号を出力するタイミングチャートである。 Decoration controller 610 data output from the master IC embodiment is input to the present invention is a timing chart for outputting a reply signal. 本発明の実施形態のマスタICが演出制御データを出力する場合の接続線SDA及び接続線SCLの信号レベルのタイミングチャートである。 Master IC embodiments of the present invention is a timing chart of the signal level of the connection line SDA and the connection line SCL when outputting the effect control data. 本発明の実施形態のマスタICが装飾制御装置にオールコールアドレスを設定する場合に、マスタICから出力されるデータの説明図である。 If the master IC of the embodiment of the present invention sets the all-call address to the decoration controller is an explanatory diagram of the data output from the master IC. 本発明の実施形態のオールコールアドレスが設定されている装飾制御装置を装飾制御する場合に、演出制御装置から出力されるデータの説明図である。 When decorating controlling decorative controller all-call address embodiment of the present invention is set, an illustration of data output from the performance control unit. 本発明の実施形態の演出制御装置に複数のマスタICが備わる場合のマスタICと装飾制御装置との接続の説明図である。 It is an explanatory view of the connection between the master IC and the decorative controller when a plurality of master IC is provided in the attraction control apparatus of an embodiment of the present invention.

(第1実施形態) (First Embodiment)
以下、本発明の実施形態について、図1〜図23を参照して説明する。 Hereinafter, embodiments of the present invention will be described with reference to FIGS 23.

図1は、本発明の実施形態の遊技機1の説明図である。 Figure 1 is an illustration of a gaming machine 1 of the embodiment of the present invention.

遊技機1の前面枠(遊技枠)3は本体枠(外枠)2にヒンジ4を介して、遊技機1の前面に開閉回動可能に組み付けられる。 Front frame (game frame) 3 of the gaming machine 1 via a hinge 4 on the second body frame (outer frame), assembled openably pivoted to the front of the gaming machine 1. 前面枠3の表側には、遊技盤10(図2参照)が収装される。 The front side of the front frame 3, the game board 10 (see FIG. 2) is housed. また、前面枠3には、遊技盤10の前面を覆うカバーガラス(透明部材)を備えたガラス枠18が取り付けられている。 Further, the front frame 3, a glass frame 18 is mounted with a cover glass covering the front surface of the game board 10 (transparent member).

ガラス枠18のカバーガラスの周囲には、装飾光が発光される装飾部材9が備えられている。 Around the cover glass of the glass frame 18, the decorative member 9 decorative light is emitted is provided. この装飾部材9の内部にはランプやLED等からなる装飾装置620(図3参照)が備えられている。 The decorative device 620 consisting of a lamp or an LED or the like in the inside of the decorative member 9 (see FIG. 3) is provided. この装飾装置620を所定の発光態様によって発光することによって、装飾部材9が所定の発光態様によって発光する。 By emitting the decorative device 620 by a predetermined lighting mode, the decorative member 9 emits light by a predetermined lighting mode.

ガラス枠18の左右には、音響(例えば、効果音)を発するスピーカ30が備えられている。 The right and left glass frame 18, a speaker 30 for emitting sound (e.g., sound effects) is provided. また、ガラス枠18の上方には照明ユニット11が備えられている。 Further, above the glass frame 18 is the lighting unit 11 is provided. 照明ユニット11の内部には、前述した装飾装置620が備えられている。 Inside the illumination unit 11 is provided with a decorative device 620 described above.

照明ユニット11の右側には、遊技機1において異常が発生したことを報知するための異常報知LED29が備えられている。 To the right of the illumination unit 11, the abnormality notification LED29 for notifying that an abnormality in the gaming machine 1 has occurred is provided.

前面枠3の下部の開閉パネル20には図示しない打球発射装置に遊技球を供給する上皿21が、固定パネル22には灰皿15、下皿23及び打球発射装置の操作部24等が備えられる。 Precision 21 for supplying game balls to hit ball launching device (not shown) at the bottom of the opening and closing panel 20 of the front frame 3, ashtray 15, the operation unit 24 or the like of the lower tray 23 and shot firing device is provided in the fixed panel 22 . 下皿23には、下皿23に貯まった遊技球を排出するための下皿球抜き機構16が備えられる。 The lower tray 23, the lower tray ball vent mechanism 16 for discharging the game balls accumulated in the lower tray 23 is provided. 前面枠3下部右側には、ガラス枠18を施錠するための鍵25が備えられている。 The front frame 3 bottom right, the key 25 to lock the glass frame 18 is provided.

また、遊技者が操作部24を回動操作することによって、打球発射装置は、上皿21から供給される遊技球を発射する。 Furthermore, by a player operating unit 24 operates to rotate, the ball striking the firing device fires a game ball that is supplied from the upper tray 21.

また、上皿21の上縁部には、遊技者からの操作入力を受け付けるための演出ボタン17が備えられている。 Further, the upper edge of the upper tray 21, the performance button 17 for accepting an operation input from the player is provided.

遊技者が演出ボタン17を操作することによって、遊技盤10に設けられた表示装置53(図2参照)における特図変動表示ゲームの演出内容を選択して、表示装置53における特図変動表示ゲームに、遊技者の操作を介入させた演出を行うことができる。 By the player operates the performance button 17, a display device 53 provided on the game board 10 to select the effect contents of Japanese Figure variable display games in (see FIG. 2), JP-view varying display game on the display device 53 a, it is possible to perform an effect obtained by intervening the operation of the player.

なお、特図変動表示ゲームは、発射された遊技球が遊技盤10に備わる第1始動入賞口45(図2参照)又は普通変動入賞装置36(図2参照)の第2始動入賞口に入賞した場合に開始される。 Incidentally, JP-view varying display game, winning the second start winning hole of the first starting winning opening 45 fired gaming balls facilities on the game board 10 (see FIG. 2) or common variations winning device 36 (see FIG. 2) It is initiated when. 特図変動表示ゲームでは、表示装置53において複数の識別情報が変動表示する。 In Japanese view variable display games, the plurality of identification information is variably displayed in the display device 53. そして、変動表示していた識別情報が停止し、停止した識別情報の結果態様が特定の結果態様である場合に、遊技機1の状態が遊技者に有利な状態(特典が付与される状態)である特別遊技状態に遷移する。 Then, the identification information displayed varies stops (state where privilege is granted) the results aspect of stopped identification information when a particular result embodiment, the state of the gaming machine 1 is advantageous state for the player transition to the special game state is.

上皿21の右上部には、遊技者が遊技球を借りる場合に操作する球貸ボタン26、及び、図示しないカードユニットからプリペイドカードを排出させるために操作される排出ボタン27が設けられている。 The upper right portion of the upper tray 21, the balls rental button 26 which the player is operated to rent a game ball, and eject button 27 is provided which is operated to discharge the pre-paid card from the card unit, not shown . これらのボタン26、27の間には、プリペイドカードの残高を表示する残高表示部28が設けられる。 Between these buttons 26 and 27, the balance display unit 28 for displaying the balance of the prepaid card is provided.

図2は、本発明の実施形態の遊技盤10の正面図である。 Figure 2 is a front view of the game board 10 embodiment of the present invention.

図1に示す遊技機1は、内部の遊技領域10a内に遊技球を発射して(弾球して)遊技を行うもので、ガラス枠18のカバーガラスの奥側には、遊技領域10aを構成する遊技盤10が設置されている。 Gaming machine 1 shown in Figure 1, and firing the game ball into the interior of the gaming region 10a (by ball-shooting) performs a game, the back side of the cover glass of the glass frame 18, a game area 10a the game board 10 constituting is installed.

遊技盤10は、各種部材の取付ベースとなる平板状の遊技盤本体10b(木製又は合成樹脂製)を備え、該遊技盤本体10bの前面にガイドレール32で囲まれた遊技領域10aを有している。 The game board 10 is provided with a flat game board body 10b serving as the mounting base of the various members (manufactured by wood or synthetic resin), it has a game area 10a surrounded by the guide rail 32 in front of the recreation board main body 10b ing. また、遊技盤本体10bの前面であってガイドレール32の外側には、前面構成部材33、33、…が取り付けられている。 Further, on the outer side of the game board a front surface of the main body 10b guide rails 32, and front face forming members 33, 33, ... are mounted. そして、このガイドレール32で囲まれた遊技領域10a内に発射装置から遊技球(打球;遊技媒体)を発射して遊技を行うようになっている。 The game ball from the launching device surrounded by a game region 10a in the guide rail 32; and performs a game by firing (hitting game media).

遊技領域10aの略中央には、特図変動表示ゲームの表示領域となる窓部52を形成するセンターケース51が取り付けられている。 The approximate center of the game area 10a, center case 51 to form the window portion 52 to be a display region of JP diagram variable display game is attached. このセンターケース51に形成された窓部52の後方には、複数の識別情報を変動表示する特図変動表示ゲームの演出を実行可能な演出表示装置としての表示装置53が配されるようになっている。 Behind the window portion 52 formed in the center case 51, so that the display device 53 as a viable effect display device an effect of JP diagram variable display game variably displaying a plurality of identification information are arranged ing. この表示装置53は、例えば、液晶ディスプレイを備え、表示内容が変化可能な表示部53aがセンターケース51の窓部52を介して遊技盤10の前面側から視認可能となるように配されている。 The display device 53 includes, for example, a liquid crystal display, are arranged so as changeable display portion 53a is displayed contents is visible from the front side of the game board 10 through the window portion 52 of the center case 51 . なお、表示装置53は、液晶ディスプレイを備えるものに限らず、EL、CRT等のディスプレイを備えるものであってもよい。 The display device 53 is not limited to having a liquid crystal display, EL, may be provided with a display such as a CRT.

センターケース51の窓部52の上端付近には、遊技状態に基づいて動作可能な可動役物60が取り付けられる。 At the upper end vicinity of the window portion 52 of the center case 51, operable movable won game 60 is attached based on the game status.

また、遊技盤10には、普図始動ゲート34と、普図変動表示ゲームの未処理回数を表示する普図記憶表示器47、普図変動表示ゲームを表示する普図表示器35が設けられている。 Also, the game board 10, and Hiroshizu starting gate 34, Hiroshi view memory display 47 to display the outstanding number of Hiroshizu variable display games, Hiroshi diagram display 35 for displaying the Hiroshizu variable display game is provided ing. また、遊技領域10a内には、第1の始動入賞領域をなす第1始動入賞口45と、第2の始動入賞領域をなす第2始動入賞口を有する普通変動入賞装置36と、が設けられている。 Also within the game region 10a, the first starting winning opening 45 constituting the first starting winning regions, ordinary variation winning device 36 having a second start winning hole forming the second starting winning regions, it is provided ing. そして、遊技球が第1始動入賞口45に入賞した場合は、補助遊技として第1特図変動表示ゲームが実行され、遊技球が普通変動入賞装置36に入賞した場合は、補助遊技として第2特図変動表示ゲームが実行されるようになっている。 Then, when the game ball is finished in the first start winning opening 45, the first Japanese view variable display game is executed as an auxiliary game, if the game ball is finished in usual variations winning device 36, first the auxiliary game 2 JP diagram variable display game is adapted to be executed.

また、遊技盤10には、第1特図変動表示ゲームを表示する第1特図表示器38と、第2特図変動表示ゲームを表示する第2特図表示器39と、が設けられている。 Also, the game board 10, the first special symbol display 38 for displaying the first Japanese view variable display games, the second special symbol display 39 for displaying the second JP diagram variable display games, is provided there. また、第1特図変動表示ゲームの未処理回数(第1特図始動記憶)を表示する第1特図記憶表示器48と、第2特図変動表示ゲームの未処理回数(第2特図始動記憶)を表示する第2特図記憶表示器49が設けられている。 Further, the first special symbol memory indicator 48 for displaying the raw number of the first Japanese view variable display game (first Japanese view start memory), unprocessed number of second JP diagram variable display game (second special symbol the second special symbol memory indicator 49 for displaying the start memory) is provided. なお、普図記憶表示器47、普図表示器35、第1特図表示器38、第2特図表示器39、第1特図記憶表示器48、第2特図記憶表示器49は、遊技状態を表す遊技状態表示LED(図示略)と併せて、セグメントLEDとして一体に設けられている。 Incidentally, Hiroshizu storage display 47, Hiroshizu display 35, the first special symbol display 38, the second special symbol display 39, the first special symbol memory indicator 48, the second special symbol memory indicator 49, together with gaming state display LED (not shown) representing the game state, it is integrally provided as segment LED.

さらに遊技領域10aには、上端側が手前側に倒れる方向に回動して開放可能になっているアタッカ形式の開閉扉42aを有し、第1特図変動表示ゲーム、第2特図変動表示ゲームの結果如何によって大入賞口を閉じた状態(遊技者にとって不利な状態)から開放状態(遊技者にとって有利な状態)に変換する特別変動入賞装置42、入賞口などに入賞しなかった遊技球を回収するアウト穴43が設けられている。 More playfield 10a, has a door 42a of the attacker formats upper side is openable by rotating in a direction to fall forward side, the first Japanese view variable display games, the second Japanese view variable display games results special variation winning device 42 for converting an open state from the closed state winning opening (unfavorable condition for the player) (advantageous state for the player) by how, game balls that did not win the like winning opening out holes 43 for recovering is provided. この他、遊技領域10aには、一般入賞口44、44、…、打球方向変換部材としての風車46、多数の障害釘(図示略)などが配設されている。 In addition, in the game region 10a, the general winning opening 44, ..., windmill 46 as the ball striking direction changing member, and a large number of nails (not shown) is disposed.

普図始動ゲート34内には、該普図始動ゲート34を通過した遊技球を検出するためのゲートSW34a(図3参照)が設けられている。 The Hiroshizu starting gate 34, gate SW34a for detecting game balls passing through the 該普 view start gate 34 (see FIG. 3) is provided. そして、遊技領域10a内に打ち込まれた遊技球が普図始動ゲート34内を通過すると、普図変動表示ゲームが行われる。 The game ball that is driven into the playfield 10a is passes through the widely diagram starting gate 34, Hiroshizu variable display game is played.

また、普図変動表示ゲームを開始できない状態中に、普図始動ゲート34を遊技球が通過すると、普図始動記憶数が上限数未満であるならば、普図始動記憶数が1加算されて、当該普図変動表示ゲームが当りとなるか否かを示す乱数が普図始動記憶として一つ記憶される。 Further, in a state that can not initiate Hiroshizu variable display games and the Hiroshizu starting gate 34 gaming ball passes, if Hiroshizu start memory number is less than the upper limit number, Hiroshizu start memory number is incremented by one , a random number that indicates whether the Prussian view variable display game is per is one stored as Prussian view start memory.

普図変動表示ゲームが開始できない状態とは、例えば、普図変動表示ゲームが既に行われ、その普図変動表示ゲームが終了していない状態や、普図変動表示ゲームが当って普通変動入賞装置36が開状態に変換されている状態のことをいう。 The state in which Hiroshizu variable display game can not be started, for example, Hiroshizu variable display game is already done, the Prussian view change state and the display game is not finished, usually change a winning device hit the Hiroshizu variable display game 36 refers to a state of being converted into an open state.

なお、普図変動表示ゲームの始動記憶数は、LEDを備える普図記憶表示器47にて表示される。 Incidentally, Hiroshizu start memory number of variable display game is displayed on a Prussian view memory indicator 47 comprises a LED.

普図変動表示ゲームは、遊技盤10に設けられた普図表示器35で実行されるようになっている。 Hiroshizu variable display games are designed to be run in Hiroshizu indicator 35 provided on the game board 10. なお、表示装置53の表示領域の一部で普図変動表示ゲームを表示するようにしてもよく、この場合は識別図柄として、例えば、数字、記号、キャラクタ図柄などを用い、この識別図柄を所定時間変動表示させた後、停止表示させることにより行うようにする。 Incidentally, it may be displayed widely diagram variable display games in a part of the display area of ​​the display device 53, as in this case identification symbols, for example, numbers, symbols, such as a character pattern using a predetermined this identification symbols after time-varying display, to perform by displaying stopped.

この普図変動表示ゲームの停止表示が特別の結果態様となれば、普図変動表示ゲームが当りとなって、普通変動入賞装置36の開閉部材36a、36aが所定時間(例えば、0.5秒間)開放される。 If stop display of the Prussian Figure variable display games and special results aspect, a per Hiroshizu variable display games, usually closing member 36a of the fluctuation winning device 36, 36a is a predetermined time (e.g., 0.5 seconds ) it is opened. これにより、普通変動入賞装置36に遊技球が入賞しやすくなり、第2特図変動表示ゲームの始動が容易となる。 Accordingly, ordinary variation winning device 36 game ball is likely to win, the start of the second JP diagram variable display games is facilitated.

普通変動入賞装置36は左右一対の開閉部材36a、36aを具備し、第1始動入賞口45の下部に配設される。 Average fluctuation winning device 36 comprises a pair of right and left opening and closing member 36a, a 36a, is arranged under the first start winning opening 45. この開閉部材36a、36aは、常時は遊技球の直径程度の間隔をおいて閉じた状態(遊技者にとって不利な状態)を保持しているが、普図変動表示ゲームの結果が所定の停止表示態様となった場合(普図変動表示ゲームが当りとなった場合)には、駆動装置としてのソレノイド(普電SOL36b、図3参照)によって、逆「ハ」の字状に開いて普通変動入賞装置36に遊技球が流入し易い状態(遊技者にとって有利な状態)に変化させられるようになっている。 The opening and closing member 36a, 36a is normally but holds closed at an interval of approximately the diameter of the game ball (unfavorable condition for the player), Hiroshizu variable display game results given stop display If a manner (when Hiroshizu variable display game became per), the solenoid as a driving device by (Hiroshiden SOL36b, see FIG. 3), usually varies prize open shaped inverted "c" game ball to the apparatus 36 is adapted to be varied to easily state flow (advantageous state for the player).

また、本実施形態の遊技機1は、特図変動表示ゲームの結果態様に基づき、遊技状態として、表示装置53における特図変動表示ゲームの変動表示時間を短縮する時短動作状態(第2動作状態)を発生可能となっている。 Further, the gaming machine 1 of this embodiment, based on the results aspect of JP diagram variable display games, the gaming state, the time-shortening operation state (second operation state to reduce the variation display time of JP diagram variable display game on the display device 53 ) it has become capable of generating. この時短動作状態(第2動作状態)は、普通変動入賞装置36の動作状態が、通常動作状態(第1動作状態)に比べて開放状態となりやすい状態である。 This time reduction operation state (second operating state), the operation state of the common variations winning device 36 is an easy condition to be opened, as compared to the normal operation state (first operating state).

この時短動作状態においては、上述の普図変動表示ゲームの実行時間が、通常動作状態における長い実行時間よりも短くなるように制御され(例えば、10秒が1秒)、これにより、単位時間当りの普通変動入賞装置36の開放回数が実質的に多くなるように制御される。 In this time reduction operation state, the execution time of the aforementioned Hiroshi Figure variable display game is controlled to be shorter than a long running time in the normal operation state (e.g., 1 second, 10 seconds), thereby, per unit time normally open number of variations winning device 36 is controlled so as to be substantially increased. また、時短動作状態においては、普図変動表示ゲームが当り結果となって普通変動入賞装置36が開放される場合に、開放時間が通常動作状態の短い開放時間より長くされるように制御される(例えば、0.3秒が1.8秒)。 In the time reduction operation state, when the common variation winning device 36 resulted per the Hiroshizu variable display game is opened is controlled to open time is longer than a short open time of the normal operation state (for example, 0.3 seconds, 1.8 seconds). また、時短動作状態においては、普図変動表示ゲームの1回の当り結果に対して、普通変動入賞装置36が1回ではなく、複数回(例えば、2回)開放される。 In the time reduction operating state, in response to one per result of Hiroshizu variable display game, rather than the usual variations winning device 36 once, multiple times (e.g., twice) it is opened. さらに、時短動作状態においては普図変動表示ゲームの当り結果となる確率が通常動作状態より高くなるように制御される。 Further, in a time reduction operating state probability results per the Prussian Figure variable display game is controlled to be higher than normal operating conditions. すなわち、通常動作状態よりも普通変動入賞装置36の開放回数が増加され、普通変動入賞装置36に遊技球が入賞しやすくなり、第2特図変動表示ゲームの始動が容易となる。 That is increased ordinary variations opening number of winning device 36 than the normal operating condition, ordinary variation winning device 36 game ball is likely to win, the start of the second JP diagram variable display games is facilitated.

第1始動入賞口45の内部には第1始動口SW45a(図3参照)が備えられ、この第1始動口SW45aによって遊技球を検出することに基づき、補助遊技としての第1特図変動表示ゲームを開始する始動権利が発生するようになっている。 Inside the first starting winning opening 45 provided the first start hole SW45a (see FIG. 3) is based on detecting the game balls by the first start hole SW45a, first Japanese view variably displayed as auxiliary game starting right to start the game is adapted to generate. また、普通変動入賞装置36の内部には第2始動口SW36d(図3参照)が備えられ、この第2始動口SW36dによって遊技球を検出することに基づき、補助遊技としての第2特図変動表示ゲームを開始する始動権利が発生するようになっている。 Further, in the interior of ordinary fluctuation winning device 36 second start hole SW36d (see FIG. 3) is provided, based on detecting game balls by the second start hole SW36d, second JP view change as an auxiliary game so that the start-up right to start the display game occurs.

この第1特図変動表示ゲームを開始する始動権利は、所定の上限数(例えば4)の範囲内で第1始動記憶(特図1始動記憶)として記憶される。 Starting right to start the first Japanese view variable display game is stored as the first start memory within a predetermined upper limit number (for example 4) (special symbol 1 start memory). そして、この第1始動記憶数は、第1特図記憶表示器48に表示される。 Then, the first start memory number is displayed on the first special symbol memory indicator 48. また、第2特図変動表示ゲームを開始する始動権利は、所定の上限数(例えば4)の範囲内で第2始動記憶(特図2始動記憶)として記憶される。 Also, starting the right to start the second JP diagram variable display game is stored as the second start memory within a predetermined upper limit number (for example 4) (special symbol 2 start memory). そして、この第2始動記憶数は、第2特図記憶表示器49にて表示される。 Then, the second start memory number is displayed on a second special symbol memory indicator 49.

そして、第1特図変動表示ゲームが開始可能な状態(第1始動記憶数及び第2始動記憶数が0の状態)で、第1始動入賞口45に遊技球が入賞すると、始動権利の発生に伴って抽出された乱数が第1始動記憶として記憶されて、第1始動記憶数が1加算されるととともに、直ちに第1始動記憶に基づいて、第1特図変動表示ゲームが開始され、この際に第1始動記憶数が1減算される。 Then, the first Japanese view variable display games that can start state (state of the first start memory number and the second start memory number is 0), the game ball to the first start winning opening 45 is winning, starting right generation the random number extracted with stored as the first start-up stored in, together with the first start memory number 1 is added, immediately on the basis of the first start-up storage, the first Japanese view variable display game is started, the first start memory number is decremented when.

また、第2特図変動表示ゲームは第1特図変動表示ゲームよりも優先して実行されるため、第1始動記憶数が0でなくても、第2始動記憶数が0であれば、第2始動入賞口をなす普通変動入賞装置36に遊技球が入賞すると、始動権利の発生に伴って抽出された乱数が第2始動記憶として記憶されて、第2始動記憶数が1加算されるととともに、実行中の第1特図変動表示ゲームが終了後直ちに第2始動記憶に基づいて、第2特図変動表示ゲームが開始され、この際に第2始動記憶数が1減算される。 The second Japanese view variable display game to be executed in priority to the first Japanese view variable display games, not be a first start memory number is 0, if the second start memory number is 0, When a game ball to the usual fluctuations winning device 36 forming the second start winning hole is winning, the random number extracted in accordance with the occurrence of starting rights stored as a second start memory, a second start memory number 1 is added When together, the first Japanese view variable display game running based on the immediate second start memory after completion, is started second JP diagram variable display games, the second start memory number is decremented when this.

一方、第1特図変動表示ゲーム又は第2特図変動表示ゲームが直ちに開始できない状態、例えば、既に第1特図変動表示ゲーム又は第2特図変動表示ゲームが行われ、その特図変動表示ゲームが終了していない状態や、特別遊技状態となっている場合に、第1始動入賞口45に遊技球が入賞すると、第1始動記憶数が上限数未満(例えば、4個未満)ならば、第1始動記憶数が1加算されて、第1始動入賞口45に遊技球が入賞したタイミングで抽出された乱数が第1始動記憶として一つ記憶される。 Meanwhile, when the first Japanese view variable display games or second JP diagram variable display game can not be started immediately, for example, already performed first Japanese view variable display games or second JP diagram variable display games, the Japanese view variable display and state that the game is not finished, if that is the special game state, when a game ball enters the first start winning opening 45 is winning, if the first start memory number is less than the upper limit number (e.g., less than four) first start memory number is incremented by one, random game balls are extracted at the timing of winning the first start winning port 45 is one stored as the first start-up storage.

同様に、この場合に第2始動入賞口をなす普通変動入賞装置36に遊技球が入賞すると、第2始動記憶数が上限数未満(例えば、4個未満)ならば、第2始動記憶数が1加算されて、第2始動入賞口に遊技球が入賞したタイミングで抽出された乱数が第2始動記憶として一つ記憶される。 Similarly, when the ordinary variation winning device 36 forming the second start winning opening in this case is a game ball to winning, the second start memory number is less than the upper limit number (e.g., less than 4), then the second start memory number 1 are added, a random number game balls are extracted at the timing of winning the second start winning hole is one stored as a second start memory.

そして、第1特図変動表示ゲーム又は第2特図変動表示ゲームが開始可能な状態となると、第1始動記憶又は第2始動記憶に基づき第1特図変動表示ゲーム又は第2特図変動表示ゲームが開始される。 When the first Japanese view variable display games or second JP diagram variable display game becomes possible start state, the first Japanese view variable display games or second JP diagram variable display based on the first start memory or second start memory the game is started. このとき、第1特図変動表示ゲームと第2特図変動表示ゲームは同時に実行されることはなく、第2特図変動表示ゲームが第1特図変動表示ゲームよりも優先して実行されるようになっている。 The first Japanese view variable display games and second JP diagram variable display game is not being executed at the same time, the second Japanese view variable display game is executed in priority to the first Japanese view variable display games It has become way.

すなわち、第1始動記憶と第2始動記憶がある場合には、第2特図変動表示ゲームが実行される。 That is, if there is a first start memory and the second start-up storage, the second Japanese view variable display game is executed.

補助遊技としての第1特図変動表示ゲーム、第2特図変動表示ゲームは、遊技盤10に設けられた第1特図表示器38、第2特図表示器39で実行されるようになっており、複数の識別情報を変動表示したのち、所定の結果態様を停止表示することで行われる。 The first Japanese view variable display game as an auxiliary game, the second Japanese view variable display games, the first special symbol display 38 provided on the game board 10, adapted to be executed by the second special symbol display 39 and, after variably displaying a plurality of identification information it is performed by stopping displaying the predetermined result manner. また、表示装置53にて各特図変動表示ゲームに対応して複数種類の識別情報(例えば、数字、記号、キャラクタ図柄など)を変動表示させる特図変動表示ゲームが実行される。 Further, a plurality of types of identification information corresponding to each Japanese Figure variable display game on the display device 53 (e.g., numbers, symbols, such as a character pattern) JP diagram variable display games varying Show is executed. そして、この特図変動表示ゲームの結果として、第1特図表示器38又は第2特図表示器39の表示態様が特別結果態様となった場合には、大当たりとなって特別遊技状態(いわゆる、大当たり状態)となる。 Then, as a result of this Japanese view variable display games, when the display mode of the first special symbol display 38 or the second special symbol display 39 becomes a special result aspect, special game state becomes big hit (so-called , it becomes a big hit state). また、これに対応して表示装置53の表示態様も特別結果態様(例えば、「7,7,7」等のゾロ目数字の何れか)となる。 The display mode of the display device 53 in correspondence with this, a special result aspect (e.g., either repdigit numbers such as "7, 7, 7 ') becomes. なお、遊技機に第1特図表示器38、第2特図表示器39を備えずに、表示装置53のみで特図変動表示ゲームを実行するようにしてもよい。 The first special symbol display 38 to the gaming machine, without a second special symbol display 39, may be executed a Japanese view variable display games only display 53.

また、本実施形態の遊技機1は、特図変動表示ゲームの結果態様に基づき、遊技状態として確変状態(第2確率状態)を発生可能となっている。 Further, the gaming machine 1 of this embodiment, based on the results aspect of JP diagram variable display games, and can generate a probability variation state (second probability state) as gaming state. この確変状態(第2確率状態)は、特図変動表示ゲームでの当り結果となる確率が、通常確率状態(第1確率状態)に比べて高い状態である。 The probability variation state (second random state), the probability of results per in JP diagram variable display games, a higher state than normal probability state (first probability state). なお、第1特図変動表示ゲームと第2特図変動表示ゲームのどちらの特図変動表示ゲームの結果態様に基づき確変状態となっても、第1特図変動表示ゲーム及び第2特図変動表示ゲームの両方が確変状態となる。 Even resulted probability variation state based on the aspect of either JP diagram variable display games first Japanese view variable display games and second JP diagram variable display games, the first Japanese view variable display games and second JP FIG variation both display game becomes the probability variation state. また、確変状態と上述した時短動作状態はそれぞれ独立して発生可能であり、両方を同時に発生することも可能であるし、一方のみを発生させることも可能である。 Further, the time-shortening operating state described above with probability variation state is capable of generating independently, it is also possible to generate both simultaneously, it is also possible to generate only one of.

図3は、本発明の実施形態の遊技機1の構成を示すブロック図である。 Figure 3 is a block diagram showing a configuration of a gaming machine 1 of the embodiment of the present invention.

遊技機1は、遊技を統括的に制御する遊技制御装置500、各種演出を行うために表示装置53及びスピーカ30等を制御する演出制御装置550、遊技球を払い出すために図示しない払出モータを制御する払出制御装置580を備える。 The gaming machine 1, a game controller 500 for generally controlling the game, effect control device 550 for controlling the display device 53 and the speaker 30 or the like in order to perform various effects, the payout motor (not shown) to pay out game balls comprising a dispensing control unit 580 for controlling.

まず、遊技制御装置500について説明する。 First, a description will be given gaming controller 500. 図4では、演出制御装置550について説明する。 In Figure 4, it will be described the effect control device 550.

遊技制御装置500は、遊技用マイコン501、入力I/F(Interface)505、出力I/F(Interface)506、及び外部通信端子507を備える。 Game control device 500 includes a game microcomputer 501, an input I / F (Interface) 505, an output I / F (Interface) 506, and the external communication terminal 507.

遊技用マイコン501は、CPU502、ROM(Read Only Memory)503及びRAM(Random Access Memory)504を備える。 Gaming microcomputer 501 comprises a CPU502, ROM (Read Only Memory) 503 and RAM (Random Access Memory) 504.

CPU502は、遊技を統括的に制御する主制御装置であって、遊技制御を司る。 CPU502 is a main controller for centrally controlling a game, you control the game control. ROM503は、遊技制御のための不変の情報(プログラム、データ等)を記憶している。 ROM503 stores invariant information for game control (program, data, etc.). RAM504は、遊技制御時にワークエリアとして利用される。 RAM504 is used at the time of the game controller as a work area.

外部通信端子507は、遊技制御装置500の設定情報等を検査する検査装置等の外部機器に遊技制御装置500を接続する。 External communication terminal 507 connects the game control unit 500 to the external device of the inspection apparatus that inspects the setting information of the game control unit 500 and the like.

CPU502は、入力I/F505を介して各種入力装置(第1始動口SW45a、第2始動口SW36d、一般入賞口SW44a、ゲートSW34a、カウントSW42d、ガラス枠開放SW18a、前面枠開放SW3a、球切れSW54、振動センサ55、及び磁気センサ56)からの検出信号を受けて、大当り抽選等、種々の処理を行う。 CPU502 include various input devices via the input I / F505 (first start hole SW45a, second start hole SW36d, generally winning opening SW44a, gate SW34a, count SW42d, glass frame opening SW18a, front frame opening SW3a, burn out SW54 , receives the detection signal from the vibration sensor 55, and the magnetic sensor 56), the big hit lottery etc., various processes performed.

第1始動口SW45aは、第1始動入賞口45に遊技球が入賞したことを検出するスイッチである。 First start hole SW45a is a switch game ball to the first start winning port 45 detects that it has won. 第2始動口SW36dは、普通変動入賞装置36の第2始動入賞口に遊技球が入賞したことを検出するスイッチである。 The second start hole SW36d is a switch for detecting that the game ball is finished in the second start winning port of ordinary fluctuation winning device 36.

一般入賞口SWa44a〜44nは、一般入賞口44に遊技球が入賞したことを検出するスイッチである。 Generally winning opening SWa44a~44n is a switch generally winning opening 44 gaming ball is detected that won. ゲートSW34aは、普図始動ゲート34を遊技球が通過したことを検出するスイッチである。 Gate SW34a is a switch for detecting that the game ball passes through the Hiroshizu starting gate 34.

カウントSW42dは、特別変動入賞装置42の大入賞口に遊技球が入賞したことを検出するスイッチである。 Count SW42d is a switch for detecting that the game ball is the special winning hole special variation winning device 42.

ガラス枠開放SW18aは、ガラス枠18が開放されたことを検出するスイッチである。 Glass frame opening SW18a is a switch for detecting that the glass frame 18 is opened. 前面枠開放SW3aは、前面枠3が開放されたことを検出するスイッチである。 Front frame opening SW3a is a switch for detecting that the front frame 3 is opened.

球切れSW54は、遊技機1の内部に貯留され、払い出しに用いられる遊技球の数が所定数以下になったことを検出するスイッチである。 Burns out SW54 is reserved in the gaming machine 1, the number of gaming balls used for dispensing is a switch for detecting that equal to or less than a predetermined number.

振動センサ55は、遊技機1に与えられた振動を検出するセンサであり、遊技機1に振動を与えて、不当に遊技球を獲得する不正を検出する。 Vibration sensor 55 is a sensor for detecting vibration given to the gaming machine 1, by applying vibration to the gaming machine 1, detects illegal to unduly obtain a game ball. 磁気センサ56は、第1始動入賞口45、普通変動入賞装置36の第2始動入賞口、一般入賞口44、特別変動入賞装置42の大入賞口、及び普図始動ゲート34付近に設けられ、磁力を検出するセンサである。 The magnetic sensor 56, the first start winning port 45, second start winning hole of ordinary fluctuation winning device 36, regular winning opening 44, provided special variation winning opening winning device 42, and Hiroshi view near start gate 34, a sensor which detects a magnetic force. 磁気センサ93は、各入賞口付近に磁石を近づけて、遊技領域10aに発射された遊技球を各入賞口に導く不正を検出する。 The magnetic sensor 93 is closer to the magnet in the vicinity of each winning port, detecting fraudulent guiding game ball that is launched into the game region 10a to each winning openings.

また、CPU502は、出力I/F506を介して、第1特図表示器38、第1特図記憶表示器48、第2特図表示器39、第2特図記憶表示器49、普図表示器35、普電SOL36b、大入賞口SOL42b、払出制御装置580、及び演出制御装置550に指令信号を送信して、遊技を統括的に制御する。 Further, CPU 502 via the output I / F 506, a first special symbol display 38, the first special symbol memory indicator 48, the second special symbol display 39, the second special symbol memory indicator 49, Hiroshizu display vessel 35, Hiroshiden SOL36b, winning opening SOL42b, sends a command signal to the payout control device 580 and the attraction control apparatus 550, generally controls the game.

第1特図表示器38には、第1始動入賞口45に遊技球が入賞した場合に補助遊技として実行される第1特図変動表示ゲームが表示される。 The first special symbol display 38, the first Japanese view variable display game game ball to the first start winning opening 45 is performed as an auxiliary game when a winning is displayed. 第1特図記憶表示器48には、所定の上限数の範囲内で記憶される第1特図変動表示ゲームを開始する始動権利である第1始動記憶数が表示される。 The first special symbol memory indicator 48, the first start memory number is a starting right to start the first Japanese view variable display game stored within a predetermined upper limit number are displayed.

第2特図表示器39には、普通変動入賞装置36の大入賞口に遊技球が入賞した場合に補助遊技として実行される第2特図変動表示ゲームが表示される。 The second special symbol display 39, second JP diagram variable display game game ball into the special winning opening ordinary fluctuation winning device 36 is executed as an auxiliary game when a winning is displayed. 第2特図記憶表示器49には、所定の上限数の範囲内で記憶される第2特図変動表示ゲームを開始する始動権利である第2始動記憶数が表示される。 The second special symbol memory indicator 49, the second start memory number is a starting right to start the second JP diagram variable display game stored within a predetermined upper limit number are displayed.

普図表示器35には、遊技球が普図始動ゲート34を通過した場合に行われる普図変動表示ゲームが表示される。 The Hiroshizu display 35, Hiroshi view variable display game game ball is made when passing through the popularization view starting gate 34 is displayed.

普電SOL36bは、普図表示器35で実行される普図変動表示ゲームの停止表示が特別の結果態様となった場合に、開閉部材36a、36aを開放し、普通変動入賞装置36の第2始動入賞口を遊技球が入賞しやすい状態にする。 Hiroshiden SOL36b, when stop display of Prussian Figure variable display game executed on Hiroshizu indicator 35 becomes special result embodiment, closing member 36a, 36a and the open, second common variation winning device 36 game ball is in a state of easily winning the starting winning opening.

大入賞口SOL42bは、第1特図変動表示ゲーム又は第2特図変動表示ゲームの結果が特別の結果態様となり、特別遊技状態となった場合に、特別変動入賞装置42の開閉扉42aを開放して、大入賞口を遊技球が入賞しやすい状態に変換する。 Winning opening SOL42b the first Japanese view variable display games or second JP diagram variable display game result is a special result embodiment, when a special game state, opening the door 42a of the special variation winning device 42 to, the big winning opening game ball into a state that tends to win.

また、遊技制御装置500は、遊技機データを、外部情報端子508を介して、図示しない情報収集端末装置を介して、図示しない遊技場管理装置に出力する。 Also, the game controller 500, the gaming machine data, via the external information terminal 508 via the information collection terminal device (not shown), and outputs the game arcade management device (not shown). 遊技場管理装置は、遊技場に設置された遊技機1の遊技データを収集管理する計算機である。 Game arcade management device is a computer for collecting managing game data of the game machine 1 installed in a game arcade.

また、払出制御装置580は、遊技球が一般入賞口44又は大入賞口に入賞した場合に、入賞した入賞口に対応する数の遊技球の払い出し、又は球貸ボタン26が操作された場合に、所定数の遊技球の払い出しを行う払出指令を遊技制御装置500から受信した場合に、受信した払出指令に基づいて、図示しない払出モータを制御する。 Moreover, dispensing control unit 580, when the gaming ball is finished in general winning hole 44 or the special winning hole, payout of the number of gaming balls corresponding to prize winning opening, or when the ball lending button 26 has been operated , when receiving a payout instruction for performing a payout of a predetermined number of game balls from the game controller 500, based on the payout command received, it controls the dispensing motor, not shown. なお、払出指令には、払い出す遊技球の数が含まれる。 Incidentally, the payout command includes the number of gaming balls to be paid out.

遊技制御装置500は、変動開始コマンド、客待ちデモコマンド、ファンファーレコマンド、確率情報コマンド、及びエラー指定コマンド等を、遊技の状況を示す遊技データとして、出力I/F506を介して、演出制御装置550へ送信する。 Game control unit 500, the variation start command, plying demonstration command, fanfare command, probability information command, and the error specifying command such as a game data that indicates the status of the game, via the output I / F 506, the effect control device 550 to send to.

図4は、本発明の実施形態の演出制御装置550の構成を示すブロック図である。 Figure 4 is a block diagram showing the configuration of a performance control apparatus 550 of an embodiment of the present invention.

演出制御装置550は、遊技制御装置500から入力される遊技データに基づいて、演出内容を決定して、表示装置53、及びスピーカ30を制御するとともに、装飾制御装置610を介して装飾装置620、役物駆動SOL560(ソレノイド)、及び役物駆動MOT(モータ)561を制御する。 Effect control unit 550, based on the game data input from the game controller 500, to determine the effect contents, the display device 53, and controls the speaker 30, the decorative device 620 via the decorative controller 610, character object drive SOL560 (solenoid), and controls the character object driving MOT (motor) 561. 詳細は後述するが、これら装飾装置620、役物駆動SOL560、及び役物駆動MOT561(総称して演出装置という)によって、遊技の演出が行われる。 Although details will be described later, these decorative device 620, the character object drive SOL560, and character object drive MOT561 (collectively referred to as performance apparatus), directing the game is performed. また、演出制御装置550は、演出ボタン17から当該演出ボタン17が操作されたことを示す信号が入力される。 Further, the effect control device 550, a signal indicating that the performance button 17 from the performance button 17 has been operated is inputted.

演出制御装置550は、CPU551、制御ROM552、RAM553、画像ROM554、音ROM555、VDP556、音LSI557、入出力I/F558、電源投入検出回路559、マスタIC570、及び加算器590を備える。 Effect control unit 550 includes a CPU 551, a control ROM 552, RAM553, image ROM554, sound ROM555, VDP556, sound LSI557, output I / F558, the power-on detection circuit 559, the master IC570, and an adder 590.

CPU551は、遊技制御装置500に接続され、遊技制御装置500から指令信号が割込信号(INT)として入力され、入力された指令信号に基づいて、各種演出を制御する主制御装置である。 CPU551 is connected to the game control unit 500, a command signal from the game control unit 500 is input as an interrupt signal (INT), based on the input instruction signal, which is a main controller for controlling various effects. また、CPU551には、マスタIC570の後述するコントローラ574から割込信号が入力されるとともに、VDP556から割込信号が入力される。 Further, the CPU 551, along with an interrupt signal is input from the later-described controller 574 of master IC570, an interrupt signal from VDP556 is input.

なお、CPU551に割込信号が入力されると、CPU551は、現在実行中の処理を中断して、入力された割込信号に対応する処理を実行する。 Incidentally, when an interrupt signal to the CPU 551 is input, CPU 551 suspends the process currently being executed, to execute the processing corresponding to the inputted interrupt signals.

制御ROM552には、演出制御のための不変の情報(プログラム、データ等)が格納されている。 The control ROM552, the invariant information (programs, data, etc.) for the performance control are stored. RAM553は、演出制御時にワークエリアとして利用される。 RAM553 is used at the time of the effect control as a work area.

画像ROM554には、表示装置53に表示される画像データが格納され、画像ROM554はVDP556に接続されている。 The image ROM554, the image data displayed on the display device 53 are stored, the image ROM554 is connected to VDP556. 音ROM555には、スピーカ30から出力される音データが格納され、音ROM555は音LSI557に接続されている。 The sound ROM555, sound data outputted from the speaker 30 is stored, the sound ROM555 is connected to the sound LSI557.

VDP556は、表示装置53への画像出力を制御するプロセッサである。 VDP556 is a processor for controlling the image output to the display device 53. 音LSI557は、スピーカ30からの音声出力を制御する回路である。 Sound LSI557 is a circuit for controlling the audio output from the speaker 30.

なお、VDP556は、表示装置53に表示される画像を更新する周期(1/60秒周期)と同期する同期信号を発生させる同期信号発生手段を備える。 Incidentally, VDP556 comprises synchronizing signal generating means for generating a synchronizing signal synchronized with the period (1/60 second cycle) of updating the image displayed on the display device 53. 同期信号発生手段は、同期信号を発生させるごとに、発生させた同期信号をCPU551に割込信号として入力する。 Synchronizing signal generating means, each for generating a synchronization signal, and inputs the synchronizing signal generated as an interrupt signal to the CPU 551.

入出力I/F558は、演出ボタン17に接続されるインタフェースである。 O I / F558 is an interface connected to the performance button 17.

なお、演出ボタン17は、上皿21の上縁部に設けられ、表示装置53で実行される第1特図変動表示ゲーム又は第2特図変動表示ゲームにおける演出で、遊技者によって操作される。 Incidentally, performance button 17 is provided on the upper edge of the upper tray 21, in effect in the first Japanese view variable display games or second JP diagram variable display game is executed in the display device 53, it is operated by a player .

CPU551、VDP556、RAM553、制御ROM552、音LSI557、及び入出力I/F558はバス563を介してそれぞれ接続されている。 CPU551, VDP556, RAM553, the control ROM 552, the sound LSI557, and input-output I / F558 is connected via a bus 563.

電源投入検出回路559は、演出制御装置550に電源が投入された場合に、マスタIC570の図示しないレジスタをデフォルト状態(すべて0)に初期化するリセット信号を加算器590を介して出力する。 Power-on detection circuit 559, when the power to effect control device 550 is turned on, and outputs a register (not shown) of the master IC570 via the adder 590 a reset signal for initializing the default state (all 0).

また、CPU551は、所定の条件が成立した場合に、リセット信号をバス563を介して入出力I/F558に出力し、入出力I/F558は入力されたリセット信号を加算器590へ出力する。 Further, CPU 551, when a predetermined condition is satisfied, outputs a reset signal to the input-output I / F558 via a bus 563, input-output I / F558 outputs the inputted reset signal to the adder 590.

いずれの場合にもリセット信号は加算器590を介してマスタIC570に入力されるので、電源投入検出回路559及びCPU551の少なくとも一方からリセット信号が出力されていれば、リセット信号がマスタIC570に入力される。 Since the reset signal is inputted to the master IC570 via the adder 590 in each case, if at least one of the power-on detection circuit 559 and CPU551 and a reset signal is output, a reset signal is input to the master IC570 that.

次に、マスタIC570について説明する。 Next, a description will be given of the master IC570.

マスタIC570は、制御対象となる演出装置の装飾制御装置610のアドレスを指定して、指定したアドレスの装飾制御装置610に演出装置の制御内容を出力する。 Master IC570 specifies the address of the decoration control device 610 of the performance apparatus to be controlled, and outputs the contents of control effect device decoration controller 610 at a specified address.

マスタIC570は、接続線Vcc、接続線Vact、接続線SDA、接続線SCL、及び接続線GND(図5参照)の5本の接続線を介して、中継基板(装飾制御装置)600に接続される。 Master IC570 is connected line Vcc, via five connecting lines of the connecting line Vact, connection line SDA, the connection line SCL, and the connection line GND (see Fig. 5), is connected to the relay substrate (decorative controller) 600 that.

接続線Vccは、中継基板600及び装飾制御装置610に電源を供給するための接続線である。 Connecting line Vcc is the connection lines for supplying power to the relay board 600 and the decorative controller 610. 接続線Vactは、演出装置に電源を供給するための接続線である。 Connection lines Vact is a connection line for supplying power to the effect device. 接続線SDAは、演出制御装置550と装飾制御装置610との間でデータを通信するための接続線であり、本実施形態におけるデータ線として機能する。 Connecting line SDA is a connection line for communicating data between the effect control device 550 and the decorative controller 610, which functions as a data line in the present embodiment. 接続線SCLは、接続線SDAでのデータ通信に用いられるクロック信号を入出力するための接続線であり、本実施形態におけるタイミング信号線として機能する。 Connection lines SCL are connecting lines for inputting and outputting a clock signal used for data communication in connecting line SDA, which functions as a timing signal lines in this embodiment. 図5に示す接続線GNDは、接続線Vcc及び接続線Vactで供給される電源のグランドである。 Connecting lines GND shown in FIG. 5 is a ground of power supplied by the connection line Vcc and connection line Vact.

中継基板600と装飾制御装置610との間は、マスタIC570と中継基板600との間と同じく、接続線Vcc、接続線Vact、接続線SDA、接続線SCL、及び接続線GNDを介して接続される。 Between the relay board 600 decoration controller 610, like the between master IC570 and the relay board 600, connecting line Vcc, connection line Vact, connection line SDA, connected connecting line SCL, and via a connection line GND that.

マスタIC570と装飾制御装置610とは、接続線SDA及び接続SCLによって2ライン双方向通信を行う。 Master IC570 and decorative controller 610 performs two lines bidirectional communication by connecting lines SDA and connection SCL.

マスタIC570は、中継基板600及び装飾制御装置610にデータを送信する場合には、まず、接続線SCLの信号レベルをHIGHに維持したまま、接続線SDAの信号レベルをHIGHからLOWに変化させることにより、装飾制御装置610へのデータ出力を開始するためのスタート条件を成立させる(装飾制御装置610に対してスタートコンディションを発行する)。 Master IC570, when sending the data to the relay board 600 and the decoration control device 610, first, while maintaining the signal level of the connection line SCL to HIGH, changing to LOW the signal level of the connection line SDA from HIGH Accordingly, (issues a start condition against decorative controller 610) start condition to establish for starting the data output to the decoration control device 610.

この後、マスタIC570は、接続線SCLの信号レベルをLOWに変更し、接続線SCLの信号レベルがLOWである間に接続線SDAの信号レベルを送信データの最初のビットのレベルに設定し、所定時間後に接続線SCLの信号レベルをLOWからHIGHに変化させる。 Thereafter, the master IC570 changes the signal level of the connection line SCL to LOW, it sets the signal level of the connection line SDA between the signal level of the connection line SCL is LOW level of the first bit of the transmission data, the signal level of the connection line SCL is changed from LOW to HIGH after a predetermined time. 接続線SCLの信号レベルがHIGHに変化すると、装飾制御装置610は接続線SDAの信号レベルを取り込んで、送信データの最初のビットとして認識する。 When the signal level of the connection line SCL is changed HIGH, the decoration controller 610 takes in the signal level of the connection line SDA, recognized as the first bits of the transmission data. 次いで、マスタIC570は、接続線SCLの信号レベルをHIGHからLOWに戻す。 Then, the master IC570 returns to LOW the signal level of the connection line SCL from HIGH.

この手順を1回実行すると、マスタIC570から装飾制御装置610へ1ビットのデータが送信され、最終的にはこの手順が8回繰り返されることで、送信データの8ビット全てがマスタIC570から装飾制御装置610へ送信される(1バイト分のデータが送信される)。 When this procedure is performed once, one bit of data to the decoration controller 610 from the master IC570 is sent, eventually that this procedure is repeated 8 times, all 8 bits of the transmission data decoration control from the master IC570 is transmitted to the device 610 (1-byte data is transmitted).

そして、マスタIC570は、最後の8ビット目のデータを送信し終えて、接続線SCLの信号レベルをHIGHからLOWに戻した際に、接続線SDAを解放して装飾制御装置610からの返答信号を受信することを待機する受信待機状態にする。 Then, the master IC570 is finished sending the last 8 bit data, the signal level of the connection line SCL when returning from HIGH to LOW, the reply signal from the decorative controller 610 releases the connection line SDA to the reception standby state of waiting to receive.

受信待機状態になると、装飾制御装置610は、接続線SDAを介して1ビットの返答信号(後述するACK又はNACK)をマスタIC570に返す。 Becomes a reception standby state, ornamental controller 610 returns reply signal of one bit via the connection line SDA (see below for ACK or NACK) to the master IC570. 次いで、マスタIC570は、接続線SCLの信号レベルをLOWからHIGHに変化させて返答信号のレベルを取り込み、所定時間後に接続線SCLの信号レベルをHIGHからLOWに変化させると、装飾制御装置610は接続線SDAを解放する。 Then, the master IC570 the signal level of the connection line SCL is changed from LOW to HIGH capture the level of response signals, changing to LOW the signal level of the connection line SCL from HIGH after a predetermined time, the decorative controller 610 It releases the connection line SDA.

マスタIC570は、このような1バイト分のデータ送信と1ビット分の返答信号の受信とを交互に繰り返し、装飾制御装置610へ出力すべきデータがすべて出力されるまで継続する。 Master IC570 repeats the reception of such 1-byte data transmission and one bit of the reply signal alternately, the data to be output to the decoration controller 610 continues until all output. マスタIC570は、出力すべきデータの出力が終了した場合には、接続線SCLの信号レベルをHIGHに維持したまま、接続線SDAの信号レベルをLOWからHIGHに変更させることにより、装飾制御装置610へのデータ出力を終了するためのストップ条件を成立させる(装飾制御装置610に対してストップコンディションを発行する)。 Master IC570 is, when the output of the data to be outputted is completed, while maintaining the signal level of the connection line SCL HIGH, the by changing the signal level of the connection line SDA from LOW HIGH, the decoration controller 610 to establish a stop condition for terminating the data output to the (issues a stop condition with respect to the decorative controller 610).

入力用BUF571は、装飾制御装置610から接続線SDAを介して入力されたデータが一時的に記憶される記憶装置である。 Input BUF571 the data input via a connecting line SDA from decorative controller 610 is a storage device that is temporarily stored.

具体的には、マスタIC570が入力モードに設定された場合において、装飾制御装置610からマスタIC570に送信されたデータが、フィルタ575Aによりノイズが除去されて入力用BUF571に一時的に記憶される。 Specifically, when the master IC570 is set in the input mode, data transmitted from the decoration controller 610 to the master IC570 is, the noise by the filter 575A is temporarily stored in the input BUF571 been removed.

出力用BUF572は、装飾制御装置610に接続線SDAを介して出力するデータが一時的に記憶される。 Output BUF572 is data to be output via the connection line SDA decorative controller 610 is temporarily stored.

リセットREG573は、バス563に接続され、CPU551からの指令を受けてリセット信号をコントローラ574に出力する。 Reset REG573 are connected to the bus 563, and outputs a reset signal to the controller 574 receives an instruction from the CPU 551. コントローラ574は、マスタIC570を統括的に制御し、各種処理を実行する。 The controller 574 performs overall control of the master IC570, executes various processes.

フィルタ575Aは、接続線SDAから入力されたデータのノイズを除去する。 Filter 575A removes noise of the data input from the connecting line SDA. ドライバ576Aは、接続線SDAからデータを出力する場合に、トランジスタ578Aが動作可能な電圧をトランジスタ578Aに印加する。 Driver 576A, when outputting the data from the connection line SDA, applies the transistor 578A is operable voltage to the transistor 578A.

図9に示すように接続線SDAには、プルアップ抵抗Rによって所定の電圧が印加されて、接続線SDAはフィルタ575A及びトランジスタ578Aに接続されている。 The connection line SDA 9, a predetermined voltage is applied by the pull-up resistor R, connected line SDA is connected to a filter 575A and the transistor 578A.

トランジスタ578Aは、電力消費を抑えるために電界効果トランジスタ(FET)が用いられており、トランジスタ578Aのゲートはドライバ576Aに接続され、ドレインはプルアップ抵抗Rにより所定の電圧が印加された接続線SDAに接続され、ソースは接地されている。 Transistor 578A is a field effect transistor (FET) is used to reduce power consumption, transistor gates of 578A is connected to the driver 576A, the drain pull-up resistor connection line predetermined voltage is applied by the R SDA It is connected to, and the source is grounded.

トランジスタ578Aのゲートに印加される電圧がトランジスタ578Aを動作させる所定値よりも小さければ、ドレインとソースとの間に電流が流れないので、接続線SDAに印加された電圧は降下せず、その結果、接続線SDAはHIGHレベルとなる。 It is smaller than a predetermined value the voltage applied to the gate of the transistor 578A operates the transistors 578A, since no current flows between the drain and the source, the voltage applied to the connection line SDA does not drop, the result connection lines SDA becomes HIGH level. 一方、トランジスタ578Aのゲートに印加される電圧がトランジスタ578Aを動作させる所定値以上であれば、所定値の電圧が印加されたドレインから接地されているソースへ電流が流れることによって、接続線SDAの電圧が低下し、その結果、接続線SDAはLOWレベルとなる。 On the other hand, the voltage applied to the gate of the transistor 578A is equal to or greater than a predetermined value to operate the transistor 578A, the current flows to the source voltage of a predetermined value is grounded from applied drain connection line SDA voltage decreases, as a result, the connection line SDA becomes LOW level.

なお、トランジスタ578Aは、10ミリアンペア程度の電流をドレインからソースへ流しても破損しない仕様のものを用いている。 In addition, transistor 578A is used as a of about 10 mA current from the drain of the specification that does not damage be flowed to the source. このため、接続線SDAには、通常のI 2 Cバス使用で用いられる電流値よりもはるかに大きい10ミリアンペア程度の電流を流すことが可能であり、演出制御装置550と装飾制御装置610との間のデータ送信が、ノイズによる障害に耐えうる構成となっている。 Therefore, the connection line SDA, it is possible to flow a much larger 10 mA current of about than the current value used in the conventional I 2 C bus, with the effect control device 550 and the decorative controller 610 data transmission between has a structure capable of withstanding the failure due to noise.

ドライバ576Aは、データを接続線SDAから出力する場合に、トランジスタ578Aにドレインとソースとの間に電流を流すためにトランジスタ578Aのゲートにトランジスタ578Aが動作可能な値の電圧を印加する。 Driver 576A, when outputting the data from the connection line SDA, a voltage of the gate in the transistor 578A is operable values ​​of transistors 578A for conducting the current between the drain and the source in the transistor 578A. そして、ドライバ576Aは、接続線SDAの電圧を、HIGHレベル又はLOWレベルに設定することによって、データを接続線SDAから出力する。 The driver 576A the voltage of the connection line SDA, by setting the HIGH level or LOW level, and outputs the data from the connection line SDA.

また、フィルタ575Bは、接続線SCLから入力されたデータのノイズを除去する。 The filter 575B removes noise of the data input from the connecting line SCL. ドライバ576Bは、接続線SCLからデータを出力する場合に、トランジスタ578Bが動作可能な電圧をトランジスタ578Bに印加する。 The driver 576B, when outputting the data from the connection line SCL, and applies the transistor 578b is operable voltage to the transistor 578b.

図9に示すように接続線SCLは、プルアップ抵抗Rによって所定の電圧が印加されて、接続線SDAはフィルタ575B及びトランジスタ578Bに接続されている。 Connection lines SCL as shown in FIG. 9, a predetermined voltage is applied by the pull-up resistor R, connected line SDA is connected to the filter 575B and transistor 578b.

トランジスタ578Bは、電力消費を抑えるために電界効果トランジスタ(FET)が用いられており、トランジスタ578Bのゲートはドライバ576Bに接続され、ドレインはプルアップ抵抗Rにより所定の電圧が印加された接続線SCLに接続され、ソースは接地されている。 Transistor 578B has a field effect transistor (FET) is used to reduce power consumption, the gate of the transistor 578B is connected to the driver 576 b, the drain is connected to line SCL to which a predetermined voltage is applied by the pull-up resistor R It is connected to, and the source is grounded.

トランジスタ578Bのゲートに印加される電圧がトランジスタ578Bを動作させる所定値よりも小さければ、ドレインとソースとの間に電流が流れないので、接続線SCLに印加された電圧は降下せず、その結果、接続線SCLはHIGHレベルとなる。 It is smaller than a predetermined value the voltage applied to the gate of the transistor 578b operates the transistor 578b, since no current flows between the drain and the source, the voltage applied to the connection line SCL is not lowered, resulting connection lines SCL becomes HIGH level. 一方、トランジスタ578Bのゲートに印加される電圧がトランジスタ578Bを動作させる所定値以上であれば、所定値の電圧が印加されたドレインから接地されているソースへ電流が流れることによって、接続線SCLの電圧が低下し、その結果、接続線SCLはLOWレベルとなる。 On the other hand, if the voltage applied to the gate of the transistor 578b is larger than a predetermined value to operate the transistor 578b, the current flows to the source voltage of a predetermined value is grounded from the applied drain connection line SCL voltage decreases, as a result, the connection line SCL becomes LOW level.

なお、トランジスタ578Bは、10ミリアンペア程度の電流をドレインからソースへ流しても破損しない仕様のものを用いている。 It should be noted that the transistor 578B is used as the order of 10 mA current from the drain of the specification that does not damage be flowed to the source. そのため、接続線SCLには、通常のI 2 Cバス使用で用いられる電流値よりもはるかに大きい10ミリアンペア程度の電流を流すことが可能であり、演出制御装置550と装飾制御装置610との間のデータ送信が、ノイズによる障害に耐えうる構成となっている。 Therefore, the connection line SCL, it is possible to flow the normal I 2 C about much larger 10 mA than the current value used in bus current, between the effect control device 550 and the decorative controller 610 transmission of data has a structure capable of withstanding the failure due to noise.

ドライバ576Bは、クロック信号を接続線SCLから出力する場合に、トランジスタ578Bにドレインとソースとの間に電流を流すためにトランジスタ578Bのゲートにトランジスタ578Bが動作可能な値の電圧を印加する。 The driver 576B is, when outputting a clock signal from the connecting line SCL, and a voltage of the gate in the transistor 578b is operable values ​​of the transistors 578b in order to flow a current between the drain and the source to the transistor 578b. そして、ドライバ578Bは、接続線SCLの電圧を、HIGHレベルとLOWレベルとに繰り返し変化させることによって、クロック信号を接続線SCLから出力する。 The driver 578B is the voltage of the connection line SCL, by repeatedly changed to the HIGH level and LOW level and outputs a clock signal from the connecting line SCL.

電源投入リセット回路577は、マスタIC570に電源が投入されて、電源投入リセット回路577内の電圧が所定値に達した場合に、入力用BUF571及び出力用BUF572などの記憶領域をデフォルト状態にするためのリセット信号をコントローラ574に出力する。 Power-on reset circuit 577, with the power to the master IC570 is turned on when the voltage of the power-on reset circuit 577 reaches a predetermined value, to the default state storage area such as input BUF571 and output BUF572 and it outputs a reset signal to the controller 574.

次に、中継基板600及び装飾制御装置610について説明する。 Next, a description will be given relay board 600 and the decorative controller 610.

なお、中継基板600は、装飾制御装置610のうちマスタIC570に直接接続される、つまり最も上流側に位置するものである。 The relay board 600 is directly connected to the master IC570 of decoration controller 610, that is, one located on the most upstream side.

装飾装置620は、装飾制御装置610に設けたI 2 CI/Oエクスパンダ615(図6で後述)によって制御され、電流を流すことによって光が点滅して演出を行う発光装置であり、例えばLEDなどで構成される。 Decorative device 620 is controlled by the decoration controller I 2 provided 610 CI / O expander 615 (described later in FIG. 6), a light emitting device that performs rendering by light flashes by passing current, for example, LED It consists of such. 役物駆動ソレノイド(SOL)560は、電流が流れると往復動作する装置であり、遊技盤10に配置される図示しない装飾のための役物を可動させて演出を行う。 Character object drive solenoid (SOL) 560 is a device that reciprocates the current flows, carries out an effect by moving the character object for decoration (not shown) disposed on the game board 10. 役物駆動モータ(MOT)561は、電流が流れると回転動作する装置であり、可動役物60を可動させて演出を行う。 Character object drive motor (MOT) 561 is a device for rotational operation with current flow, perform directing movable won game 60 by moving. 役物駆動ソレノイド(SOL)560及び役物駆動モータ(MOT)561も、装飾制御装置610に設けたI 2 CI/Oエクスパンダ615によって制御される。 Character object drive solenoid (SOL) 560 and character object drive motor (MOT) 561 is also controlled by the I 2 CI / O expander 615 provided in the decorative controller 610.

なお、役物駆動SOL560が可動役物60を可動させてもよいし、役物駆動MOT561が図示しない役物を可動させてもよい。 Incidentally, the character object drive SOL560 may also be movable movable won game 60, the character object drive MOT561 may also be movable character object (not shown).

演出制御装置550と中継基板600との接続方法、及び中継基板600と中継基板600以外の装飾制御装置610との接続方法は、図5で詳細を説明する。 Method of connecting the effect control device 550 and the relay substrate 600, and a method of connecting the relay board 600 and the decorative controller 610 other than the relay board 600 will be described with reference to FIG. 装飾制御装置610は、図6〜図10で詳細を説明する。 Decoration controller 610 will be described with reference to Figures 6-10.

図5は、本発明の実施形態の装飾制御装置610A〜610Fの接続の説明図である。 Figure 5 is an explanatory view of the connection of the decorative controller 610A~610F embodiment of the present invention. なお、説明の都合上、装飾制御装置610として、1個の中継基板600と、6個の装飾制御装置610A〜610Fを図示しているが、実際には、遊技機の仕様に対応して必要な数の装飾制御装置610が接続されている。 For convenience of explanation, as a decorative controller 610, and one of the relay substrate 600, are illustrated six decoration controller 610A~610F, in fact, need to correspond to the specifications of the game machine the number of decorative controller 610 is connected to a.

演出制御装置550は、接続線Vcc、接続線Vact、接続線SDA、接続線SCL、及び接続線GND(以下、この5本の接続線を一つのハーネスという)を介して演出制御装置550と接続される。 Connection effect control device 550, connecting line Vcc, connection line Vact, connection line SDA, the connection line SCL, and the connection line GND (hereinafter, referred to as a harness of this 5 connection lines) and the effect control device 550 via the It is.

中継基板600には、二つの装飾制御装置610A及び610Dがそれぞれハーネスによって並列に接続される。 The relay board 600 are connected in parallel by two decorative controller 610A and 610D harness respectively.

装飾制御装置610Aにはハーネスを介して装飾制御装置610Bが接続され、装飾制御装置610Bにはハーネスを介して装飾制御装置610Cが接続される。 The decoration controller 610A is connected to the decorative controller 610B via the harness, decoration controller 610C are connected via the harness to the decoration controller 610B.

一方、装飾制御装置610Dにはハーネスを介して装飾制御装置610Eが接続され、装飾制御装置610Eにはハーネスを介して装飾制御装置610Fが接続される。 On the other hand, the decorative controller 610D decoration controller 610E are connected via the harness, decoration controller 610F is connected via a harness to the decoration controller 610E.

各装飾制御装置610は、ハーネスを自身に接続するための取付口となるコネクタを備える。 Each decorative controller 610 is provided with a connector comprising a mounting port for connecting a harness to itself. このコネクタは各装飾制御装置610で共通であるので、接続線を接続順の誤配線を防止できる。 This connector because it is common to the decorative controller 610 can prevent the connection order of the faulty wiring connecting lines.

ここで、装飾制御装置610に設けたI 2 CI/Oエクスパンダ615(図6で後述)が装飾装置620を制御する方法について説明する。 Here, I 2 CI / O expander 615 provided in the decorative controller 610 (described later in FIG. 6) will be described a method of controlling a decorative device 620.

演出制御装置550は、遊技制御装置500から入力された遊技データに基づいて、演出内容を決定する。 Effect control unit 550, based on the game data input from the game controller 500 to determine the effect contents. そして、演出制御装置550は、決定された演出内容で装飾制御装置610を制御するために、制御対象となる装飾制御装置610のアドレス(I 2 CI/Oエクスパンダ615のアドレス)と演出内容を示す演出データとを含む演出制御データを中継基板600に出力する。 The effect control device 550, in order to control the decoration control device 610 at the determined effect contents, effect contents and addresses of decorative controller 610 to be controlled (the address of the I 2 CI / O expander 615) and it outputs the effect control data including the presentation data shown in the relay board 600. このとき、演出制御データは、中継基板600を介して演出制御装置550に接続されるすべての装飾制御装置610に対して接続線SDAから出力される。 In this case, the effect control data is output from the connection line SDA to all the decoration control device 610 which is connected to the attraction control apparatus 550 via the relay board 600. このため、マスタIC570は、マスタIC570に接続されるすべての装飾制御装置610を制御可能である。 Therefore, the master IC570 is controllable all decorative controller 610 which is connected to the master IC570.

各装飾制御装置610には、一意なアドレスが予め設定されているので、演出制御データが入力されると、入力された演出制御データに含まれるアドレスと設定されているアドレスとが一致するか否かを判定する。 Each decorative controller 610, which are set unique address in advance, whether the effect control data is input, and the address set to the address contained in the input presentation control data to match whether determines whether or not. そして、入力された演出制御データに含まれるアドレスと設定されているアドレスとが一致すると判定された場合には、装飾制御装置610のI 2 CI/Oエクスパンダ615は、演出制御データに含まれる演出データに基づいて、装飾装置620を制御するとともに、8ビット目のデータが入力された直後に返答信号をマスタIC570に出力する。 Then, if the address set to the address included in the input effect control data is determined to match, I 2 CI / O expander 615 decoration controller 610 is included in the presentation control data based on the effect data, it controls the decoration unit 620, and outputs a response signal to the master IC570 immediately after the 8 bit data is input.

このように、装飾制御装置610は、演出制御装置550からの指令に基づく制御を行うので、演出制御装置550と装飾制御装置610との関係は、演出制御装置550のマスタIC570がマスタであり、装飾制御装置610のI 2 CI/Oエクスパンダ615がスレーブである。 Thus, the decorative control device 610, since the control based on the command from the performance control unit 550, the relationship between the effect control device 550 and the decorative controller 610, the master IC570 of the effect control device 550 is the master, I 2 CI / O expander 615 decoration controller 610 is the slave.

図5では、装飾制御装置610の制御対象が装飾装置620である場合について説明したが、装飾制御装置610の制御対象が役物駆動SOL560や役物駆動MOT561であってもよい。 In Figure 5, the control target of the decoration control device 610 has been described for the case where a decorative device 620, the control target of the decoration control device 610 may be a character object drive SOL560 and character object drive MOT561.

図6は、本発明の実施形態の装飾制御装置610のブロック図である。 Figure 6 is a block diagram of a decorative control device 610 embodiments of the present invention.

図6では、装飾制御装置610の内部に装飾装置620であるLEDを備える装飾制御装置610(図6の下側の装飾制御装置610)と、外部の装飾装置620に接続される装飾制御装置610(図6の中央の装飾制御装置610)と、について説明する。 In Figure 6, the decorative controller 610 comprising a LED which is an internal decoration 620 decoration controller 610 (the lower side of the decorative controller 610 of FIG. 6), decorative controller is connected to an external decorative device 620 610 and (central decoration controller 610 of FIG. 6), will be described.

まず、装飾制御装置610の内部にLEDを備える装飾制御装置610について説明する。 First, a description will be given decorative controller 610 comprising a LED inside decoration controller 610.

図6の下側の装飾制御装置610は、I 2 CI/Oエクスパンダ615及びLED(装飾装置20)を備える。 Lower decorative controller 610 of FIG. 6 comprises I 2 CI / O expander 615 and LED (decoration device 20). 接続線SDA及び接続線SCLは、装飾制御装置610内で二つに分岐し、一方は、そのまま次の装飾制御装置610に出力される。 Connecting lines SDA and the connection line SCL is branched into two by the decoration control device 610, one is outputted as it is in the subsequent decoration controller 610. 他方は、I 2 CI/Oエクスパンダ615に接続される。 The other is connected to I 2 CI / O expander 615.

また、I 2 CI/Oエクスパンダ615の出力側には、制御対象となる装飾装置620が接続される。 Further, the output side of the I 2 CI / O expander 615, the decorative unit 620 is connected to be controlled. 2 CI/Oエクスパンダ615の出力側は、図7で説明するポート0〜15によって構成される。 The output side of the I 2 CI / O expander 615 is constituted by a port 0-15 described in FIG. さらに、装飾制御装置610のすべてのポートが、図8Aで後述する電流制限抵抗R0〜R15を介して、内部のLEDに接続されている。 Furthermore, all ports of the decorative controller 610, via a current limiting resistor R0~R15 described later in FIG. 8A, and is connected to the internal the LED. なお、この電流制限抵抗R0〜R15も、装飾制御装置610に備えられている。 Note that this current limiting resistor R0~R15 is also provided in the decorative controller 610.

前述したように、I 2 CI/Oエクスパンダ615は、演出制御装置550から入力された演出制御データに含まれるアドレスと、当該I 2 CI/Oエクスパンダ615に設定されているアドレスとが一致する場合にのみ、演出制御データに含まれる装飾データに基づいて、I 2 CI/Oエクスパンダ615に接続されている装飾装置620を制御する。 As described above, I 2 CI / O expander 615 includes an address included in the presentation control data inputted from the performance control unit 550, the address set to the I 2 CI / O expander 615 matches when only on the basis of the decoration data included in the presentation control data to control the decoration device 620 connected to the I 2 CI / O expander 615.

次に、外部の装飾装置620に接続される装飾制御装置610について説明する。 Next, a description will be given decorative controller 610 which is connected to an external decorative device 620.

図6の中央の装飾制御装置610は、I 2 CI/Oエクスパンダ615及びLED(装飾装置20)を備え、装飾制御装置610の外部に接続される装飾装置基板625に備わるLEDに電流を流すための接続線、装飾装置基板625のLEDに電源電圧を供給する接続線、及び、グランドに接地する接続線を介して、装飾制御装置610と装飾装置基板625とが接続される。 Central decoration controller 6 610 has a I 2 CI / O expander 615 and LED (decoration device 20), a current flows to the LED included in the decorative device substrate 625 to be connected to an external decoration controller 610 connecting lines for, LED connection line for supplying a power supply voltage of the decorative device substrate 625, and, via a connecting line grounded, and decoration controller 610 and the decorative device substrate 625 is connected.

装飾装置基板625は、I 2 CI/Oエクスパンダ615を備えておらず、LEDのみを備えた基板である。 Decorative device substrate 625 is not provided with a I 2 CI / O expander 615, a substrate having an LED only. この場合、装飾装置基板625に備えたLEDに接続される電流制限抵抗(図8A)を、装飾装置基板625に設けることになるが、I 2 CI/Oエクスパンダ615が備えられた装飾制御装置610に設けてもよい。 In this case, the current limiting resistor connected to the LED with a decorative device substrate 625 (FIG. 8A), but will be provided on the decorative device substrate 625, decorative control device provided with I 2 CI / O expander 615 it may be provided to 610.

なお、装飾装置基板625に設けたLEDの数に対応して、装飾制御装置610から装飾装置基板625へ渡されることになる、これらのLEDに電流を流すための接続線の数が決定される。 Incidentally, in response to the number of LED provided on the decorative device substrate 625 will be passed from the decorative controller 610 to the decorative device substrate 625, the number of connection lines are determined for supplying a current to these LED . 例えば、装飾装置基板625に二つのLEDを備えた場合には、I 2 CI/Oエクスパンダ615のポートとLEDVを接続する2本の制御線と、Vledを供給する電源線が1本とが、少なくとも必要となる。 For example, when provided with two LED decorative device substrate 625, and two control lines that connect the ports and LEDV of I 2 CI / O expander 615, power line for supplying a Vled there is a one , is at least necessary.

そして、中央の装飾制御装置610に設けられたI 2 CI/Oエクスパンダ615も、演出制御装置550から入力された演出制御データに含まれるアドレスと、当該I 2 CI/Oエクスパンダ615に設定されているアドレスとが一致する場合にのみ、演出制御データに含まれる装飾データに基づいて、I 2 CI/Oエクスパンダ615に接続されている装飾装置620を制御する。 Then, I 2 CI / O expander 615 provided in the center of the decorative controller 610 also includes an address included in the presentation control data inputted from the performance control unit 550, set in the I 2 CI / O expander 615 only if the address that is match, on the basis of the decoration data included in the presentation control data to control the decoration device 620 connected to the I 2 CI / O expander 615. この場合、中央の装飾制御装置610に設けられた装飾装置620と、装飾装置基板625に設けられた装飾装置620の両方が、I 2 CI/Oエクスパンダ615によって制御される。 In this case, the decorative device 620 provided in the center of the decorative controller 610, both decorative device 620 provided on the decoration device substrate 625 is controlled by I 2 CI / O expander 615.

このように、装飾装置基板625を設けて、装飾制御装置610から一部の装飾装置(LED)を分離させることで、離れた箇所に配置されたLEDであっても、共通のI 2 CI/Oエクスパンダ615により制御することができる。 Thus, by providing a decorative device substrate 625, by separating a portion of the decorative device (LED) from decorative controller 610, it is an LED that is disposed at a remote location, common I 2 CI / O Aix can be controlled by the Panda 615.

なお、装飾制御装置610は、装飾装置620の代わりに、役物駆動SOL560や役物駆動MOT561を接続し、これらを制御してもよいが、詳細は、図8Bで後述する。 Incidentally, decoration controller 610, instead of the decoration device 620 connects the character object driving SOL560 and character object drive MOT561, may control these, but details will be described later with reference to FIG 8B.

図7は、本発明の実施形態のI 2 CI/Oエクスパンダ615のブロック図である。 Figure 7 is a block diagram of a I 2 CI / O expander 615 embodiments of the present invention.

2 CI/Oエクスパンダ615は、接続線SDAに接続されるトランジスタ630、接続線SDAに接続されるフィルタ631、接続線SDAに接続されるドライバ632、接続線SCLに接続されるフィルタ633、バスコントローラ634、出力設定レジスタ635、出力コントローラ636、I 2 CI/Oエクスパンダ615の出力側の各ポート0〜15に接続されるドライバ637、各ポート0〜15に接続されるトランジスタ638A〜638P、及びリセット信号発生回路639を備える。 I 2 CI / O expander 615, the transistor 630 is connected to the connection line SDA, filter 631 connected to the connection line SDA, the driver 632 is connected to the connection line SDA, filter 633 connected to the connection line SCL, bus controller 634, the output setting register 635, the output controller 636, I 2 CI / O Aix driver 637 which is connected to each port 0-15 of the output side of the expander 615, the transistor is connected to each port 0-15 638A~638P , and a reset signal generating circuit 639.

フィルタ631は、接続線SDAに接続され、接続線SDAから入力されたデータのノイズを除去し、ノイズが除去されたデータをバスコントローラ634に出力する。 Filter 631 is connected to the connection line SDA, to remove noise in the input data from the connection line SDA, and outputs the noise has been removed data to the bus controller 634. ドライバ632は、返答信号を接続線SDAから出力する場合に、トランジスタ630が動作可能な電圧をトランジスタ630に印加する。 Driver 632, when outputting a reply signal from the connection line SDA, applies the transistor 630 can operate the voltage to the transistor 630.

ドライバ632は、接続線SDAからデータ(返答信号)を出力する場合に、トランジスタ630が動作可能な電圧をトランジスタ630に印加する。 Driver 632, when outputting the data (response signal) from the connection line SDA, applies the transistor 630 can operate the voltage to the transistor 630.

トランジスタ630は、電力消費を抑えるために電界効果トランジスタ(FET)が用いられており、トランジスタ630のゲートはドライバ631に接続され、ドレインはプルアップ抵抗R(図4参照)により所定の電圧が印加された接続線SDAに接続され、ソースは接地されている。 Transistor 630 is a field effect transistor (FET) is used to reduce power consumption, the gate of the transistor 630 is connected to the driver 631, the drain by a pull-up resistor R (see FIG. 4) a predetermined voltage is applied is connected to the connection line SDA, the source is grounded.

トランジスタ630のゲートに印加される電圧がトランジスタ630を動作させる所定値よりも小さければ、ドレインとソースとの間に電流が流れない。 It is smaller than a predetermined value the voltage applied to the gate of the transistor 630 to operate the transistor 630, a current does not flow between the drain and the source. 一方、トランジスタ630のゲートに印加される電圧がトランジスタ630を動作させる所定値以上であれば、所定値の電圧が印加されたドレインから接地されているソースへ電流が流れることによって、接続線SDAの電圧が低下する。 On the other hand, the voltage applied to the gate of the transistor 630 is equal to or greater than a predetermined value to operate the transistor 630, the current flows to the source voltage of a predetermined value is grounded from applied drain connection line SDA the voltage drops. なお、トランジスタ630は、10ミリアンペア程度の電流をドレインからソースへ流しても破損しない仕様のものを用いている。 The transistor 630 is used as an about 10 mA current from the drain of the specification without damage be flowed to the source.

ドライバ632は、データ(返答信号)を接続線SDAから出力する場合に、トランジスタ630にドレインとソースとの間に電流を流すためにトランジスタ630のゲートにトランジスタ630が動作可能な値の電圧を印加する。 The driver 632 is applied to a case of outputting data (response signal) from the connection line SDA, the voltage of the gate in the transistor 630 is operational value of the transistor 630 to flow a current between the drain and the source in the transistor 630 to. そして、ドライバ632は、接続線SDAの電圧をHIGHからLOWへ繰り返し変化させることによって、データを接続線SDAから出力する。 The driver 632, by repeatedly changing the voltage of the connection line SDA from HIGH to LOW, and outputs the data from the connection line SDA.

フィルタ633は、接続線SCLに接続され、接続線SCLから入力されたデータのノイズを除去し、ノイズが除去されたデータをバスコントローラ634に出力する。 Filter 633 is connected to the connection line SCL, to remove noise in the input data from the connection line SCL, and outputs the noise has been removed data to the bus controller 634.

また、I 2 CI/Oエクスパンダ615には、当該I 2 CI/Oエクスパンダ615に備わるアドレス設定用端子A0〜A3によって固有のアドレスが設定されており、バスコントローラ634に入力されている。 In addition, the I 2 CI / O expander 615, is set a unique address by the address setting terminals A0~A3 provided in the I 2 CI / O expander 615 is input to the bus controller 634.

バスコントローラ634は、接続線SDAから入力されたデータのアドレスがI 2 CI/Oエクスパンダ615に設定されたアドレスと一致するか否かを判定し、一致している場合に当該データを取り込み、取り込んだデータにより出力設定レジスタ635を更新する。 The bus controller 634, the address of the data input from the connecting line SDA is determined whether it matches the address set in the I 2 CI / O expander 615 takes the data when they coincide, the captured data to update the output setting register 635.

また、バスコントローラ634は、SCL接続線の信号レベルのLOWからHIGHへの変化回数が8回に達し8ビット目のデータを取り込んだ後、SCL接続線の信号レベルがHIGHからLOWへ変化すると、返答信号を接続線SDAからマスタIC570に出力する。 The bus controller 634 after taking the 8 bit data reaches the number of changes from LOW to HIGH of the signal level of the SCL connection line eight times, the signal level of the SCL connection line is changed from HIGH to LOW, outputting a response signal from the connection line SDA to the master IC570. さらに、SCL接続線の信号レベルがLOWからHIGHへ変化することが確認され、再度SCL接続線の信号レベルがHIGHからLOWへ変化すると、接続線SDAを開放する。 Further, it was confirmed that the signal level of the SCL connection line is changed from LOW to HIGH, the signal level again SCL connection line is changed from HIGH to LOW, to open the connection line SDA. つまり、SCL接続線の信号レベルのLOWからHIGHへの変化回数が9回になるタイミングで返答信号を出力する。 In other words, the number of changes from the signal level of the LOW of SCL connection line to HIGH outputs a reply signal at a timing to be 9 times.

出力設定レジスタ635には、当該I 2 CI/Oエクスパンダ615の動作モードやポート0〜15の出力状態が設定される。 The output setting register 635, the output state of the operation mode and ports 0-15 of the I 2 CI / O expander 615 is set. また、リセット信号が出力設定レジスタ635に入力されることによって、出力設定レジスタ635は、すべてのポート0〜15に電流が流れないように初期状態に設定される。 Further, by the reset signal is input to the output setting register 635, the output setting register 635, the current to all ports 0-15 are set to an initial state so as not to flow.

出力コントローラ636は、出力設定レジスタ635に設定されたデータに基づいて、ポートドライバ637を介して、各ポート0〜15に接続された演出装置に電流を流すことによって、演出装置の出力状態を実際に制御する。 The output controller 636, based on the set output setting register 635 data, through the port driver 637, by flowing a current to the effect device connected to each port 0-15, the output state of the performance apparatus actually to control to.

ドライバ637は、ポートに電流を流す場合に、電流を流すポートに接続されるトランジスタ638A〜638Pが動作可能な電圧を当該トランジスタに印加する。 Driver 637, when the current flows to the port, the transistor 638A~638P connected to the port passing a current is applied operable voltage to the transistor.

トランジスタ638A〜638Pのゲートはドライバ637に接続され、ドレインは図8A及び図8Bに示すように演出装置を動作させるための電圧が印加された接続線に接続するポート端子に接続され、ソースは接地されている。 The gate of the transistor 638A~638P is connected to the driver 637, the drain is connected to the port terminal connected to the connection line voltage is applied to operate the effect device as shown in FIGS. 8A and 8B, the source is grounded It is.

トランジスタ638A〜638Pのゲートに印加される電圧がトランジスタ638A〜638Pを動作させる所定値よりも小さければ、ドレインとソースとの間に電流が流れない。 It is smaller than a predetermined value the voltage applied to the gate of the transistor 638A~638P operates the transistor 638A~638P, no current flows between the drain and the source. 一方、638A〜638Pのゲートに印加される電圧がトランジスタ638を動作させる所定値以上であれば、図8Aに示す電源Vled、又は図8Bに示す電源Vmotや電源Vsolからゲートに印加されている所定の電圧が、トランジスタ638のドレインを介して接地されているソースへ電流が流れることによって、ポート端子に接続された演出装置の出力状態を制御できる。 On the other hand, if the voltage applied to the gate of 638A~638P more than a predetermined value to operate the transistor 638, it is applied power is shown in FIG. 8A Vled, or from the power Vmot or power Vsol shown in FIG. 8B to the gate predetermined voltage of, by current to the source which is grounded flows through the drain of the transistor 638 can control the output state of the connected effect device to the port pin.

また、装飾制御装置610のI 2 CI/Oエクスパンダ615は、I 2 CI/Oエクスパンダ615のポート端子に接続された全ての演出装置を同時期に制御することが可能であるので、I 2 CI/Oエクスパンダ615のポート端子に接続された一つの演出装置を一つのグループとして制御することができる。 Also, I 2 CI / O expander 615 decoration controller 610, since all of the effect device connected to the port terminal of the I 2 CI / O expander 615 can be controlled at the same time, I one effect device connected to the 2 CI / port pins O expander 615 can be controlled as a group.

そして、各装飾制御装置610に備わるI 2 CI/Oエクスパンダ615同士は、互いに異なるアドレスが割り当てられているので、演出装置が複数のグループに分割された形態となっている。 Then, between I 2 CI / O expander 615 provided in the decorative controller 610, since the assigned different addresses from each other, and has a form in which presentation device is divided into a plurality of groups. 即ち、各装飾制御装置610に備わるI 2 CI/Oエクスパンダ615は、演出装置をグループ単位で制御可能なグループ単位制御手段として構成されているものである。 That, I 2 CI / O expander 615 provided in the decorative controller 610 are those that are configured to effect device as a controllable group unit control means in groups.

従って、装飾制御装置610を統括する演出制御装置550は、グループ単位制御手段をグループを統括して制御するグループ統括制御手段として機能している。 Thus, effect control device 550 which controls the decoration controller 610 functions to group-unit control unit as a group supervisory controlling means for generally controlling the group.

リセット信号発生回路639には、I 2 CI/Oエクスパンダ615に電源を供給する接続線Vccと接続されるVcc端子、及び外部からのリセット信号を受け付けるRESET端子が接続されている。 The reset signal generating circuit 639, RESET terminal that accepts a reset signal from the Vcc terminal, and the external is connected to the connection line Vcc for supplying power to the I 2 CI / O expander 615 is connected.

リセット信号発生回路639は、I 2 CI/Oエクスパンダ615に電源が投入され、電圧が所定値まで立ち上がった場合、リセット信号を発生させ、発生させたリセット信号をバスコントローラ634、出力設定レジスタ635、及び出力コントローラ636に入力する。 Reset signal generating circuit 639 is turned the power to the I 2 CI / O expander 615, if the voltage has risen to a predetermined value to generate a reset signal, the reset signal generated bus controller 634, the output setting register 635 , and input to the output controller 636.

なお、外部からLOWレベルのリセット信号が入力された場合には、リセット信号発生回路639はリセット信号を出力するが、本実施形態では、図8A及び図8Bに示すようにRESET端子はHIGHにプルアップされているため、外部からリセット信号が入力されることはないので、リセット信号発生回路639は外部からの信号が入力されたことによって、リセット信号を発生させることはない。 In the case where a LOW level reset signal is inputted from outside, although the reset signal generating circuit 639 outputs a reset signal, in the present embodiment, pull the RESET pin HIGH as shown in FIGS. 8A and 8B because it is up, since no reset signal is inputted from the outside, the reset signal generating circuit 639 by an external signal is input, it does not generate a reset signal.

図8Aは、本発明の実施形態の装飾装置620を制御する装飾制御装置610のI 2 CI/Oエクスパンダ615周辺の回路図である。 8A is a circuit diagram of a peripheral I 2 CI / O expander 615 decoration controller 610 for controlling the decoration device 620 embodiments of the present invention.

2 CI/Oエクスパンダ615は、入力端子としてNC端子、RESET端子、SCL端子、SDA端子、Vcc端子、A0〜A3端子、及びGND端子を備え、出力端子として、PORT0〜PORT15を備える。 I 2 CI / O expander 615, NC terminal as an input terminal, RESET pin, SCL pin, SDA pin, Vcc pin, A0 to A3 terminals, and provided with a GND terminal, an output terminal, and a PORT0~PORT15.

RESET端子には、プルアップ抵抗Rを介してI 2 CI/Oエクスパンダ615に供給される電源が接続されている。 The RESET terminal, power supplied to the I 2 CI / O expander 615 through a pull-up resistor R is connected. このため、リセット端子に印加される電圧は常にHIGHに維持されている。 Therefore, the voltage applied to the reset terminal is always kept to HIGH.

SCL端子は接続線SCLに接続され、SDA端子は接続線SDAに接続される。 SCL pin is connected to the connection line SCL, SDA pin is connected to the connection line SDA.

Vcc端子には、I 2 CI/Oエクスパンダ615に供給される電源が接続される。 The Vcc terminal, power supplied to the I 2 CI / O expander 615 is connected. また、Vcc端子には、電源ノイズを除去するコンデンサCPが接続される。 In addition, the Vcc terminal, the capacitor CP to remove power noise is connected.

A0端子〜A3端子は、I 2 CI/Oエクスパンダ615にアドレスを設定するための端子である。 A0 pin ~A3 terminal is a terminal for setting the address to the I 2 CI / O expander 615. なお、通常I 2 CI/Oエクスパンダ615のアドレスは、4ビットで表現され、この端子にI 2 CI/Oエクスパンダ615の電源が印加されている場合にはバスコントローラ634に「1」が設定され、この端子がグランドに接続されている場合にはバスコントローラ634に「0」が設定される。 Incidentally, the address of the ordinary I 2 CI / O expander 615 is expressed by 4 bits, "1" to the bus controller 634 when the power of the I 2 CI / O expander 615 is applied to the terminal is set, "0" is set to the bus controller 634 in the case of this terminal is connected to ground.

したがって、図8Aに示すI 2 CI/Oエクスパンダ615のアドレスは「0100」であり、図8Bに示すI 2 CI/Oエクスパンダ615のアドレスは「0110」である。 Accordingly, the address of the I 2 CI / O expander 615 shown in FIG. 8A is "0100", address of I 2 CI / O expander 615 shown in FIG. 8B is "0110". GND端子は、電圧をグランドするための端子である。 GND terminal is a terminal for ground voltage.

各PORT0端子〜PORT15端子は、電流制限抵抗R0〜R15を介して各LED0〜LED15からなる装飾装置620に接続される。 Each PORT0 terminal ~PORT15 terminal is connected via a current limiting resistor R0~R15 decorative device 620 consisting of the LED0~LED15. なお、PORT0にように、ポート1個に対して1個のLEDを接続してもよいが、PORT1〜15のように、ポート1個に対して複数個のLEDを接続してもよい。 Incidentally, as to PORT0, for one port may be connected to one LED, but as PORT1~15, may be connected a plurality of LED for one port.

全てのポートにLEDを1個ずつ設ける場合は、1個のI 2 CI/Oエクスパンダ615によって、最大で16個のLEDを制御できることになる。 In the case of providing one by one LED to all ports, so that by a single I 2 CI / O expander 615 can control the 16 LED at a maximum. また、各ポートに接続されるLEDの個数が異なる場合は、1個のポートに直列に接続された全てのLEDを1種類のLEDということにすれば、1個のI 2 CI/Oエクスパンダ615によって、最大で16種類のLEDを制御できることになる。 Also, when the number of LED which is connected to each port is different, if all the LED connected in series with one port to the fact that one type of LED, one I 2 CI / O expander by 615, it becomes possible to control the 16 types of LED at a maximum.

PORT0端子〜PORT15端子に接続されるトランジスタ638A〜638P(図7参照)のゲートに対してドライバ637から電圧が印加されると、電圧が印加されたトランジスタ638A〜638Pのドレインからソースへ電流が流れることが可能になり、PORT0端子〜PORT15端子に接続されるLED0〜LED15に電流が流れ、各LED0〜LED15は点灯する。 When the voltage from the driver 637 to the gate of the transistor 638A~638P (see FIG. 7) which is connected to PORT0 terminal ~PORT15 terminal is applied, current flows from the drain of the transistor 638A~638P a voltage is applied to the source it allows a current flows through the LED0~LED15 connected to PORT0 terminal ~PORT15 terminals, each LED0~LED15 lights up.

一方、ドライバ637がトランジスタ638A〜638Pのゲートに電圧を印加しなければ、各LED0〜LED15に電流が流れない状態になり、各LED0〜LED15は点灯しない。 Meanwhile, the driver 637 unless a voltage is applied to the gate of the transistor 638A~638P, will state where no current flows through the respective LED0~LED15, each LED0~LED15 will not light.

なお、I 2 CI/Oエクスパンダ615のPORT0端子〜PORT15端子には、LEDの代わりに、モーターやソレノイドを接続することも可能であるので、I 2 CI/Oエクスパンダ615を用いて、モーターやソレノイドを駆動する場合について説明する。 Note that the PORT0 terminal ~PORT15 terminal I 2 CI / O expander 615, instead of the LED, since it is also possible to connect the motors and solenoids, with I 2 CI / O expander 615, a motor It described as driving the or solenoids.

図8Bは、本発明の実施形態の役物駆動MOT561及び役物駆動SOL560を制御する装飾制御装置610のI 2 CI/Oエクスパンダ615周辺の回路図である。 8B is a circuit diagram of a peripheral I 2 CI / O expander 615 decoration controller 610 for controlling the character object drive MOT561 and character object drive SOL560 embodiment of the present invention.

役物駆動MOT561はステッピングモータにより構成され、ステッピングモータを駆動する各相の信号端子に、所定の電圧を順次印加することで回動する。 The character object driven MOT561 is constituted by a stepping motor, each phase of the signal terminal for driving the stepping motor, rotates by sequentially applying a predetermined voltage. 本実施形態では、役物駆動MOT561の各相の信号端子が、PORT0端子〜PORT3端子に接続される。 In this embodiment, each phase of the signal terminals of the character object drive MOT561 is connected to PORT0 terminal ~PORT3 terminal.

役物駆動MOT561に接続されているPORT0端子〜PORT3端子に接続されるトランジスタ638A〜638Dのいずれかのゲートに対してドライバ637から電圧が印加されると、電圧が印加されたトランジスタ638A〜638Dのドレインからソースへ電流が流れることが可能になり、PORT0端子〜PORT3端子に接続される役物駆動MOT561に電流が流れ、役物駆動MOT561が駆動する。 When the voltage from the driver 637 to either of the gates of the transistors 638A~638D connected to PORT0 terminal ~PORT3 terminal connected to the character object drive MOT561 is applied, the transistor 638A~638D a voltage is applied it is possible from the drain current flows to the source, a current flows through the character object drive MOT561 connected to PORT0 terminal ~PORT3 terminal, character object drive MOT561 drives.

なお、各PORT0端子〜PORT3端子と役物駆動MOT561とを接続する接続線は分岐し、分岐した一方の接続線は、役物駆動MOT561に供給される電源にダイオードD及びツェナダイオードZDを介して接続される。 The connection line connecting the respective PORT0 terminal ~PORT3 terminal and the character object drive MOT561 branches, branched one connection line, the power supplied to the character object drive MOT561 via the diode D and Zener diode ZD It is connected.

また、PORT端子15は、役物駆動SOL560に接続される。 Further, PORT terminal 15 is connected to the character object drive SOL560. 役物駆動SOL560に接続されているPORT15端子に接続されるトランジスタ638Pのゲートに対してドライバ637から電圧が印加されると、電圧が印加されたトランジスタ638Pのドレインからソースへ電流が流れることが可能になり、PORT15端子に接続される役物駆動SOL560に電流が流れ、役物駆動AOL560が駆動する。 When a voltage is applied from the driver 637 to the gate of the transistor 638P connected to PORT15 terminal which is connected to the character object drive SOL560, can current flows from the drain of the transistor 638P a voltage is applied to the source to become, a current flows through the character object drive SOL560 connected to PORT15 terminal, character object drive AOL560 drives.

なお、図8Bでは、I 2 CI/Oエクスパンダ615に役物駆動MOT561及び役物駆動SOL560の双方が接続されているが、一つのI 2 CI/Oエクスパンダ615に対して、役物駆動MOT561及び役物駆動SOL560の少なくとも一方だけを接続した構成でもよい。 In FIG. 8B, with respect to I 2 CI / O Aix although both character object drive MOT561 and character object drive SOL560 Panda 615 are connected, one I 2 CI / O expander 615, the character object drive MOT561 and at least one of the character object drive SOL560 only be at the connection configuration.

例えば、ステッピングモーターだけを制御するグループとしてのI 2 CI/Oエクスパンダ615を専用に設けたり、ソレノイドだけを制御するグループとしてのI 2 CI/Oエクスパンダ615を専用に設けるようにしてもよい。 For example, it provided the I 2 CI / O expander 615 as a group controls only the stepping motor only, the I 2 CI / O expander 615 as a group to control only the solenoid may be provided in a dedicated . このような構成により、同一グループに属する演出装置を同じタイミングで制御することが可能となるので、高速処理が必要な演出装置だけをグループ化して効率よく制御することも可能となる。 With this configuration, it becomes possible to control the effect device belonging to the same group at the same timing, it is possible to control efficiently by grouping only high-speed processing is required effect device.

図9は、本発明の実施形態の中継基板600の入出力に関する接続線の回路図である。 Figure 9 is a circuit diagram of a connecting line relating to input and output of the relay board 600 in the embodiment of the present invention.

中継基板600は、上流コネクタ601、二つの下流コネクタ602A、602B、及びI 2 CI/Oエクスパンダ615を備える。 Relay board 600 comprises, upstream connector 601, two downstream connector 602A, 602B, and I 2 CI / O expander 615.

上流コネクタ601は中継基板600よりも上流のマスタIC570に接続されるコネクタであり、コネクタ602A、602Bは、中継基板600よりも下流の装飾制御装置610に接続される。 Upstream connector 601 is a connector that is connected upstream of the master IC570 than relay board 600, connectors 602A, 602B is connected downstream of the decoration control device 610 than relay board 600.

二つの下流コネクタ602A、602Bに接続線SDAを接続するために、上流コネクタ601から延びる内部接続線SDA911は分岐901で第1接続線SDA921と第2接続線SDA931とに分岐する。 Two downstream connector 602A, in order to connect the connecting line SDA to 602B, the internal connection line SDA911 extending from an upstream connector 601 branches to the first connecting line SDA921 the branch 901 and the second connecting line SDA931. 第1接続線SDA921は下流コネクタ602Aに接続され、第2接続線SDA931は下流コネクタ602Bに接続される。 The first connection line SDA921 is connected to the downstream connector 602A, the second connection line SDA931 is connected to the downstream connector 602B.

同じく、上流コネクタ601から延びる内部接続線SCL912は分岐902で第1接続線SCL922と第2接続線SCL932とに分岐する。 Similarly, the internal connection line SCL912 extending from an upstream connector 601 branches to the first connecting line SCL922 branched 902 and the second connecting line SCL932. 第1接続線SCL922は下流コネクタ602Aに接続され、第2接続線SCL932は下流コネクタ602Bに接続される。 The first connection line SCL922 is connected to the downstream connector 602A, the second connection line SCL932 is connected to the downstream connector 602B.

接続線SDAをI 2 CI/Oエクスパンダ615に接続するために、第2接続線SDA931は分岐903で分岐し、分岐した第2接続線SDA931はI 2 CI/Oエクスパンダ615の図8A及び図8に示すSDA端子に接続される。 The connecting line SDA to connect to I 2 CI / O expander 615, a second connection line SDA931 is branched at the branch 903, the second connecting line SDA931 branched in and 8A of I 2 CI / O expander 615 It is connected to the SDA terminal shown in FIG. また、接続線SCLをI 2 CI/Oエクスパンダ615に接続するために、第2接続線SCL932は分岐904で分岐し、分岐した第2接続線SCL932はI 2 CI/Oエクスパンダ615の図8A及び図8Bに示すSCL端子に接続される。 Further, the connection line SCL to connect to I 2 CI / O expander 615, a second connection line SCL932 is branched at the branch 904, a diagram of a second connecting line SCL932 branched is I 2 CI / O expander 615 It is connected to the SCL pin shown in 8A and 8B.

なお、I 2 CI/Oエクスパンダ615には、I 2 CI/Oエクスパンダ615の電源電圧となる電圧Vccが供給されている。 Note that the I 2 CI / O expander 615, voltage Vcc as a power supply voltage of the I 2 CI / O expander 615 is supplied. また、図9では図示されていないが、I 2 CI/Oエクスパンダ615からは、中継基板600に設けたLED(装飾装置200)を駆動する各ポート0〜15の信号線(図8A参照)が出力されている。 Although not shown in FIG. 9, I 2 from CI / O expander 615, a signal line of the ports 0 to 15 for driving an LED (decoration device 200) provided on the relay board 600 (see FIG. 8A) There has been output.

また、I 2 CI/Oエクスパンダ615は、第2接続線SDA931及び第2接続線SCL932が接続されるとしたが、第1接続線SDA921及び第1接続線SCL922に接続されてもよい。 Also, I 2 CI / O expander 615 is set to the second connecting line SDA931 and the second connection line SCL932 is connected, may be connected to the first connecting line SDA921 and the first connection line SCL922.

2 CI/Oエクスパンダ615が上流のマスタIC570に接続線SDAを介して出力する信号、及び上流のマスタIC570から中継基板600のI 2 CI/Oエクスパンダ615へ接続線SDAを介して入力される信号のノイズを除去するために、内部接続線SDA911にはツェナダイオードZD941が接続されている。 I 2 CI / O Aix input expander 615 via the connection line SDA signal is output via the connection line SDA upstream of the master IC570, and from the upstream of the master IC570 to I 2 CI / O expander 615 of the relay board 600 to remove the noise of the signal, the Zener diode ZD941 is connected to the internal connection line SDA911.

具体的には、内部接続線SDA911は分岐905で分岐し、分岐した内部接続線SDA911はツェナダイオードZD941のカソード側に接続され、ツェナダイオードZD941のアノード側は接地されている。 Specifically, the internal connection line SDA911 is branched at the branch 905, the internal connection line SDA911 branched is connected to the cathode of the Zener diode ZD941, the anode of the Zener diode ZD941 is grounded.

このため、内部接続線SDA911に印加された所定以上の電圧(例えば、パルス性のノイズ信号)は、ツェナダイオードZD941によって逃がされる。 Therefore, the applied predetermined voltage above the internal connection line SDA911 (e.g., pulse noise signal) is released by the Zener diode ZD941.

また、上流のマスタIC570から中継基板600のI 2 CI/Oエクスパンダ615へ接続線SCLを介して入力される信号のノイズを除去するために、内部接続線SCL912にはツェナダイオードZD942が接続されている。 Further, in order to remove the noise of a signal input from an upstream master IC570 via a connection line SCL to I 2 CI / O expander 615 of the relay board 600, the zener diode ZD942 is connected to the internal connection line SCL912 ing.

具体的には、内部接続線SCL912は分岐906で分岐し、分岐した内部接続線SCL912はツェナダイオードZD942のカソード側に接続され、ツェナダイオードZD942のアノード側は接地されている。 Specifically, the internal connection line SCL912 is branched at the branch 906, the internal connection line SCL912 branched is connected to the cathode of the Zener diode ZD942, the anode of the Zener diode ZD942 is grounded.

このため、内部接続線SCL912に印加された所定以上の電圧(例えば、パルス性のノイズ信号)は、ツェナダイオードZD942によって逃がされる。 Therefore, the applied predetermined voltage above the internal connection line SCL912 (e.g., pulse noise signal) is released by the Zener diode ZD942.

中継基板600のI 2 CI/Oエクスパンダ615が下流コネクタ602Aに接続された装飾制御装置610に接続線SDAを介して出力する信号、及び下流コネクタ602Aに接続された装飾制御装置610から中継基板600のI 2 CI/Oエクスパンダ615へ接続線SDAを介して入力される信号のノイズを除去するために、第1接続線SDA921にはツェナダイオードZD943が接続されている。 Relay board signal I 2 CI / O expander 615 of the relay board 600 is output via the connection line SDA decorative controller 610 connected to the downstream connector 602A, and the decorative controller 610 connected to the downstream connector 602A to remove noise from the signal input via the connection line SDA 600 to I 2 CI / O expander 615, zener diode ZD943 is connected to the first connecting line SDA921.

具体的には、第1接続線SDA921は分岐907で分岐し、分岐した第1接続線SDA921はツェナダイオードZD943のカソード側に接続され、ツェナダイオードZD943のアノード側は接地されている。 Specifically, the first connecting line SDA921 is branched at the branch 907, the first connection line SDA921 branched is connected to the cathode of the Zener diode ZD943, the anode of the Zener diode ZD943 is grounded.

このため、内部接続線SDA921に印加された所定以上の電圧(例えば、パルス性のノイズ信号)は、ツェナダイオードZD943によって逃がされる。 Therefore, the applied predetermined voltage above the internal connection line SDA921 (e.g., pulse noise signal) is released by the Zener diode ZD943.

また、第1接続線SDA921に接続されるツェナダイオードZD943と同じく、第2接続線SDA931にもツェナダイオード945が接続される。 Also, like the Zener diode ZD943 is connected to the first connecting line SDA921, Zener diode 945 is also connected to the second connecting line SDA931.

また、中継基板600のI 2 CI/Oエクスパンダ615から下流コネクタ602Aに接続された装飾制御装置610へ接続線SCLを介して入力される信号のノイズを除去するために、第1接続線SCL922にはツェナダイオードZD944が接続されている。 Further, in order to remove the noise of the signal input through the connection line SCL to I 2 CI / O expander 615 decoration controller 610 connected to the downstream connector 602A from the relay board 600, the first connection line SCL922 Zener diode ZD944 is connected to.

具体的には、第1接続線SCL922は分岐908で分岐し、分岐した第1接続線SCL922はツェナダイオードZD944のカソード側に接続され、ツェナダイオードZD944のアノード側は接地されている。 Specifically, the first connecting line SCL922 is branched at the branch 908, the first connection line SCL922 branched is connected to the cathode of the Zener diode ZD944, the anode of the Zener diode ZD944 is grounded.

このため、内部接続線SCL922に印加された所定以上の電圧(例えば、パルス性のノイズ信号)は、ツェナダイオードZD944によって逃がされる。 Therefore, the applied predetermined voltage above the internal connection line SCL922 (e.g., pulse noise signal) is released by the Zener diode ZD944.

また、第1接続線SCL922に接続されるツェナダイオードZD944と同じく、第2接続線SCL932にもツェナダイオードZD946が接続される。 Also, like the Zener diode ZD944 is connected to the first connecting line SCL922, zener diode ZD946 is connected to the second connecting line SCL932.

また、マスタIC570に接続される上流側の接続線SDA、及び装飾制御装置610に接続される下流側の接続線SDAの電圧をプルアップするためのプルアップ抵抗R951が、第1接続線SDA921に接続される。 Further, the upstream side of the connection line SDA is connected to the master IC570, and a downstream side voltage of the connection line SDA is connected to the decorative controller 610 pull-up resistor R951 to pull up, the first connection line SDA921 It is connected. 同じく、マスタIC570に接続される上流側の接続線SCL、及び装飾制御装置610に接続される下流側の接続線SCLの電圧をプルアップするためのプルアップ抵抗R952が、第1接続線SDA922に接続される。 Similarly, the upstream side of the connecting line SCL connected to the master IC570, and a voltage of a downstream side of the connection line SCL connected to the decorative controller 610 pull-up resistor R952 to pull up, the first connection line SDA922 It is connected.

具体的には、第1接続線SDA921は分岐909で分岐し、分岐した第1接続線SDA921はプルアップ抵抗R951に接続される。 Specifically, the first connecting line SDA921 is branched at the branch 909, the first connection line SDA921 branched is connected to a pull-up resistor R951. 同じく第1接続線SCL922は分岐910で分岐し、分岐した第1接続線SCL922はプルアップ抵抗R952に接続される。 Similarly the first connection line SCL922 is branched at the branch 910, the first connection line SCL922 branched is connected to a pull-up resistor R952.

なお、接続線SDA及び接続線SCLの電圧をプルアップするプルアップ抵抗951、952は、中継基板600が備えなくてもよく、マスタIC570が備えてもよいし、中継基板600以外の装飾制御装置610が備えてもよい。 Incidentally, the pull-up resistors 951 and 952 to pull up the voltage of the connection line SDA and the connection line SCL may not include the relay board 600 may be equipped with a master IC570, decoration control device other than the relay board 600 610 may be provided. 要するに、接続線SDA及び接続線SCLを駆動するトランジスタのドレインの端子に、電圧Vccを供給できる箇所であれば、どこでもよい。 In short, the drain terminal of the transistor for driving the connection lines SDA and the connection line SCL, if locations that can supply a voltage Vcc, anywhere good.

中継基板600のI 2 CI/Oエクスパンダ615に電源電圧を供給する接続線Vccに接続される上流コネクタ601のVcc端子から延びる内部接続線Vcc971と、上流コネクタ601のGND端子から延び、接地されている内部接続線GND972とは、平滑コンデンサC961及びバイパスコンデンサ962を介して接続されている。 Internal connection lines Vcc971 extending from the Vcc terminal of the I 2 CI / O Aix upstream connector 601 to be connected to expander 615 a power supply voltage to the connection line Vcc supply of the relay board 600, extending from the GND terminal of the upstream connector 601 is grounded and the internal connection line GND972 are, are connected via the smoothing capacitor C961 and the bypass capacitor 962.

平滑コンデンサC961は、電源の電圧波形を滑らかにするためのコンデンサであり、バイパスコンデンサCP962は、電源の電圧のノイズを除去するためのコンデンサである。 Smoothing capacitor C961 is a capacitor for smoothing the supply voltage waveform, the bypass capacitor CP962 is a capacitor for removing noise of the supply voltage.

このため、中継基板600のI 2 CI/Oエクスパンダ615に供給される電源電圧は、平滑コンデンサC961により電圧が平滑化され、バイパスコンデンサ962によりノイズが除去されて、I 2 CI/Oエクスパンダ615に供給される。 Therefore, the power supply voltage supplied to the I 2 CI / O expander 615 of the relay board 600, the voltage by the smoothing capacitor C961 is smoothed, the noise is removed by a bypass capacitor 962, I 2 CI / O expander It is supplied to the 615.

同じく、下流コネクタ602A、602BのVcc端子から延びる内部接続線Vcc973と、GND端子から延びる内部接続線GND974とは、平滑コンデンサC961及びバイパスコンデンサ962を介して接続されている。 Similarly, the downstream connector 602A, the internal connection line Vcc973 extending from the Vcc terminal of 602B, the internal connection line GND974 extending from the GND terminal are connected via the smoothing capacitor C961 and the bypass capacitor 962. これによって、平滑化され、ノイズが除去された電圧が下流の装飾制御装置610に接続される接続線Vccに印加される。 Thus, the smoothed voltage from which the noise has been removed is applied to the connection line Vcc is connected downstream of the decoration control device 610.

図10は、本発明の実施形態の装飾制御装置610の入出力に関する接続線の回路図である。 Figure 10 is a circuit diagram of a connecting line relating to the input and output of the decorative controller 610 of the embodiment of the present invention.

装飾制御装置610は、上流コネクタ611、I 2 CI/Oエクスパンダ615、及び下流コネクタ612を備える。 Decoration controller 610 includes an upstream connector 611, I 2 CI / O expander 615 and the downstream connector 612,.

上流コネクタ611には、中継基板600又は上流側の装飾制御装置610からバスが接続される。 Upstream connector 611, the bus is connected from the relay board 600 or the upstream side of the decoration control device 610. 下流コネクタ612には、下流側の装飾制御装置610に接続するバスが接続される。 Downstream connector 612, a bus that connects to the decoration controller 610 on the downstream side is connected.

上流コネクタ611のSDA端子と下流コネクタ612のSDA端子とは、内部接続線SDA1011によって接続されている。 The SDA pin of the SDA and the downstream connector 612 of the upstream connector 611 are connected by an internal connecting line SDA1011. また、上流コネクタ611のSCL端子と下流コネクタ612のSCL端子とは、内部接続線SCL1012によって接続されている。 Further, the SCL pin SCL pin and downstream connector 612 of the upstream connector 611 are connected by an internal connecting line SCL1012.

接続線SDAをI 2 CI/Oエクスパンダ615に接続するために、内部接続線SDA1011は分岐1011で分岐し、分岐した内部接続線SDA1011はI 2 CI/Oエクスパンダ615の図8A及び図8に示すSDA端子に接続される。 The connecting line SDA to connect to I 2 CI / O expander 615, the internal connection line SDA1011 is branched at the branch 1011, FIGS. 8A and the internal connection line SDA1011 branched is I 2 CI / O expander 615 8 It is connected to the SDA pins shown in. また、接続線SCLをI 2 CI/Oエクスパンダ615に接続するために、内部接続線SCL1012は分岐1002で分岐し、分岐した内部接続線SCL1012はI 2 CI/Oエクスパンダ615の図8A及び図8Bに示すSCL端子に接続される。 Further, the connection line SCL to connect to I 2 CI / O expander 615, the internal connection line SCL1012 is branched at the branch 1002, the internal connection line SCL1012 branched in and 8A of I 2 CI / O expander 615 It is connected to the SCL pin shown in Figure 8B.

なお、I 2 CI/Oエクスパンダ615には、I 2 CI/Oエクスパンダ615の電源電圧となる電圧Vccが供給されている。 Note that the I 2 CI / O expander 615, voltage Vcc as a power supply voltage of the I 2 CI / O expander 615 is supplied. また、図10では図示されていないが、I 2 CI/Oエクスパンダ615からは、当該装飾制御装置610に係わるLED(装飾装置200)を駆動する各ポート0〜15の信号線(図8A参照)が出力されている。 Although not 10 in shown, from I 2 CI / O expander 615, the decoration controller LED according to 610 (decoration device 200) signal lines for each port 0 to 15 for driving (see FIG. 8A ) is output.

図10に示す装飾制御装置610のI 2 CI/Oエクスパンダ615が上流コネクタ611に接続された上流の装飾制御装置610又は中継基板600に接続線SDAを介して出力する信号、及び上流コネクタ611に接続された上流の装飾制御装置610又は中継基板600から図10に示す装飾制御装置610のI 2 CI/Oエクスパンダ615へ接続線SDAを介して入力される信号のノイズを除去するために、内部接続線SDA1011にはツェナダイオードZD1041が接続されている。 I 2 CI / O Aix decorative control device upstream Panda 615 is connected to the upstream connector 611 610 or a signal output via the connection line SDA to the relay board 600 of the decoration control device 610 shown in FIG. 10, and the upstream connector 611 from the upstream decoration controller 610 or a relay substrate 600 connected to remove noise of I 2 CI / O Aix signal input through the connection line SDA to Panda 615 decoration controller 610 shown in FIG. 10 in Zener diode ZD1041 is connected to the internal connection line SDA1011.

具体的には、内部接続線SDA1011は分岐1003で分岐し、分岐した内部接続線SDA1011はツェナダイオードZD1041のカソード側に接続され、ツェナダイオードZD1041のアノード側は接地されている。 Specifically, the internal connection line SDA1011 is branched at the branch 1003, the internal connection line SDA1011 branched is connected to the cathode of the Zener diode ZD1041, the anode side of the Zener diode ZD1041 is grounded.

このため、内部接続線SDA1011に印加された所定以上の電圧(例えば、パルス性のノイズ信号)は、ツェナダイオードZD1041によって逃がされる。 Therefore, the applied predetermined voltage above the internal connection line SDA1011 (e.g., pulse noise signal) is released by the Zener diode ZD1041.

また、上流コネクタ611に接続される上流の装飾制御装置610又は中継基板600から図10に示す装飾制御装置610のI 2 CI/Oエクスパンダ615へ接続線SCLを介して入力される信号のノイズを除去するために、内部接続線SCL1012にはツェナダイオードZD942が接続されている。 Also, upstream of the decoration control device 610 or the signal input via the connection line SCL from the relay board 600 to the I 2 CI / O expander 615 decoration controller 610 shown in FIG. 10 connected to the upstream connector 611 Noise to remove the Zener diode ZD942 is connected to the internal connection line SCL1012.

具体的には、内部接続線SCL1012は分岐1004で分岐し、分岐した内部接続線SCL1012はツェナダイオードZD1042のカソード側に接続され、ツェナダイオードZD1042のアノード側は接地されている。 Specifically, the internal connection line SCL1012 is branched at the branch 1004, the internal connection line SCL1012 branched is connected to the cathode of the Zener diode ZD1042, the anode side of the Zener diode ZD1042 is grounded.

このため、内部接続線SCL1012に印加された所定以上の電圧(例えば、パルス性のノイズ信号)は、ツェナダイオードZD1042によって逃がされる。 Therefore, the applied predetermined voltage above the internal connection line SCL1012 (e.g., pulse noise signal) is released by the Zener diode ZD1042.

図10に示す装飾制御装置620のI 2 CI/Oエクスパンダ615が下流コネクタ612に接続された下流の装飾制御装置610に接続線SDAを介して出力する信号、及び下流コネクタ612に接続された下流の装飾制御装置610から図10に示す装飾制御装置のI 2 CI/Oエクスパンダ615へ接続線SDAを介して入力される信号のノイズを除去するために、内部接続線SDA1011にはツェナダイオードZD1043が接続されている。 I 2 CI / O expander 615 decoration controller 620 shown in FIG. 10 is connected to the signal output via the connection line SDA downstream decoration controller 610 connected to the downstream connector 612, and the downstream connector 612 to remove noise of I 2 CI / O Aix signal input through the connection line SDA to Panda 615 decoration controller shown in FIG. 10 from the downstream of the decorative controller 610, the internal connection line SDA1011 Zener diode ZD1043 is connected.

具体的には、内部接続線SDA1011は分岐1005で分岐し、分岐した内部接続線SDA1011はツェナダイオードZD1043のカソード側に接続され、ツェナダイオードZD1043のアノード側は接地されている。 Specifically, the internal connection line SDA1011 is branched at the branch 1005, the internal connection line SDA1011 branched is connected to the cathode of the Zener diode ZD1043, the anode side of the Zener diode ZD1043 is grounded.

このため、内部接続線SDA1011に印加された所定以上の電圧(例えば、パルス性のノイズ信号)は、ツェナダイオードZD1043によって逃がされる。 Therefore, the applied predetermined voltage above the internal connection line SDA1011 (e.g., pulse noise signal) is released by the Zener diode ZD1043.

また、図10に示す装飾制御装置610のI 2 CI/Oエクスパンダ615から下流コネクタ612に接続された下流の装飾制御装置610へ接続線SCLを介して入力される信号のノイズを除去するために、内部接続線SCL1012にはツェナダイオードZD1044が接続されている。 Further, in order to remove noise from the signal input via the connection line SCL to I 2 CI / O expander 615 downstream of the decoration control device 610 connected to the downstream connector 612 from the decoration control device 610 shown in FIG. 10 , the Zener diode ZD1044 is connected to the internal connection line SCL1012.

具体的には、内部接続線SCL1012は分岐1006で分岐し、分岐した内部接続線SCL1012はツェナダイオードZD1044のカソード側に接続され、ツェナダイオードZD1044のアノード側は接地されている。 Specifically, the internal connection line SCL1012 is branched at the branch 1006, the internal connection line SCL1012 branched is connected to the cathode of the Zener diode ZD1044, the anode side of the Zener diode ZD1044 is grounded.

このため、内部接続線SCL1012に印加された所定以上の電圧(例えば、パルス性のノイズ信号)は、ツェナダイオードZD1044によって逃がされる。 Therefore, the applied predetermined voltage above the internal connection line SCL1012 (e.g., pulse noise signal) is released by the Zener diode ZD1044.

装飾制御装置610のI 2 CI/Oエクスパンダ615に電源電圧を供給する接続線Vccに接続される上流コネクタ611のVcc端子から延びる内部接続線Vcc1071と、上流コネクタ611のGND端子から延び、接地されている内部接続線GND1072とは、平滑コンデンサC1061及びバイパスコンデンサ1062を介して接続されている。 Internal connection lines Vcc1071 extending from the Vcc terminal of the upstream connector 611 to be connected to the connection line Vcc for supplying a power supply voltage to the I 2 CI / O expander 615 decoration controller 610, extends from the GND terminal of the upstream connector 611, ground the internal connection line GND1072 being, are connected via a smoothing capacitor C1061 and bypass capacitor 1062.

平滑コンデンサC1061は図9に示す平滑コンデンサC961と同じコンデンサであり、バイパスコンデンサCP1062は図9に示すバイパスコンデンサ962と同じコンデンサである。 Smoothing capacitor C1061 is the same capacitor as a smoothing capacitor C961 shown in FIG. 9, the bypass capacitor CP1062 is the same capacitor as a bypass capacitor 962 shown in FIG.

また、下流コネクタ612のVcc端子から延びる内部接続線Vcc1073と、GND端子から延びる内部接続線GND1074とは、平滑コンデンサC1061及びバイパスコンデンサ1062を介して接続されている。 Further, the internal connection line Vcc1073 extending from the Vcc terminal of the downstream connector 612, and the internal connection line GND1074 extending from the GND terminal are connected via the smoothing capacitor C1061 and bypass capacitor 1062.

図11は、本発明の実施形態の装飾制御装置610の配線基板におけるSDA接続パターン及びSCL接続パターンの説明図である。 Figure 11 is an explanatory view of the SDA connection patterns and SCL connection pattern in the wiring board of the decoration control device 610 embodiments of the present invention.

入力コネクタ611のSDA端子と出力コネクタ612とSDA端子は、内部SDA接続線であるSDA接続パターン1101によって接続され、入力コネクタ611のSCL端子と出力コネクタ612とSCL端子は、内部SCL接続線であるSCL接続パターン1102によって接続される。 SDA terminal and an output connector 612 and SDA pin of the input connector 611 is connected by SDA connection pattern 1101 is an internal SDA connection line, the SCL pin and output connector 612 and the SCL pin input connectors 611 is an internal SCL connection line It is connected by SCL connection pattern 1102.

SDA接続パターン1101とSCL接続パターン1102とは、略平行であって、ほぼ同じ長さとなるように配設される。 The SDA connection pattern 1101 and the SCL connection pattern 1102, a substantially parallel, are arranged to be substantially the same length.

また、SDA接続パターン1101及びSCL接続パターン1102の両側部は、絶縁体によって形成されるGNDガード1103で覆われる。 Further, both side portions of the SDA connection pattern 1101 and the SCL connection pattern 1102 is covered with a GND guard 1103 formed by an insulator. これによって、SDA接続パターン1101に印加される電圧とSCL接続パターン1102に印加される電圧とが、互いに干渉して、誤った演出制御データが出力されることを防止できる。 Thus, it is possible to prevent the voltage applied to the voltage and SCL connection pattern 1102 is applied to the SDA connection pattern 1101, and interfere with each other, are incorrect the effect control data is output.

なお、中継基板600の配線基板も、装飾制御装置610と同じく、SDA接続パターン及びSCL接続パターンが絶縁体で覆われている。 The wiring board of the relay board 600 also, like the decorative controller 610, SDA connection patterns and SCL connection pattern is covered with an insulator.

図12は、本発明の実施形態のI 2 CI/Oエクスパンダ615のVcc端子への電源の供給方法の説明図である。 Figure 12 is an explanatory view of a method of supplying power to the Vcc terminal of the I 2 CI / O expander 615 embodiments of the present invention.

上流の装飾制御装置610又は中継基板600から図12に示すI 2 CI/Oエクスパンダ615を備える装飾制御装置610に接続される接続線Vccから供給されるI 2 CI/Oエクスパンダ615の電源電圧は、I 2 CI/Oエクスパンダ615のVcc端子から供給される。 Power I 2 CI / O expander 615 is supplied from the connection line Vcc is connected from the upstream decoration controller 610 or a relay board 600 to the decoration controller 610 comprising I 2 CI / O expander 615 shown in FIG. 12 voltage is supplied from the Vcc terminal of the I 2 CI / O expander 615.

また、図10で説明したように、I 2 CI/Oエクスパンダ615に供給される電源電圧は、接続線Vccに印加される電圧が平滑コンデンサ1061により平滑化されるとともに、バイパスコンデンサ1062によりノイズが除去されたものである。 The noise as described with reference to FIG. 10, the power supply voltage supplied to the I 2 CI / O expander 615, along with the voltage applied to the connection line Vcc is smoothed by the smoothing capacitor 1061, the bypass capacitor 1062 in which but removed.

バイパスコンデンサ1062の一方は図10に示すようにグランドに接続される。 One of the bypass capacitor 1062 is connected to the ground as shown in FIG. 10. このグランドは、装飾制御装置610の基板上では絶縁体であるGNDパターン1201により構成される。 This ground is composed of the GND pattern 1201 is an insulating body on the substrate of the decorative controller 610.

また、バイパスコンデンサ1062の他方は、I 2 CI/Oエクスパンダ電源接続パターン1202によってI 2 CI/Oエクスパンダ615のVcc端子に接続されるとともに、他回路電源接続パターン1203によって他の回路(例えば、下流コネクタ612のVcc端子など)に接続される。 The other of the bypass capacitor 1062 is connected to the Vcc terminal of the I 2 CI / O expander 615 by I 2 CI / O expander power supply connection pattern 1202, other circuits by other circuit power connection pattern 1203 (e.g. , it is connected to the Vcc terminal, etc.) of the downstream connector 612.

この場合、I 2 CI/Oエクスパンダ電源接続パターン1202の長さが他回路電源接続パターン1203の長さよりも短くなるように、I 2 CI/Oエクスパンダ615とバイパスコンデンサ1062とが配置されている。 In this case, as the length of the I 2 CI / O Expander Power connection pattern 1202 is shorter than the length of the other circuit power connection pattern 1203 is disposed and the I 2 CI / O expander 615 and the bypass capacitor 1062 there. つまり、バイパスコンデンサ1062は、他の回路よりもI 2 CI/Oエクスパンダ615に近くに配置される。 That is, the bypass capacitor 1062 is disposed close to the I 2 CI / O expander 615 than other circuits.

また、I 2 CI/Oエクスパンダ電源接続パターン1202上から他回路電源接続パターン1203が分岐しないようにする。 Also, I 2 CI / O Expander power connections other circuit power over pattern 1202 connection pattern 1203 is prevented from branching.

これらは、I 2 CI/Oエクスパンダ615にノイズが含まれた電源が供給されることを防止するためである。 These are for preventing the power supply noise is included in the I 2 CI / O expander 615 is supplied.

図13は、本発明の実施形態の演出制御装置550から装飾制御装置610に出力されるデータに含まれるスレーブアドレス1300の説明図である。 Figure 13 is an explanatory view of the slave address 1300 included in the data output to the decoration controller 610 from the attraction control apparatus 550 of an embodiment of the present invention.

スレーブアドレス1300は、上位3ビットからなる固定アドレス部1301及び下位5ビットからなる可変アドレス部1302を含む。 Slave address 1300 includes a variable address portion 1302 consists of a fixed address section 1301 and the lower 5 bits consisting of the upper three bits.

固定アドレス部1301は、「110」が予め設定されていて、I 2 CI/Oエクスパンダ615が変更できないアドレスである。 Fixed address unit 1301 is set "110" in advance, an address can not be changed by an I 2 CI / O expander 615.

可変アドレス部1302は、I 2 CI/Oエクスパンダ615に設定可能なアドレスであり、制御対象となるI 2 CI/Oエクスパンダ615のA0〜A3の端子に設定されているパターンに対応した4ビットのI 2 CI/Oエクスパンダアドレス1303と、当該データが読み出し要求であるのか書き込み要求であるのかを示す1ビットのR/W識別データ1304と、が含まれる。 Variable address portion 1302 is a configurable address I 2 CI / O expander 615, corresponding to a pattern that is set to A0~A3 terminal of I 2 CI / O expander 615 to be controlled 4 and I 2 CI / O expander address 1303 bits, the data is a 1-bit R / W identification data 1304 indicating whether it is a to whether a write request a read request includes.

演出制御装置550から装飾制御装置610に出力される演出制御データは、書き込み要求であるので、R/W識別データ1304には、通常「0」が登録される。 Effect control data output from the performance control unit 550 to the decoration control device 610, because it is the write request, the R / W identification data 1304 is usually "0" is registered.

図14は、本発明の実施形態のI 2 CI/Oエクスパンダアドレステーブル1400の説明図である。 Figure 14 is an explanatory view of I 2 CI / O expander address table 1400 of the embodiment of the present invention.

2 CI/Oエクスパンダアドレステーブル1400は、マスタIC570によって管理されるテーブルである。 I 2 CI / O expander address table 1400 is a table managed by the master IC570. 2 CI/Oエクスパンダアドレステーブル1400は、スレーブアドレス1401とI 2 CI/Oエクスパンダアドレス1402との対応関係を示している。 I 2 CI / O expander address table 1400 shows the correspondence between the slave address 1401 and I 2 CI / O expander address 1402.

スレーブアドレス1401には、演出制御装置550により送受信の対象として指定される装飾制御装置610のスレーブアドレスが格納されている。 The slave address 1401, slave address decoration controller 610 designated as an object of transmission and reception by the effect control device 550 are stored. スレーブアドレスは、図13で前述したように、上位3ビットからなる固定アドレス部と、4ビットのI 2 CI/Oエクスパンダアドレスと、1ビットのR/W識別データとを組み合わせて構成される。 Slave address, as described above in FIG. 13, formed by combining a fixed address section composed of upper 3 bits, 4 and I 2 CI / O expander address bits, and 1 bit of the R / W identification data .

2 CI/Oエクスパンダアドレス1402には、図8Aや図8Bで前述したように、各スレーブアドレスに対応する4ビットのI 2 CI/Oエクスパンダアドレスが登録される。 The I 2 CI / O expander address 1402, as described above with reference to FIG. 8A and FIG. 8B, I 2 CI / O expander address 4 bits corresponding to each slave address is registered.

ただし、I 2 CI/Oエクスパンダアドレスのうち、アドレス「1000」及びアドレス「1011」は、各I 2 CI/Oエクスパンダ615を相互に識別するための固有のアドレスとしては使用できない。 However, among the I 2 CI / O expander address, address "1000" and the address "1011" can not be used as a unique address to identify each I 2 CI / O expander 615 to each other.

「1000」は、すべての装飾制御装置610に対する指令を出力する場合に指定されるアドレス(オールコールアドレス)の電源投入時のデフォルト値として用いられる。 "1000" is used as the power-on default values ​​of the addresses specified in the case of outputting a command to all the decoration controller 610 (an all-call address). 「1011」はソフトウェアによってデバイスをリセットする場合に用いられるアドレスである。 "1011" is the address used to reset the device by software.

このように、装飾制御装置610のI 2 CI/Oエクスパンダ615に設定可能なアドレスは14個であるために、演出制御装置550は、14個のI 2 CI/Oエクスパンダ615を制御できる。 Thus, because the address can be set is 14 to I 2 CI / O expander 615 decoration controller 610, the effect control device 550 can control the fourteen I 2 CI / O expander 615 . また、一つの装飾制御装置610は、PORT0〜PORT15を備えるので、16個(言い換えれば16種類)のLEDを制御できる。 Also, one of the decoration control device 610, since includes a PORT0~PORT15, ​​can control the LED of the 16 (16 types in other words). よって、演出制御装置550は、224個(言い換えれば224種類)のLEDを制御できる。 Therefore, the effect control device 550 can control the LED of 224 (224 kinds in other words).

図15は、本発明の実施形態の演出制御装置550による処理のフローチャートである。 Figure 15 is a flowchart of processing by the effect control device 550 embodiments of the present invention.

図15に示す処理では、例えば、装飾装置620のグループ、役物駆動SOL560のグループ、及び役物駆動MOT561のグループのように、演出装置の種類ごとのグループに分割し、装飾制御装置610は、分割されたグループに属する演出装置を制御する。 In the process shown in FIG. 15, for example, a group of ornamental device 620, a group of character object drive SOL560, and as the character object drive MOT561 group, divided into groups of each type of effect device, decorative controller 610, to control the effect device belonging to the divided groups. 例として、装飾装置620のグループが8グループ存在するものとして、それぞれ発光型演出装置のグループA〜Hということにする。 As an example, assuming that a group of ornamental device 620 is present 8 group, it will be referred to a group A~H each emitting effect device. また、役物駆動SOL560と役物駆動MOT561は、同一のグループになっているものとして、これを可動型演出装置のグループということにする。 Also, the character object drive SOL560 and the character object drive MOT561 as anything that could be the same group, which will be referred to a group of movable type effect device.

図15に示す演出制御装置550の処理は、演出制御装置550のCPU551によって実行される。 Treatment effect control device 550 shown in FIG. 15 is executed by the CPU551 of the effect control device 550.

演出制御装置550は、演出制御装置550に電源が投入されると、まずステップ1501〜1509の処理を実行し、ステップ1510の処理でVDP556から画像更新周期と同期する同期信号(例えば、1/30秒周期の同期信号)が割込信号としてCPU551に入力されるまで待機する。 Effect control device 550, when the power supply to effect control device 550 is turned on, first executes the processing of step 1501 to 1509, the synchronization signal synchronized with the image update period from VDP556 in the process of step 1510 (e.g., 1/30 synchronization signal s period) waits until the input to the CPU551 as an interrupt signal. そして、VDP556から画像更新周期と同期する同期信号が割込信号としてCPU551に入力されると、ステップ1502〜1509の処理を繰り返し実行する。 When the sync signal synchronized with the image update period from VDP556 is input to the CPU551 as an interrupt signal, repeatedly performs the processing of steps 1502 to 1509.

まず、演出制御装置550は、演出制御装置550を初期化する(1501)。 First, the effect control device 550 initializes the effect control device 550 (1501). このとき、入出力I/F558を介してマスタIC570が初期化され、さらに、マスタIC570に指示して、全てのI 2 CI/Oエクスパンダ615をリセットして初期状態にする。 At this time, it is initialized master IC570 via the input-output I / F558, further instructs the master IC570, to the initial state by resetting all the I 2 CI / O expander 615.

次に、演出制御装置550は、表示装置53に画像を表示するために、VDP556に画像を表示させる指令となるデータを出力する(1502)。 Next, the effect control device 550, in order to display an image on the display device 53, and outputs the data as a command for displaying an image on VDP556 (1502).

そして、演出制御装置550は、役物駆動SOL560及び役物駆動MOT561を遊技状態に応じて制御するための演出制御データを、役物駆動SOL560及び役物駆動MOT561を制御する装飾制御装置610に出力する(1503)。 The effect control device 550 outputs the character object drive SOL560 and character object drive MOT561 the effect control data for controlling in response to the playing state, the decoration controller 610 for controlling the character object drive SOL560 and character object drive MOT561 to (1503).

そして、演出制御装置550は、スピーカ30から音を遊技状態に応じて出力させるために、音制御データを音LSI557に出力し、音LSI557に音制御データに基づいてスピーカ30から音を出力させる(1504)。 The effect control device 550, in order to output according to the playing state sound from the speaker 30 outputs the sound control data into sound LSI557, to output the sound from the speaker 30 based on the sound control data into sound LSI557 ( 1504).

そして、演出制御装置550は、図16に示すスレーブ選択順序テーブル1600を参照し、VDP556からCPU551に同期信号が入力されるごとに更新する時分割カウンタのスレーブ選択順序を選択し、選択したスレーブ選択順序に基づいて、装飾装置620を制御する各グループの装飾制御装置610に演出制御データをマスタIC570から出力する(1505)。 The effect control device 550 refers to the slave selection order table 1600 shown in FIG. 16, the slave selection Select Slave selection order of division counter when updated each time the synchronization signal is input from VDP556 the CPU 551, and selected based on the order, and outputs the effect control data from the master IC570 decoration controller 610 of each group controlling a decorative device 620 (1505).

なお、時分割カウンタは「0」〜「3」までの値をとり、CPU551にVDP556から同期信号が入力されると、CPU551は、時分割カウンタをインクリメントする。 Incidentally, the time-division counter has a value of "0" to "3", when the synchronizing signal from VDP556 the CPU 551 is input, CPU 551, when increments the divide counter. なお、時分割カウンタが「3」である場合に、VDP556からCPU551に同期信号が入力されると、CPU551は、時分割カウンタを「0」に更新する。 Note that when the time division counter is "3", when the synchronizing signal from VDP556 the CPU 551 is input, CPU 551, when updating the division counter to "0".

次に、演出制御装置550は、VDP556に次に出力されるデータを編集し(1506)、役物駆動SOL560及び役物駆動MOT561を制御する装飾制御装置610に次に出力される演出制御データを編集する(1507)。 Next, the effect control device 550 edits the data to be output next to VDP556 (1506), the effect control data to be next output to the decoration controller 610 for controlling the character object drive SOL560 and character object drive MOT561 edit (1507).

そして、演出制御装置550は、音LSI557に出力される音制御データを編集し(1508)、装飾装置620を制御する各グループの装飾制御装置610に次に出力される演出制御データを編集し(1509)、VDP556から同期信号がCPU551に入力されるまで待機する。 The effect control device 550 edits the sound control data outputted to the sound LSI557 (1508), the effect control data to be next output to the decoration control device 610 for each group for controlling the decoration device 620 edits the ( 1509), the synchronization signal from VDP556 waits until the input to the CPU 551.

なお、CPU551にVDP556から同期信号が入力されると、演出制御装置550は、時分割カウンタを更新し(1510)、ステップ1502の処理に進む。 Incidentally, when the synchronization signal from VDP556 the CPU551 is input, effect control device 550 updates the division counter when (1510), the process proceeds to step 1502.

このように、図15による処理では、表示装置53の画像を更新する周期と同期して、演出制御装置550のマスタIC570から装飾制御装置610のI 2 CI/Oエクスパンダ615へ演出制御データを送信し、I 2 CI/Oエクスパンダ615は受信した演出制御データに基づいて演出装置620を制御するので、表示装置53における演出と演出装置620における演出とが調和し、遊技者に違和感を与えないので、興趣を高めることができる。 Thus, in the process according to FIG. 15, in synchronization with the cycle of updating the image of the display device 53, the effect control data from the master IC570 of the effect control device 550 to the I 2 CI / O expander 615 decoration controller 610 transmitted, since I 2 CI / O expander 615 controls the rendering unit 620 based on the effect control data received, directing and harmonizes in effect the rendering device 620 in the display device 53, giving a sense of discomfort to the player since there is no, it is possible to increase the interest.

また、図15による処理では、マスタIC570は、先に役物駆動SOL560及び役物駆動MOT561を制御する装飾制御装置610に演出制御データを出力し、後から装飾装置620を制御する装飾制御装置610に演出制御データを出力する。 Further, in the process according to FIG. 15, the master IC570 is decorated controller 610 for controlling outputs the effect control data to the decoration control device 610 for controlling the character object drive SOL560 and character object drive MOT561 earlier, decoration later 620 and it outputs the effect control data to. このため、同期信号の発生タイミングからの経過時間のばらつきが、役物駆動MOT561及び役物駆動MOT561に関しては小さく、装飾装置620に関しては大きくなる。 Therefore, variations in the elapsed time from the generation timing of the synchronizing signal is small with respect to the character object drive MOT561 and character object drive MOT561, it becomes larger with respect to the decorative device 620. そのため、役物駆動MOT561及び役物駆動MOT561が制御されるタイミングがより正確になり、遊技者の注目を集める可動役物60などを遊技状態に対して正確に制御できるので、遊技者に違和感を与えない。 Therefore, it becomes character object drive MOT561 and character object drive MOT561 more timing to be controlled accurately, it is possible accurately controlling the movable won game 60 to collect the player's interest to the player state, a sense of discomfort to the player not given.

図16は、本発明の実施形態のスレーブ選択順序テーブル1600の説明図である。 Figure 16 is an explanatory diagram of a slave selection order table 1600 of an embodiment of the present invention.

スレーブ選択順序テーブル1600は制御ROM552に記憶され、スレーブ選択順序テーブル1600には、時分割カウンタの値ごとに制御対象となる装飾制御装置610のグループの制御順序が登録されている。 Slave selection order table 1600 is stored in the control ROM 552, the slave select sequence table 1600, the control sequence of a group of ornamental controller 610 to be controlled for each value of the time-division counter is registered.

なお、以下の説明では、前述したように、可動型演出装置グループは、役物駆動SOL560及び役物駆動MOT561を制御する装飾制御装置610のグループであり、発光型演出装置グループA〜Hは、装飾装置620を制御する装飾制御装置610のグループである。 In the following description, as described above, the movable die effect device group is a group of ornamental controller 610 for controlling the character object drive SOL560 and character object drive MOT561, emitting effect device group A~H is a group of ornamental controller 610 for controlling the decoration device 620.

スレーブ選択順序テーブル1600は、時分割カウンタ1601及びスレーブ選択順序1602を含む。 Slave selection order table 1600, when including division counter 1601 and slave selection order 1602.

時分割カウンタ1601には「0」〜「3」の値が登録されている。 The value of "0" to "3" is registered in the time-division counter 1601. スレーブ選択順序1602は、マスタIC570が演出制御データを出力する装飾制御装置620の順序が登録されている。 Slave selection order 1602, the order of the decoration control device 620 the master IC570 outputs the effect control data are registered. ここでは、図15のステップ1503における「モータ・ソレノイド関連出力」の処理にて、可動型演出装置グループが制御され、その後、図15のステップ1505における「時分割カウンタに対応する発光装置関連出力」の処理にて、発光型演出装置グループA〜Hのうち、時分割カウンタに対応するグループのみが表の上から下へ向かう順序で制御されることを示している。 Here, in the process of "motor solenoids associated output" in step 1503 of FIG. 15, the movable type effect device group are controlled, then "light-emitting device related output corresponding to the time-division counter" in step 1505 of FIG. 15 at the processing of the light-emitting-type effect device groups a to H, only the group corresponding to the time-division counter indicates that it is controlled in the order toward the bottom from the top of the table.

時分割カウンタ1601が「0」である場合のスレーブ選択順序1602には、可動型演出装置グループ、発光型演出装置グループA、発光型演出装置グループB、発光型演出装置グループD、及び発光型演出装置グループHが登録されている。 During the slave selection order 1602 when split counter 1601 is "0", the movable type effect device group, emitting effect device groups A, emitting effect device group B, emitting effect device group D, and emitting effect apparatus group H has been registered. CPU551は、可動型演出装置グループ、発光型演出装置グループA、発光型演出装置グループB、発光型演出装置グループD、及び発光型演出装置グループHの順で制御する。 CPU551 is movable die effect device group, emitting effect device groups A, emitting effect device group B, controlled by the order of the emitting effect device group D, and emitting effect device group H.

時分割カウンタ1601が「1」である場合のスレーブ選択順序1602には、可動型演出装置グループ、発光型演出装置グループA、発光型演出装置グループC、及び発光型演出装置グループEが登録されている。 During the slave selection order 1602 when split counter 1601 is "1", the movable type effect device group, emitting effect device groups A, emitting effect device group C, and emitting effect device group E is registered there.

時分割カウンタ1601が「2」である場合のスレーブ選択順序1602には、可動型演出装置グループ、発光型演出装置グループA、発光型演出装置グループB、及び発光型演出装置グループFが登録されている。 During the slave selection order 1602 when split counter 1601 is "2", the movable type effect device group, emitting effect device groups A, emitting effect device group B, and emitting effect device group F is registered there.

時分割カウンタ1601が「3」である場合のスレーブ選択順序1602には、可動型演出装置グループ、発光型演出装置グループA、発光型演出装置グループC、及び発光型演出装置グループGが登録されている。 During the slave selection order 1602 when split counter 1601 is "3", movable type effect device group, emitting effect device groups A, emitting effect device group C, and emitting effect device group G is registered there.

つまり、可動型演出装置グループの装飾制御装置610には、最初にマスタIC570から演出制御データが出力され、可動型演出装置グループの装飾制御装置610に演出制御データが出力された後に、発光型演出装置グループの装飾制御装置610に演出制御データが出力される。 That is, the decorative controller 610 of the movable mold effect device group, the first effect control data from the master IC570 is output, after the effect control data to the decoration control device 610 of the movable mold effect device group is output, emitting effect the effect control data to the decoration control device 610 of the device group is output.

図17にて詳細に説明するが、マスタIC570は、制御対象の装飾制御装置610に演出制御データを初めに出力し、制御対象の装飾制御装置610からACKの返答信号が入力された場合には、次の制御対象となる装飾制御装置610を選択して演出制御データを出力する。 It will be described in detail in FIG. 17, but the master IC570, when outputting the performance control data initially decorated controller 610 of the control target, the reply signal ACK from the decorative controller 610 of the controlled object is inputted outputs an effect control data by selecting a decoration controller 610 as the next controlled.

したがって、ACKの返答信号が無条件に装飾制御装置610からマスタIC570に入力されるのであれば、同期信号に同期してマスタIC570から装飾制御装置610に演出制御データを送信できる。 Therefore, if the reply signal ACK is input from the decoration controller 610 unconditionally master IC570, can transmit presentation control data to the ornamental controller 610 from the master IC570 in synchronization with the synchronization signal. しかしながら、データ通信がノイズ等により正しく送信できない場合には、制御対象の装飾制御装置610からACKの返答信号が入力されない(NACKの返答信号が入力される)ことになり、この場合には、再度同じデータを制御対象の装飾制御装置610に出力する処理を行っている。 However, the data communication when it can not properly transmitted by noise or the like, will not be answer signal ACK from the decoration control device 610 of the control target is input (answer signal NACK is inputted), in this case, again performs processing to output the same data to the decoration control device 610 of the control target.

このため、スレーブ選択順序が後になる装飾制御装置610ほど、マスタIC570から送信される演出制御データが入力されるタイミングが周期的にならない傾向がある。 Therefore, as the decoration controller 610 slave selection order is later, the timing of the effect control data transmitted from the master IC570 are input tends to not be periodic. 言い換えれば、同期信号の発生タイミングと演出制御データの送信タイミングとに時間差があり、この時間差のばらつきがスレーブ選択順序が後になる装飾制御装置610ほど大きくなるということになる。 In other words, there are two time difference and the transmission timing of the effect control data and generation timing of the synchronization signal, the variation of the time difference is that the larger the decoration controller 610 to be later slave selection order.

また、可動型演出装置グループの装飾制御装置610が制御する演出装置は、遊技状態にあわせて可動するため、遊技状態にあわせて発光する装飾装置620よりも遊技者の注目を集めるものである。 Also, performance apparatus decorative controller 610 of the movable mold effect device group to control for movable in accordance with the gaming state, is intended to collect player's attention than ornamental device 620 that emits light in accordance with the game status.

したがって、可動型演出装置グループの装飾制御装置610が制御する演出装置の制御タイミングに遅れが生じないように、マスタIC570は、可動型演出装置グループの装飾制御装置610に最初に演出制御データを出力するようにしている。 Thus, as delay in control timing of the effect device decorative controller 610 of the movable mold effect device group control does not occur, the master IC570 is output first the effect control data to the decoration control device 610 of the movable die performance apparatus Group It is way.

次に、スレーブ選択順序テーブル1600による各グループの装飾制御装置610の制御頻度について説明する。 Next, a description will be given of the control frequency of the decoration control device 610 in each group by the slave selection order table 1600.

可動型演出装置グループ、及び発光型演出装置グループAは、時分割カウンタのすべてに登録されているので、VDP556からの同期信号がCPU551に入力されるごとに制御される。 Movable type effect device group, and emitting effect device group A, because it is registered in all the time division counter is controlled each time the synchronization signal from VDP556 is input to the CPU 551. また、発光型演出装置グループB及び発光型演出装置グループCは、時分割カウンタが「1」である場合と「2」である場合とに登録されているので、VDP556から同期信号がCPU551に2回入力されると、1回制御される。 The light-emitting-type effect device group B and emitting effect device group C, when so split counter is registered in the case of "1" is the case "2", the synchronization signal from VDP556 within CPU 551 2 When times inputted, it is controlled once. また、発光型演出装置グループD〜Hは、時分割カウンタが「0」〜「3」のいずれか一つである場合に登録されているので、VDP556から同期信号がCPU551に4回入力されると、1回制御される。 The light-emitting-type effect device group D~H, since time-division counter is registered if it is any one of "0" to "3", the synchronization signal from VDP556 is input four times to the CPU551 and, it is controlled once.

なお、発光型演出装置グループA〜Hは、グループに属するLEDの制御頻度に応じて、適宜割り当てられている。 The light-emitting-type effect device group A~H, in accordance with the control frequency of the LED in the group is assigned as appropriate. 例えば、高速な輝度変化を必要とするLEDのグループをグループAとして割り当て、低速な輝度変化で充分なLEDのグループはグループD〜Hを割り当てている。 For example, assign a group of LED requiring fast change in luminance as a group A, sufficient LED group at a low speed luminance change is assigned a group D through H.

これにより、可動型演出装置グループの装飾制御装置610の制御頻度が、発光型演出装置グループB〜Hの装飾制御装置610の制御頻度以上になる。 Thus, the control frequency of the decoration control device 610 of the movable mold effect device group, equal to or greater than the control frequency of the decoration control device 610 of the light-emitting-type effect device groups B to H. このため、遊技者の注目度の高い可動型演出装置グループの装飾制御装置610が制御する演出装置の制御間隔を細分化できるため、遊技者に違和感の少ない演出を行うことができる。 Therefore, it is possible to subdivide the control interval of the effect device decoration controller 610 of the high-profile of the player's movable type effect device group control can be carried out with little effect discomfort to the player.

また、同期信号が発生するたびに、マスタIC570から、発光型演出装置グループA〜Hの全てに演出制御データを送信するのではなく、時分割カウンタに対応する一部の発光型演出装置グループを選択して演出制御データを送信している。 Further, each time the synchronization signal is generated from the master IC570, instead of transmitting the performance control data to all the emitting effect device groups A to H, a part of the emitting effect device group corresponding to the time-division counter It is sending the effect control data by selecting. このため、同期信号の周期内に占める演出制御データの送信時間の割合が少なくなり、処理時間を効率化することができる。 Therefore, the proportion of the transmission time of the effect control data occupying within the period of the synchronizing signal is reduced, it is possible to improve the efficiency of the processing time.

また、本実施形態では、可動型演出装置グループの装飾制御装置610の制御頻度が、VDP556から出力される画像更新周期と同期する同期信号のタイミングで制御を行っているが、発光型演出装置グループA〜Hの制御頻度だけを同期信号に同期させ、可動型演出装置グループの装飾制御装置610の制御頻度は、より高速(例えば2ミリ秒周期)にしてもよい。 Further, in the present embodiment, the control frequency of the decoration control device 610 of the movable mold effect device group, control is performed at the timing of the synchronizing signal synchronized with the image update period output from VDP556, emitting effect device group only control the frequency of A~H is synchronized with the synchronizing signal, the control frequency of the decoration control device 610 of the movable mold effect device group may be faster (e.g., 2 ms period).

図17は、本発明の実施形態のマスタIC570によるスレーブ出力処理のフローチャートである。 Figure 17 is a flowchart of the slave output processing by the master IC570 embodiment of the present invention.

図15に示すステップ1503の処理が実行されると、可動型演出装置グループとなるスレーブが選択されて、マスタIC570のコントローラ574により、このスレーブ出力処理が実行される。 When the process of step 1503 shown in FIG. 15 is executed, the slave comprising a movable type effect device group is selected, the controller 574 of master IC570, the slave output processing is executed. また、図15に示すステップ1505の処理が実行された場合には、図16で前述した時分割カウンタに対応する発光型演出装置グループのスレーブが順に選択され、その都度、マスタIC570のコントローラ574により、このスレーブ出力処理が実行される。 Also, when the processing of step 1505 shown in FIG. 15 is executed, the slave emissive effect device group corresponding to the division counter when previously described in FIG. 16 are sequentially selected, each time, the controller 574 of master IC570 the slave output processing is executed.

まず、マスタIC570は、装飾制御装置610からのACKの返答信号が受信できなかった回数を計数するためのACKカウンタを0に初期化する(1700)。 First, the master IC570 is an ACK counter for counting the number of times the response signal ACK from the decorative controller 610 can not receive is initialized to 0 (1700). 次に、マスタIC570は、接続線SDA及び接続線SCLの信号レベルを、スタート条件を示す信号レベルに変化させる(1701)。 Next, the master IC570 the signal level of the connection line SDA and the connection line SCL, is changed to a signal level indicating a start condition (1701).

具体的には、マスタIC570は、接続線SCLの信号レベルをHIGHに維持したまま、接続線SDAの信号レベルをHIGHからLOWに変化させることよってスタート条件を示す信号を出力する。 Specifically, the master IC570 while maintaining the signal level of the connection line SCL HIGH, the outputs a signal indicating the start condition I by altering the LOW signal level of the connection line SDA from HIGH.

装飾制御装置610にスタート条件が入力されると、装飾制御装置610は、接続線SCLの信号レベルをカウントするための図示しない信号変化カウンタを0回に初期化する。 When the start condition decoration controller 610 is input, decoration controller 610 initializes to 0 times the signal change counter (not shown) for counting the signal levels of the connection line SCL.

なお、マスタIC570は、スタート条件を示す信号を出力後、制御対象となる装飾制御装置610へデータを送るために、接続線SCLのレベルをLOWに変更する。 Incidentally, the master IC570 After outputting a signal indicating a start condition, in order to send data to the decoration control device 610 to be controlled to change the level of the connecting line SCL to LOW.

次に、マスタIC570は、制御対象となる装飾制御装置610のスレーブアドレスのデータを、接続線SCLの信号レベルを変化させながら、接続線SDAを介して出力する(1702)。 Next, the master IC570 the data of slave address decoration controller 610 to be controlled, while changing the signal level of the connection line SCL, and outputs via the connection line SDA (1702).

ステップ1702の処理で出力されるアドレスデータは図13に示すように8ビットのデータ列であるため、1回の出力処理(接続線SCLが8回HIGHに変化する間の出力)でアドレスデータが出力される。 Since the address data output by the processing in step 1702 is the 8-bit data string as shown in FIG. 13, the address data in a single output process (output while the connection line SCL is changed to 8 times HIGH) is is output.

ステップ1702の処理で出力されたアドレスデータが装飾制御装置610に入力された場合、装飾制御装置610のI 2 CI/Oエクスパンダ615は、入力されたアドレスデータと自身に設定されているアドレスとが一致するか否かを判定する。 If the address data output by the processing in step 1702 is inputted to the decoration controller 610, I 2 CI / O expander 615 decoration controller 610, the address set in the address data and its input It is equal to or matches.

入力されたアドレスデータと一致するアドレスが設定されているI 2 CI/Oエクスパンダ615は、接続線SCLのLOWからHIGHへの変更回数が8回目になった直後であって、そのHIGHレベルとなっている接続線SCLがLOWレベルへと変化することを契機として、返答信号を接続線SDAからマスタIC570に出力する。 I 2 CI / O expander 615 address that matches the input address data is set, a immediately after the number of changes from LOW to HIGH of the connecting line SCL became 8 th, and the HIGH level going on connection line SCL is triggered by the changes to the LOW level, and outputs a response signal from the connection line SDA to the master IC570.

次に、マスタIC570は、ステップ1702の処理でアドレスデータが出力されてから所定時間以内にACKの返答信号がマスタIC570に入力されたか否かを確認する(1703)。 Next, the master IC570 generates a response signal ACK to confirm whether or not the input to the master IC570 from the output of the address data in the process of step 1702 within a predetermined time (1703).

ACKの返答信号が入力されたか否かによって、処理が以下の三つに分岐する(1704)。 Depending on whether the response signal ACK is input, the process branches into three or less (1704).

第1に、ステップ1702の処理でアドレスデータが初めて出力されてから所定時間以内にACKの返答信号が入力されない場合(ACKカウンタが0の状態でNACKの返答信号が入力された場合)には、マスタIC570は、再度アドレスデータを出力するために、ステップ1714の処理に移行する。 First, when the answer signal ACK from the address data is first output by the processing in step 1702 within a predetermined time is not input (if a reply signal NACK is input by the ACK counter is 0 state), master IC570, to output address data again, the process proceeds to step 1714. ステップ1714の処理では、ACKの返答信号の受信に失敗したことを計数するためにACKカウンタを+1更新し、ステップ1701の処理に戻る。 In the process of step 1714, the ACK counter + 1 is updated to count the failure of the reception of the reply signal ACK, the process returns to step 1701.

第2に、初めてステップ1702の処理で出力されたアドレスデータに対応するACKの返答信号が所定時間以内入力されず、再度ステップ1702の処理でアドレスデータが出力されてから所定時間以内にACKの返答信号が入力されない場合(ACKカウンタが1の状態でNACKの返答信号が入力された場合)には、マスタIC570は、スレーブ出力処理を異常終了する(1705)。 Second, the first reply signal ACK corresponding to the address data output by the processing of step 1702 is not input within the predetermined time, reply ACK within the predetermined time from the output of the address data in the process of step 1702 again in the case where the signal is not input (if ACK counter reply signal NACK is input in first state), the master IC570 is the slave output processing ends abnormally (1705). この場合、今回選択している装飾制御装置610へのデータ送信を中止し、次の装飾制御装置610が選択されて、再度、スレーブ出力処理が先頭から実行されることになる。 In this case, cancel the data transmission to the decoration control device 610 has been selected this time, the next decoration controller 610 is selected again, so that the slave output processing is executed from the beginning.

第3に、ステップ1702の処理でアドレスデータが初めて出力されてから所定時間以内にACKの返答信号が入力された場合、又は再度ステップ1702の処理でアドレスデータが初めて出力されてから所定時間以内にACKの返答信号が入力された場合には、マスタIC570は、出力用BUF572に記憶されているデータから8ビット分のデータを1番目に出力するデータとして取得し、取得したデータの出力を準備する(1706)。 Third, if a reply signal ACK within a predetermined time from the output of the address data for the first time in the process of step 1702 is entered, or within a predetermined time after the address data is first output again the processing in step 1702 If the reply signal ACK is input, the master IC570 acquires the 8-bit data from the data stored in the output BUF572 as data to be output to the first, to prepare the output of the acquired data (1706).

そして、マスタIC570は、取得したデータを接続線SDAから出力する(1707)。 Then, the master IC570 outputs the acquired data from the connection line SDA (1707).

そして、ステップ1702の処理で出力されたアドレスデータが自身に設定されたアドレスと一致する装飾制御装置610のI 2 CI/Oエクスパンダ615は、ステップ1707の処理で出力されたデータを、接続線SCLがLOWからHIGHになったタイミングで取り込む。 Then, I 2 CI / O expander 615 decoration controller 610 matches the address which the address data output by the process is set in its step 1702, the data output by the processing in step 1707, the connection line SCL is taking in at the timing became HIGH from LOW. そして、当該装飾制御装置610のI 2 CI/Oエクスパンダ615は、接続線SCLの8回目のLOWからHIGHに変化したことでデータを取り込み、次いで接続線SCLがHIGHからLOWへ変化することを契機に、返答信号を接続線SDAからマスタIC570に出力する。 Then, I 2 CI / O expander 615 of the decorative controller 610 takes in the data by the 8 th LOW connecting line SCL is changed to HIGH, then the connection line SCL is changed from HIGH to LOW in response, it outputs a response signal from the connection line SDA to the master IC570.

次に、マスタIC570は、ステップ1707の処理でデータが出力されてから所定時間以内にACKの返答信号がマスタIC570に入力されたか否かを確認する(1708)。 Next, the master IC570 generates a response signal ACK to confirm whether or not the input to the master IC570 from the output of the data by the processing in step 1707 within a predetermined time (1708).

ACKの返答信号が入力されたか否かによって、処理が以下の三つに分岐する(1709)。 Depending on whether the response signal ACK is input, the process branches into three or less (1709).

第1に、ステップ1702の処理でアドレスデータが初めて出力されてから所定時間以内にACKの返答信号が入力されていない場合(ACKカウンタが0の状態でNACKの返答信号が入力された場合)には、マスタIC570は、再度アドレスデータを出力するために、ステップ1714の処理に移行する。 First, when the answer signal ACK from the address data is first output by the processing in step 1702 within a predetermined time it is not input (if a reply signal NACK is input by the ACK counter is 0 state) the master IC570, to output address data again, the process proceeds to step 1714. ステップ1714の処理では、返答信号の受信に失敗したことを計数するためにACKカウンタを+1更新し、ステップ1701の処理に戻る。 In the process of step 1714, the ACK counter + 1 is updated to count the failure of the reception of the reply signal, the process returns to step 1701.

第2に、初めてステップ1707の処理で出力されたデータの返答信号が所定時間以内に入力されず、再度ステップ1707の処理でデータが出力されてから所定時間以内にACKの返答信号が入力されていない場合(ACKカウンタが1の状態でNACKの返答信号が入力された場合)には、マスタIC570はスレーブ出力処理を異常終了する(1710)。 Second, the first reply signal of the data output by the processing in step 1707 is not input within the predetermined time, it is inputted reply signal ACK within a predetermined time from the output of the data in the process of step 1707 again in the case no (if ACK counter reply signal NACK is input in first state), the master IC570 ends abnormally slave output process (1710). この場合、今回選択している装飾制御装置610へのデータ送信を中止し、次の装飾制御装置610が選択されて、再度、スレーブ出力処理が先頭から実行されることになる。 In this case, cancel the data transmission to the decoration control device 610 has been selected this time, the next decoration controller 610 is selected again, so that the slave output processing is executed from the beginning.

第3に、ステップ1707の処理でデータが初めて出力されてから所定時間以内にACKの返答信号が入力された場合、又は再度ステップ1707の処理でデータが出力されてから所定時間以内にACKの返答信号が入力された場合には、マスタIC570は、出力用BUF572に記憶されているすべてのデータを出力したか否かを判定する(1711)。 Third, reply ACK from when data in the process of step 1707 is input reply signal ACK within a predetermined time since the first output, or data is output again the processing in step 1707 within a predetermined time If the signal is input, the master IC570 determines whether output all of the data stored in the output BUF572 (1711).

ステップ1711の処理で、出力用BUF572に記憶されているデータが出力されていないと判定された場合、マスタIC570は、出力用BUF572に記憶されている次の8ビット分のデータを次に出力するデータとして取得し、取得したデータの出力を準備し(1712)、ステップ1706の処理に戻る。 In the process of step 1711, if the data stored in the output BUF572 is determined not to be output, the master IC570 is then outputs the next 8 bits of data stored in the output BUF572 acquired as data, prepares the output of the acquired data (1712), the process returns to step 1706.

一方、ステップ1711の処理で、出力用BUF572に記憶されているすべてのデータを出力したと判定された場合、マスタIC570は、接続線SDA及び接続線SCLの信号レベルを、ストップ条件を示す信号レベルに変化させ(1713)、スレーブ出力処理を終了する。 On the other hand, in the process of step 1711, if it is determined that the output of all the data stored in the output BUF572, master IC570 the signal level of the connection line SDA and the connection line SCL, the signal level indicating the stop condition It is changed to (1713), and terminates the slave output process.

ステップ1713の処理では、具体的には、マスタIC570は、接続線SCLの信号レベルをHIGHに維持したまま、接続線SDAの信号レベルをLOWからHIGHに変更させることによりストップ条件を示す信号を出力する。 In the process of step 1713, specifically, the master IC570 while maintaining the signal level of the connection line SCL to HIGH, the signal indicating the stop condition by changing the signal level of the connection line SDA from LOW to HIGH the output to.

図17による処理では、マスタIC570は、8ビットのデータを出力後に、装飾制御装置610からの返答信号を取り込むことにより、データ転送の成否を判定し、データ転送が失敗している場合(つまり、NACKの返答信号がマスタIC570に入力された場合)、出力したデータを1回だけ再度出力するので、装飾制御装置610にデータを可能な限り確実に出力することができ、演出装置の誤動作を防止できる。 In the process according to FIG. 17, the master IC570, after outputting the 8-bit data, by incorporating a reply signal from the decorative controller 610 determines the success or failure of the data transfer, when the data transfer is unsuccessful (i.e., if a reply signal NACK is input to the master IC570), since only output again once the output data, the data can be output reliably as possible decoration controller 610, prevent malfunction of the effect device it can. また、出力したデータを1回だけ再度出力することにより、データ送信時間が必要以上に長くなることを防止できる。 Further, by just print again once the output data can prevent the data transmission time is longer than necessary.

なお、図17による処理で、ステップ1701の処理でマスタIC570がスタート条件を送信する際には、接続線SDAがHIGHになっている必要があるが、ノイズ等の影響によって、接続線SDAがLOWとなったまま変化しない状態が発生する場合がある。 In the process according to FIG. 17, when the master IC570 sends a start condition in the processing in step 1701, it is necessary to connect lines SDA becomes HIGH, the due to the influence of noise or the like, connecting line SDA is LOW state that remains unchanged became may occur.

本実施形態では、マスタIC570が装飾制御装置610のI 2 CI/Oエクスパンダ615に送信するスレーブアドレスには、R/W識別データが「0」(書き込みを意味する)となっているものだけを用いている(図13参照)が、ノイズ等の影響によって、R/W識別データが「1」(読み出しを意味する)となった状態で、I 2 CI/Oエクスパンダ615へ伝わることがある。 In the present embodiment, the slave address master IC570 sends to I 2 CI / O expander 615 decoration controller 610, only one R / W identification data is "0" (meaning writing) is used (see FIG. 13), the influence of noise or the like, with the R / W identification data is "1" (meaning read), it is transmitted to the I 2 CI / O expander 615 is there.

この場合、I 2 CI/Oエクスパンダ615は読み出しモードとなり、マスタIC570によって接続線SCLの信号レベルが変化することに対応して、I 2 CI/Oエクスパンダ615からマスタIC570へ、接続線SDAを介してデータを1ビットごと伝送する処理を行う。 In this case, I 2 CI / O expander 615 becomes the read mode, the signal level of the connection line SCL by the master IC570 in response to the changes, the I 2 CI / O expander 615 to the master IC570, connecting lines SDA It performs a process of transmitting each bit of data through.

このとき、I 2 CI/Oエクスパンダ615は、8ビットのデータを伝送するごとに、マスタIC570から接続線SDAを介してアクノリッジ信号を受信する処理を行い、アクノリッジ信号を受信するとさらに8ビットのデータ伝送を行い、以後、この8ビットのデータ伝送とアクノリッジ信号の確認を繰り返すが、この間は、接続線SDAがI 2 CI/Oエクスパンダ615によって占有されている状態となる。 At this time, I 2 CI / O expander 615, each for transmitting 8-bit data, performs a process of receiving an acknowledge signal from the master IC570 via the connection line SDA, the additional 8-bit receives the acknowledge signal performs data transmission, thereafter, is repeated confirmation of the data transmission and acknowledge signals of this 8-bit, during which, in a state where the connecting line SDA is occupied by I 2 CI / O expander 615.

一方で、I 2 CI/Oエクスパンダ615は、8ビットのデータ伝送後に、マスタIC570から接続線SDAを介してアクノリッジ信号を受信できないときは、接続線SDAを解放してデータ伝送を中止する。 On the other hand, I 2 CI / O expander 615, after the transmission 8-bit data, when it can not receive an acknowledge signal from the master IC570 via the connection line SDA is the data transmission is aborted by releasing the connecting line SDA. なお、I 2 CI/Oエクスパンダ615は、マスタIC570から接続線SDAを介してアクノリッジ信号を受信する際には、接続線SDAがLOWレベルであればアクノリッジ信号を受信したと解釈し、接続線SDAがHIGHレベルであればアクノリッジ信号を受信しないと解釈する。 Incidentally, I 2 CI / O expander 615, upon receiving the acknowledge signal via the connection line SDA from the master IC570 is connected line SDA interprets that it has received the acknowledge signal if the LOW level, connection lines SDA is interpreted not to receive an acknowledge signal if the HIGH level.

よって、マスタIC570からのデータがノイズ等の影響により変化し、この変化したデータを勝手に受信して読み出しモードとなったI 2 CI/Oエクスパンダ615が発生してしまうと、接続線SDAがいつまでも解放されないことになる。 Therefore, data from the master IC570 is changed due to noise or the like, the I 2 CI / O expander 615 became read mode receives this changed data freely occurs, connection line SDA is forever it will not be released.

このような場合に、接続線SDAの信号レベルはLOWに維持されたままになり、マスタIC570と、本来送信を行うことを意図していた装飾制御装置610のI 2 CI/Oエクスパンダ615との間で接続線SDAを介した通信が行えなくなる。 In such a case, the signal level of the connection line SDA will still be maintained to LOW, the master IC570, and I 2 CI / O expander 615 decoration controller 610 which has been intended to provide the original transmission It can not be carried out communication via the connecting line SDA between the.

そこで、マスタIC570は、ステップ1701の処理でスタート条件を示す信号を出力する前に、接続線SDAからデータが出力できる状態であるか否かを判定するために、接続線SDAの信号レベルがHIGHであるか否かを判定する。 Therefore, the master IC570, before outputting the signal indicating the start condition in the process of step 1701, in order to determine whether or not the state data can be output from the connection line SDA, the signal level of the connection line SDA is HIGH It determines whether or not it is.

接続線SDAの信号レベルがHIGHでないと判定された場合、接続線SDAからデータが出力できないので、ドライバ576Aによりトランジスタ578Aに動作可能な電圧を印加しないことによってトランジスタ578Aをオンさせずに(接続線SDAを解放した状態で)、接続SCLの信号レベルを少なくとも9回変化させる。 If the signal level of the connection line SDA is HIGH determined not, the data from the connection line SDA can not be output, (connection line without turning on the transistors 578A by not applying the operable voltage to the transistor 578A by driver 576A SDA in the released state), the signal level of the connection SCL changing at least 9 times.

このような処理を行うことで、読み出しモードとなったI 2 CI/Oエクスパンダ615は、接続SCLの信号レベルの変化に合わせて接続線SDAにデータを出力するが、接続SCLの信号レベルの変化が少なくとも9回行われる途中において、マスタIC570からのアクノリッジ信号を確認するタイミングが発生する。 By performing such processing, I 2 CI / O expander 615 became read mode, but outputs the data to the connection line SDA with the changing of the signal level of the connection SCL, the signal level of the connection SCL in the middle of the change is made at least 9 times, the timing to check the acknowledge signal from the master IC570 occurs. このとき、接続線SDAは解放されているのでHIGHレベルとなり、読み出しモードとなったI 2 CI/Oエクスパンダ615は、アクノリッジ信号を受信しなかったと判断するので、データ伝送をやめて接続線SDAを解放することになる。 At this time, since the connecting line SDA is released becomes HIGH level, I 2 CI / O expander 615 became read mode, since it is determined to be not received acknowledge signal, a connection line SDA discontinue data transmission It will be released.

なお、この処理は、スタート条件を示す信号を出力する前だけでなく、マスタIC570が飾制御装置610へデータを出力する前に行われるようにしてもよい。 This process is not only prior to outputting a signal indicating the start condition, may be performed before the master IC570 outputs data to the decoration control device 610. 具体的には、ステップ1702、1707、及び1713の処理の前に実行されてもよい。 Specifically, it may be performed before the process in step 1702,1707, and 1713.

このようにして、読み出しモードとなった装飾制御装置610のI 2 CI/Oエクスパンダ615から強制的に接続線SDAを解放させるので、接続線SDAの信号レベルはHIGHに維持されるようになる。 In this manner, since the release force the connection line SDA from I 2 CI / O expander 615 decoration controller 610 becomes a read mode, the signal level of the connection line SDA is to be maintained HIGH .

図18は、本発明の実施形態のマスタIC570が接続線SDA及び接続線SCLを介して出力するデータのスタート条件及びストップ条件の説明図である。 Figure 18 is an explanatory view of a start condition and a stop condition data master IC570 is output via the connection line SDA and the connection line SCL embodiment of the present invention.

接続線SCLは通常時に信号レベルがHIGHになっており、マスタIC570は、装飾制御装置610にデータを出力する際に、接続線SCLの信号レベルをLOWからHIGHに変化させ、装飾制御装置610が接続線SDAのデータを取り込むためのストローブ信号として作用させる。 Connection line SCL is signal level becomes HIGH during normal, the master IC570, when outputting the data to the ornamental control device 610, the signal level of the connection line SCL is changed from LOW to HIGH, the decoration controller 610 to act as a strobe signal for capturing the data of the connection line SDA.

接続線SDAは通常時に信号レベルがHIGHになっており、接続線SCLのクロック信号に合わせて接続線SDAからデータが出力される。 Connection line SDA has signal level becomes HIGH during normal, the data from the connection line SDA in accordance with the clock signal of the connection line SCL is output.

マスタIC570は、接続線SCLの信号レベルをHIGHに維持したまま、接続線SDAの信号レベルをHIGHからLOWに変化させることで、データの出力が開始することを示すスタート条件となる信号を出力する。 Master IC570 while maintaining the signal level of the connection line SCL to HIGH, the signal level of the connection line SDA by changing from HIGH to LOW, the output signal comprising a start condition indicating that the output of the data is started .

装飾制御装置610のI 2 CI/Oエクスパンダ615は、接続線SDA及び接続線SCLからスタート条件となる信号が入力されると、データの出力が開始することを把握する。 I 2 CI / O expander 615 decoration controller 610, the signal comprising a start condition from the connection line SDA and the connection line SCL is input, to understand that the output of the data is started.

マスタIC570は、接続線SCLの信号レベルをHIGHに維持したまま、接続線SDAの信号レベルをLOWからHIGHに変化させることで、データの出力が終了することを示すストップ条件を示す信号を出力する。 Master IC570 while maintaining the signal level of the connection line SCL HIGH, the signal level of the connection line SDA by changing from LOW HIGH, the outputs a signal indicating a stop condition which indicates that the output of the data is completed .

装飾制御装置610のI 2 CI/Oエクスパンダ615は、ストップ条件が入力されると、データの出力が終了することを把握する。 I 2 CI / O expander 615 decoration controller 610, the stop condition is entered, to grasp that the output of the data is completed.

図19は、本発明の実施形態のマスタIC570から出力されたデータが入力された装飾制御装置610が返答信号を出力するタイミングチャートである。 Figure 19 is a timing chart for decoration controller 610 data output from the master IC570 embodiment of the present invention has been input outputs the reply signal.

装飾制御装置610は、スタート条件が成立してから接続線SCLの信号レベルの変化回数を計数し、接続線SCLのクロック信号に合わせて接続線SDAから入力されるデータを取り込む。 Decoration controller 610 counts the number of changes in signal level of the connection line SCL from the start condition is satisfied, it captures the data input from the connecting line SDA in accordance with the clock signal of the connection line SCL.

そして、装飾制御装置610は、スタート条件が成立してから接続線SCLの信号レベルの変化回数が9回に達する直前に、返答信号をマスタIC570に接続線SDAを介して出力する。 The decoration controller 610, just before the number of changes in signal level of the connection line SCL from satisfied start conditions reach 9 times, and outputs via the connection line SDA a reply signal to the master IC570. 換言すると、装飾制御装置610は、接続線SDAから8ビット目のデータを取り込んだ後に、接続線SCLの信号レベルがHIGHからLOWに変化することを契機に、返答信号を当該接続線SDAを介して出力する。 In other words, the decorative controller 610, after incorporating 8 bit data from the connection line SDA, in response to the signal level of the connection line SCL is changed from HIGH to LOW, the via the connection line SDA a reply signal to output Te.

なお、図に示すように、データの受信に成功したことを示す返答信号(ACKの返答信号)はLOWレベルによって示され、データの受信に失敗したことを示す返答信号(NACKの返答信号、図ではACK出力なしに相当)はHIGHレベルによって示される。 Note that, as shown in FIG, reply signal indicating successful reception of the data (response signal ACK) is indicated by a LOW level, the reply signal (NACK response signal indicating that it has failed to receive the data, FIG. in corresponds to no ACK output) is indicated by the HIGH level.

また、マスタIC570は、スタート条件が成立してから接続線SCLの信号レベルが8回変化すると、接続線SDAを解放することによって、装飾制御装置610から返答信号の入力を待機する。 The master IC570, when the signal level of the connection line SCL from the start condition is satisfied is changed 8 times, by releasing the connection line SDA, it waits for input of a reply signal from the decorative controller 610. そして、マスタIC570は、接続線SDAを解放したまま、接続線SCLの信号レベルを変化させて、装飾制御装置610からの返答信号を取り込む。 Then, the master IC570, hold and release the connection line SDA, by changing the signal level of the connection line SCL, it captures the reply signal from the decorative controller 610.

図20は、本発明の実施形態のマスタIC570が演出制御データを出力する場合の接続線SDA及び接続線SCLの信号レベルのタイミングチャートである。 Figure 20 is a timing chart of the signal level of the connection line SDA and the connection line SCL when master IC570 embodiment of the present invention outputs the effect control data.

まず、マスタIC570は、演出制御データの出力を開始する場合には、接続線SCLの信号レベルをHIGHに維持したまま、接続線SDAの信号レベルをHIGHからLOWに変化させることによって、スタート条件を示す信号を出力し、これからデータを出力することを装飾制御装置610に通知する。 First, the master IC570, when starting the output of the performance control data, while maintaining the signal level of the connection line SCL HIGH, the by changing to LOW the signal level of the connection line SDA from HIGH, the start condition It outputs a signal indicating, notifies the decoration controller 610 to output data from,.

次に、マスタIC570は、合計7ビットからなる制御対象となる装飾制御装置610のアドレスを出力する。 Next, the master IC570 outputs the address of the decoration control device 610 to be controlled consisting of a total of 7 bits. 次に、マスタIC570は、読み出し要求である書き込み要求であるかを示すデータを8ビット目に出力する。 Next, the master IC570 outputs data indicating whether a write request is a read request to the 8th bit.

そして、マスタIC570は、接続線SCLの信号レベルが9回目にHIGHになるときに、装飾制御装置610から返答信号が入力されるので、ACKの返答信号であれば接続線SDAの信号レベルがLOWに変化し、NACKの返答信号であれば接続線SDAの信号レベルがHIGHに変化する。 Then, the master IC570, when the signal level of the connection line SCL is HIGH the 9th, the reply signal from the decorative controller 610 is inputted, the signal level of the connection line SDA if the reply signal ACK LOW changes in the signal level of the connection line SDA is changed to HIGH if the reply signal NACK.

次に、マスタIC570は、アドレスデータの出力後、演出制御データを、8の倍数となるビット数で出力する。 Next, the master IC570 After outputting the address data, the performance control data, and outputs the number of bits a multiple of 8. マスタIC570は、演出制御データの8ビット目を出力した後、ACKの返答信号が入力されるのを待って演出制御データの9ビット目を出力する。 Master IC570 After outputting the 8 bit of the performance control data, and outputs the ninth bit of the effect control data waiting for reply signal ACK is input. 以降、8の倍数番目に相当するビットのデータを出力すると、ACKの返答信号が入力されるのを確認してから、(8の倍数+1)番目のビットを出力し、全データが出力されるまで繰り返す。 Later, and outputs the data of bits corresponding to the multiple-numbered 8, confirm that the response signal of ACK is input, and outputs the th bit (multiples +1 8), all data is output repeat until.

なお、マスタIC570は、演出制御データの8の倍数番目となるビットを出力した後、所定時間経過してもACKの返答信号が入力されない場合には、接続線SDAを介して、再度アドレスデータを出力し、ACKの返答信号を確認しながら、もう一度、演出制御データを1ビット目から出力する。 Incidentally, the master IC570 After outputting the 8 times the number-th bit in the performance control data, when the answer signal ACK is not input even after the lapse of a predetermined time, via a connection line SDA, the address data again output, while confirming the reply signal ACK, again outputs an effect control data from the first bit.

また、マスタIC570は、演出制御データの最後のビットのデータを出力した後、ACKの返答信号が入力されるのを待って、ストップ条件を示す信号を出力する。 The master IC570 After outputting the data of the last bit of performance control data, waits for the reply signal ACK is input, and outputs a signal indicating a stop condition.

なお、図20では、スタート条件を示す信号を出力してからストップ条件を示す信号を出力するまでの間に、合計24ビット(スレーブアドレス8ビット、演出制御データ16ビット)のデータを出力しているが、24ビット以上であってもよいし、24ビット以下であってもよい。 In FIG. 20, between the output a signal indicating a start condition until a signal indicating a stop condition, and outputs the data of total 24 bits (8-bit slave address, the effect control data 16 bits) it is, but may also be 24 or more bits, may be not more than 24 bits.

図21は、本発明の実施形態のマスタIC570が、スレーブアドレスを指定して装飾制御装置610にデータを設定する場合において、マスタIC570とI 2 CI/Oエクスパンダ615との間で授受されるデータのフォーマットを説明する図である。 Figure 21 is a master IC570 embodiment of the present invention is, in a case of setting the data to the ornamental controller 610 specifies the slave address is exchanged between the master IC570 and I 2 CI / O expander 615 is a diagram illustrating the format of data.

はじめに出力される8ビットのデータ2101には、データ送信の対象となる装飾制御装置610のアドレス「A0〜A6」と、当該データが読み出し要求であるのか書き込み要求であるのかを示す1ビットのR/W識別データとが含まれる。 The 8-bit data 2101 is output to the Introduction, the address of the decoration control device 610 to be data transmission "A0~A6", the data of 1 bit indicating whether it is a to whether a write request a read request R / W is included and the identification data. このアドレス「A0〜A6」のうち、「A4〜A6」は値「110」となる固定アドレス部であり、「A0〜A3」はI 2 CI/Oエクスパンダ615のA0〜A3の端子に設定されているアドレスに相当する(図13参照)。 Of this address "A0~A6", "A4~A6" is a fixed address unit as a value "110", "A0~A3" is set to the terminal of A0~A3 of I 2 CI / O expander 615 It corresponds to has been that address (see FIG. 13).

次に、出力される8ビットのデータ2102には、出力設定レジスタ635には、I 2 CI/Oエクスパンダ615の出力設定レジスタ635(図7参照)に割り当てられている領域を指定するコントロールレジスタデータが含まれる。 Then, the data 2102 of 8 bits output, the output setting register 635, control register specifies the area allocated to the output setting register 635 of the I 2 CI / O expander 615 (see FIG. 7) It contains the data. 具体的には、5ビットの「D0〜D4」からなるレジスタアドレスと、3ビットの「AI0〜AI2」からなる自動書込パラメータとからなる。 Specifically, it consists of a register address consisting of "D0~D4" of 5 bits, and automatic writing parameters including "AI0~AI2" of 3 bits. レジスタアドレスは出力設定レジスタ635の領域を指定する情報であり、マスタIC570により書き込み又は読み出しを行う領域のアドレスを指定する。 Register address is information specifying a region of the output setting register 635, which specifies the address of the area to be written or read by the master IC570. 自動書込パラメータは、マスタIC570によって、レジスタアドレスが指定する領域のみをアクセスするのか、指定する領域に隣接する領域も含んでアクセスするのかを指定するパラメータである。 Automatic write parameter by the master IC570, or to access only the area where the register address is specified, a parameter that specifies whether to access also include regions adjacent to the area specified.

次に、出力される8の倍数となるビットのデータ2103には、コントロールレジスタデータによって指定される出力設定レジスタ635の領域に対して、実際に書き込まれるデータが割り当てられる。 Then, the bit data 2103 to be a multiple of 8 output, to a region of the output setting register 635 that is specified by the control register data, the data is allocated actually written.

図22は、本発明の実施形態の装飾制御装置610を装飾制御する場合において、マスタIC570とI 2 CI/Oエクスパンダ615との間で授受されるデータの具体的な数値例を示す説明図である。 Figure 22 is, in the case of decorative controlling the decoration control device 610 embodiments of the present invention, explanatory view showing a specific numerical example of the data exchanged between the master IC570 and I 2 CI / O expander 615 it is. データは、図21のデータフォーマットによって、マスタIC570とI 2 CI/Oエクスパンダ615との間で送受信される。 Data is the data format of FIG. 21, it is transmitted and received between the master IC570 and I 2 CI / O expander 615.

はじめに出力される8ビットのデータ2201には、装飾制御装置610のI 2 CI/Oエクスパンダ615のスレーブアドレスを示す「1101100」が割り当てられている。 The 8-bit data 2201 is output initially indicates the slave address of I 2 CI / O expander 615 decoration controller 610 "1101100" is assigned.

次に出力される8ビットのデータ2202には、LEDの出力データを設定するために割り当てられている装飾制御装置610のI 2 CI/Oエクスパンダ615の出力設定レジスタ635のアドレスが含まれる。 Then the data 2202 of 8 bits outputted, includes the address of the output setting register 635 of the I 2 CI / O expander 615 decoration controller 610 assigned to set the output data the LED. ここでは、I 2 CI/Oエクスパンダ615のPORT0端子〜PORT3端子に接続されるLEDの発光状態を設定するための領域である、LEDOUT0レジスタ(アドレス=10100)を指定することにする。 Here is an area for setting the light emission state of the LED is connected to PORT0 terminal ~PORT3 terminal I 2 CI / O expander 615, to be specified LEDOUT0 register (address = 10100).

次に、出力される8ビットのデータ2203には、装飾制御装置610が装飾装置620に行う装飾制御の内容を示すデータが含まれる。 Then, the data 2203 of 8 bits outputted, decoration controller 610 includes data indicating the content of the decoration control performed ornamental device 620. 具体的には、LEDOUT0レジスタに設定されるデータが割り当てられている。 More specifically, the assigned data set in LEDOUT0 register. これにより、I 2 CI/Oエクスパンダ615のPORT0端子〜PORT3端子に接続されるLEDの発光状態(点灯、消灯、点滅など)が指定され、指定された状態でLEDが発光する。 Accordingly, I 2 CI / O Aix LED light emission state of being connected to PORT0 terminal ~PORT3 terminal Panda 615 (On, off, blinking, etc.) are specified, LED emits light in a specified state.

このようにして、I 2 CI/Oエクスパンダ615のPORT0端子〜PORT3端子のLEDの発光状態が制御されるが、I 2 CI/Oエクスパンダ615の他のPORT端子(PORT4〜PORT15)も、コントロールレジスタデータ2202の値を指定して、出力データ2203を設定することで制御可能である。 In this way, the light emission state of the LED PORT0 terminal ~PORT3 terminal I 2 CI / O expander 615 is controlled, the other PORT terminal I 2 CI / O expander 615 (PORT4~PORT15) also specifying a value of the control register data 2202 can be controlled by setting the output data 2203. PORT端子に、モーターやソレノイドが接続されていても、同様に制御される。 The PORT terminal, motor or solenoid is be connected are similarly controlled.

図23は、本発明の実施形態の演出制御装置550に複数のマスタIC570が備わる場合のマスタIC570と装飾制御装置610との接続の説明図である。 Figure 23 is an explanatory view of the connection of a master IC570 when the effect control device 550 embodiments of the present invention features a plurality of master IC570 and decorative controller 610.

図23では、演出制御装置550は、三つのマスタIC570A〜570Cを備える。 In Figure 23, the effect control device 550 includes three master IC570A~570C.

マスタIC570Aは、中継基板600Aと接続され、中継基板600Aは、装飾制御装置610A〜610Cと直列に接続されるとともに、装飾制御装置610D〜610Fと直列に接続される。 Master IC570A is connected to the relay board 600A, relay board 600A is connected to the decorative controller 610A~610C series, is connected to the decorative controller 610D~610F series.

マスタIC570Bは、中継基板600Bと接続され、中継基板600Bは、装飾制御装置610G〜610Iと直列に接続されるとともに、装飾制御装置610J〜610Lと直列に接続される。 Master IC570B is connected to the relay board 600B, the relay board 600B is connected to the decorative controller 610G~610I series, it is connected to the decorative controller 610J~610L series.

マスタIC570Cは、中継基板600Cと接続され、中継基板600Cは、装飾制御装置610M〜610Oと直列に接続されるとともに、装飾制御装置610P〜610Rと直列に接続される。 Master IC570C is connected to the relay board 600C, the relay board 600C is connected to the decorative controller 610M~610O series, it is connected to the decorative controller 610P~610R series.

ここで、一つのマスタIC570に接続されている装飾制御装置610群を系統という。 Here, the decoration controller 610 group connected to one master IC570 that system. 系統とは、具体的には、マスタIC570Aであれば、中継基板600A、装飾制御装置610A〜610Fである。 Systems and is specifically, if the master IC570A, relay board 600A, a decorative controller 610A~610F.

マスタIC570は、接続されている装飾制御装置610にデータを出力可能であるため、マスタIC570は、接続されている装飾制御装置610を制御可能である。 Master IC570 are the data can be output to the decoration control device 610 is connected, the master IC570 is capable of controlling the decoration control device 610 is connected.

このような構成により、1個のマスタIC570で制御できるI 2 CI/Oエクスパンダ615の数の制限(図14に示すように14個を上限とする)がなくなり、多彩な演出制御を可能とすることが期待できる。 With this configuration, there is no one can be controlled by the master IC570 number of I 2 CI / O expander 615 limit (the upper limit 14 of the as shown in FIG. 14), and allows for various effect control that can be expected.

なお、今回開示した実施の形態は、全ての点で例示であって制限的なものではない。 The embodiments disclosed this time are not limiting and merely illustrative in all respects. また、本発明の範囲は前述した発明の説明ではなくて特許請求の範囲によって示され、特許請求の範囲と均等の意味及び内容の範囲での全ての変更が含まれることが意図される。 Further, the scope of the invention being indicated by the appended claims rather than by the description of the invention described above are intended to include any modifications within the meaning and content equivalent to the scope of the claims.

特許請求の範囲に記載した以外の本発明の観点の代表的なものとして、次のものがあげられる。 As being representative of the aspect of the present invention other than those set forth in the appended claims, the following can be mentioned.

(1)遊技領域に設けた所定の始動入賞領域を遊技球が通過すると、複数の識別情報を変動表示する変動表示ゲームが実行され、該変動表示ゲームの結果に対応して遊技者に特典を付与する特別遊技状態を発生可能な遊技機において、前記遊技領域における遊技を統括的に制御する遊技制御手段と、遊技の演出を行う複数の演出装置と、前記遊技制御手段からの指令に対応して、前記複数の演出装置を制御する演出制御手段と、を備え、前記複数の演出装置を複数グループに分割し、該分割されたグループに属する演出装置を制御するためのグループ単位制御手段を各グループ毎に設け、前記演出制御手段を、複数の前記グループ単位制御手段を統括的に制御するグループ統括制御手段として構成し、前記グループ統括制御手段から前記グル (1) When game ball predetermined start winning area provided in the game area passes, is variable display game variably displaying a plurality of identification information is running, the award to the player in response to the result of the variable display games in a possible gaming machine generates a special game state to impart a game control unit for generally controlling the game in the game area, and a plurality of rendering devices for performing an effect of the game, in response to a command from said game control means Te, and a presentation control means for controlling said plurality of rendering devices, dividing said plurality of rendering devices to a plurality of groups, a group-unit control unit for controlling the effect device belonging to the divided groups each provided for each group, the performance control unit, configured as a group supervisory controlling means for centrally controlling a plurality of the group unit control means, the glue from the group supervisory controlling means プ単位制御手段へタイミング信号を伝達するタイミング信号線、及び前記グループ統括制御手段と前記グループ単位制御手段との間でデータを通信するデータ線によって前記グループ統括制御手段と前記グループ単位制御手段とが接続されて、前記グループ統括制御手段と前記各グループ単位制御手段との間で相互にデータ通信を可能とし、前記グループ統括制御手段は、前記データ線の信号レベルを送信データに対応する信号レベルに設定しながら、前記タイミング信号線の信号レベルを繰り返し変化させることによって、前記グループ単位制御手段にデータを順次送信する送信手段と、前記送信手段によるデータ送信の後に、前記グループ単位制御手段からの返答信号を取り込む返答信号取込手段と、前記返答信号取込手段によって取 Timing signal line for transmitting a timing signal to the flop-unit control unit, and with the group supervisory controlling means by the data line for communicating data between the group unit control unit and the group supervisory controlling means and said group unit control means is connected, the said group supervisory controlling means to enable mutual data communication between each group unit control means, said group integrated control unit, the signal level corresponding to the signal level of the data line to transmit data while setting, by repeatedly changing the signal level of the timing signal line, and transmitting means for sequentially transmitting data to the group-unit control unit, after the data transmission by said transmission means, reply from the group-unit control unit a reply signal capturing means for capturing a signal, collected by the reply signal capturing means 込まれた返答信号によりデータ送信の成否を判定する判定手段と、を備え、前記グループ単位制御手段は、前記送信手段によって送信された自宛のデータを受信すると、該送信手段によってデータが送信された前記データ線を介して、前記返答信号を前記グループ統括制御手段へ出力する返答信号出力手段を備えたことを特徴とする遊技機。 And a judging means for judging success or failure of data transmission by response signals written, the group-unit control unit receives the data addressed to its own transmitted by said transmitting means, data is transmitted by the transmitting means via said data line, a game machine, characterized in that said reply signal with a reply signal output means for outputting to said group supervisory controlling means has.

(2)前記グループ統括制御手段は、前記送信手段によるデータ送信を開始する場合に、前記タイミング信号線の信号レベルを維持させた状態で、前記データ線の信号レベルを所定のレベルに変化させる送信開始指令処理を実行する送信開始指令手段と、前記送信手段によるデータ送信の後に前記データ線を解放し、前記グループ単位制御手段からの返答信号の受信待機状態に移行させる待機手段と、を備え、前記返答信号取込手段は、前記グループ統括制御手段が前記受信待機状態である場合に、前記タイミング信号線の信号レベルを変化させ、該変化のタイミングに対応して前記グループ単位制御手段から返答信号を取り込む処理を実行し、前記グループ単位制御手段は、前記タイミング信号線の信号レベルが変化する回数を計数し、前 (2) the group supervisory controlling means transmission, wherein, when starting the data transmission by the transmitting means, while being maintained signal level of the timing signal line, for changing the signal level of the data line to a predetermined level comprising a transmission start instruction means for performing the start instruction process, and a standby unit to shift to the reception standby state of the releases the data lines, the reply signal from the group-unit control unit after the data transmission by said transmission means, the reply signal capturing means, when the group supervisory controlling means is in the reception standby state, the changing the signal level of the timing signal line, in response to the timing of said change response signal from the group-unit control unit performs a process to incorporate the group-unit control unit counts the number of times the signal level of the timing signal line changes, before 返答信号を出力する返答タイミングを決定するために、前記タイミング信号線の信号レベルの変化回数が所定回数に達したか否かを判定する返答タイミング決定手段を備え、前記返答信号出力手段は、前記返答タイミング決定手段によって前記タイミング信号線の信号レベルの変化回数が前記所定回数に達したと判定された場合に、前記グループ統括制御手段の前記待機手段によって解放された前記データ線の信号レベルを変化させることによって、前記返答信号を出力することを特徴とする(1)に記載の遊技機。 To determine the response timing for outputting the reply signal comprises a reply timing determining means for determining whether or not the number of changes the signal level of the timing signal line reaches a predetermined number, the reply signal output means, wherein If the number of changes in signal level of the timing signal line by reply timing determining means is determined to have reached the predetermined number of times, changes the signal level of the data line that has been released by said standby means the group supervisory controlling means by, the gaming machine according to (1) to output the reply signal.

(3)遊技に関する画像を表示する画像表示装置と、前記演出制御手段からの指令に基づいて、前記画像表示装置の画像を所定周期で更新する制御を行う画像表示制御手段と、前記画像表示制御手段が画像を更新する所定周期と同期する同期信号を発生する同期信号発生手段と、を備え、前記演出制御手段は、前記同期信号発生手段からの同期信号に基づいて、前記画像表示制御手段に指令を送信する一方で、前記同期信号と同期させて、前記送信手段から前記グループ単位制御手段へデータを送信することを特徴とする(1)に記載の遊技機。 (3) an image display device that displays an image relating to a game, based on a command from the performance control unit, and an image display control means for performing control to update the image of the image display device at a predetermined period, the image display control means and a synchronizing signal generating means for generating a synchronizing signal synchronized with the predetermined cycle of updating an image, wherein the presentation control means in accordance with the synchronization signal from the synchronization signal generating means, said image display control means while transmitting the command, the synchronous signal is synchronized, the gaming machine according to and transmitting (1) the data to the group-unit control unit from said transmission means.

(4)前記演出装置は、発光による演出を行う発光型演出装置と、可動物による演出を行う可動型演出装置とを含み、前記グループ単位制御手段は、前記発光型演出装置を制御するグループ単位発光制御手段、及び前記可動型演出装置を制御するグループ単位可動制御手段によって構成され、前記演出制御手段は、前記判定手段によりデータ送信が失敗したと判定された場合に、前記送信手段によってデータを再送させる再送手段と、前記送信手段によってデータが送信されるグループ単位制御手段の順序を決定する送信先順序決定手段と、を備え、前記送信先順序決定手段は、先に前記グループ単位可動制御手段にデータを送信し、後から前記グループ単位発光制御手段にデータを送信するように、順序を決定することを特徴とする(1) (4) the presentation device may include a light emitting type effect device that performs rendering by luminescent, and a movable mold effect device that performs rendering by the movable object, said group unit control means, group unit for controlling the emitting effect device light emission control means, and is constituted by a group unit movement control means for controlling the movable die presentation device, the presentation control unit, when it is determined that the data transmission has failed by the determining means, the data by the transmitting means a retransmission means for retransmission, and a destination order determining means for determining the order of the group-unit control unit in which data is transmitted by said transmitting means, said destination order determining means, said first group unit movement control unit to send the data, to send data to the group unit light emission control means later, and determines the order (1) ら(3)のいずれか一つに記載の遊技機。 The gaming machine according to any one of Luo (3).

(5)前記送信先順序決定手段は、前記グループ単位可動制御手段が制御される頻度が、前記グループ単位発光制御手段が制御される頻度よりも高くなるように、前記順序を決定することを特徴とする(4)に記載の遊技機。 (5) the destination order determination means, the frequency of the group unit movable control means is controlled, so that the group unit light emission control means is higher than the frequency to be controlled, characterized in that determining the order the gaming machine according to (4) and.

(6)前記グループ統括制御手段は、前記データ線の信号レベルに基づいて、データが送信できるか否かを判定するデータ線状態判定手段と、前記データ線状態判定手段によってデータが送信できないと判定された場合に、前記グループ単位制御手段に前記返答信号をさせるべく、前記前記タイミング信号線の信号レベルを少なくとも前記所定回数変化させるタイミング信号線活性化手段と、を備えることを特徴とする(2)に記載の遊技機。 (6) the group supervisory controlling means based on the signal level of the data line, determined that the data line state determining means for determining whether or not data can be transmitted, the data by the data line state determining means can not transmit If it is, the order to the reply signal to the group-unit control unit, characterized in that it comprises, a timing signal line activating means for at least said predetermined number of times changes the signal level of said timing signal line (2 the gaming machine according to).

(1)に記載の発明によると、グループ統括制御手段はグループ単位制御手段へ一本のデータ線を介してデータが送信され、グループ単位制御手段からグループ統括制御手段へも同じデータ線を介して返答信号が送信されるので、基板間の配線を少なくすることができる。 According to the invention described in (1), the group supervisory controlling means data is transmitted through a single data line to the group-unit control unit, via the same data line is also the group supervisory controlling means from the group-unit control unit since the reply signal is transmitted, it is possible to reduce the wiring between the substrates. また、グループ単位制御手段からグループ統括制御手段へ返答信号がデータ線を介して送信されるので、データ送信が行われたかを確認できる構成となって、誤作動を防止できる。 Further, since the reply signal from the group-unit control unit to the group supervisory controlling means it is transmitted via a data line, and is configured to be confirmed whether the data transmission has been performed, the malfunction can be prevented. さらに、グループ統括制御手段からグループ単位制御手段へデータを送信した直後に、グループ単位制御手段からグループ統括制御手段へ返答信号を送信するので、高速なデータ通信が可能となる。 Furthermore, immediately after sending the data to the group-unit control unit from a group supervisory controlling means, and transmits a reply signal from the group-unit control unit to the group supervisory controlling means, thereby enabling high-speed data communications.

(2)に記載の発明によると、タイミング信号線及びデータ線だけを用いて、データの送信開始と送信終了をグループ単位制御手段に通知できるので、余分な線が不要となり、基板間の配線を少なくすることができる。 According to the invention described in (2), using only the timing signal lines and the data lines, since the start of the transmission and the transmission end data can notify each group control unit, extra lines is not required, the wiring between the substrates it can be reduced. また、グループ単位制御手段は、タイミング信号線の信号レベルの変化回数が所定回数に達した直後にグループ統括制御手段に返答信号を送信するので、返答信号を返すタイミングが決定しやすく、高速なデータ通信が可能となる。 The group-unit control unit, since the number of changes the signal level of the timing signal line to transmit a reply signal to the group supervisory controlling means immediately after reaching the predetermined number of times, it is easy to determine the timing for sending the response signal, a high-speed data communication becomes possible.

(3)に記載の発明によると、画像表示装置の画像更新の周期と同期させて演出装置を制御できるので、演出に調和がとれるようになり、興趣を高めることができる。 According to the invention described in (3), it is possible to control the period and effect device to synchronize the image update of the image display apparatus, become harmony effect can be taken, it is possible to increase the interest.

(4)に記載の発明によると、遊技者の注目度の高い可動型演出装置の動作を、発光型演出装置の動作よりも時間的に正確に作動させることができるようになり、演出装置の動作に違和感が無くなる。 (4) According to the invention described in the operation of the player's attention high steerable effect device, it will be able to also be temporally precise operation than the operation of the emitting effect device, the performance apparatus discomfort in the operation is eliminated.

(5)に記載の発明によると、遊技者の注目度の高い可動型演出装置の時間制御単位を、発光型演出装置の時間制御単位よりも細分化できるので、違和感の無い演出を実行できる。 According to the invention described in (5), the time control unit the player's attention high steerable effect device, since it subdivided than the time control unit for emitting effect device, can execute an effect without discomfort.

(6)に記載の発明によると、ノイズ等によってタイミング信号線の変化回数が異常となった場合でも、新たにタイミング信号線を少なくとも所定回数繰り返し変化させることで、グループ単位制御手段に対してデータの送信を終了させることができる。 According to the invention described in (6), even if the number of changes in the timing signal line due to noise or the like is abnormal, by at least a predetermined number of iterations changes a new timing signal line, the data for the group-unit control unit it is possible to terminate the transmission. このため、データ送信が完了していないと判断しているグループ単位制御手段の動作が終了するので、グループ単位可動制御手段がデータ線を占有している場合等に、その開放をさせることができる。 Therefore, since the operation of the group-unit control unit for data transmission it is determined not to be completed is completed, such as when a group unit movement control unit occupies the data lines, thereby the opening .

以上のように、本発明は、演出制御装置が装飾制御装置を制御する遊技機に適用可能である。 As described above, the present invention is applicable to a gaming machine which effect control device controls the decoration controller.

1 遊技機 2 本体枠(外枠) 1 gaming machine 2 body frame (outer frame)
3 前面枠 4 ヒンジ 10 遊技盤 11 照明ユニット 17 演出ボタン 18 ガラス枠 34 普図始動ゲート 36 普通変動入賞装置 42 特別変動入賞装置 44 一般入賞口 45 第1始動入賞口 51 センターケース 52 窓部 53 表示装置 55 振動センサ 60 可動役物 500 遊技制御装置 550 演出制御装置 560 役物駆動SOL 3 front frame 4 the hinge 10 the game board 11 lighting units 17 performance button 18 glass frame 34 Hiroshizu starting gate 36 normally vary winning device 42 special variation winning device 44 generally winning opening 45 first start winning port 51 center case 52 window 53 displayed 55 vibration sensor 60 movable won game 500 game controller 550 effect control device 560 roles was driven SOL
561 役物駆動MOT 561 roles product driven MOT
570 マスタIC 570 master IC
580 払出制御装置 600 中継基板(装飾制御装置) 580 payout controller 600 relay board (decoration controller)
610 装飾制御装置 620 装飾装置 610 decorative controller 620 decoration equipment

Claims (3)

  1. 遊技領域にて実行される補助遊技の結果に対応して特別遊技状態を発生させるとともに、発光により遊技に係わる演出を行う複数の演出装置を備える遊技機において、 Together to generate a special game state corresponding to the result of the auxiliary game executed in the game area, in the gaming machine comprising a plurality of rendering devices for performing an effect related to the game by luminescence,
    前記複数の演出装置を複数グループに分割し、該分割されたグループに属する演出装置を制御するためのグループ単位制御手段を各グループ毎に設けるとともに、 Dividing said plurality of rendering devices to a plurality of groups, a group-unit control unit for controlling the effect device belonging to the divided groups is provided on each group,
    複数の前記グループ単位制御手段を統括的に制御するグループ統括制御手段を設け、 The group supervisory controlling means for centrally controlling a plurality of the group unit control means is provided,
    該各グループ単位制御手段と該グループ統括制御手段とを、複数の接続線を一体化して構成したハーネスによりコネクタを介して接続し、 A respective group unit control means and the group supervisory controlling means, via a connector with a plurality of harness constructed by integrating the connecting line is connected,
    該ハーネスは、 The harness,
    前記グループ統括制御手段から前記グループ単位制御手段へタイミング信号を伝達するタイミング信号線と、 A timing signal line for transmitting a timing signal to the group-unit control unit from the group supervisory controlling means,
    前記グループ統括制御手段と前記グループ単位制御手段との間でデータを伝達するデータ線と、 A data line for transmitting data to and from said group unit control unit and the group supervisory controlling means,
    前記グループ単位制御手段の電源電圧を供給する第1の電源線と、 A first power supply line for supplying a power supply voltage of said group-unit control unit,
    前記演出装置を発光させるための電源電圧を供給する第2の電源線と、 A second power supply line for supplying a power supply voltage for emitting the effect device,
    を含んでおり、 The includes,
    前記グループ統括制御手段と前記グループ単位制御手段との間で、前記ハーネスに含まれる接続線の中継を行うための中継基板と、を備え、 Between said group integrated control unit the group-unit control unit, and a relay board for relaying the connection lines included in said harness,
    前記データ線にはプルアップ抵抗を介して前記第1の電源線からの電圧が印加され、 Said voltage from said first power supply line via a pull-up resistor is applied to the data line,
    前記グループ統括制御手段は、 The group integrated control means,
    前記データ線の信号レベルを変化させるトランジスタと、 A transistor for varying the signal level of the data line,
    前記グループ単位制御手段へのデータ送信を開始する際に、前記トランジスタを制御して前記タイミング信号線の信号レベルをハイレベルに維持させた状態で、前記データ線の信号レベルをハイレベルからロウレベルに変化させる送信開始指令処理を実行する送信開始指令手段と、 When starting data transmission to the group-unit control unit controls the transistor in a state of being maintained signal level of the timing signal line to a high level, a low level the signal level of the data line from a high level a transmission start instruction means for performing the transmission start instruction process of changing,
    前記送信開始指令処理の後で、前記トランジスタを制御して前記データ線の信号レベルを前記送信データに対応する信号レベルに設定しながら、前記タイミング信号線の信号レベルを繰り返し変化させることによって、前記グループ単位制御手段にデータを順次送信するとともに、該データ線の信号レベルの変更を、前記タイミング信号線の信号レベルがロウレベルとなっている状態で行う送信手段と、 Wherein after the transmission start command processing, while setting the signal level of the data line by controlling the transistor to a signal level corresponding to the transmission data, by repeatedly changing the signal level of the timing signal lines, the with sequentially transmits data to the group-unit control unit, and a transmitting means for changing the signal level of the data line, the signal level of the timing signal line performed in a state that is a low level,
    前記送信手段によるデータ送信の後に、前記グループ単位制御手段からの返答信号を取り込む返答信号取込手段と、 After the data transmission by the transmitting means, and reply signal capturing means for capturing a response signal from the group-unit control unit,
    前記返答信号取込手段によって取り込まれた返答信号によりデータ送信の成否を判定する判定手段と、を備え、 And a judging means for judging success or failure of data transmission by response signals captured by the reply signal capturing means,
    前記グループ単位制御手段は、 The group unit control means,
    前記データ線の信号レベルを変化させるトランジスタを備えるとともに、 Provided with a transistor for changing the signal level of the data line,
    前記送信手段によって送信された自宛のデータを受信すると、前記トランジスタを制御することで、該送信手段によってデータが送信された前記ハーネスを構成するデータ線を介して、前記返答信号を前記グループ統括制御手段へ出力する返答信号出力手段と、 Upon receiving the data addressed to its own transmitted by said transmitting means, by controlling the transistor, via a data line constituting the harness data by said transmitting means is transmitted, the group supervising the reply signal a reply signal output means for outputting to the control means,
    前記ハーネスを構成する第1の電源線からの電源供給が開始されると当該グループ単位制御手段自身の初期化を行う初期化手段と、 When the power supply from the first power supply line constituting the harness is started and initialization means for initializing of the group-unit control unit itself,
    前記ハーネスを構成する第2の電源線からの電流を前記演出装置に供給する制御を行うドライバと、を備え、 And a driver for controlling supplied to the presentation device current from the second power supply line constituting the harness,
    前記プルアップ抵抗が、前記中継基板に配置されていることを特徴とする遊技機。 Gaming machine where the pull-up resistor, characterized in that it is arranged on the relay board.
  2. 前記第1の電源線からの電源供給が開始されて、前記グループ単位制御手段に備えた初期化手段により初期化が行われると、該グループ単位制御手段に備えた前記ドライバが、前記第2の電源線からの電流を前記演出装置に供給しない初期状態となることを特徴とする請求項1に記載の遊技機。 The power supply from the first power source line is started, the initialization is performed by the initialization means provided in the group-unit control unit, the driver with the said group unit control means, the second the gaming machine according to claim 1, the current from the power supply line, characterized in that the initial state is not supplied to the presentation device.
  3. 前記グループ統括制御手段は The group integrated control means,
    前記送信手段によるデータ送信の後に前記データ線を解放し、前記グループ単位制御手段からの返答信号の受信待機状態に移行させる待機手段を備え、 Wherein releasing the data line comprises a wait hand stage to shift to the standby state for receiving response signals from the group-unit control unit after the data transmission by said transmission means,
    前記返答信号取込手段は、前記グループ統括制御手段が前記受信待機状態である場合に、前記タイミング信号線の信号レベルを変化させ、該変化のタイミングに対応して前記グループ単位制御手段から返答信号を取り込む処理を実行し、 The reply signal capturing means, when the group supervisory controlling means is in the reception standby state, the changing the signal level of the timing signal line, in response to the timing of said change response signal from the group-unit control unit run the process to capture,
    前記グループ単位制御手段は、前記タイミング信号線の信号レベルが変化する回数を計数し、前記返答信号を出力する返答タイミングを決定するために、前記タイミング信号線の信号レベルの変化回数が所定回数に達したか否かを判定する返答タイミング決定手段を備え、 It said group-unit control unit counts the number of times the signal level of the timing signal line changes in order to determine the response timing for outputting the reply signal, changes the number of the signal level of the timing signal line to a predetermined number of times includes a reply timing determining means for determining whether or not reached,
    前記返答信号出力手段は、前記返答タイミング決定手段によって前記タイミング信号線の信号レベルの変化回数が前記所定回数に達したと判定された場合に、前記グループ統括制御手段の前記待機手段によって解放された前記データ線の信号レベルを変化させることによって、前記返答信号を出力することを特徴とする請求項2に記載の遊技機。 The reply signal output means, when the number of changes in signal level of the timing signal line is determined to have reached the predetermined number of times by the reply timing determining means, is released by the standby unit of the group supervisory controlling means by changing the signal level of the data line, the gaming machine according to claim 2, characterized in that outputs the reply signal.
JP2010142488A 2010-06-23 2010-06-23 Game machine Active JP4782233B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010142488A JP4782233B2 (en) 2010-06-23 2010-06-23 Game machine

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010142488A JP4782233B2 (en) 2010-06-23 2010-06-23 Game machine

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2009109686 Division 2009-04-28

Publications (2)

Publication Number Publication Date
JP2010259814A JP2010259814A (en) 2010-11-18
JP4782233B2 true JP4782233B2 (en) 2011-09-28

Family

ID=43358375

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010142488A Active JP4782233B2 (en) 2010-06-23 2010-06-23 Game machine

Country Status (1)

Country Link
JP (1) JP4782233B2 (en)

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL8005976A (en) * 1980-10-31 1982-05-17 Philips Nv Two-wire bus with a clock wire line and a data line wire for interconnecting a number of stations.
JPS57195779U (en) * 1981-06-05 1982-12-11
JPH0192088U (en) * 1987-12-10 1989-06-16
JPH01253181A (en) * 1988-04-01 1989-10-09 Toshiba Corp Power supply connecting device for wiring base
JPH02170638A (en) * 1988-12-22 1990-07-02 Sony Corp Ic circuit network connected by bus line
JPH05158433A (en) * 1991-12-03 1993-06-25 Rohm Co Ltd Display device
JPH0550489U (en) * 1991-12-11 1993-07-02 株式会社コパル The light-emitting device
JP3511339B2 (en) * 1996-04-17 2004-03-29 三菱電機株式会社 Communication device
JPH1176571A (en) * 1997-09-05 1999-03-23 Taiyo Elec Co Ltd Pachinko game machine
JP3929592B2 (en) * 1998-04-09 2007-06-13 株式会社三共 Game machine
JPH11309264A (en) * 1998-04-27 1999-11-09 Aruze Corp Signal transmission system between units in game machine
JP2000061037A (en) * 1998-08-20 2000-02-29 Takasago Electric Ind Co Ltd Game machine
JP2000126422A (en) * 1998-10-26 2000-05-09 Naito Shokai:Kk Pachinko game machine
JP2000126429A (en) * 1998-10-29 2000-05-09 Sankyo Kk Game machine
JP2001038021A (en) * 1999-07-27 2001-02-13 Taiyo Elec Co Ltd Control system for game machine and game machine using the same
JP4010718B2 (en) * 1999-10-29 2007-11-21 ローム株式会社 Data transfer system
JP2001198331A (en) * 2000-01-20 2001-07-24 Fuji Shoji:Kk Pachinko game machine
JP2003190559A (en) * 2001-12-26 2003-07-08 Aruze Corp Game machine
JP3913617B2 (en) * 2002-06-18 2007-05-09 京楽産業.株式会社 Pachinko game machine

Also Published As

Publication number Publication date
JP2010259814A (en) 2010-11-18

Similar Documents

Publication Publication Date Title
JP2008220409A (en) Game machine
JPH11104312A (en) Game machine
JP2000126429A (en) Game machine
JP5546747B2 (en) Slot machine
JP2005052341A (en) Game machine
JP2010022605A (en) Slot machine
JP3929592B2 (en) Game machine
JP2003334284A (en) Game system
JP2009195441A (en) Game machine
JP3859129B2 (en) Game machine
JPH10314401A (en) Game machine
JP5541840B2 (en) Slot machine
JP2009183370A (en) Slot machine
JP5572821B2 (en) Game machine
JP2005087643A (en) Game machine
JP2010142608A (en) Slot machine
JP4857244B2 (en) Slot machine
JP5719158B2 (en) Game machine
JP2012024238A (en) Game machine
JP5561908B2 (en) Slot machine
JP5697837B2 (en) Slot machine
JP2014108265A (en) Game machine
JP5286488B2 (en) Game machine
JP2006141816A (en) Controlling equipment for game machine
JP2009112605A (en) Slot machine

Legal Events

Date Code Title Description
A975 Report on accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A971005

Effective date: 20100813

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100817

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20101018

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20110322

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110518

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110610

A911 Transfer of reconsideration by examiner before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20110620

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110705

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110706

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140715

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140715

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250