JP4731511B2 - クロック・データ再生方法および回路 - Google Patents
クロック・データ再生方法および回路 Download PDFInfo
- Publication number
- JP4731511B2 JP4731511B2 JP2007061298A JP2007061298A JP4731511B2 JP 4731511 B2 JP4731511 B2 JP 4731511B2 JP 2007061298 A JP2007061298 A JP 2007061298A JP 2007061298 A JP2007061298 A JP 2007061298A JP 4731511 B2 JP4731511 B2 JP 4731511B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- circuit
- clock
- duty
- correction
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Manipulation Of Pulses (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Description
M.Nogawa,et.al.,"A lOGb/s Burst-Mode CDR IC in 0.13um CMOS",ISSCC 2005 Dig.Tech.Papers,PP.228-229,Figure 12.5.4.
請求項2にかかる発明のクロック・データ再生回路は、入力データを入力してそのエッジタイミングに同期した再生クロックを生成するクロック再生回路と、前記入力データを入力し前記再生クロックによって前記入力データのデータ識別を行うデータ識別回路とを備えたクロック・データ再生回路において、補正信号のレベルに応じて前記入力データのデューティを補正した補正データを出力するデータデューティ補正回路と、前記補正データのデューティを前記再生クロックにより検出して前記補正信号を生成するデータデューティ検出回路とを有し、前記補正データを前記入力データに代えて前記クロック再生回路および前記データ識別回路に入力させることを特徴とする。
請求項3にかかる発明は、請求項2に記載のクロック・データ再生回路において、前記データデューティ補正回路は、前記データデューティ検出回路から出力する前記補正信号のデジタル値に応じて前記入力データのデューティを補正することを特徴とする。
請求項4にかかる発明は、請求項2又は3に記載のクロック・データ再生回路において、前記クロック再生回路を、前記補正データのエッジを検出するゲーティング回路と、該ゲーティング回路から出力されるエッジ検出信号によって同期が取られた再生クロックを生成するゲーテッドVCO回路で構成したことを特徴とする。
請求項5にかかる発明は、請求項2、3又は4に記載のクロック・データ再生回路において、前記データデューティ検出回路を、フリップフロップ回路とローパスフィルタで構成し、前記フリップフロップ回路のD入力に前記再生クロックを入力し、前記フリップフロップ回路のCK入力に前記補正データの反転信号を入力し、前記フリップフロップ回路のQ出力を前記ローパスフィルタの入力とし、該ローパスフィルタの出力を前記補正信号とすることを特徴とする。
図1に、本発明のクロック・データ再生回路の第1の実施例を示す。クロック再生回路100およびデータ識別回路200は、図9で説明した従来と同じ回路で構成する。300はデータデューティ検出回路、400はデータデューティ補正回路である。
本発明の第2の実施例を図7を用いて説明する。第1の実施例と異なる点は、データデューティ検出回路300の出力を、デジタル信号としてデータデューティ補正回路400にフィードバックすることである。図3に示したデータデューティ検出回路300の出力は、デューティ100%近傍を示す中間値と、デューティが減少していることを示すLと、デューティが増加していることを示すHとに分けられる。
200:データ識別回路
300:データデューティ検出回路、301:フリップフロップ回路、302:ローパスフィルタ
400:データデューティ補正回路、401:ドライバ、402:容量、403:閾値回路
500:アナログ/デジタル変換回路
600:デジタル/アナログ変換回路
Claims (5)
- 入力データのエッジタイミングに同期した再生クロックを生成し、該再生クロックによって前記入力データのデータ識別を行うクロック・データ再生方法において、
補正信号のレベルに応じて前記入力データのデューティを補正した補正データを得、該補正データのデューティを前記再生クロックにより検出して前記補正信号を生成し、前記補正データに基づき前記再生クロックの生成および前記データ識別を行うことを特徴とするクロック・データ再生方法。 - 入力データを入力してそのエッジタイミングに同期した再生クロックを生成するクロック再生回路と、前記入力データを入力し前記再生クロックによって前記入力データのデータ識別を行うデータ識別回路とを備えたクロック・データ再生回路において、
補正信号のレベルに応じて前記入力データのデューティを補正した補正データを出力するデータデューティ補正回路と、前記補正データのデューティを前記再生クロックにより検出して前記補正信号を生成するデータデューティ検出回路とを有し、前記補正データを前記入力データに代えて前記クロック再生回路および前記データ識別回路に入力させることを特徴とするクロック・データ再生回路。 - 請求項2に記載のクロック・データ再生回路において、
前記データデューティ補正回路は、前記データデューティ検出回路から出力する前記補正信号のデジタル値に応じて前記入力データのデューティを補正することを特徴とするクロック・データ再生回路。 - 請求項2又は3に記載のクロック・データ再生回路において、
前記クロック再生回路を、前記補正データのエッジを検出するゲーティング回路と、該ゲーティング回路から出力されるエッジ検出信号によって同期が取られた再生クロックを生成するゲーテッドVCO回路で構成したことを特徴とするクロック・データ再生回路。 - 請求項2、3又は4に記載のクロック・データ再生回路において、
前記データデューティ検出回路を、フリップフロップ回路とローパスフィルタで構成し、前記フリップフロップ回路のD入力に前記再生クロックを入力し、前記フリップフロップ回路のCK入力に前記補正データの反転信号を入力し、前記フリップフロップ回路のQ出力を前記ローパスフィルタの入力とし、該ローパスフィルタの出力を前記補正信号とすることを特徴とするクロック・データ再生回路。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007061298A JP4731511B2 (ja) | 2007-03-12 | 2007-03-12 | クロック・データ再生方法および回路 |
PCT/JP2007/064338 WO2008111241A1 (ja) | 2007-03-12 | 2007-07-20 | クロック・データ再生回路 |
CN200780051221.XA CN101606349B (zh) | 2007-03-12 | 2007-07-20 | 时钟/数据恢复电路 |
US12/526,339 US8149978B2 (en) | 2007-03-12 | 2007-07-20 | Clock/data recovery circuit |
KR1020097016728A KR101031014B1 (ko) | 2007-03-12 | 2007-07-20 | 클록/데이터 재생회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007061298A JP4731511B2 (ja) | 2007-03-12 | 2007-03-12 | クロック・データ再生方法および回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008227786A JP2008227786A (ja) | 2008-09-25 |
JP4731511B2 true JP4731511B2 (ja) | 2011-07-27 |
Family
ID=39845888
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007061298A Active JP4731511B2 (ja) | 2007-03-12 | 2007-03-12 | クロック・データ再生方法および回路 |
Country Status (2)
Country | Link |
---|---|
JP (1) | JP4731511B2 (ja) |
CN (1) | CN101606349B (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5397025B2 (ja) * | 2009-06-02 | 2014-01-22 | ソニー株式会社 | クロック再生装置および電子機器 |
JP5672931B2 (ja) * | 2010-10-13 | 2015-02-18 | 富士通株式会社 | クロック再生回路及びクロックデータ再生回路 |
JP5603441B2 (ja) * | 2011-01-31 | 2014-10-08 | 日本電信電話株式会社 | 信号多重装置 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0923247A (ja) * | 1995-07-04 | 1997-01-21 | Sony Corp | 信号スライス回路 |
JP3863265B2 (ja) * | 1997-10-16 | 2006-12-27 | 富士通株式会社 | 光受信器およびクロック抽出回路 |
US6121805A (en) * | 1998-10-08 | 2000-09-19 | Exar Corporation | Universal duty cycle adjustment circuit |
JP4106646B2 (ja) * | 2001-03-13 | 2008-06-25 | 日本ビクター株式会社 | ディジタル信号再生装置 |
JP4158465B2 (ja) * | 2002-09-10 | 2008-10-01 | 日本電気株式会社 | クロック再生装置、および、クロック再生装置を用いた電子機器 |
US7292670B2 (en) * | 2003-08-06 | 2007-11-06 | Gennum Corporation | System and method for automatically correcting duty cycle distortion |
-
2007
- 2007-03-12 JP JP2007061298A patent/JP4731511B2/ja active Active
- 2007-07-20 CN CN200780051221.XA patent/CN101606349B/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN101606349B (zh) | 2013-04-17 |
JP2008227786A (ja) | 2008-09-25 |
CN101606349A (zh) | 2009-12-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7889580B2 (en) | Memory system having incorrupted strobe signals | |
JP4756954B2 (ja) | クロックアンドデータリカバリ回路 | |
KR100914964B1 (ko) | 신호 인코더 및 신호 디코더 | |
KR101031014B1 (ko) | 클록/데이터 재생회로 | |
JP6264852B2 (ja) | タイミング調整回路および半導体集積回路装置 | |
JP2006217171A (ja) | クロック抽出回路 | |
JP4731511B2 (ja) | クロック・データ再生方法および回路 | |
US8594263B2 (en) | Sampling clock selection module of serial data stream | |
JP4656260B2 (ja) | 受信装置 | |
US20150097605A1 (en) | Duty correction circuit and method | |
JP2009077172A (ja) | アナログデジタル変換器及び撮像装置 | |
US8000429B2 (en) | Jitter correction method and circuit | |
KR20160109028A (ko) | 듀티 보정 회로 및 그를 포함하는 이미지 센싱 장치 | |
JP4778014B2 (ja) | デューティ検出回路およびcdr回路 | |
JP4569347B2 (ja) | クロック再生回路 | |
JP5385449B2 (ja) | ゲート電圧制御発振器およびクロックデータ再生回路 | |
JP4778013B2 (ja) | デューティ検出回路およびcdr回路 | |
JP5447385B2 (ja) | クロック再生回路およびクロック再生方法 | |
KR100915820B1 (ko) | 펄스 발생 회로 및 이를 포함하는 듀티 사이클 보정 장치 | |
JP4175982B2 (ja) | レベル比較器 | |
US20140348280A1 (en) | Clock-embedded serial data transmission system and clock recovery method | |
JP2008259089A (ja) | Cdr回路 | |
JP2006270278A (ja) | バイポーラ/ユニポーラ変換回路 | |
JP4695415B2 (ja) | 遅延回路 | |
JP4014164B2 (ja) | パルス再生回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20081226 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110419 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110419 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140428 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4731511 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |