JP4728238B2 - 相互接続部のテストを実施するための方法および装置 - Google Patents
相互接続部のテストを実施するための方法および装置 Download PDFInfo
- Publication number
- JP4728238B2 JP4728238B2 JP2006526063A JP2006526063A JP4728238B2 JP 4728238 B2 JP4728238 B2 JP 4728238B2 JP 2006526063 A JP2006526063 A JP 2006526063A JP 2006526063 A JP2006526063 A JP 2006526063A JP 4728238 B2 JP4728238 B2 JP 4728238B2
- Authority
- JP
- Japan
- Prior art keywords
- pattern
- component
- controller
- interconnect
- communication path
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000012360 testing method Methods 0.000 title claims abstract description 114
- 238000000034 method Methods 0.000 title claims abstract description 46
- 239000000872 buffer Substances 0.000 claims abstract description 106
- 238000004891 communication Methods 0.000 claims description 71
- 230000005540 biological transmission Effects 0.000 claims description 69
- 230000008878 coupling Effects 0.000 claims description 7
- 238000010168 coupling process Methods 0.000 claims description 7
- 238000005859 coupling reaction Methods 0.000 claims description 7
- 238000012546 transfer Methods 0.000 claims description 4
- 238000010586 diagram Methods 0.000 description 15
- 239000004020 conductor Substances 0.000 description 10
- 230000008901 benefit Effects 0.000 description 6
- 238000004458 analytical method Methods 0.000 description 5
- 238000005516 engineering process Methods 0.000 description 3
- 230000007613 environmental effect Effects 0.000 description 3
- 230000001965 increasing effect Effects 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 238000005259 measurement Methods 0.000 description 3
- 238000002310 reflectometry Methods 0.000 description 3
- 230000007547 defect Effects 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 230000001939 inductive effect Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012544 monitoring process Methods 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 230000007704 transition Effects 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 230000009471 action Effects 0.000 description 1
- 230000009118 appropriate response Effects 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000002457 bidirectional effect Effects 0.000 description 1
- 238000012512 characterization method Methods 0.000 description 1
- 230000006835 compression Effects 0.000 description 1
- 238000007906 compression Methods 0.000 description 1
- 125000004122 cyclic group Chemical group 0.000 description 1
- 230000002950 deficient Effects 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 230000001747 exhibiting effect Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000005070 sampling Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000035939 shock Effects 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/3185—Reconfiguring for testing, e.g. LSSD, partitioning
- G01R31/318533—Reconfiguring for testing, e.g. LSSD, partitioning using scanning techniques, e.g. LSSD, Boundary Scan, JTAG
- G01R31/318544—Scanning methods, algorithms and patterns
- G01R31/31855—Interconnection testing, e.g. crosstalk, shortcircuits
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Tests Of Electronic Circuits (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
Description
本発明は、電子機器のテストに関する。
電子機器の製造において、品質の期待されるレベルを維持するために、製造された機器のしかるべき動作をテストすることは有益である。テストは、個別電子構成要素、サブシステムおよび完成したシステムで実施してもよい。サブシステムおよびシステムのテストには、複数の構成要素間における相互接続部のテストを伴うので、このようなテストを容易にする技術が開発されてきた。
本発明は、システムにおける複数の構成要素間の相互接続部のテストを可能にするように構成された方法および装置を提供する。本発明は、既知パターン源、たとえばシステムの第1の構成要素におけるパターンバッファ、およびシステムの第2の構成要素に位置するキャプチャバッファを利用する。本発明は、既存の入出力パスに合わせて追加的な論理回路を導入する必要性、および不可欠な入出力回路の追加的な電気負荷を回避し、それによって、このような回路の導入によりもたらされる可能性のある性能の制限を避ける。また、本発明の実施形態は、テストパスと直列なシフトレジスタの長いチェーンを回避することによって、システムのより迅速なテストを可能にできる。また、本発明の実施形態を、バウンダリスキャン技術によって要求される特定のピン要件を回避するように実施して、より少数のピンの使用、および既存のピン、たとえば、シリアルリンクなど、テストされている相互接続部から独立した既存の通信パスを実現するための既存のピンの再使用の可能性に対処できるにしてもよい。
Claims (34)
- システムの複数の構成要素間における相互接続部のテストを実施するための方法であって、
コントローラのコントローラパターンバッファに第1のパターンをロードするステップであって、前記コントローラは前記複数の構成要素の一つである、ステップと、
前記第1のパターンを前記コントローラから前記複数の構成要素のうちのもう一つの構成要素に第1の相互接続部を介して伝送するステップであって、前記第1の相互接続部がパラレルバスである、ステップと、
前記コントローラにおいて、前記構成要素から前記第1の相互接続部とは区別される第2の相互接続部を介して前記第1のパターンに対応するキャプチャされた第1のパターンを受信するステップであって、前記第2の相互接続部がシリアルリンクである、ステップと、
前記コントローラにおいて、前記キャプチャされた第1のパターンと前記第1のパターンとを比較するための第1の比較を実行するステップと、
前記第1の比較に基づいて相互接続障害を識別するステップと、
を含む方法。 - 前記伝送された第1のパターンをキャプチャするために、構成要素キャプチャバッファを準備するステップをさらに含む、請求項1に記載の方法。
- 前記構成要素キャプチャバッファを準備するステップが、前記構成要素を相互接続テストモードに置くステップをさらに含む、請求項2に記載の方法。
- 前記構成要素がメモリデバイスである、請求項3に記載の方法。
- 前記キャプチャされた第1のパターンを、前記構成要素キャプチャバッファから前記コントローラに転送するステップをさらに含む、請求項4に記載の方法。
- 前記キャプチャされた第1のパターンを転送するステップが前記シリアルリンクを介して実行される、請求項5に記載の方法。
- 前記第1のパターンを伝送するステップが制御バスを介して実行される、請求項6に記載の方法。
- 前記シリアルリンクを介して第2のパターンを前記メモリデバイスにロードするステップと、
メモリ読み出し動作を実行するステップと、
前記メモリデバイスから受信された前記第2のパターンをキャプチャするステップと、
前記キャプチャされた第2のパターンと前記第2のパターンとを比較するための第2の比較を実行するステップと、
前記第2の比較に基づいて相互接続障害を識別するステップと、
をさらに含む請求項7に記載の方法。 - 前記メモリ読み出し動作を実行するステップが制御バスを介して実行される、請求項8に記載の方法。
- 前記第2のパターンをキャプチャするステップが、データバスを介して前記メモリデバイスから受信される前記第2のパターンをキャプチャすることによって実行される、請求項9に記載の方法。
- 前記第2のパターンを前記コントローラの前記コントローラパターンバッファにロードするステップをさらに含む、請求項10に記載の方法。
- 前記第2のパターンが前記第1のパターンと同一である、請求項10に記載の方法。
- 第2のパターンを前記構成要素の構成要素パターンバッファにロードするステップと、
前記第2のパターンを前記コントローラに伝送するステップと、
前記伝送された第2のパターンを前記コントローラのコントローラキャプチャバッファにおいてキャプチャするステップと、
前記キャプチャされた第2のパターンと前記第2のパターンとを比較するための第2の比較を実行するステップであって、相互接続障害を識別するステップが、前記第1の比較および前記第2の比較に基づいているステップと、
をさらに含む、請求項2に記載の方法。 - 前記第2のパターンをロードするステップが前記シリアルリンクを介して実行される、請求項13に記載の方法。
- 前記第2のパターンをロードするステップが、前記構成要素の埋め込みメモリ素子から格納パターンをロードすることによって実行される、請求項13に記載の方法。
- 前記構成要素がグラフィックプロセッサである、請求項13に記載の方法。
- 前記第2のパターンが前記第1のパターンと同一である、請求項13に記載の方法。
- 相互接続テストを容易にするように構成されたシステムであって、
第1のコア回路、第1のインターフェース回路、パターンを格納するように構成されたパターンバッファ、および前記第1のコア回路を前記第1のインターフェース回路に結合する第1の通信パスを含む第1の構成要素と、
第2の構成要素であって、第2のコア回路、第2のインターフェース回路、前記第2のコア回路を前記第2のインターフェース回路に結合する第2の通信パス、および前記第1の構成要素を前記第2の構成要素に結合する相互接続回路を含み、前記相互接続回路がパラレルバスであり、前記第1の構成要素によって前記相互接続回路を介して伝送された前記パターンをキャプチャパターンとしてキャプチャするために、キャプチャバッファが、前記第1の通信パスに結合されている第2の構成要素と、
前記第2の構成要素と前記第1の構成要素との間のシリアルリンクであって、前記シリアルリンクが、前記相互接続回路とは区別されるものであり、前記パターンと比較するために、前記キャプチャパターンを前記第2の構成要素から前記第1の構成要素に転送するように構成されたシリアルリンクと、
を含むシステム。 - 第2のキャプチャバッファが前記第2の通信パスに結合されている、請求項18に記載のシステム。
- 前記第1の通信パスが第1の伝送通信パスおよび第1の受信通信パスを含み、前記キャプチャバッファが、前記第1の伝送通信パスに結合された第1の伝送キャプチャバッファ、および前記第1の受信通信パスに結合された第1の受信キャプチャバッファを含む、請求項19に記載のシステム。
- 前記第2の通信パスが、第2の伝送通信パスおよび第2の受信通信パスをさらに含み、前記第2のキャプチャバッファが、前記第2の伝送通信パスに結合された第2の伝送キャプチャバッファ、および前記第2の受信通信パスに結合された第2の受信キャプチャバッファをさらに含む、請求項20に記載のシステム。
- 前記第1の伝送通信パスが、第1のマルチプレクサをさらに含み、前記第1のマルチプレクサが、前記第1のコア回路からの第1の入力部と、前記第1のマルチプレクサに結合された第1のパターンバッファからの第2の入力部との間で選択するように構成されている、請求項21に記載のシステム。
- 前記第2の伝送通信パスが、第2のマルチプレクサをさらに含み、前記第2のマルチプレクサが、前記第2のコア回路に結合された第3の入力部と、前記第2のマルチプレクサに結合された第2のパターンバッファに結合された第4の入力部との間で選択するように構成されている、請求項22に記載のシステム。
- 前記第1の構成要素が、前記シリアルリンクを介した、前記第2の構成要素への、前記第1の受信キャプチャバッファにおける第1のデータの伝達を可能にするように構成されている、請求項22に記載のシステム。
- 前記第2の構成要素が、前記シリアルリンクを介した、前記第1の構成要素への、前記第2の受信キャプチャバッファにおける第2のデータの伝達を可能にするように構成されている、請求項22に記載のシステム。
- 前記第1の構成要素が、前記シリアルリンクを介した、前記第1の伝送キャプチャバッファから前記第2の構成要素への前記第1のパターンの伝達を可能にするように構成されている、請求項22に記載のシステム。
- 前記第2の構成要素が、前記シリアルリンクを介した、前記第2の伝送キャプチャバッファから前記第1の構成要素への前記第2のパターンの伝達を可能にするように構成されている、請求項22に記載のシステム。
- 相互接続テストを可能にするように構成されたメモリシステムであって、
パターンを格納するように構成されたコントローラパターンバッファを含むメモリコントローラと、
前記メモリコントローラに結合されたメモリデバイスであって、前記メモリコントローラが、コア回路、インターフェース回路、および前記コア回路を前記インターフェース回路に結合する通信パスを含み、前記メモリコントローラによって伝送されたパターンをキャプチャパターンとしてキャプチャするために、キャプチャバッファが前記通信パス結合されているメモリデバイスと、
前記メモリデバイスと前記メモリコントローラとの間の相互接続回路であって、前記メモリコントローラから前記メモリデバイスに前記パターンを転送するように構成され、かつ、パラレルバスである相互接続回路と、
前記メモリデバイスと前記メモリコントローラとの間のシリアルリンクであって、前記相互接続回路とは区別されるものであり、前記パターンと比較するために、前記メモリデバイスから前記メモリコントローラに前記キャプチャパターンを転送するように構成されているシリアルリンクと、
を含むメモリシステム。 - 前記通信パスが、伝送通信パスおよび受信通信パスを含み、前記キャプチャバッファが、前記伝送通信パスに結合された伝送キャプチャバッファ、および前記受信通信パスに結合された受信キャプチャバッファを含む、請求項28に記載のメモリシステム。
- 前記伝送通信パスが、前記コア回路に結合された第1の入力部と、パターンバッファに結合された第2の入力部との間で選択するように構成されたマルチプレクサを含む、請求項29に記載のメモリシステム。
- 前記メモリデバイスが、前記シリアルリンク、制御バスおよびデータバスを介して、前記メモリコントローラに結合されている、請求項28に記載のメモリシステム。
- 相互接続テストを容易にするように構成されたシステムであって、
第1のコア回路、第1のインターフェース回路、テストパターンを格納するための手段、および前記第1のコア回路を前記第1のインターフェース回路に結合するための第1の通信手段を含む第1の構成要素と、
第2のコア回路、第2のインターフェース回路、前記コア回路を前記インターフェース回路に結合するための第2の通信手段、および前記第1の構成要素を前記第2の構成要素に結合するための相互接続手段を含み、前記相互接続手段がパラレルバスであり、前記第1の構成要素から受信されたテストパターンをキャプチャするための手段が、前記第1の通信手段に結合されている第2の構成要素と、
前記第2の構成要素と前記第1の構成要素と間のシリアルリンク手段であって、前記相互接続手段とは区別されるものであり、前記テストパターンと比較するために、前記第2の構成要素から前記第1の構成要素に前記キャプチャされたテストパターンを転送するように構成されているシリアルリンク手段と、
を含むシステム。 - システムの複数の構成要素間における相互接続部のテストを実施するための方法であって、
前記複数の構成要素の一つであるコントローラに第1のパターンを格納するステップと、
前記第1のパターンを前記コントローラから前記複数の構成要素のうちのもう一つの構成要素に第1の相互接続部を介して伝送するステップと、
前記コントローラにおいて、前記構成要素から前記第1の相互接続部とは区別される第2の相互接続部を介して前記第1のパターンに対応するキャプチャされた第1のパターンを受信するステップと、
前記コントローラにおいて、前記キャプチャされた第1のパターンと前記第1のパターンとを比較する第1の比較を実行するステップと、
前記コントローラから前記構成要素に前記第2の相互接続部を介して第2のパターンを伝送するステップと、
前記コントローラにおいて、前記構成要素から前記第1の相互接続部を介して前記第2のパターンに対応するキャプチャされた第2のパターンを受信するステップと、
前記コントローラにおいて、前記キャプチャされた第2のパターンと前記第2のパターンとを比較する第2の比較を実行するステップと、
前記第1の比較および前記第2の比較に基づいて前記第1の相互接続部の相互接続障害を識別するステップと、
を含む方法。 - システムの複数の構成要素間における相互接続部のテストを実施するための方法であって、
前記複数の構成要素の一つであるコントローラに第1のパターンを格納するステップと、
前記第1のパターンを前記コントローラから前記複数の構成要素のうちのもう一つの構成要素に第1の相互接続部を介して伝送するステップと、
前記コントローラにおいて、前記構成要素から前記第1の相互接続部とは区別される第2の相互接続部を介して前記第1のパターンに対応するキャプチャされた第1のパターンを受信するステップと、
前記コントローラにおいて、前記キャプチャされた第1のパターンと前記第1のパターンとを比較する第1の比較を実行するステップと、
前記コントローラにおいて、前記構成要素から前記第1の相互接続部を介して、前記構成要素の埋め込みメモリ素子の格納された第2のパターンに対応するキャプチャされた第2のパターンを受信するステップと、
前記コントローラにおいて、前記キャプチャされた第2のパターンと前記コントローラの埋め込みメモリ素子に格納された第2のパターンのコピーとを比較する第2の比較を実行するステップと、
前記第1の比較および前記第2の比較に基づいて前記第1の相互接続部の相互接続障害を識別するステップと、
を含む方法。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/663,572 | 2003-09-15 | ||
US10/663,572 US7031868B2 (en) | 2003-09-15 | 2003-09-15 | Method and apparatus for performing testing of interconnections |
PCT/US2004/021369 WO2005036190A1 (en) | 2003-09-15 | 2004-06-29 | Method and apparatus for performing testing of interconnections |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2007506160A JP2007506160A (ja) | 2007-03-15 |
JP2007506160A5 JP2007506160A5 (ja) | 2007-09-06 |
JP4728238B2 true JP4728238B2 (ja) | 2011-07-20 |
Family
ID=34274411
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006526063A Expired - Fee Related JP4728238B2 (ja) | 2003-09-15 | 2004-06-29 | 相互接続部のテストを実施するための方法および装置 |
Country Status (4)
Country | Link |
---|---|
US (2) | US7031868B2 (ja) |
JP (1) | JP4728238B2 (ja) |
CN (1) | CN1849520B (ja) |
WO (1) | WO2005036190A1 (ja) |
Families Citing this family (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CA2531416C (en) * | 2003-07-09 | 2015-03-24 | Isra-Juk Electronics Ltd. | System, apparatus and method for detection of electrical faults |
US7478005B2 (en) | 2005-04-28 | 2009-01-13 | Rambus Inc. | Technique for testing interconnections between electronic components |
US9053164B2 (en) * | 2005-05-05 | 2015-06-09 | International Business Machines Corporation | Method, system, and program product for using analysis views to identify data synchronization problems between databases |
US7375541B1 (en) * | 2005-11-08 | 2008-05-20 | Mediatek Inc. | Testing method utilizing at least one signal between integrated circuits, and integrated circuit and testing system thereof |
US20080204040A1 (en) * | 2007-02-28 | 2008-08-28 | Harry Muljono | Systems and arrangements for determining properties of a transmission path |
US7791982B2 (en) * | 2007-06-29 | 2010-09-07 | Karr Lawrence J | Impact energy powered golf ball transmitter |
US8850458B1 (en) * | 2008-06-06 | 2014-09-30 | Amdocs Software Systems Limited | System, method, and computer program for combining results of event processing received from a plurality of servers |
US9501302B1 (en) * | 2008-06-06 | 2016-11-22 | Amdocs Software Systems Limited | System, method, and computer program for combining results of event processing received from a plurality of virtual servers |
JP5655534B2 (ja) * | 2009-12-18 | 2015-01-21 | 日本電波工業株式会社 | 電圧制御可変容量及び電圧制御発振器 |
US8495758B2 (en) * | 2010-06-18 | 2013-07-23 | Alcatel Lucent | Method and apparatus for providing scan chain security |
CN101995546B (zh) * | 2010-11-16 | 2013-02-27 | 复旦大学 | 基于边界扫描的可编程逻辑器件自动测试系统与方法 |
CN102435797A (zh) * | 2011-09-29 | 2012-05-02 | 上海交通大学 | 示波器无线探头 |
US9190146B2 (en) | 2013-02-28 | 2015-11-17 | Kabushiki Kaisha Toshiba | Variable resistance memory system with redundancy lines and shielded bit lines |
US9454499B2 (en) | 2013-06-11 | 2016-09-27 | Intel Corporation | Asynchronous communication between devices |
CN104502835B (zh) * | 2014-12-09 | 2017-05-17 | 中国航空工业集团公司第六三一研究所 | 一种串行链路片内信号质量示波电路及方法 |
US9768834B2 (en) | 2015-02-11 | 2017-09-19 | International Business Machines Corporation | Parallel testing of a controller area network bus cable |
CN109901044B (zh) * | 2017-12-07 | 2021-11-12 | 英业达科技有限公司 | 多电路板的中央处理单元差分测试系统及其方法 |
CN109901048B (zh) * | 2017-12-09 | 2021-04-27 | 英业达科技有限公司 | 以不同扫描链测试差分线路的系统及其方法 |
CN112305398A (zh) | 2019-08-01 | 2021-02-02 | 富港电子(东莞)有限公司 | 自动化电路板测试系统及其方法 |
CN110412403B (zh) * | 2019-08-07 | 2021-09-17 | 中核控制系统工程有限公司 | 核安全级系统通用输入输出端口动态诊断电路及方法 |
US11204849B2 (en) | 2020-03-13 | 2021-12-21 | Nvidia Corporation | Leveraging low power states for fault testing of processing cores at runtime |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02247754A (ja) * | 1989-03-20 | 1990-10-03 | Pfu Ltd | メモリシステムの断線検出処理装置 |
JPH0436857A (ja) * | 1990-06-01 | 1992-02-06 | Oki Electric Ind Co Ltd | マルチプロセッサシステムにおけるバス診断方式 |
JPH06249919A (ja) * | 1993-03-01 | 1994-09-09 | Fujitsu Ltd | 半導体集積回路装置の端子間接続試験方法 |
JPH09237164A (ja) * | 1996-03-04 | 1997-09-09 | Oki Electric Ind Co Ltd | 半導体ディスク装置 |
JP2000315399A (ja) * | 1999-04-30 | 2000-11-14 | Fujitsu Ltd | 半導体記憶装置、この半導体記憶装置を搭載した回路基板、および、この半導体記憶装置の接続試験方法 |
JP2001520780A (ja) * | 1998-02-02 | 2001-10-30 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | 相互接続部テストユニットを有する回路及び第1電子回路と第2電子回路との間の相互接続部をテストする方法 |
JP2003529145A (ja) * | 2000-03-24 | 2003-09-30 | サン・マイクロシステムズ・インコーポレイテッド | 組込み自己試験を使用する信号相互接続を試験するシステムおよび方法 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5624741A (en) * | 1990-05-31 | 1997-04-29 | E. I. Du Pont De Nemours And Company | Interconnect structure having electrical conduction paths formable therein |
US5717701A (en) * | 1996-08-13 | 1998-02-10 | International Business Machines Corporation | Apparatus and method for testing interconnections between semiconductor devices |
AR022137A1 (es) | 1998-12-31 | 2002-09-04 | Kimberly Clark Co | Una composicion de materia, una pelicula y un articulo que comprenden dicha composicion |
DE10005161A1 (de) | 1999-04-30 | 2000-11-02 | Fujitsu Ltd | Halbleiter-Speicheranordnung, Leiterplatte, auf welcher eine Halbleiter-Speicheranordnung montiert ist, und Verfahren zum Testen der Zwischenverbindung zwischen einer Halbleiter-Speicheranordnung und einer Leiterplatte |
US6609221B1 (en) * | 1999-08-31 | 2003-08-19 | Sun Microsystems, Inc. | Method and apparatus for inducing bus saturation during operational testing of busses using a pattern generator |
US6885209B2 (en) * | 2002-08-21 | 2005-04-26 | Intel Corporation | Device testing |
US7047458B2 (en) | 2002-12-16 | 2006-05-16 | Intel Corporation | Testing methodology and apparatus for interconnects |
-
2003
- 2003-09-15 US US10/663,572 patent/US7031868B2/en not_active Expired - Lifetime
-
2004
- 2004-06-29 JP JP2006526063A patent/JP4728238B2/ja not_active Expired - Fee Related
- 2004-06-29 CN CN2004800260713A patent/CN1849520B/zh not_active Expired - Fee Related
- 2004-06-29 WO PCT/US2004/021369 patent/WO2005036190A1/en active Application Filing
-
2006
- 2006-03-28 US US11/392,298 patent/US20060167646A1/en not_active Abandoned
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02247754A (ja) * | 1989-03-20 | 1990-10-03 | Pfu Ltd | メモリシステムの断線検出処理装置 |
JPH0436857A (ja) * | 1990-06-01 | 1992-02-06 | Oki Electric Ind Co Ltd | マルチプロセッサシステムにおけるバス診断方式 |
JPH06249919A (ja) * | 1993-03-01 | 1994-09-09 | Fujitsu Ltd | 半導体集積回路装置の端子間接続試験方法 |
JPH09237164A (ja) * | 1996-03-04 | 1997-09-09 | Oki Electric Ind Co Ltd | 半導体ディスク装置 |
JP2001520780A (ja) * | 1998-02-02 | 2001-10-30 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | 相互接続部テストユニットを有する回路及び第1電子回路と第2電子回路との間の相互接続部をテストする方法 |
JP2000315399A (ja) * | 1999-04-30 | 2000-11-14 | Fujitsu Ltd | 半導体記憶装置、この半導体記憶装置を搭載した回路基板、および、この半導体記憶装置の接続試験方法 |
JP2003529145A (ja) * | 2000-03-24 | 2003-09-30 | サン・マイクロシステムズ・インコーポレイテッド | 組込み自己試験を使用する信号相互接続を試験するシステムおよび方法 |
Also Published As
Publication number | Publication date |
---|---|
JP2007506160A (ja) | 2007-03-15 |
CN1849520A (zh) | 2006-10-18 |
US20060167646A1 (en) | 2006-07-27 |
US20050060116A1 (en) | 2005-03-17 |
US7031868B2 (en) | 2006-04-18 |
CN1849520B (zh) | 2012-01-11 |
WO2005036190A1 (en) | 2005-04-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4728238B2 (ja) | 相互接続部のテストを実施するための方法および装置 | |
EP1266236B1 (en) | System and method for testing signal interconnections using built-in self test | |
US6256760B1 (en) | Automatic test equipment scan test enhancement | |
US7237161B2 (en) | Remote integrated circuit testing method and apparatus | |
US7139957B2 (en) | Automatic self test of an integrated circuit component via AC I/O loopback | |
US7412342B2 (en) | Low cost test for IC's or electrical modules using standard reconfigurable logic devices | |
US20050258856A1 (en) | High-speed interface circuit test module, module under high-speed interface circuit test, and high-speed interface circuit test method | |
WO2010085687A1 (en) | Fault testing for interconnections | |
EP1393176B1 (en) | Method and apparatus for fault tolerant and flexible test signature generator | |
KR20120093888A (ko) | 프로그램가능 프로토콜 발생기 | |
CN107045100B (zh) | 片上测试图案生成 | |
JP2000121696A (ja) | 多重fpgaシステム用試験回路 | |
KR100905507B1 (ko) | 고전압 기능부를 가진 핀 전자기기 | |
US9043662B2 (en) | Double data rate memory physical interface high speed testing using self checking loopback | |
EP3660526B1 (en) | Test system with embedded tester | |
US6880118B2 (en) | System and method for testing operational transmissions of an integrated circuit | |
KR101452959B1 (ko) | 실장형 테스트 장비 및 그 방법 | |
Ungar et al. | High-speed I/O capabilities added to military automatic test equipment (ATE) using synthetic instruments | |
US10156606B2 (en) | Multi-chassis test device and test signal transmission apparatus of the same | |
US8407541B1 (en) | Dynamic test signal routing controller | |
US6986087B2 (en) | Method and apparatus for improving testability of I/O driver/receivers | |
US20030149913A1 (en) | Method and apparatus for efficient burn-in of electronic circuits | |
US20030163774A1 (en) | Method, apparatus, and system for efficient testing | |
KR20190066482A (ko) | 인터포저를 사용하는 번 인 테스트 장치 및 테스트 방법 | |
Chakraborty et al. | A practical approach to comprehensive system test & debug using boundary scan based test architecture |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20070629 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070629 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20090611 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20090918 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20091218 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20091228 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100118 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20101110 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20110209 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20110217 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110310 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110331 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110414 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4728238 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140422 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |