JP4683845B2 - 通信モジュールにおいて隠しアドレスを実装するシステムおよび方法 - Google Patents
通信モジュールにおいて隠しアドレスを実装するシステムおよび方法 Download PDFInfo
- Publication number
- JP4683845B2 JP4683845B2 JP2004036173A JP2004036173A JP4683845B2 JP 4683845 B2 JP4683845 B2 JP 4683845B2 JP 2004036173 A JP2004036173 A JP 2004036173A JP 2004036173 A JP2004036173 A JP 2004036173A JP 4683845 B2 JP4683845 B2 JP 4683845B2
- Authority
- JP
- Japan
- Prior art keywords
- bus
- address
- hidden
- password
- module
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000004891 communication Methods 0.000 title claims description 70
- 238000000034 method Methods 0.000 title claims description 14
- 239000013307 optical fiber Substances 0.000 claims description 14
- 230000004044 response Effects 0.000 claims description 12
- 230000008859 change Effects 0.000 claims description 9
- 239000000835 fiber Substances 0.000 claims description 6
- 230000006870 function Effects 0.000 claims description 6
- 230000004913 activation Effects 0.000 claims description 4
- 230000008878 coupling Effects 0.000 claims description 2
- 238000010168 coupling process Methods 0.000 claims description 2
- 238000005859 coupling reaction Methods 0.000 claims description 2
- 230000003213 activating effect Effects 0.000 claims 1
- 238000001514 detection method Methods 0.000 claims 1
- 230000003287 optical effect Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 7
- 238000005516 engineering process Methods 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 238000004458 analytical method Methods 0.000 description 2
- 238000012544 monitoring process Methods 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 238000012360 testing method Methods 0.000 description 2
- 230000009977 dual effect Effects 0.000 description 1
- 238000010348 incorporation Methods 0.000 description 1
- 230000006386 memory function Effects 0.000 description 1
- 238000012797 qualification Methods 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 238000013024 troubleshooting Methods 0.000 description 1
- 238000012795 verification Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F21/00—Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
- G06F21/70—Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
- G06F21/78—Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure storage of data
- G06F21/79—Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure storage of data in semiconductor storage media, e.g. directly-addressable memories
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/14—Protection against unauthorised use of memory or access to memory
- G06F12/1458—Protection against unauthorised use of memory or access to memory by checking the subject access rights
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Security & Cryptography (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Software Systems (AREA)
- Storage Device Security (AREA)
- Bus Control (AREA)
Description
この通信モジュール100は、外部バス107を介して1つまたは複数の外部装置120とも通信する。代表的な外部装置120には、診断装置および設定装置が含まれる。これらの外部装置は、通信モジュール100の製造において、加工中の診断および製造後の検証のためにしばしば使用される。また、外部装置は、通常、所望の性能設定を確立するために、プログラム可能な機能を通信モジュールにダウンロードするためにも使用される。外部バス107は、送信器102に接続されている(但し、コントローラ103や受信器101にも接続可能である)。この結果、外部装置120は、外部装置120に対するインターフェースとして機能する送信器102およびバス105を介し、受信器101およびコントローラ103と通信することができる。
本発明の上述の態様と付随する多くの利点については、添付の図面との関連で以下の詳細な説明を参照することにより、理解が深まり、容易に認識されよう。
201:受信器
202:送信器
203、221:コントローラ
205:内部バス
207:外部バス
210、211:レジスタ
216:キャッシュレジスタ
220:外部装置
230:隠しアドレス
231:インターフェース比較装置
232:パスワード比較装置
Claims (24)
- アドレス体系を有する第1のバスと、
メモリアドレスを有し、少なくとも1つの隠しアドレスを含むメモリであって、前記第1のバスに結合されたメモリと、
前記第1のバス上のデータトラフィックを監視し、所定のパスワードを受信するよう動作可能なインターフェース比較回路と、
前記インターフェース比較回路に結合され、該インターフェース比較回路が前記所定のパスワードを受信したことに応答して、前記アドレス体系を変更し、それにより、前記メモリ内の前記隠しアドレスの各1つへのアクセスを許容するよう動作可能なパスワード比較回路と、
を備え、
前記メモリは可視状態にある予約アドレスを含み、前記パスワード比較回路は該可視状態にある予約アドレスに関連付けられ、該パスワード比較回路は、前記可視状態にある予約アドレスを受信しその後前記所定のパスワードを受信すると、前記インターフェース比較回路内に、前記隠しアドレスのうちの少なくとも1つを前記第1のバス上で可視状態にするフラグを設定するよう動作可能であり、
前記アドレス体系とは、個々のバスのそれぞれにおいて、そのバスに接続された全ての電子コンポーネントに対してどのアドレスが割り当てられているかを示す体系であり、アドレスが可視状態とは、あるアドレス体系内において、そのアドレスを有する電子コンポーネントに対し、読み取りおよび書き込みが可能である状態を指す、モジュール。 - 前記第1のバスが2線式シリアルバスを含む、請求項1に記載のモジュール。
- 前記第1のバスに結合された光ファイバ送信器をさらに備えている、請求項1に記載のモジュール。
- 前記第1のバスに結合された光ファイバ受信器をさらに備えている、請求項1に記載のモジュール。
- 前記第1のバス上における前記メモリアドレスの受信に応答して、前記インターフェース比較回路がアクノリッジビットを前記バスに返すことを許容するよう、前記パスワード比較回路が動作可能である、請求項1に記載のモジュール。
- 前記第1のバス上における前記メモリアドレスの受信に応答して、第2のメモリアドレスに関連する第2のインターフェース比較回路がアクノリッジビットを前記バスに返すことを許容するよう、前記パスワード比較回路が動作可能である、請求項1に記載のモジュール。
- 第2のバスをさらに含み、前記パスワード比較回路は、前記第1のバスを前記第2のバスに結合することができるように動作可能である、請求項1に記載のモジュール。
- 各隠しアドレスが関連データを記憶し、前記パスワード比較回路が、前記第1のバスに結合されたコントローラに前記隠しアドレスのうちの少なくともいくつかに記憶されたデータを転送して、前記モジュールの動作パラメータを変更するようさらに動作可能である、請求項1に記載のモジュール。
- 第2のバスをさらに有し、前記第1のバス上における前記メモリアドレスの受信に応答して、第2のメモリアドレスに関連する第2のインターフェース比較回路がアクノリッジビットを前記第2のバスに返すことを許容または禁止するよう、前記パスワード比較回路が動作可能である、請求項1に記載のモジュール。
- 光ファイバ通信システムであって、第1のモジュールと第2のモジュールとを備え、
前記第1のモジュールは、
対応するメモリアドレスを有し、アドレス体系を有するバスに結合されたメモリと、
前記バス上のデータトラフィックを監視し、所定のパスワードを受信するよう動作可能なインターフェース比較装置と、
前記インターフェース比較装置に結合され、該インターフェース比較装置が前記所定のパスワードを受信したことに応答して、前記アドレス体系を変更するよう動作可能なパスワード比較装置と、
を有し、
前記第2のモジュールは、
対応するメモリアドレスを有し、アドレス体系を有するバスに結合されたメモリと、
前記バス上のデータトラフィックを監視し、所定のパスワードを受信するよう動作可能なインターフェース比較装置と、
前記インターフェース比較装置に結合され、該インターフェース比較装置が前記所定のパスワードを受信したことに応答して、前記アドレス体系を変更するよう動作可能なパスワード比較装置と、
を有し、
前記第1のモジュールに結合された第1の通信装置および前記第2のモジュールに結合された第2の通信装置であって、前記第1の通信装置は、デジタル信号を光ファイバ通信リンクを介して前記第2の通信装置に送信するよう動作可能であり、前記第2の通信装置は、デジタル信号を前記光ファイバ通信リンクを介して前記第1の通信装置に送信するよう動作可能である、第1および第2の通信装置、
を備え、
前記アドレス体系とは、個々のバスのそれぞれにおいて、そのバスに接続された全ての電子コンポーネントに対してどのアドレスが割り当てられているかを示す体系である、光ファイバ通信システム。 - 大容量データベースコンピュータをさらに備え、該大容量データベースコンピュータは前記通信システムの一部である、請求項10に記載の光ファイバ通信システム。
- サーバコンピュータをさらに備え、該サーバコンピュータは前記通信システムの一部である、請求項10に記載の光ファイバ通信システム。
- ネットワーク装置をさらに備え、該ネットワーク装置は前記通信システムの一部である、請求項10に記載の光ファイバ通信システム。
- 前記ネットワーク装置が、ハブ、ルータ、およびスイッチのうちの1つである、請求項13に記載の光ファイバ通信システム。
- 通信モジュールにおいて、パスワード比較装置によって行なわれる方法であって、
第1のバス上でインターフェース比較装置によって受信された所定のパスワードを検出するステップと、
前記所定のパスワードを検出すると、前記バスに関連するアドレス体系を変更するステップと、
前記アドレス体系の変更を通して、前記バス上の少なくとも1つの隠しアドレスへのアクセスを提供するステップと、
前記第1のバス上における前記所定のパスワードの検出に先立ち、前記バスを介した各隠しアドレスへのアクセスを拒否するステップと、
前記隠しアドレスのうちの少なくとも1つからデータを読み出し、該読み出したデータを用いて前記バスに結合された回路の動作モードを変更するステップと、
前記隠しアドレスのうちの少なくとも1つから読み出したデータを前記バスに結合されたコントローラにダウンロードするステップであって、該ダウンロードしたデータは前記コントローラの動作モードを変更する、ステップと、
を含み、
前記アドレス体系とは、個々のバスのそれぞれにおいて、そのバスに接続された全ての電子コンポーネントに対してどのアドレスが割り当てられているかを示す体系である、方法。 - 前記第1のバスを第2のバスに結合するステップをさらに含む、請求項15に記載の方法。
- 前記検出するステップが、受信した2進コードが所定の2進コードに一致するかどうかを判定するステップを含む、請求項15に記載の方法。
- 前記検出するステップが、検出ノードにおける電圧レベルが所定の電圧レベルに一致するかどうかを判定するステップを含む、請求項15に記載の方法。
- 前記検出するステップが、スイッチの起動に応答して行われる、請求項15に記載の方法。
- 通信モジュールにおいてインターフェース比較装置およびパスワード比較装置の協働によって行なわれる方法であって、
(a)バス上における可視状態にない隠しアドレスへのアクセス要求を受信するステップと、
(b)前記要求が所定のパスワードを含んでいない場合に、前記隠しアドレスへのアクセスを禁止するステップと、
(c)前記要求が前記所定のパスワードを含んでいる場合に、前記隠しアドレスへのアクセスを許可するステップと、
(d)前記バス上で受信されたデータを前記隠しアドレスに記憶するのを許可するステップであって、該データは、前記バスに結合された回路の動作モードを変更するよう機能する値を有している、ステップと、
を含み、
前記ステップ(a)は、前記インターフェース比較装置によって実行され、前記ステップ(b)乃至(d)は、前記パスワード比較装置によって実行され、
前記アドレスが可視状態とは、あるアドレス体系内において、そのアドレスを有する電子コンポーネントに対し、読み取りおよび書き込みが可能である状態を指し、前記アドレス体系とは、個々のバスのそれぞれにおいて、そのバスに接続された全ての電子コンポーネントに対してどのアドレスが割り当てられているかを示す体系である、方法。 - 前記アクセスを禁止するステップが、前記要求が前記所定のパスワードを含んでいない場合に、前記隠しアドレスが前記要求に応答するのを禁止するステップを含み、前記アクセスを許可するステップが、前記要求が前記所定のパスワードを含む場合に、前記隠しアドレスが前記要求に応答するようにさせるステップを含む、請求項20に記載の方法。
- 前記バスに結合された回路が、通信モジュール内の回路を含み、前記データが、該通信モジュールの動作モードを変更する、請求項20に記載の方法。
- 前記バス上で受信されたデータが、前記バス上で受信された光信号である、請求項20に記載の方法。
- バスと、
複数の可視状態にあるメモリアドレスであって、該可視状態にあるメモリアドレスは、そのようなメモリアドレスとの間でデータをやり取りするよう、前記バスからアクセス可能である、複数の可視状態にあるメモリアドレスと、
少なくとも1つの隠しアドレスであって、各隠しアドレスは、関連するイネーブル信号が起動された場合にのみ、前記バスからアクセス可能であり、各隠しアドレスは関連するパスワードを有している、少なくとも1つの隠しアドレスと、
前記バス上に印加されたアドレスを受信するよう前記バスと各隠しアドレスとに結合された回路であって、該回路は、前記バス上に配置されたアドレスが前記隠しアドレスのうちの1つと関連するアドレスであるか否かを判定するよう動作可能であり、前記アドレスが前記隠しアドレスのうちの1つと関連していると判定すると、前記回路は、前記バス上における前記関連するパスワードの受信に応答して前記関連するイネーブル信号を起動して、前記隠しアドレスを前記バス上でアクセス可能にする、回路と、
前記モジュール内に配置されたコントローラと、
を備え、
前記回路は、アクセスされた隠しアドレスに記憶されたデータを前記コントローラに転送して、前記モジュールの動作モードを変更するようさらに動作可能であり、
アドレスが可視状態とは、あるアドレス体系内において、そのアドレスを有する電子コンポーネントに対し、読み取りおよび書き込みが可能である状態を指し、前記アドレス体系とは、個々のバスのそれぞれにおいて、そのバスに接続された全ての電子コンポーネントに対してどのアドレスが割り当てられているかを示す体系である、通信モジュール。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/368,954 US7065621B2 (en) | 2003-02-18 | 2003-02-18 | System and method for implementing a hidden address in a communication module |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2004252977A JP2004252977A (ja) | 2004-09-09 |
JP2004252977A5 JP2004252977A5 (ja) | 2007-03-29 |
JP4683845B2 true JP4683845B2 (ja) | 2011-05-18 |
Family
ID=31978182
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004036173A Expired - Fee Related JP4683845B2 (ja) | 2003-02-18 | 2004-02-13 | 通信モジュールにおいて隠しアドレスを実装するシステムおよび方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7065621B2 (ja) |
JP (1) | JP4683845B2 (ja) |
GB (1) | GB2398658B (ja) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7657186B2 (en) * | 2004-03-05 | 2010-02-02 | Finisar Corporation | Consistency checking over internal information in an optical transceiver |
US8090265B2 (en) * | 2004-03-05 | 2012-01-03 | Finisar Corporation | Byte-configurable memory in an optical transceiver |
US7418636B2 (en) * | 2004-12-22 | 2008-08-26 | Alcatel Lucent | Addressing error and address detection systems and methods |
US7904839B2 (en) * | 2007-12-12 | 2011-03-08 | International Business Machines Corporation | System and method for controlling access to addressable integrated circuits |
US7831936B2 (en) * | 2007-12-19 | 2010-11-09 | International Business Machines Corporation | Structure for a system for controlling access to addressable integrated circuits |
WO2010010633A1 (ja) * | 2008-07-25 | 2010-01-28 | 富士通株式会社 | 機能拡張装置、情報処理装置、情報処理システム、制御方法およびプログラム |
DE102009019982A1 (de) * | 2009-05-05 | 2010-11-18 | Giesecke & Devrient Gmbh | Verfahren zum Zugriff auf einen tragbaren Speicherdatenträger mit Zusatzmodul und tragbarer Speicherdatenträger |
CN105306218B (zh) * | 2015-11-12 | 2018-11-16 | 青岛海信宽带多媒体技术有限公司 | 光模块参数的修改方法、装置及光模块 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63225841A (ja) * | 1987-03-16 | 1988-09-20 | Hitachi Maxell Ltd | 半導体メモリ装置 |
JPH04219823A (ja) * | 1990-03-09 | 1992-08-10 | Gold Star Electron Co Ltd | Romデータの保護方法及び装置 |
JPH0836529A (ja) * | 1994-07-26 | 1996-02-06 | Fuji Facom Corp | 記憶情報解析防止方式 |
JP2002229859A (ja) * | 2001-01-31 | 2002-08-16 | Toshiba Corp | ディスク記憶装置及び同装置に適用する認証方法 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5226137A (en) * | 1989-05-15 | 1993-07-06 | Dallas Semiconductor Corp. | Electronic key with multiple password protected sub-keys using address and translation to implement a block data move between public and protected sub-keys |
WO1991019067A1 (en) | 1990-05-15 | 1991-12-12 | Dallas Semiconductor Corporation | Electronic key integrated circuit |
GB2248324B (en) | 1990-09-25 | 1994-04-06 | Uken | Security in a computer apparatus |
FR2711833B1 (fr) * | 1993-10-28 | 1995-12-01 | Sgs Thomson Microelectronics | Circuit intégré contenant une mémoire protégée et système sécurisé utilisant ledit circuit intégré. |
JP3774260B2 (ja) * | 1996-03-25 | 2006-05-10 | 株式会社ルネサステクノロジ | メモリカードのセキュリティシステム装置及びそのメモリカード |
JP2003331241A (ja) * | 2002-05-09 | 2003-11-21 | Fujitsu Ltd | メモリデバイス及びその制御方法 |
US7386639B2 (en) * | 2003-01-15 | 2008-06-10 | Avago Technologies Fiber Ip (Singapore) Pte. Ltd. | Switch for coupling one bus to another bus |
-
2003
- 2003-02-18 US US10/368,954 patent/US7065621B2/en not_active Expired - Lifetime
-
2004
- 2004-01-28 GB GB0401850A patent/GB2398658B/en not_active Expired - Fee Related
- 2004-02-13 JP JP2004036173A patent/JP4683845B2/ja not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63225841A (ja) * | 1987-03-16 | 1988-09-20 | Hitachi Maxell Ltd | 半導体メモリ装置 |
JPH04219823A (ja) * | 1990-03-09 | 1992-08-10 | Gold Star Electron Co Ltd | Romデータの保護方法及び装置 |
JPH0836529A (ja) * | 1994-07-26 | 1996-02-06 | Fuji Facom Corp | 記憶情報解析防止方式 |
JP2002229859A (ja) * | 2001-01-31 | 2002-08-16 | Toshiba Corp | ディスク記憶装置及び同装置に適用する認証方法 |
Also Published As
Publication number | Publication date |
---|---|
US7065621B2 (en) | 2006-06-20 |
JP2004252977A (ja) | 2004-09-09 |
GB2398658A (en) | 2004-08-25 |
GB0401850D0 (en) | 2004-03-03 |
GB2398658B (en) | 2007-01-24 |
US20040162956A1 (en) | 2004-08-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5974475A (en) | Method for flexible multiple access on a serial bus by a plurality of boards | |
JP3320657B2 (ja) | I2cバス回路及びバス制御方法 | |
US7249209B2 (en) | System and method for dynamically allocating inter integrated circuits addresses to multiple slaves | |
US20080270654A1 (en) | Bus System for Selectively Controlling a Plurality of Identical Slave Circuits Connected to the Bus and Method Therefore | |
EP0887739B1 (en) | Detection of SCSI devices at illegal locations | |
JPH08137781A (ja) | データ処理入出力システムにおけるノード識別方法 | |
JP4683845B2 (ja) | 通信モジュールにおいて隠しアドレスを実装するシステムおよび方法 | |
CN113626350A (zh) | 系统部件和系统部件的应用 | |
US5590374A (en) | Method and apparatus for employing a dummy read command to automatically assign a unique memory address to an interface card | |
CN114338493A (zh) | 基于网络协议栈的ncsi测试方法、系统、装置及存储介质 | |
US7386639B2 (en) | Switch for coupling one bus to another bus | |
US6941451B2 (en) | Management subsystem and method for discovering management device functions | |
CN111913904A (zh) | 向利用主从通信协议的多个从属装置自动分配互不相同地址的方法及用于其的装置 | |
JP2667909B2 (ja) | エレベータの信号伝送方法 | |
US11556493B2 (en) | System component having a configurable communication behavior, and method for operating such a system component | |
US20020157085A1 (en) | Information processing apparatus | |
JP2002251367A (ja) | カードデバイス | |
CN112346922B (zh) | 服务器装置及其通讯协议方法 | |
KR100482815B1 (ko) | Lcd 모듈의 구동 시스템 및 방법 | |
JP3704469B2 (ja) | Ioポート接続方式 | |
EP0556138A1 (en) | A bus for connecting extension cards to a data processing system and test method | |
KR100276496B1 (ko) | Isa버스용 입출력 어드레스의 자기 할당 장치 및 방법 | |
KR20050011822A (ko) | 동일한 어드레스를 가지는 복수의 디바이스들을 하나의버스제어기에 연결하기 위한 장치 및 그 운용 방법 | |
JPH1168786A (ja) | 通信装置及びアドレス設定方法 | |
JP2829219B2 (ja) | 情報処理装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20070213 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070213 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20070320 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20070409 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20070409 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100128 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20100427 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20100506 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100728 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100914 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20101213 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110128 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110208 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140218 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4683845 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140218 Year of fee payment: 3 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: R3D02 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140218 Year of fee payment: 3 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: R3D02 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |