JP4662014B2 - 発光表示パネルの駆動装置および駆動方法 - Google Patents

発光表示パネルの駆動装置および駆動方法 Download PDF

Info

Publication number
JP4662014B2
JP4662014B2 JP2003338105A JP2003338105A JP4662014B2 JP 4662014 B2 JP4662014 B2 JP 4662014B2 JP 2003338105 A JP2003338105 A JP 2003338105A JP 2003338105 A JP2003338105 A JP 2003338105A JP 4662014 B2 JP4662014 B2 JP 4662014B2
Authority
JP
Japan
Prior art keywords
light
emitting
source driver
scanning
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2003338105A
Other languages
English (en)
Other versions
JP2005107004A (ja
Inventor
修一 関
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tohoku Pioneer Corp
Original Assignee
Tohoku Pioneer Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tohoku Pioneer Corp filed Critical Tohoku Pioneer Corp
Priority to JP2003338105A priority Critical patent/JP4662014B2/ja
Publication of JP2005107004A publication Critical patent/JP2005107004A/ja
Application granted granted Critical
Publication of JP4662014B2 publication Critical patent/JP4662014B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Description

この発明は、画素を構成する発光素子をアクティブ駆動させる発光表示パネルの駆動装置および駆動方法に関し、特に所定の期間において発光素子が連続して非発光または発光状態になされる場合に、ソースドライバ等の動作を一時的に停止させることで、低消費電力を実現させる駆動装置および駆動方法に関する。
発光素子をマトリクス状に配列して構成される表示パネルを用いたディスプレイの開発が広く進められており、このような表示パネルに用いられる発光素子として、例えば有機材料を発光層に用いた有機EL(エレクトロルミネッセンス)素子が注目されている。これはEL素子の発光層に、良好な発光特性を期待することができる有機化合物を使用することによって、実用に耐えうる高効率化および長寿命化が進んだことも背景にある。
かかる有機EL素子を用いた表示パネルとして、EL素子を単にマトリクス状に配列した単純マトリクス型表示パネルと、マトリクス状に配列したEL素子の各々に、例えばTFT(Thin Film Transistor)からなる駆動素子を加えたアクティブマトリクス型表示パネルが提案されている。後者のアクティブマトリクス型表示パネルは、前者の単純マトリクス型表示パネルに比べて、低消費電力を実現することができ、また画素間のクロストークが少ない等の特質を備えており、高精細度のディスプレイに適している。
前記したアクティブマトリクス型表示パネルの駆動装置は、図1に示すような基本構成を備えている。すなわち、符号1は例えばガラス基板上に前記各画素をマトリクス状に配列してなる表示パネルを示している。この表示パネル1にはソースドライバ2およびゲートドライバ3が接続されており、さらに前記ソースドライバ2およびゲートドライバ3を制御するコンントローラ4が具備されている。
前記ソースドライバ2はコントローラ4よりデータバス5aを介して1水平走査に対応する各画素ごとの映像データを取り込み、画素を構成するTFTによる走査トランジスタのソースに対して、前記映像データに対応するソース電圧を供給するようになされる。このために、前記ソースドライバ2には、後で説明するようにシフトレジスタおよびラッチ回路等が具備されている。そして、これらの回路を駆動制御するために、コントローラ4よりソースドライバ2に対して、バスライン5bを介してシフトクロック、スタートパルス、ラッチパルス等が供給されるように構成されている。
一方、前記ゲートドライバ3は、アドレス期間において各走査ラインに対して択一的にゲートオン電圧を供給し、各走査ラインにゲートが接続された走査トランジスタを順次オン動作させることで、各画素に対応させて映像データを書き込むように動作する。このために、前記ゲートドライバ3には、後で説明するようにシフトレジスタ等が具備されている。そして、これらの回路を駆動制御するために、コントローラ4よりゲートドライバ3に対して、バスライン5cを介して走査シフトクロック、走査スタートパルス等が供給されるように構成されている。
なお、表示パネルの駆動装置として、図1に示したようにソースドライバ2、ゲートドライバ3およびコンントローラ4を備えた構成は次に示す特許文献1に開示されている。
特開2002−32057号公報(段落0169〜0181および 図9)
ところで、前記したソースドライバ2およびゲートドライバ3は、一般的に動作電圧が高いために消費電力が大きく、これに対して前記各ドライバを制御するコントローラ4は、そのほとんどが論理回路で構成されていて、その動作電圧が低く、消費電力は前記各ドライバに比較すると極めて小さい。前記コントローラと各ドライバは、別のチップ構成とする必要はなく、1チップで構成される場合もある。この様に1チップで構成される場合においても、その内部はコントローラとドライバに別けられ、一般的に動作電圧も前記したように異なっている。
そして、図1に示した従来の構成においては、コントローラ4よりソースドライバ2に対して供給されるシフトクロック、スタートパルス、ラッチパルス等は、表示される映像データの如何にかかわらず、予め定められた同一の周期をもって生成され、これが常時ソースドライバ2に供給される。したがって、ソースドライバ2は画素を構成する走査トランジスタのソースに対して、所定のタイミングをもってソース電圧を繰り返して供給するように動作する。
また、コントローラ4よりゲートドライバ3に対して供給される走査シフトクロック、走査スタートパルスも同様であり、表示される映像データの如何にかかわらず、予め定められた同一の周期をもって生成され、これが常時ゲートドライバ3に供給される。したがって、ゲートドライバ3は画素を構成する走査トランジスタのゲートに対して、所定のタイミングをもってゲートオン電圧を繰り返して供給するように動作する。これは、表示される映像データが例えば複数フレームにわたって全て非発光であるような場合においても、同様の駆動動作が継続して実行される。
ところで、この種の表示パネルにおいて表示される映像は、表示される画素単位の映像データが1フレーム、1サブフレーム、もしくは1走査ラインにおいて全て非発光または発光(画素データがオール“0”またはオール“1”)になされる場合があり、現実にはその発生頻度は非常に多い。この様に所定の期間にわたって、映像データが全て非発光または発光の状態が継続する場合には、前記ドライバの出力を非発光または発光に固定すれば、たとえドライバ内部の回路動作を一時的に停止させても、結果としてその表示には支障は生じない。
この発明は、前記したような技術的な観点に基づいてなされたものであり、所定の期間にわたって、映像データが全て非発光または発光の状態が継続する場合において、比較的大きな駆動電力を必要とする前記ドライバの動作を停止させる手段を採用し、以て低消費電力を実現させることができる発光表示パネルの駆動装置および駆動方法を提供することを課題とするものである。
前記した課題を解決するためになされたこの発明にかかる発光表示パネルの駆動装置は、請求項1に記載のとおり、複数のデータ線および複数の走査線の交差位置に配され、それぞれに点灯駆動トランジスタと該点灯駆動トランジスタのゲート電位を制御するための走査トランジスタにより発光制御される複数の発光素子を備えたアクティブマトリクス型発光表示パネルの駆動装置であって、前記走査トランジスタの各々をスイッチングするゲートドライバと、前記走査トランジスタの各々のソースに接続されているソースドライバと、前記ゲートドライバとソースドライバを制御するコントローラを有し、前記ソースドライバの出力の少なくても一部を固定する第1制御手段と、前記ソースドライバの内部回路の少なくても一部の動作を停止させる第2制御手段とを備え、少なくても1走査ラインにわたり、全ての映像データが非発光または発光であることを、あらかじめ検知するデータ検知手段が備えられ、前記データ検知手段において全ての映像データが非発光または発光であることを検知した場合に、前記第1制御手段と第2制御手段が動作されるように構成した点に特徴を有する。
また、前記した課題を解決するためになされたこの発明にかかる発光表示パネルの駆動装置における他の構成は、請求項2に記載のとおり、複数のデータ線および複数の走査線の交差位置に配され、それぞれに点灯駆動トランジスタと該点灯駆動トランジスタのゲート電位を制御するための走査トランジスタにより発光制御される複数の発光素子を備えたアクティブマトリクス型発光表示パネルの駆動装置であって、前記走査トランジスタの各々をスイッチングするゲートドライバと、前記走査トランジスタの各々のソースに接続されているソースドライバと、前記ゲートドライバとソースドライバを制御するコントローラを有し、前記ソースドライバの出力の少なくても一部を固定する第1制御手段と、前記ソースドライバの内部回路の少なくても一部の動作を停止させる第2制御手段とを備え、少なくても1フレームまたは1サブフレームにわたり、全ての映像データが非発光または発光であることを、あらかじめ検知するデータ検知手段が備えられ、前記データ検知手段において全ての映像データが非発光または発光であることを検知した場合に、前記第1制御手段と第2制御手段が動作されるように構成される。
また、前記した課題を解決するためになされたこの発明にかかる発光表示パネルの駆動装置におけるさらに他の構成は、請求項3に記載のとおり、複数のデータ線および複数の走査線の交差位置に配され、それぞれに点灯駆動トランジスタと該点灯駆動トランジスタのゲート電位を制御するための走査トランジスタにより発光制御される複数の発光素子を備えたアクティブマトリクス型発光表示パネルの駆動装置であって、前記走査トランジスタの各々をスイッチングするゲートドライバと、前記走査トランジスタの各々のソースに接続されているソースドライバと、前記ゲートドライバとソースドライバを制御するコントローラを有し、前記ソースドライバの出力の少なくても一部を固定する第1制御手段と、前記ソースドライバの内部回路の少なくても一部の動作を停止させる第2制御手段と、前記ゲートドライバによる走査を停止すると共に、前記ゲートドライバの内部回路の少なくても一部の動作を停止させる第3制御手段とを備え、少なくても複数フレームまたは複数のサブフレームにわたり、全ての映像データが非発光または発光であることを、あらかじめ検知するデータ検知手段が備えられ、前記データ検知手段において全ての映像データが非発光または発光であることを検知した場合に、前記第1制御手段ないし第3制御手段が動作されるように構成される。
一方、前記した課題を解決するためになされたこの発明にかかる第1態様の発光表示パネルの駆動方法は、請求項5に記載のとおり、複数のデータ線および複数の走査線の交差位置に配され、それぞれに点灯駆動トランジスタと該点灯駆動トランジスタのゲート電位を制御するための走査トランジスタにより発光制御される複数の発光素子を備え、前記走査トランジスタの各々をスイッチングするゲートドライバと、前記走査トランジスタの各々のソースに接続されているソースドライバと、前記ゲートドライバとソースドライバを制御するコントローラを有するアクティブマトリクス型発光表示パネルの駆動方法であって、少なくても1走査ラインにわたり、全ての映像データが非発光または発光であることをあらかじめ検知した場合、前記ソースドライバの出力を非発光または発光の状態に固定した後、前記ソースドライバの内部回路の動作の少なくても一部を停止させるようになされる。
また、この発明にかかる第2態様の発光表示パネルの駆動方法は、請求項6に記載のとおり、少なくても1フレームまたは1サブフレームにわたり、全ての映像データが非発光または発光であることをあらかじめ検知した場合、前記ソースドライバの出力を非発光または発光の状態に固定した後、前記ソースドライバの内部回路の動作の少なくても一部を停止させるようになされる。
さらに、この発明にかかる第3態様の発光表示パネルの駆動方法は、請求項7に記載のとおり、少なくても複数フレームまたは複数のサブフレームにわたり、全ての映像データが非発光または発光であることをあらかじめ検知した場合、前記ソースドライバの出力を非発光または発光の状態に固定した後、前記ソースドライバの内部回路の動作の少なくても一部を停止させ、前記複数フレームまたは複数のサブフレームのうち最初のフレームまたはサブフレームで前記点灯駆動トランジスタに全非発光または全発光を書き込んだ後、2番目以降の前記フレームまたはサブフレームの期間中で、ゲートドライバによる走査を停止させるようになされる。
以下、この発明にかかる発光表示パネルの駆動装置における好ましい実施の形態を図面に基づいて説明する。図2はその第1の実施の形態を示したものである。なお、この図2においてはすでに説明した図1の各部に相当する部分を同一符号で示しており、したがって、その説明は適宜省略する。
図2に示したこの発明にかかる実施の形態においては、図1との比較で明らかなように、コントローラ4よりソースドライバ2に対して、1ラインオールゼロを通知する信号ライン5dが接続されている。これは、コントローラ4側において、1走査ラインにおける画素単位の映像データがオール“0”(全て非発光)であることを検知した場合において、これをソースドライバ2に供給し、ソースドライバの駆動動作を1走査ラインの期間において停止させるようになされる。
以下、図2に示したブロック図における各部の詳細な構成および動作について、図3〜図8に基づいて説明する。まず図3は、図2に示す発光表示パネル1における一部の構成を示したものである。この表示パネル1にはマトリクス状に多数配列された表示画素のうち、代表して4組の表示画素p11,p12,p21,p22が示されている。そして、表示パネル1には、ソースドライバ2からのデータ線m1 ,m2 ,……が縦方向(列方向)に配列され、また、同様にゲートドライバ3からの走査線n1 ,n2 ,……が横方向(行方向)に配列されている。さらに、表示パネル1には、前記各データ線に対応して、電源回路(図示せぬ)からの電源供給線q1 ,q2 ,……も縦方向に配列されている。
図3においては前記各発光表示画素として、最も基本的なコンダクタンスコントロール方式による構成が示されている。すなわち、図3に示す表示パネル1における左上の画素p11を構成する各素子に符号を付けたとおり、nチャンネル型TFTで構成された走査トランジスタTr1のゲートは、走査線n1 に接続され、そのソースはデータ線m1 に接続されている。また、走査トランジスタTr1のドレインは、pチャンネル型TFTで構成された点灯駆動用トランジスタTr2のゲートに接続されると共に、電荷保持用のコンデンサC1 の一方の端子に接続されている。
そして、点灯駆動用トランジスタTr2のソースは前記コンデンサC1 の他方の端子に接続されると共に、電源供給線q1 に接続されている。また、点灯駆動用トランジスタTr2のドレインには、発光素子としての有機EL素子E1 の陽極端子が接続されると共に、当該EL素子E1 の陰極端子は基準電位点(グランド)に接続されている。斯くして、前記した構成の発光表示画素は、前記したとおり表示パネル1上に、縦横方向にマトリクス状に多数配列されている。
図3に示した構成において、発光表示画素p11における走査トランジスタTr1のゲートに、走査線n1 を介してゲートドライバ3よりオン電圧が供給されると、走査トランジスタTr1はソースに供給されるデータ線m1 からのソース電圧に対応した電流を、ソースからドレインに流す。したがって、走査トランジスタTr1のゲートがオン電圧の期間に、前記コンデンサC1 には前記ソース電圧に対応した電圧が充電され、その電圧が点灯駆動用トランジスタTr2のゲートに供給される。それ故、点灯駆動用トランジスタTr2は、そのゲート電圧とソース電圧(Vgs)に基づいた電流をEL素子E1 に流し、EL素子を発光駆動させる。
一方、走査トランジスタTr1のゲートがオフ電圧になると、走査トランジスタTr1はいわゆるカットオフとなり、当該トランジスタのドレインは開放状態となるものの、点灯駆動用トランジスタTr2はコンデンサC1 に蓄積された電荷によりゲート電圧が保持される。したがって、次の走査まで駆動用トランジスタTr2の駆動電流が維持され、これによりEL素子E1 の発光も維持される。
図4には前記したソースドライバ2およびコントローラ4における一部の内部構成が示されている。図4に示すようにコントローラ4には、1フレーム分の画素単位の映像データを格納することができるフレームメモリ4aが具備されており、このフレームメモリ4aには、データ検知手段としての1ラインオールゼロ検出回路4bが接続されている。この検出回路4bは、前記フレームメモリ4aから読み出された1走査ラインに対応する映像データが、全て“0”(非発光)であることを検出した場合に、そのゼロ検出データを信号ライン5dを介してソースドライバ2に供給するように作用する。
また、前記検出回路4bからのゼロ検出データは、コントローラ4内に具備されたAND(論理積)ゲート6に供給され、コントローラ4からバスライン5bを介してソースドライバ2に供給されるシフトクロック、スタートパルス、ラッチパルスの伝達を停止させるように作用する。これにより、後で詳細に説明するように、この1走査期間においてソースドライバ2の駆動動作が停止される。なお、ここでは前記検出回路4bが1ラインデータ“0”(全て非発光)を検出しない状態である場合の通常の動作について先に説明する。
前記検出回路4bを介したフレームメモリ4aから読み出された1走査ラインに対応する映像データは、ラインバッファ4cに一旦格納され、データバス5aを介してソースドライバ2に配置された後述する第1ラッチ回路2bに供給するようになされる。要するに、前記ラインバッファ4cは、1走査ラインに対応する映像データの伝送に遅延を持たせ、後述するソースドライバ2における信号処理のタイミングに合わせることができるように作用する。
図5は、この発明において好適に用いられるソースドライバ2の第1の形態を示すものである。また、図7は前記コントローラ4よりソースドライバ2に対して供給されるシフトクロック等のタイミング信号を示している。図5に示すように、このソースドライバ2には、シフトレジスタ2aが具備されており、このシフトレジスタ2aには、図7に(a)として示すシフトクロックおよび(b)として示すスタートパルスが供給される。前記シフトレジスタ2aは、これらシフトクロックおよびスタートパルスに基づいて、タイミング信号を順に生成し、このタイミング信号を第1ラッチ回路2bに順に供給するように作用する。
前記第1ラッチ回路2bは、図7に(d)として示す各画素に対応する映像データを処理する複数のステージの各ラッチを有しており、前記シフトレジスタ2aより順に供給されるタイミング信号によって、各画素に対応する映像データを各ラッチに順に書き込み、保持するように作用する。この第1ラッチ回路2bへの1ライン分の映像データの書き込みが終了すると、第2ラッチ回路2cに対して図7に(c)として示すラッチパルスが供給される。これにより、第1ラッチ回路2bに書き込まれた1ライン分の映像データは、一斉に第2ラッチ回路2cに伝送される。そして、第2ラッチ回路2cに対して1ライン分の映像データを送出し終えた第1ラッチ回路2bには、シフトレジスタ2aからのタイミング信号を受けて、再び次の1ライン分の映像データの書き込みがなされる。
前記第2ラッチ回路2cにおいてラッチされた各画素に対応する映像データは、ゲート列2dを介してレベルシフタ2eに供給される。そして、ゲート列2dを介した前記各映像データは、このレベルシフタ2eによって所定のレベルに変換され、図3に示した表示パネル1の各データ線m1 ,m2 ,……を介して走査状態のトランジスタTr1に対し、書き込み信号(ソース電圧)として供給される。
一方、図2に示すゲートドライバ3においては、図には示していないが走査用のシフトレジスタと、このシフトレジスタから順に出力されるタイミング信号を所定のレベルに変換するレベルシフタが具備されている。そして、ゲートドライバ3における前記した走査用のシフトレジスタはアドレス期間中において、図8に(e)および(f)として示す走査シフトクロックおよび走査スタートパルスをソースドライバ2より受けて、タイミング信号を順に生成する。このタイミング信号は、前記したとおりレベルシフタにより所定のレベルに変換され、図3に示した表示パネル1の各走査線n1 ,n2 ,……に対して順次ゲートオン電圧、すなわち図8に(g)として示すタイミングでゲート制御信号を供給するように作用する。
したがってアドレッシンク時において、表示パネル1に配列された各走査線n1 ,n2 ,……には、前記したように順次ゲートオン電圧が供給されると共に、これに同期して各データ線m1 ,m2 ,……には順に1ラインごとの映像データが供給される。これにより、表示パネル1における各画素には個々に映像データが書き込まれ、表示パネルは前記映像データに応じて発光制御を受ける。
一方、図4に示したデータ検知手段としての1ラインオールゼロ検出回路4bが、1ラインデータ“0”(全て非発光)を検出した場合においては、そのゼロ検出データを信号ライン5dを介してソースドライバ2に供給する。ソースドライバ2においては、図5に示すようにゼロ検出データは、ゲート列2dに供給される。
このゲート列2dは、第2ラッチ回路2cの各出力との間で、ゼロ検出データと論理積をとる各ANDゲートにより構成されており、したがって、第2ラッチ回路2cからの1ライン分の映像データを、強制的に非発光データ(黒データ)に固定するように動作する。これにより、ソースドライバ2からの1ライン分の映像データは非発光に固定される。なお、ここでは映像データを非発光に固定する前記ゲート列2d等の機能を、第1制御手段と呼ぶことにする。
また、前記した第1制御手段の動作と同時に、図4に示すコントローラ4におけるANDゲート6には、前記検出回路4bよりゼロ検出データが供給され、これにより、ANDゲート6も閉じられる。したがって、コントローラ4において生成され、バスライン5bを介してソースドライバ2に供給されるシフトクロック、スタートパルス、ラッチパルスの伝達は、1走査の期間において停止される。
したがって、図5に示すソースドライバ2においては、前記した各タイミング信号の伝達の停止によりシフトレジスタ2a、第1ラッチ回路2b、第2ラッチ回路2cの各動作は1走査の期間において停止する。なお、ここではソースドライバ2の内部回路の少なくても一部の動作を停止させる前記ANDゲート6を含む回路機能を、第2制御手段と呼ぶことにする。
以上のように、第2制御手段によりソースドライバ2におけるシフトレジスタ2a、第1ラッチ回路2b、第2ラッチ回路2cの各動作は一時的に停止されるので、比較的高い電圧レベルで高速動作するソースドライバ2における消費電力を低減させることに寄与できる。この時、ソースドライバ2におけるレベルシフタ2eからの出力は、前記した第1制御手段の機能動作により、1走査ラインにおける映像データは全て非発光に固定されているので、当該1走査においては黒表示になされる。
なお、以上説明した実施の形態においては、前記第1および第2制御手段を動作させるために、コントローラ4側に、データ検知手段としての1ラインオールゼロ検出回路4b、およびラインバッファ4cを具備させる必要があるが、これらは低電圧による論理回路で構成されるのでその消費電力は極めて低い。したがって、ソースドライバ2とコントローラ4の全体としては、低消費電力を実現させることが可能となる。
図6は、図5に示した構成と同様に作用するソースドライバの他の構成を示したものである。この図6に示すソースドライバ2においては、前記した第1制御手段として機能するゲート列2dが、レベルシフタ2eの出力側に配置されている。この様に構成されていても、データ検知手段としての1ラインオールゼロ検出回路4bが、1ラインデータ“0”(全て非発光)を検出した場合には、図6に示すゲート列2dは、映像データを非発光に固定するように動作する。
図9は、この発明にかかる表示パネルの駆動装置における第2の実施の形態を示したものである。なお、この図9においてはすでに説明した図2〜図8の各部に相当する部分を同一符号で示している。この図9に示す実施の形態においては、少なくても1フレームにわたって、全ての映像データが非発光(データ“0”)であることを検知した場合に、ソースドライバ2の出力を非発光の状態に固定し、前記ソースドライバの内部回路の動作の少なくても一部を停止させるように制御される。
このために、図9に示す実施の形態においては、コントローラ4内にデータ検知手段としての1フレームオールゼロ検出回路4dが具備されている。この検出回路4dは、コントローラ4内のフレームメモリ4aの直前に配置され、セントラルプロセッサユニット(CPU)もしくはマイクロプロセッサユニット(MPU)から供給される直列の映像データを検知し、1フレーム期間における映像データが全て非発光である場合に、そのゼロ検出データを一旦検出データメモリ7にフラグ形式で格納するようになされる。そして、前記検出回路4dを経た直列映像データは、フレームメモリ4aに書き込まれる。
なお、前記検出データメモリ7は、1フレームオールゼロ検出回路4dがフレームごとにオールゼロであるか否かを順次検出するようになされるので、この結果を順次記憶するために複数の記憶領域を備えている。前記メモリ7より図示せぬタイミング信号にしたがって、ゼロ検出データが読み出された場合には、そのゼロ検出データは信号ライン5dを介してソースドライバ2に供給するようになされる。これにより、ソースドライバ2を構成する既に説明した図5もしくは図6に示すゲート列2dに対してゼロ検出データが供給され、ソースドライバ2からの1ライン分の映像データは非発光に固定される。すなわち、前記した第1制御手段が機能することになる。
また、前記メモリ7よりゼロ検出データが読み出された場合には、コントローラ4内に具備されたANDゲート6に供給され、コントローラ4からバスライン5bを介してソースドライバ2に供給されるシフトクロック、スタートパルス、ラッチパルスの伝達を停止させるように作用する。これにより、1フレーム期間においてソースドライバ2の駆動動作が停止される。すなわち、前記した第2制御手段が機能することになる。
前記した作用により、制御される1フレーム期間において、各1走査ごとの映像データは非発光に固定され、この状態でゲートドライバ2が予め定められた周期をもって走査を実行するので、前記1フレーム期間においては黒表示になされる。
図9に基づく以上の説明のように、1フレームにわたって、全ての映像データが非発光である場合においても、ソースドライバ2におけるシフトレジスタ2a、第1ラッチ回路2b、第2ラッチ回路2cの各動作を1フレームの期間にわたって停止させることができる。したがって、比較的高い電圧レベルで高速動作するソースドライバ2における消費電力を低減させることに寄与できる。
なお、図9に基づく前記説明においては、1フレームにわたって、全ての映像データが非発光(データ“0”)である場合に、前記した第1制御手段および第2手段が機能するようになされているが、例えば1フレームを複数のサブフレームに分割して発光制御を実行する制御回路においては、1サブフレーム単位で前記と同様の動作を実行させることが可能である。
次に図9に示す形態においては、少なくても複数フレームにわたって、全ての映像データが非発光(データ“0”)であることを検知した場合に、ソースドライバ2の出力を非発光の状態に固定し、前記ソースドライバの内部回路の動作の少なくても一部、および非発光が継続される第2フレーム目より、ゲートドライバの内部回路の動作の少なくても一部を停止させることができる。
前記のように複数フレームにわたって、全ての映像データが非発光(データ“0”)であることは、図9に示すコントローラ4における検出データメモリ7に順次書き込まれるフラグを参照することで検証することができる。この場合、既に説明したように図9に示す前記メモリ7より図示せぬタイミング信号にしたがって、ゼロ検出データが読み出された場合には、そのゼロ検出データは信号ライン5dを介してソースドライバ2に供給するようになされる。これにより、ソースドライバ2を構成する既に説明した図5もしくは図6に示すゲート列2dに対してゼロ検出データが供給され、ソースドライバ2からの1ライン分の映像データは非発光に固定される。すなわち、前記した第1制御手段が機能する。
また、前記メモリ7よりゼロ検出データが読み出された場合には、コントローラ4内に具備されたANDゲート6に供給され、コントローラ4からバスライン5bを介してソースドライバ2に供給されるシフトクロック、スタートパルス、ラッチパルスの伝達を停止させるように作用する。これにより、1フレーム期間においてソースドライバ2の駆動動作が停止される。すなわち、前記した第2制御手段が機能することになる。
そして、全ての映像データが非発光である第1フレーム目においては、ゲートドライバ2が予め定められた周期をもって走査を実行するので、前記1フレーム期間においては表示パネル1は全て黒表示になされ、結果として表示パネル1に配列された全ての点灯駆動トランジスタTr2(すなわち、全ての電荷保持用コンデンサ)には、それぞれに非発光のデータが書き込まれる。
続いて、全ての映像データが非発光である第2フレーム目においては、バスライン5cを介してゲートドライバ3に供給される走査シフトクロック、走査スタートパルスの伝達も停止される。これにより、ゲートドライバ3による走査も停止することになる。なお、ここではゲートドライバ3の動作を停止させる回路機能を、第3制御手段と呼ぶことにする。
前記した第3制御手段の働きにより、ゲートドライバ3による走査も停止することになるため、全ての映像データが非発光である第2フレーム目においては、走査による映像データの書き換え動作は実行されず、当該第2フレーム期間においても表示パネル1は全て黒表示になされる。これは、全ての映像データが非発光であるフレームが続く限り同様に継続される。
したがって、図9に基づく以上の説明のように、複数フレームにわたって、全ての映像データが非発光(データ“0”)である場合には、ソースドライバ2におけるシフトレジスタ2a、第1ラッチ回路2b、第2ラッチ回路2cの各動作を非発光状態が続くフレーム期間にわたって停止させることができる。加えて、全ての映像データが非発光である第2フレーム目以降においては、ゲートドライバ2におけるシフトレジスタの動作も停止させることができるので、さらなる低消費電力を実現することが可能となる。なお、図9に基づく後者の説明においても、1フレームを複数のサブフレームに分割し、複数のサブフレームにわたって全てのデータが非発光である場合に、同様の動作を実行させることができる。
また、以上説明した実施の形態においては、1ライン期間、1フレーム期間(1サブフレーム期間)、もしくは複数フレーム期間(複数サブフレーム期間)にわたり、全ての映像データが非発光(データ“0”)である場合に、ソースドライバの出力を強制的に黒データにするように制御されるが、前記と同様の期間において、全ての映像データが発光(データ“1”)である場合においても、ソースドライバの出力を強制的に発光データにするように制御することで、同様にソースドライバ、もしくはソースドライバとゲートドライバとを所定の期間において駆動停止させることができる。
したがって、前記全ての期間が非発光、加えて全ての期間が発光であることをそれぞれ検知し、両者のいずれの場合においても、ソースドライバ、もしくはソースドライバとゲートドライバとをその期間において駆動停止させるように構成すると、より消費電力を低減させることが可能となる。
従来の発光表示パネルの駆動装置における基本構成を示したブロック図で ある。 この発明にかかる発光表示パネルの駆動装置における第1の実施の形態を 示したブロック図である。 図2に示す発光表示パネルに配列された画素部の構成例を示した結線図で ある。 図2に示すコントローラ等の一部の内部構成を示したブロック図である。 図2に示すソースドライバの好ましい例を示したブロック図である。 同じくソースドライバの他の好ましい例を示したブロック図である。 図2に示すソースドライバに供給される各信号のタイミング図である。 図2に示すゲートドライバに供給される各信号のタイミング図である。 この発明にかかる発光表示パネルの駆動装置における第2の実施の形態を 示したブロック図である。
符号の説明
1 発光表示パネル
2 ソースドライバ
2a シフトレジスタ
2b 第1ラッチ回路
2c 第2ラッチ回路
2d ゲート列
2e レベルシフタ
3 ゲートドライバ
4 コントローラ
4a フレームメモリ
4b 1ラインオールゼロ検出回路(データ検知手段)
4c ラインバッファ
4d 1フレームオールゼロ検出回路(データ検知手段)
5a データバス
5b,5c バスライン
5d 信号ライン
6 ANDゲート
7 メモリ

Claims (7)

  1. 複数のデータ線および複数の走査線の交差位置に配され、それぞれに点灯駆動トランジスタと該点灯駆動トランジスタのゲート電位を制御するための走査トランジスタにより発光制御される複数の発光素子を備えたアクティブマトリクス型発光表示パネルの駆動装置であって、
    前記走査トランジスタの各々をスイッチングするゲートドライバと、前記走査トランジスタの各々のソースに接続されているソースドライバと、前記ゲートドライバとソースドライバを制御するコントローラを有し、前記ソースドライバの出力の少なくても一部を固定する第1制御手段と、前記ソースドライバの内部回路の少なくても一部の動作を停止させる第2制御手段とを備え、
    少なくても1走査ラインにわたり、全ての映像データが非発光または発光であることを、あらかじめ検知するデータ検知手段が備えられ、前記データ検知手段において全ての映像データが非発光または発光であることを検知した場合に、前記第1制御手段と第2制御手段が動作されるように構成したことを特徴とする発光表示パネルの駆動装置。
  2. 複数のデータ線および複数の走査線の交差位置に配され、それぞれに点灯駆動トランジスタと該点灯駆動トランジスタのゲート電位を制御するための走査トランジスタにより発光制御される複数の発光素子を備えたアクティブマトリクス型発光表示パネルの駆動装置であって、
    前記走査トランジスタの各々をスイッチングするゲートドライバと、前記走査トランジスタの各々のソースに接続されているソースドライバと、前記ゲートドライバとソースドライバを制御するコントローラを有し、前記ソースドライバの出力の少なくても一部を固定する第1制御手段と、前記ソースドライバの内部回路の少なくても一部の動作を停止させる第2制御手段とを備え、
    少なくても1フレームまたは1サブフレームにわたり、全ての映像データが非発光または発光であることを、あらかじめ検知するデータ検知手段が備えられ、前記データ検知手段において全ての映像データが非発光または発光であることを検知した場合に、前記第1制御手段と第2制御手段が動作されるように構成したことを特徴とする発光表示パネルの駆動装置。
  3. 複数のデータ線および複数の走査線の交差位置に配され、それぞれに点灯駆動トランジスタと該点灯駆動トランジスタのゲート電位を制御するための走査トランジスタにより発光制御される複数の発光素子を備えたアクティブマトリクス型発光表示パネルの駆動装置であって、
    前記走査トランジスタの各々をスイッチングするゲートドライバと、前記走査トランジスタの各々のソースに接続されているソースドライバと、前記ゲートドライバとソースドライバを制御するコントローラを有し、前記ソースドライバの出力の少なくても一部を固定する第1制御手段と、前記ソースドライバの内部回路の少なくても一部の動作を停止させる第2制御手段と、前記ゲートドライバによる走査を停止すると共に、前記ゲートドライバの内部回路の少なくても一部の動作を停止させる第3制御手段とを備え、
    少なくても複数フレームまたは複数のサブフレームにわたり、全ての映像データが非発光または発光であることを、あらかじめ検知するデータ検知手段が備えられ、前記データ検知手段において全ての映像データが非発光または発光であることを検知した場合に、前記第1制御手段ないし第3制御手段が動作されるように構成したことを特徴とする発光表示パネルの駆動装置。
  4. 前記発光素子は、発光層に有機化合物を用いた有機EL素子により構成したことを特徴とする請求項1ないし請求項3のいずれかに記載の発光表示パネルの駆動装置。
  5. 複数のデータ線および複数の走査線の交差位置に配され、それぞれに点灯駆動トランジスタと該点灯駆動トランジスタのゲート電位を制御するための走査トランジスタにより発光制御される複数の発光素子を備え、前記走査トランジスタの各々をスイッチングするゲートドライバと、前記走査トランジスタの各々のソースに接続されているソースドライバと、前記ゲートドライバとソースドライバを制御するコントローラを有するアクティブマトリクス型発光表示パネルの駆動方法であって、
    少なくても1走査ラインにわたり、全ての映像データが非発光または発光であることをあらかじめ検知した場合、前記ソースドライバの出力を非発光または発光の状態に固定した後、前記ソースドライバの内部回路の動作の少なくても一部を停止させることを特徴とする発光表示パネルの駆動方法。
  6. 複数のデータ線および複数の走査線の交差位置に配され、それぞれに点灯駆動トランジスタと該点灯駆動トランジスタのゲート電位を制御するための走査トランジスタにより発光制御される複数の発光素子を備え、前記走査トランジスタの各々をスイッチングするゲートドライバと、前記走査トランジスタの各々のソースに接続されているソースドライバと、前記ゲートドライバとソースドライバを制御するコントローラを有するアクティブマトリクス型発光表示パネルの駆動方法であって、
    少なくても1フレームまたは1サブフレームにわたり、全ての映像データが非発光または発光であることをあらかじめ検知した場合、前記ソースドライバの出力を非発光または発光の状態に固定した後、前記ソースドライバの内部回路の動作の少なくても一部を停止させることを特徴とする発光表示パネルの駆動方法。
  7. 複数のデータ線および複数の走査線の交差位置に配され、それぞれに点灯駆動トランジスタと該点灯駆動トランジスタのゲート電位を制御するための走査トランジスタにより発光制御される複数の発光素子を備え、前記走査トランジスタの各々をスイッチングするゲートドライバと、前記走査トランジスタの各々のソースに接続されているソースドライバと、前記ゲートドライバとソースドライバを制御するコントローラを有するアクティブマトリクス型発光表示パネルの駆動方法であって、
    少なくても複数フレームまたは複数のサブフレームにわたり、全ての映像データが非発光または発光であることをあらかじめ検知した場合、前記ソースドライバの出力を非発光または発光の状態に固定した後、前記ソースドライバの内部回路の動作の少なくても一部を停止させ、前記複数フレームまたは複数のサブフレームのうち最初のフレームまたはサブフレームで前記点灯駆動トランジスタに全非発光または全発光を書き込んだ後、2番目以降の前記フレームまたはサブフレームの期間中で、ゲートドライバによる走査を停止させることを特徴とする発光表示パネルの駆動方法。
JP2003338105A 2003-09-29 2003-09-29 発光表示パネルの駆動装置および駆動方法 Expired - Lifetime JP4662014B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2003338105A JP4662014B2 (ja) 2003-09-29 2003-09-29 発光表示パネルの駆動装置および駆動方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003338105A JP4662014B2 (ja) 2003-09-29 2003-09-29 発光表示パネルの駆動装置および駆動方法

Publications (2)

Publication Number Publication Date
JP2005107004A JP2005107004A (ja) 2005-04-21
JP4662014B2 true JP4662014B2 (ja) 2011-03-30

Family

ID=34533723

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003338105A Expired - Lifetime JP4662014B2 (ja) 2003-09-29 2003-09-29 発光表示パネルの駆動装置および駆動方法

Country Status (1)

Country Link
JP (1) JP4662014B2 (ja)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007017647A (ja) * 2005-07-07 2007-01-25 Tohoku Pioneer Corp 発光表示パネルの駆動装置および駆動方法
JP5662010B2 (ja) * 2009-06-30 2015-01-28 エルジー ディスプレイ カンパニー リミテッド 表示装置
KR20110013687A (ko) 2009-08-03 2011-02-10 삼성모바일디스플레이주식회사 유기전계발광표시장치 및 그의 구동방법
KR101323049B1 (ko) * 2010-11-09 2013-10-29 엘지디스플레이 주식회사 전기영동 표시장치와 그 전원 제어방법
JP5963433B2 (ja) * 2011-12-09 2016-08-03 三菱電機株式会社 Led映像表示装置
WO2015016160A1 (en) 2013-08-02 2015-02-05 Semiconductor Energy Laboratory Co., Ltd. Display device
JP6842053B2 (ja) * 2016-02-25 2021-03-17 セイコーエプソン株式会社 表示装置及び電子機器
JP6957903B2 (ja) * 2017-03-08 2021-11-02 セイコーエプソン株式会社 表示装置及び電子機器
JP7238569B2 (ja) * 2019-04-22 2023-03-14 セイコーエプソン株式会社 表示装置および電子機器

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6073688A (ja) * 1983-09-30 1985-04-25 富士通株式会社 表示装置
WO1999040561A1 (en) * 1998-02-09 1999-08-12 Seiko Epson Corporation Electro-optical device and method for driving the same, liquid crystal device and method for driving the same, circuit for driving electro-optical device, and electronic device
JP2002169499A (ja) * 2000-11-30 2002-06-14 Sanyo Electric Co Ltd 表示パネルの駆動方法及び表示パネルの駆動制御装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6073688A (ja) * 1983-09-30 1985-04-25 富士通株式会社 表示装置
WO1999040561A1 (en) * 1998-02-09 1999-08-12 Seiko Epson Corporation Electro-optical device and method for driving the same, liquid crystal device and method for driving the same, circuit for driving electro-optical device, and electronic device
JP2002169499A (ja) * 2000-11-30 2002-06-14 Sanyo Electric Co Ltd 表示パネルの駆動方法及び表示パネルの駆動制御装置

Also Published As

Publication number Publication date
JP2005107004A (ja) 2005-04-21

Similar Documents

Publication Publication Date Title
JP4887334B2 (ja) エミッション駆動部及び有機電界発光表示装置
CN100550101C (zh) 发光显示屏的驱动装置及驱动方法
TWI423207B (zh) 顯示裝置及其驅動控制方法
JP2004341144A (ja) 画像表示装置
JP2008250093A (ja) 表示装置およびその駆動方法
JP2004191932A (ja) 電気光学装置、電気光学装置の駆動方法および電子機器
JP2004252104A (ja) 電気光学装置、電気光学装置の駆動方法および電子機器
JP5755045B2 (ja) 表示装置
US8912996B2 (en) Scan driver and driving method thereof
US8810552B2 (en) Scan driving device and driving method thereof
JP4662014B2 (ja) 発光表示パネルの駆動装置および駆動方法
WO2021027358A1 (zh) 一种显示面板的数字驱动方法和显示面板
JP2005292272A (ja) 発光表示パネルの駆動装置および駆動方法
JP2005173418A (ja) 発光表示パネルの駆動装置
KR20050100888A (ko) 디지털 구동을 위한 유기전계 발광 디스플레이 장치 및이의 구동방법
US10607550B2 (en) Digital control driving method and driving display device
US20040233142A1 (en) Display device
JP2008242358A (ja) アクティブマトリクス型表示装置
KR100747259B1 (ko) 유기전계발광소자 및 그 표시장치, 그 구동방법
JP4107071B2 (ja) 電子回路、電気光学装置、電気光学装置の制御方法及び電子機器
JP4662012B2 (ja) ディスプレイおよびその駆動方法
JP4716404B2 (ja) 表示パネルの駆動装置及び駆動方法
JP2008122429A (ja) 発光表示パネルの駆動装置および駆動方法
JP2006284712A (ja) 発光表示パネルの駆動方法および駆動装置
JP2007108366A (ja) 発光表示パネルの駆動装置および駆動方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060223

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20091111

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20091125

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100119

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100726

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100913

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20101221

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20101221

R150 Certificate of patent or registration of utility model

Ref document number: 4662014

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140114

Year of fee payment: 3

EXPY Cancellation because of completion of term