JP4572101B2 - 非対称にパターニングされた磁気メモリ - Google Patents
非対称にパターニングされた磁気メモリ Download PDFInfo
- Publication number
- JP4572101B2 JP4572101B2 JP2004281345A JP2004281345A JP4572101B2 JP 4572101 B2 JP4572101 B2 JP 4572101B2 JP 2004281345 A JP2004281345 A JP 2004281345A JP 2004281345 A JP2004281345 A JP 2004281345A JP 4572101 B2 JP4572101 B2 JP 4572101B2
- Authority
- JP
- Japan
- Prior art keywords
- layer
- data layer
- reference layer
- magnetic
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B82—NANOTECHNOLOGY
- B82Y—SPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
- B82Y25/00—Nanomagnetism, e.g. magnetoimpedance, anisotropic magnetoresistance, giant magnetoresistance or tunneling magnetoresistance
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01F—MAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
- H01F10/00—Thin magnetic films, e.g. of one-domain structure
- H01F10/32—Spin-exchange-coupled multilayers, e.g. nanostructured superlattices
- H01F10/324—Exchange coupling of magnetic film pairs via a very thin non-magnetic spacer, e.g. by exchange with conduction electrons of the spacer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01F—MAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
- H01F10/00—Thin magnetic films, e.g. of one-domain structure
- H01F10/32—Spin-exchange-coupled multilayers, e.g. nanostructured superlattices
- H01F10/324—Exchange coupling of magnetic film pairs via a very thin non-magnetic spacer, e.g. by exchange with conduction electrons of the spacer
- H01F10/3254—Exchange coupling of magnetic film pairs via a very thin non-magnetic spacer, e.g. by exchange with conduction electrons of the spacer the spacer being semiconducting or insulating, e.g. for spin tunnel junction [STJ]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B61/00—Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N50/00—Galvanomagnetic devices
- H10N50/10—Magnetoresistive devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01F—MAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
- H01F10/00—Thin magnetic films, e.g. of one-domain structure
- H01F10/06—Thin magnetic films, e.g. of one-domain structure characterised by the coupling or physical contact with connecting or interacting conductors
Landscapes
- Chemical & Material Sciences (AREA)
- Engineering & Computer Science (AREA)
- Crystallography & Structural Chemistry (AREA)
- Power Engineering (AREA)
- Nanotechnology (AREA)
- Mram Or Spin Memory Techniques (AREA)
- Hall/Mr Elements (AREA)
- Magnetic Heads (AREA)
- Semiconductor Memories (AREA)
- Thin Magnetic Films (AREA)
Description
好ましくは、前記データ層長さは、前記基準層長さより短い。
好ましくは、前記第1のデータ層端部に整列する極と前記第1の基準層端部に整列する極との間の磁気的相互作用が、前記第2のデータ層端部に整列する極と前記第2の基準層端部に整列する極との間の磁気的相互作用よりも大きい。
好ましくは、前記データ層の磁界は前記長手方向軸を中心にして対称である。
好ましくは、前記データ層は直角の角度を有する平坦な平行四辺形である。
好ましくは、前記中間層はトンネル層である。
好ましくは、磁気メモリであって、複数の平行な導電性の行電極と、該行電極を横切る複数の平行な導電性の列電極であって、それにより前記列電極および前記行電極は複数の交差部を有するクロスポイントアレイを形成することからなる、複数の平行な導電性の列電極とをさらに備え、前記メモリセルはそれぞれ1つの行電極と1つの列電極との交差部に配置される。
好ましくは、前記基準層、前記中間層、および前記データ層は、この並び順で積層されており、前記中間層は、前記基準層の上面全体と接触している。
302 磁気メモリセル
304 データ層
306 中間層
308 基準層
Claims (9)
- 少なくとも1つの磁気メモリセル(302)を備える磁気メモリ(300)であって、
該セルの各々は、
第1のデータ層端部(314)と、第2のデータ層端部(316)と、それらの間の長手方向軸に沿ったデータ層長さ(318)とを有し、前記長手方向軸に沿った変更可能な磁化の向きによってさらに特徴付けられる少なくとも1つの強磁性データ層(304)であって、前記変更可能な磁化は該データ層(304)の各データ層端部(314、316)に整列するN極(322)およびS極(324)を有する、少なくとも1つの強磁性データ層と、
該データ層(304)と接触する中間層(306)と、
前記データ層(304)とは反対面において前記中間層(306)と接触し、第1の基準層端部(350)と、第2の基準層端部(352)と、それらの間の前記長手方向軸に沿った基準層長さ(354)とを有し、前記長手方向軸に沿った基準磁界によって特徴付けられる強磁性基準層(308)であって、前記基準層(308)の各基準層端部に整列するN極(358)およびS極(360)を有する、強磁性基準層と、
前記強磁性基準層(308)において、前記中間層(306)と接触している面と反対面側の全体に亘って接するように設けられて、書込み動作の際の磁界を発生させる電極(312)と、を備え、
前記データ層長さ(318)と前記基準層長さ(354)とは異なり、
前記第1のデータ層端部(314)と当該第1のデータ層端部(314)に垂直な位置に合わせられている前記第1の基準層端部(350)との間の第1距離が、前記第2のデータ層端部(316)と前記第2の基準層端部(352)との間の第2距離と異なるように形成されていることを特徴とする磁気メモリ。 - 前記データ層長さ(318)は、前記基準層長さ(354)より短い、請求項1に記載の磁気メモリ。
- 前記第1のデータ層端部(314)に整列する極と前記第1の基準層端部に整列する極との間の磁気的相互作用が、前記第2のデータ層端部(316)に整列する極と前記第2の基準層端部に整列する極との間の磁気的相互作用よりも大きいことを特徴とする請求項1に記載の磁気メモリ。
- 前記データ層(304)の磁界は前記長手方向軸(320)を中心にして対称である、ことを特徴とする請求項1に記載の磁気メモリ。
- 前記データ層(304)は直角の角度を有する平坦な平行四辺形である、請求項1に記載の磁気メモリ。
- 前記中間層(306)はトンネル層である、請求項1に記載の磁気メモリ。
- 磁気メモリ(300)であって、
複数の平行な導電性の行電極(310)と、
該行電極(310)を横切る複数の平行な導電性の列電極(312)であって、それにより前記列電極(312)および前記行電極(310)は複数の交差部を有するクロスポイントアレイを形成することからなる、複数の平行な導電性の列電極とをさらに備え、
前記メモリセル(302)はそれぞれ1つの行電極(310)と1つの列電極(312)との交差部に配置される、請求項1に記載の磁気メモリ。 - さらに、前記強磁性データ層の前記長手方向に直交する幅方向の長さと、前記強磁性基準層の前記長手方向に直交する幅方向の長さとが異なるように、形成されていることを特徴とする請求項1に記載の磁気メモリ。
- 前記基準層、前記中間層、および前記データ層は、この並び順で積層されており、前記中間層は、前記基準層の上面全体と接触している、請求項1に記載の磁気メモリ。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/677,394 US6794697B1 (en) | 2003-10-01 | 2003-10-01 | Asymmetric patterned magnetic memory |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005109493A JP2005109493A (ja) | 2005-04-21 |
JP4572101B2 true JP4572101B2 (ja) | 2010-10-27 |
Family
ID=32991290
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004281345A Active JP4572101B2 (ja) | 2003-10-01 | 2004-09-28 | 非対称にパターニングされた磁気メモリ |
Country Status (3)
Country | Link |
---|---|
US (2) | US6794697B1 (ja) |
EP (1) | EP1521269A3 (ja) |
JP (1) | JP4572101B2 (ja) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6933042B2 (en) * | 2003-07-30 | 2005-08-23 | Hitachi Global Storage Technologies Netherlands B.V. | Ballistic GMR structure using nanoconstruction in self pinned layers |
US7372117B2 (en) * | 2004-09-16 | 2008-05-13 | Industrial Technology Research Institute | Magneto-resistance transistor and method thereof |
US7241631B2 (en) * | 2004-12-29 | 2007-07-10 | Grandis, Inc. | MTJ elements with high spin polarization layers configured for spin-transfer switching and spintronics devices using the magnetic elements |
FR2892231B1 (fr) * | 2005-10-14 | 2008-06-27 | Commissariat Energie Atomique | Dispositif magnetique a jonction tunnel magnetoresistive et memoire magnetique a acces aleatoire |
US7940592B2 (en) * | 2008-12-02 | 2011-05-10 | Seagate Technology Llc | Spin-torque bit cell with unpinned reference layer and unidirectional write current |
US8455267B2 (en) | 2009-05-14 | 2013-06-04 | Qualcomm Incorporated | Magnetic tunnel junction device and fabrication |
US9385308B2 (en) * | 2010-03-26 | 2016-07-05 | Qualcomm Incorporated | Perpendicular magnetic tunnel junction structure |
US8467234B2 (en) * | 2011-02-08 | 2013-06-18 | Crocus Technology Inc. | Magnetic random access memory devices configured for self-referenced read operation |
US8488372B2 (en) | 2011-06-10 | 2013-07-16 | Crocus Technology Inc. | Magnetic random access memory devices including multi-bit cells |
US8576615B2 (en) | 2011-06-10 | 2013-11-05 | Crocus Technology Inc. | Magnetic random access memory devices including multi-bit cells |
US10609843B2 (en) * | 2012-10-04 | 2020-03-31 | Compass Datacenters, Llc | Magnetic blocking tiles for a datacenter facility |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001308292A (ja) * | 2000-02-29 | 2001-11-02 | Hewlett Packard Co <Hp> | 磁気記憶セル |
JP2003017782A (ja) * | 2001-07-04 | 2003-01-17 | Rikogaku Shinkokai | キャリヤスピン注入磁化反転型磁気抵抗効果膜と該膜を用いた不揮発性メモリー素子及び該素子を用いたメモリー装置 |
WO2003092076A1 (fr) * | 2002-04-23 | 2003-11-06 | Nec Corporation | Memoire magnetique et mode operatoire |
JP2004111961A (ja) * | 2002-09-19 | 2004-04-08 | Samsung Electronics Co Ltd | 磁気抵抗記憶素子及びその製造方法 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6590750B2 (en) | 1996-03-18 | 2003-07-08 | International Business Machines Corporation | Limiting magnetoresistive electrical interaction to a preferred portion of a magnetic region in magnetic devices |
US6104633A (en) | 1998-02-10 | 2000-08-15 | International Business Machines Corporation | Intentional asymmetry imposed during fabrication and/or access of magnetic tunnel junction devices |
US6130814A (en) | 1998-07-28 | 2000-10-10 | International Business Machines Corporation | Current-induced magnetic switching device and memory including the same |
US6219212B1 (en) * | 1998-09-08 | 2001-04-17 | International Business Machines Corporation | Magnetic tunnel junction head structure with insulating antiferromagnetic layer |
US6005800A (en) | 1998-11-23 | 1999-12-21 | International Business Machines Corporation | Magnetic memory array with paired asymmetric memory cells for improved write margin |
US6295225B1 (en) | 1999-05-14 | 2001-09-25 | U.S. Philips Corporation | Magnetic tunnel junction device having an intermediate layer |
JP2001084756A (ja) * | 1999-09-17 | 2001-03-30 | Sony Corp | 磁化駆動方法、磁気機能素子および磁気装置 |
DE10146546A1 (de) * | 2001-09-21 | 2003-04-10 | Infineon Technologies Ag | Digitale magnetische Speicherzelleneinrichtung |
US6740947B1 (en) * | 2002-11-13 | 2004-05-25 | Hewlett-Packard Development Company, L.P. | MRAM with asymmetric cladded conductor |
-
2003
- 2003-10-01 US US10/677,394 patent/US6794697B1/en not_active Expired - Lifetime
-
2004
- 2004-09-01 US US10/932,693 patent/US6921954B2/en not_active Expired - Lifetime
- 2004-09-13 EP EP04255540A patent/EP1521269A3/en not_active Withdrawn
- 2004-09-28 JP JP2004281345A patent/JP4572101B2/ja active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001308292A (ja) * | 2000-02-29 | 2001-11-02 | Hewlett Packard Co <Hp> | 磁気記憶セル |
JP2003017782A (ja) * | 2001-07-04 | 2003-01-17 | Rikogaku Shinkokai | キャリヤスピン注入磁化反転型磁気抵抗効果膜と該膜を用いた不揮発性メモリー素子及び該素子を用いたメモリー装置 |
WO2003092076A1 (fr) * | 2002-04-23 | 2003-11-06 | Nec Corporation | Memoire magnetique et mode operatoire |
JP2004111961A (ja) * | 2002-09-19 | 2004-04-08 | Samsung Electronics Co Ltd | 磁気抵抗記憶素子及びその製造方法 |
Also Published As
Publication number | Publication date |
---|---|
EP1521269A3 (en) | 2006-01-25 |
JP2005109493A (ja) | 2005-04-21 |
US6794697B1 (en) | 2004-09-21 |
EP1521269A2 (en) | 2005-04-06 |
US20050073016A1 (en) | 2005-04-07 |
US6921954B2 (en) | 2005-07-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4658102B2 (ja) | 磁気的に軟らかい基準層を有する磁気抵抗素子のための読出し方法 | |
JP5441881B2 (ja) | 磁気トンネル接合を備えた磁気メモリ | |
KR102078850B1 (ko) | 자기 메모리 소자 및 이에 대한 정보 쓰기 방법 | |
US8514615B2 (en) | Structures and methods for a field-reset spin-torque MRAM | |
CN100466093C (zh) | 具有双隧道结的磁电阻存储器件 | |
US7965543B2 (en) | Method for reducing current density in a magnetoelectronic device | |
EP1653475B1 (en) | Multi-bit magnetic random access memory device and method for writing the same | |
JP4226295B2 (ja) | 磁気的に軟らかい基準層を有する磁気抵抗素子 | |
US10461242B2 (en) | Antiferromagnetic exchange coupling enhancement in perpendicular magnetic tunnel junction stacks for magnetic random access memory applications | |
EP2656346B1 (en) | Memory array having local source lines | |
JP2008518439A (ja) | 角度依存選択性を用いる「スピントランスファ型」mram | |
EP1580758A2 (en) | Soft-reference three conductor magnetic memory storage device | |
US20050152180A1 (en) | Separate write and read access architecture for a magnetic tunnel junction | |
JP2005203791A (ja) | 軟基準4導体の磁気メモリ記憶デバイス | |
JP4342409B2 (ja) | Mramのための熱支援型切換えアレイ構成 | |
US20140301135A1 (en) | Mram having novelself-referenced read method | |
JP4572101B2 (ja) | 非対称にパターニングされた磁気メモリ | |
US6873542B2 (en) | Antiferromagnetically coupled bi-layer sensor for magnetic random access memory | |
JP4477829B2 (ja) | 磁気記憶デバイスを動作させる方法 | |
CN110366756A (zh) | 磁存储器、半导体装置、电子设备和读取磁存储器的方法 | |
JP2003188359A (ja) | 磁気的に軟らかい合成フェリ磁性体基準層を含む磁気抵抗素子 | |
US7352613B2 (en) | Magnetic memory device and methods for making a magnetic memory device | |
KR100952919B1 (ko) | 수직 자화 터널 접합을 이용한 고용량 엠램 | |
US6807092B1 (en) | MRAM cell having frustrated magnetic reservoirs |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20070706 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20071212 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20071218 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080318 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20090616 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20090916 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100406 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100727 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100816 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130820 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4572101 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |