JP4409076B2 - 多出力同期整流式スイッチング電源装置 - Google Patents

多出力同期整流式スイッチング電源装置 Download PDF

Info

Publication number
JP4409076B2
JP4409076B2 JP2000306215A JP2000306215A JP4409076B2 JP 4409076 B2 JP4409076 B2 JP 4409076B2 JP 2000306215 A JP2000306215 A JP 2000306215A JP 2000306215 A JP2000306215 A JP 2000306215A JP 4409076 B2 JP4409076 B2 JP 4409076B2
Authority
JP
Japan
Prior art keywords
output
synchronous rectification
power supply
circuit
switching power
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2000306215A
Other languages
English (en)
Other versions
JP2002119058A (ja
Inventor
栄治 竹上
Original Assignee
Tdkラムダ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tdkラムダ株式会社 filed Critical Tdkラムダ株式会社
Priority to JP2000306215A priority Critical patent/JP4409076B2/ja
Publication of JP2002119058A publication Critical patent/JP2002119058A/ja
Application granted granted Critical
Publication of JP4409076B2 publication Critical patent/JP4409076B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Direct Current Feeding And Distribution (AREA)
  • Rectifiers (AREA)
  • Dc-Dc Converters (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、多出力同期整流式スイッチング電源装置に関するものである。
【0002】
【従来の技術】
図3は、従来の多出力同期整流式スイッチング電源装置の一例を示す回路図である。多出力同期整流式スイッチング電源装置は、直流入力電源1に接続されたメインスイッチ用MOSFET2およびトランス3の一次巻線からなる一次側駆動回路と、トランス3の二次巻線、整流スイッチ用MOSFET4、還流スイッチ用MOSFET5、バイアスダイオード6、チョークコイル7、出力コンデンサ8、出力端子9,10、出力電圧検出回路11、制御回路12、アイソレータ15および還流ゲートドライバ用スイッチ素子(トランジスタ)16からなる二次側出力回路とから構成される第1の同期整流式フォワード型スイッチング電源装置を備えている。制御回路12は、三角波発生器13およびコンパレータ14を備えている。アイソレータ15は、フォトカップラ等からなる。
【0003】
また、多出力同期整流式スイッチング電源装置は、直流入力電源1に接続されたメインスイッチ用MOSFET22およびトランス23の一次巻線からなる一次側駆動回路と、トランス23の二次巻線、整流スイッチ用MOSFET24、還流スイッチ用MOSFET25、バイアスダイオード26、チョークコイル27、出力コンデンサ28、出力端子29,30、出力電圧検出回路31、制御回路32、アイソレータ35および還流ゲートドライバ用スイッチ素子(トランジスタ)36からなる二次側出力回路とから構成される第2の同期整流式フォワード型スイッチング電源装置を備えている。制御回路32は、三角波発生器33およびコンパレータ34を備えている。アイソレータ35は、フォトカップラ等からなる。
【0004】
上述の構成において、第1の同期整流式フォワード型スイッチング電源装置のメインスイッチ用MOSFET2は、出力電圧検出回路11および制御回路12により生成されるPWM制御信号によって、出力端子9,10から得られる出力電圧が安定するようにPWM制御される。
【0005】
制御回路12は、直流入力電源1のコールド側に接続されたグラウンド端子Gと、出力電圧検出回路11の出力をコンパレータ14のプラス入力端子にフィードバックするフィードバック端子F/Bと、PWM制御信号を出力する出力端子OUTとを備えている。
【0006】
制御回路12は、図4(a)に示すように、コンパレータ14により、そのマイナス入力端子に印加される三角波発生器13からの三角波信号Aと、フィードバック端子F/Bを介してプラス入力端子に印加される出力電圧検出回路11の出力Bを比較する。そして、制御回路12は、コンパレータ14の出力として、図4(b)に示すPWM制御信号を生成し、出力端子OUTを介してメインスイッチ用MOSFET2のゲートに印加すると共に、アイソレータ15に供給する。アイソレータ15は、上述のPWM制御信号に基づき、図4(d)に示す駆動パルスを還流ゲートドライバ用スイッチ素子16に印加する。
【0007】
そこで、メインスイッチ用MOSFET2が、図4(b)に示すPWM制御信号によりターンオンすると、トランス3の二次巻線に電圧が誘起し、この電圧が整流スイッチ用MOSFET4のゲートに印加され、整流スイッチ用MOSFET4はオン状態になる。このとき、還流ゲートドライバ用スイッチ素子16は、メインスイッチ用MOSFET2のターンオンに同期して、一瞬だけオンし、還流スイッチ用MOSFET5をターンオフさせる。整流スイッチ用MOSFET4のオンにより、チョークコイル7には、整流スイッチ用MOSFET4を介して電流が流れる。
【0008】
一方、還流ゲートドライバ用スイッチ素子16のオンにより、還流スイッチ用MOSFET5のゲート・ソース間が短絡され、還流スイッチ用MOSFET5は、オフ状態になる。それにより、還流スイッチ用MOSFET5のゲート・ソース間容量に充電されていた電荷は、還流ゲートドライバ用スイッチ素子16を介して放電される。
【0009】
次に、メインスイッチ用MOSFTE2が、PWM制御によりターンオフすると、励磁エネルギーによりトランス3の一次巻線に逆電圧が発生し、トランス3の二次巻線の電圧は、極性が反転する。その結果、整流スイッチ用MOSFET4はオフ状態になる。また、還流ゲートドライバ用スイッチ素子16は、メインスイッチ用MOSFET2ターンオフする以前からオフし続けている。還流ゲートドライバ用スイッチ素子16のオフにより、還流スイッチ用MOSFET5のゲートにバイアスダイオード6を介して上述の逆電圧が印加され、還流スイッチ用MOSFET5は、オン状態になる。それにより、チョークコイル7の電流は、還流スイッチ用MOSFET5を介して流れる。
【0010】
また、還流ゲートドライバ用スイッチ素子16がオフに制御され、かつ還流スイッチ用MOSFET5のゲートにバイアスダイオード6を介して上述の逆電圧が印加されることにより、還流スイッチ用MOSFET5のゲート・ソース間容量に電荷が蓄積される。そして、この蓄積された電荷は、還流ゲートドライバ用スイッチ素子16がオフになっているので、その放電経路がバイアスダイオード6で閉ざされた状態となる。
【0011】
次に、トランス3の二次巻線の電圧がゼロになると、還流ゲートドライバ用スイッチ素子16がオフ状態を維持しているから、バイアスダイオード6は、逆バイアス状態となる。したがって、還流スイッチ用MOSFET5のゲート・ソース間容量に蓄積された電荷の封じ込め状態は、引き続き維持されるので、バイアスダイオード6から還流スイッチ用MOSFET5のゲートに順バイアス電圧が印加された状態を維持する。その結果、トランス3の二次巻線の電圧がゼロになっても、還流スイッチ用MOSFET5は、引き続きオン状態を維持し、チョークコイル7の電流は、引き続き還流スイッチ用MOSFET5を介して流れ続け、チョークコイル7を流れる電流の連続性が保持される。
【0012】
そして、メインスイッチ用MOSFET2が、再びターンオンすると、上述のターンオン時の動作状態となり、スイッチング電源装置の動作が継続する。
【0013】
一方、第2の同期整流式フォワード型スイッチング電源装置は、上述の第1の同期整流式フォワード型スイッチング電源装置と同様の動作を行う。
第2の同期整流式フォワード型スイッチング電源装置のメインスイッチ用MOSFET22は、出力電圧検出回路31および制御回路32により生成されるPWM制御信号によって、出力端子29,30から得られる出力電圧が安定するようにPWM制御される。
【0014】
制御回路32は、直流入力電源1のコールド側に接続されたグラウンド端子Gと、出力電圧検出回路31の出力をコンパレータ34のプラス入力端子にフィードバックするフィードバック端子F/Bと、PWM制御信号を出力する出力端子OUTとを備えている。
【0015】
制御回路32は、図4(a)に示すように、コンパレータ34により、そのマイナス入力端子に印加される三角波発生器33からの三角波信号Aと、フィードバック端子F/Bを介してプラス入力端子に印加される出力電圧検出回路31の出力Cを比較する。そして、制御回路32は、コンパレータ34の出力として、図4(c)に示すPWM制御信号を生成し、出力端子OUTを介してメインスイッチ用MOSFET22のゲートに印加すると共に、アイソレータ35に供給する。アイソレータ35は、上述のPWM制御信号に基づき、図4(e)に示す駆動パルスを還流ゲートドライバ用スイッチ素子36に印加する。
【0016】
そこで、メインスイッチ用MOSFET2が、図4(c)に示すPWM制御信号によりターンオン、ターンオフ制御され、出力端子29,30から第1の同期整流式フォワード型スイッチング電源装置の出力端子9,10の出力電圧と異なる値の安定した出力電圧を得ることができる。しかし、その動作は、上述の第1の同期整流式フォワード型スイッチング電源装置の動作と同様であるので、ここでは説明を省略する。
【0017】
【発明が解決しようとする課題】
しかしながら、上述の構成の多出力同期整流式スイッチング電源装置では、1出力当たり、1つの還流ゲートドライバ用スイッチ素子と1つのアイソレータからなる同期整流ドライバ回路が必要である。
【0018】
そこで、本発明の目的は、1つの同期整流ドライバ回路を共用できる多出力同期整流式スイッチング電源装置を提供することにある。
【0019】
【課題を解決するための手段】
上記した目的に鑑みて、本発明の多出力同期整流式スイッチング電源装置は、メインスイッチを有する一次側駆動回路と、整流スイッチ用MOSFET、還流スイッチ用MOSFET、および還流スイッチ用MOSFETのゲートに接続されたバイアスダイオードを有する二次側出力回路と、メインスイッチを二次側出力回路の出力電圧に応じた制御パルス信号でPWM制御する制御手段とを有する複数の同期整流式スイッチング電源装置からなる。各制御手段は、複数の同期が取れたのこぎり波発生器又は1つののこぎり波発生器と、各二次側出力回路の出力電圧を検出する出力電圧検出回路と、のこぎり波発生器からののこぎり波信号と出力電圧検出回路からの検出信号とに基づいて制御パルス信号を生成する制御パルス信号生成回路と、各々のアノードが各還流スイッチ用MOSFETのゲートに接続され、かつ各々のカソードが共通接続された複数のダイオードと、複数のダイオードのカソードと1つの還流スイッチ用MOSFETのソース間に接続され、制御パルス信号に同期した駆動パルスで駆動される1つの還流ゲートドライバ用スイッチ素子とからなる同期整流ドライバ回路とを備えている。これにより、複数の同期整流式スイッチング電源装置で1つの同期整流ドライバ回路を共用できる。
【0021】
【発明の実施の形態】
以下、本発明の実施の形態について、図面に基づいて説明する。図1は、本発明に係る多出力同期整流式スイッチング電源装置の実施の形態を示す回路図である。図1において、図3の従来装置と同一の構成要素は、同一符号を付して説明する。
【0022】
この多出力同期整流式スイッチング電源装置は、図3の従来装置と同一構成の同期整流式フォワード型スイッチング電源であるが、図3における三角波発生器13,33に代えてのこぎり波発生器37,38を有すると共に、図3におけるアイソレータ35および還流ゲートドライバ用スイッチ素子36を削除し、アイソレータ15および還流ゲートドライバ用スイッチ素子16を第1および第2の同期整流式フォワード型スイッチング電源装置で共用している構成に特徴を有する。
【0023】
すなわち、制御回路12は、図2(a)に示すように、コンパレータ14により、そのマイナス入力端子に印加されるのこぎり波発生器37からののこぎり波信号Aと、フィードバック端子F/Bを介してプラス入力端子に印加される出力電圧検出回路11の出力Bを比較する。そして、制御回路12は、コンパレータ14の出力として、図2(b)に示すPWM制御信号を生成し、出力端子OUTを介してメインスイッチ用MOSFET2のゲートに印加すると共に、アイソレータ15に供給する。アイソレータ15は、上述のPWM制御信号に基づき、図2(d)に示す駆動パルスを還流ゲートドライバ用スイッチ素子16に印加する。
【0024】
そこで、メインスイッチ用MOSFET2が、図2(b)に示すPWM制御信号によりターンオンすると、トランス3の二次巻線に電圧が誘起し、この電圧が整流スイッチ用MOSFET4のゲートに印加され、整流スイッチ用MOSFET4はオン状態になる。このとき、還流ゲートドライバ用スイッチ素子16は、メインスイッチ用MOSFET2のターンオンに同期して、一瞬だけオンし、還流スイッチ用MOSFET5をターンオフさせる。整流スイッチ用MOSFET4のオンにより、チョークコイル7には、整流スイッチ用MOSFET4を介して電流が流れる。
【0025】
一方、還流ゲートドライバ用スイッチ素子16のオンにより、還流スイッチ用MOSFET5のゲート・ソース間が短絡され、還流スイッチ用MOSFET5は、オフ状態になる。それにより、還流スイッチ用MOSFET5のゲート・ソース間容量に充電されていた電荷は、還流ゲートドライバ用スイッチ素子16を介して放電される。
【0026】
次に、メインスイッチ用MOSFTE2が、PWM制御によりターンオフすると、励磁エネルギーによりトランス3の一次巻線に逆電圧が発生し、トランス3の二次巻線の電圧は、極性が反転する。その結果、整流スイッチ用MOSFET4はオフ状態になる。また、還流ゲートドライバ用スイッチ素子16は、メインスイッチ用MOSFET2ターンオフする以前からオフし続けている。還流ゲートドライバ用スイッチ素子16のオフにより、還流スイッチ用MOSFET5のゲートにバイアスダイオード6を介して上述の逆電圧が印加され、還流スイッチ用MOSFET5は、オン状態になる。それにより、チョークコイル7の電流は、還流スイッチ用MOSFET5を介して流れる。
【0027】
また、還流ゲートドライバ用スイッチ素子16がオフに制御され、かつ還流スイッチ用MOSFET5のゲートにバイアスダイオード6を介して上述の逆電圧が印加されることにより、還流スイッチ用MOSFET5のゲート・ソース間容量に電荷が蓄積される。そして、この蓄積された電荷は、還流ゲートドライバ用スイッチ素子16がオフになっているので、その放電経路がバイアスダイオード6で閉ざされた状態となる。
【0028】
次に、トランス3の二次巻線の電圧がゼロになると、還流ゲートドライバ用スイッチ素子16がオフ状態を維持しているから、バイアスダイオード6は、逆バイアス状態となる。したがって、還流スイッチ用MOSFET5のゲート・ソース間容量に蓄積された電荷の封じ込め状態は、引き続き維持されるので、バイアスダイオード6から還流スイッチ用MOSFET5のゲートに順バイアス電圧が印加された状態を維持する。その結果、トランス3の二次巻線の電圧がゼロになっても、還流スイッチ用MOSFET5は、引き続きオン状態を維持し、チョークコイル7の電流は、引き続き還流スイッチ用MOSFET5を介して流れ続け、チョークコイル7を流れる電流の連続性が保持される。
【0029】
そして、メインスイッチ用MOSFET2が、再びターンオンすると、上述のターンオン時の動作状態となり、スイッチング電源装置の動作が継続する。
【0030】
一方、第2の同期整流式フォワード型スイッチング電源装置は、上述の第1の同期整流式フォワード型スイッチング電源装置と同様の動作を行う。
【0031】
第2の同期整流式フォワード型スイッチング電源装置のメインスイッチ用MOSFET22は、出力電圧検出回路31および制御回路32により生成されるPWM制御信号によって、出力端子29,30から得られる出力電圧が安定するようにPWM制御される。
【0032】
制御回路32は、直流入力電源1のコールド側に接続されたグラウンド端子Gと、出力電圧検出回路31の出力をコンパレータ34のプラス入力端子にフィードバックするフィードバック端子F/Bと、PWM制御信号を出力する出力端子OUTとを備えている。
【0033】
制御回路32は、図2(a)に示すように、コンパレータ34により、そのマイナス入力端子に印加されるのこぎり波発生器38からののこぎり波信号Aと、フィードバック端子F/Bを介してプラス入力端子に印加される出力電圧検出回路31の出力Cを比較する。そして、制御回路32は、コンパレータ34の出力として、図2(c)に示すPWM制御信号を生成し、出力端子OUTを介してメインスイッチ用MOSFET22のゲートに印加する。
【0034】
そこで、メインスイッチ用MOSFET2が、図2(c)に示すPWM制御信号によりターンオン、ターンオフ制御され、出力端子29,30から第1の同期整流式フォワード型スイッチング電源装置の出力端子9,10の出力電圧と異なる値の安定した出力電圧を得ることができる。しかし、その動作は、上述の第1の同期整流式フォワード型スイッチング電源装置の動作と同様であるので、ここでは説明を省略する。
【0035】
以上説明したように、この実施の形態の多出力同期整流式スイッチング電源装置は、複数の同期整流式スイッチング電源装置で1つの同期整流ドライバ回路を共用できる。しかも、同期整流ドライバ回路を簡単な構成で共用できることとなる。
【0036】
以上の通り、本発明の実施の形態について説明したが、本発明はこれに限らず、種々の変形、応用が可能である。たとえば、上述の実施の形態のように、2つののこぎり波発生器37,38が存在する場合(3つ以上の場合も同様)は、複数ののこぎり波発生器37,38の同期を取る必要があるが、1つののこぎり波発生器のみを使用し、その発生器の出力をコンパレータ14,34に入力させる場合は、同期を取る必要はなくなる。
【0037】
また、上述の実施の形態では、1つの電源で2つの出力を有する同期整流式スイッチング電源装置の場合を説明しているが、2つ以上の出力を有する多出力同期整流式スイッチング電源装置にも適用できる。また、複数の電源の場合、各電源に関して本発明を適用したり、いずれか1つの電源に対してのみ本発明を適用しても良い。
【0038】
また、上述の実施の形態では、同期整流ドライバ回路を、各々のアノードが各還流スイッチ用MOSFET5,25のゲートに接続され、かつ各々のカソードが共通接続された複数のダイオード39,40と、複数のダイオード39,40のカソードと1つの還流スイッチ用MOSFET25のソース間に接続され、制御パルス信号に同期した駆動パルスで駆動される1つの還流ゲートドライバ用スイッチ素子16とからなる構成としたが、還流ゲートドライバ用スイッチ素子16がつながれる1つの還流スイッチ用MOSFETとして、還流スイッチ用MOSFET5とする等他の構成の同期整流ドライバ回路としても良い。
【0039】
【発明の効果】
本発明によれば、2つ以上の出力を有する多出力同期整流式スイッチング電源装置において、1つの同期整流ドライバ回路を共用できるので、部品点数が削減でき、従来装置よりも小型で安価にすることができる。また、制御損失も減少し、高効率となる。
【図面の簡単な説明】
【図1】本発明に係る多出力同期整流式スイッチング電源装置の実施の形態を示す回路図である。
【図2】(a)、(b)、(c)および(d)は、図1の多出力同期整流式スイッチング電源装置における各部の信号タイミング図である。
【図3】従来の多出力同期整流式スイッチング電源装置の一例を示す回路図である。
【図4】(a)、(b)、(c)、(d)および(e)は、図3の多出力同期整流式スイッチング電源装置における各部の信号タイミング図である。
【符号の説明】
1 直流入力電源
2 メインスイッチ用MOSFET(メインスイッチ)
4 整流スイッチ用MOSFET
5 還流スイッチ用MOSFET
6 バイアスダイオード
11 出力電圧検出回路(制御手段の一部)
12 制御パルス信号生成回路(制御手段の一部)
15 アイソレータ
16 還流ゲートドライバ用スイッチ素子
22 メインスイッチ用MOSFET(メインスイッチ)
24 整流スイッチ用MOSFET
25 還流スイッチ用MOSFET
26 バイアスダイオード
31 出力電圧検出回路(制御手段の一部)
32 制御パルス信号生成回路(制御手段の一部)
37 のこぎり波発生器(制御手段の一部)
38 のこぎり波発生器(制御手段の一部)
39 ダイオード
40 ダイオード

Claims (1)

  1. メインスイッチを有する一次側駆動回路と、整流スイッチ用MOSFET、還流スイッチ用MOSFET、および上記還流スイッチ用MOSFETのゲートに接続されたバイアスダイオードを有する二次側出力回路と、上記メインスイッチを上記二次側出力回路の出力電圧に応じた制御パルス信号でPWM制御する制御手段とを有する複数の同期整流式スイッチング電源装置からなる多出力同期整流式スイッチング電源装置であって、
    上記各制御手段は、複数の同期が取れたのこぎり波発生器又は1つののこぎり波発生器と、上記各二次側出力回路の出力電圧を検出する出力電圧検出回路と、上記のこぎり波発生器からののこぎり波信号と上記出力電圧検出回路からの検出信号とに基づいて上記制御パルス信号を生成する制御パルス信号生成回路と、各々のアノードが上記各還流スイッチ用MOSFETのゲートに接続され、かつ各々のカソードが共通接続された複数のダイオードと、上記複数のダイオードのカソードと上記1つの還流スイッチ用MOSFETのソース間に接続され、上記制御パルス信号に同期した駆動パルスで駆動される1つの還流ゲートドライバ用スイッチ素子とからなる同期整流ドライバ回路と、
    を備えていることを特徴とする多出力同期整流式スイッチング電源装置。
JP2000306215A 2000-10-05 2000-10-05 多出力同期整流式スイッチング電源装置 Expired - Fee Related JP4409076B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000306215A JP4409076B2 (ja) 2000-10-05 2000-10-05 多出力同期整流式スイッチング電源装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000306215A JP4409076B2 (ja) 2000-10-05 2000-10-05 多出力同期整流式スイッチング電源装置

Publications (2)

Publication Number Publication Date
JP2002119058A JP2002119058A (ja) 2002-04-19
JP4409076B2 true JP4409076B2 (ja) 2010-02-03

Family

ID=18786941

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000306215A Expired - Fee Related JP4409076B2 (ja) 2000-10-05 2000-10-05 多出力同期整流式スイッチング電源装置

Country Status (1)

Country Link
JP (1) JP4409076B2 (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7304459B2 (en) 2002-12-10 2007-12-04 Matsushita Electric Industrial Co., Ltd. Synchronous rectification mode dc-to-dc converter power supply device
WO2010084588A1 (ja) * 2009-01-21 2010-07-29 ティーオーエー 株式会社 電源回路及びこの電源回路を備えたパワーアンプ、並びに放送設備
CN102244474B (zh) * 2010-05-10 2014-01-15 东莞市创锐电子技术有限公司 一种用于多路输出、低交叉调整率的交流转多路直流电源
CN117578860B (zh) * 2024-01-16 2024-04-09 杭州海创自动化有限公司 一种电压输出转换系统

Also Published As

Publication number Publication date
JP2002119058A (ja) 2002-04-19

Similar Documents

Publication Publication Date Title
US5303138A (en) Low loss synchronous rectifier for application to clamped-mode power converters
US6373727B1 (en) Synchronous rectification in a flyback converter
US6570268B1 (en) Synchronous rectifier drive circuit and power supply including same
US6304463B1 (en) Single-ended forward converter circuit with quasi-optimal resetting for synchronous rectification
JPH0748942B2 (ja) 同期スイッチングシステムを備えた高効率パワーコンバータ
US6104623A (en) Multiple output converter having secondary regulator using self-driven synchronous rectifiers
US20060279967A1 (en) Voltage conversion circuit and switching power supply device
US7400519B2 (en) Switching power supply
JP4605532B2 (ja) 多出力型スイッチング電源装置
JP4409076B2 (ja) 多出力同期整流式スイッチング電源装置
US9564819B2 (en) Switching power supply circuit
US11764689B2 (en) Flyback power-converting device with zero-voltage switching and method for flyback converting power with zero-voltage switching
US6657872B2 (en) Voltage converter
JP2019531047A (ja) 直流電圧変換器、および直流電圧変換器の作動方法
JP6942040B2 (ja) 絶縁型スイッチング電源
JPH10225114A (ja) 同期整流回路
JPH1118426A (ja) スイッチング電源回路
JP2001037214A (ja) 電源回路
JPH10136646A (ja) 同期整流器
JP3373194B2 (ja) スイッチング電源装置
JPH09271167A (ja) 同期整流回路
JP4717621B2 (ja) 電源回路
JPH0564448A (ja) スイツチング電源装置
JP2000209853A (ja) スイッチング電源装置
JPH10146052A (ja) 同期整流器

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060403

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20090318

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090414

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090604

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20090604

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20091110

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20091111

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

Ref document number: 4409076

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121120

Year of fee payment: 3

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121120

Year of fee payment: 3

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121120

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131120

Year of fee payment: 4

LAPS Cancellation because of no payment of annual fees