JP4355028B2 - 分散型直列制御システム - Google Patents

分散型直列制御システム Download PDF

Info

Publication number
JP4355028B2
JP4355028B2 JP2009098942A JP2009098942A JP4355028B2 JP 4355028 B2 JP4355028 B2 JP 4355028B2 JP 2009098942 A JP2009098942 A JP 2009098942A JP 2009098942 A JP2009098942 A JP 2009098942A JP 4355028 B2 JP4355028 B2 JP 4355028B2
Authority
JP
Japan
Prior art keywords
signal
data signal
output
port
psic
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2009098942A
Other languages
English (en)
Other versions
JP2009159642A (ja
Inventor
イエフダ ビンダー,
Original Assignee
サーコネツト・リミテツド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from IL11945496A external-priority patent/IL119454A/en
Application filed by サーコネツト・リミテツド filed Critical サーコネツト・リミテツド
Publication of JP2009159642A publication Critical patent/JP2009159642A/ja
Application granted granted Critical
Publication of JP4355028B2 publication Critical patent/JP4355028B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Small-Scale Networks (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Selective Calling Equipment (AREA)

Description

本発明は、布線通信(wired communication)と制御システムに関し、特に、複数のセンサー、アクチュエータ、処理素子(processing element)を持つネットワークにおいて同一線にそって電力とメッセージ情報の同時分配(simultaneous distribution)をもたらす装置に関する。
分散型制御システム(distribted control system)として知られるものは、電力とデータの供給が行われるいくつかのインテリジェント「セル」を具備し、このセルには一つまたはそれ以上のセンサー、アクチュエーターなどの外部ペイロード素子が結合(coupled)され、またセルにおいて、アクチュエーターはプロセッサーが生成する制御信号に呼応して作動し、プロセッサー自体はデータ信号とセンサーで生成されるセンサー信号に反応(responsive)する。
かかるネットワークは例えば、Echelon Corporationに譲渡された米国特許4, 918,690(Markkula,Jr.ら)にみられるが、この技術に関してEchelon Co rporation名義の米国特許がこれら以外にもいくつかある。プログラム可能なセルには、それぞれ製造過程で、固有(unique)の48ビットの識別番号(ID)が与えられており、この番号はセルにおいて不変に保たれる。セルは電力線(power line)、撚線対、無線周波数(radio frequency)など、異なる媒体に結合されてネットワークを形成することができる。
ネットワーク内のセルはグループを形成して、特定の機能を果たし、それぞれのIDを介してアドレスされる。セルの一部(アナウンサー)は例えばスイッチの状態を検出するタスクを与えられ、他のセル(リスナー))は照明(light)の制御などの制御をタスクとする。これらセルは複数のタスクを実行でき、ネットワーク内の異なるグループのメンバーになることができる。例えば、あるセルは、あるグループについてはリピーター(repeater)として、また他のグループについてはリスナーとして機能することができる。
図1に、Echelon Corporationに譲渡された米国特許5,454,008(Baumannら)に記載されるような、典型的なネットワーク・コンフィギュレーション1を示す。セルは複数のノード2によって示し、ノードは撚線対3によって互いに接続している。線は多数の分岐を形成し、それぞれに単一のノードが接続されて、すべて中央の電力サプライ4から撚線対を通って電力を受ける。電力サプライ4は電源結合器5(source coupler)を通ってネットワークと接続する。このような配置においては、それぞれのノードは有効な線成端(line termination)を形成するため、追加分岐を必要に応じて接続して、新しいノードでそれぞれの分岐を終端させれば、より多くのノードをネットワーク内に収める(accommodated)ことができる。
このネットワーク・コンフィギュレーションでは、既知の星型トポロジー(star topologies)に比べ、ケーブリング・オーバーヘッド(cabling overhead)を少なくすることで、追加ノードを収納するための拡張(extension)が比較的容易にできる。しかし、図1に示すバス・トポロジーの場合、それぞれのセルあるいはノードを個々にアドレスするには、複雑なアドレス操作(addressing)が必要である。さらに、伝送ノード(transmitting node)は全ネットワークをつなぐ(ties up)ため、2つ以上のノードが同時にデータ伝送を行うのを妨げることになる。
さらに、上記米国特許4,918,690ならびにその他の先行技術のノードあるいはセルは一般に中央管理方式(centralized management)を採用しており、そのため各ノードはノード自体にとっては外部の論理に従って作動している。
記述したような制御ネットワークの展開は、これもEchelon Corporationに譲渡された米国特許5,148,144(Sutterlinら)に記載される方式によるデータの電力信号へのスーパーインポジション(superimposition of data on a power signal)に端を発している。このようなトポロジーは、各電力出口(power outlet)が中央分電盤(central distribution board)に放射状に接続される、放射状すなわち星型トポロジーを主として採用してきた家庭用ならびに産業用配線分配システム(wiring distribution system)のトポロジーによって決まる。したがって、このようなシステムにおいては、それぞれのセルをそれぞれの電力出口に結合するようにすると、星型トポロジーをもつ非分散型ネットワークを必然的に形成することになる。
先行技術のコンフィギュレーションにいくつかの欠点があることは明白であろう。一般に、通信はあるセルの出力(output)と、これに接続された複数のセルの対応する入力(input)との間で成立(effected)する。これはシステム内での限定的なデータ伝送(limited data transfer)という結果をもたらす。さらに、ネットワークの一部に結合されたノイズなど(noise coupled to a part of the network)、通信に問題がある場合、いくつかのセルが並列接続していて、ノイズがネットワーク全体の劣化をもたらすため、問題の出所を突き止めるのがより困難になる。
加えて、このようなコンフィギュレーションでは、隣りあう分岐間の接合部(junction)で入手可能な電力が分割(split)され、各分岐に届くのは電源から供給されるパワーの一部にすぎないため、コンフィギュレーションは電力不足(power-limited)になる。
最後に、先に述べたように、製造過程でセルに焼き付けるか(burnt into)あるいは設置時に手で取り付けるかした固有IDを用いてアドレスしなければならない。これには、各セルのネットワーク内での位置があらかじめコントローラーにわかるようにコントローラーをプログラムしなければならないため、ネットワークの柔軟性が失われる。そのため、セルを互いに交換する、追加する、取り除くなどすると、それに応じてコントローラを再度プログラムし直さなければならず、この種のトポロジーではリアルタイムで処理中に「その場で」(“on the fly”)アドレスを割り当てるための用意がない。
米国特許4918690 米国特許5454008 米国特許5148144
本発明の好ましい実施形態によると、本発明は、ライン−パワード直列インテリジェントセルに用いる装置であって、入力電力信号を受取るための入力ポートと、第1及び第2のポートと、それぞれ、第1及び第2のポートに結合された第1及び第2の手段と、を含み、第1の手段は、第1のポートから入力データ信号を受取り、データ信号を与えるよう構成され、第2の手段は、出力データ信号と出力電力信号とを組合せ、出力データ信号及び出力電力信号は、出力電力及びデータ信号を生成するためにデータ信号及び入力電力信号から生じ、第2のポートへ出力電力及びデータ信号を与えるよう構成される、装置です。
また、本発明の好ましい実施形態によると、本発明は、ライン−パワード直列インテリジェントセルに用いる装置であって、入力信号を受取るための第1のポートと、受取った入力信号に呼応して入力データ信号及び入力電力信号を出力するよう構成された第1の手段と、入力データ信号に呼応して処理されたデータ信号を与えるよう構成された処理手段と、それぞれ、処理されたデータ信号及び入力電力信号から生じた出力データ信号及び出力電力信号を含む出力信号を出力するよう構成された第2の手段と、出力信号を与えるよう構成された第2のポートと、を含む、装置です。
また、本発明の好ましい実施形態によると、本発明は、ライン−パワード直列インテリジェントセルに用いる装置であって、第1の入力データ信号を受取るための第1のポートと、受取った第1の入力データ信号を受取り、所定の論理に従って制御信号を生成するよう構成された処理手段と、処理手段とペイロード素子との間の通信のためにペイロード素子を処理手段に結合するための第2のポートと、第3のPSICに結合するための第3のポートと、処理手段及びペイロード素子へ電源によって電力を供給するための第4のポートと、を含む、装置です。
図1は、典型的な従来技術による分散型ネットワークを概略的に示す。 図2は、本発明による分散型ネットワークを概略的に示す。 図3は、図1のネットワークで用いられるPSICの主要構成部品を機能的に示すブロック図である。 図4は、かかるネットワークにおける個々のPSICのアドレス操作を行うための主要操作ステップを示すフロー図である。
図2は、全体を10で表す分散型インテリジェントネットワークを示すもので、ネットワークはラインパワード直列インテリジェントセル(PSIC)13と、撚線対12を介してこれに電力を供給する電源11を具備し、PSIC13はそれぞれ(双方向通信チャンネルを構成する)撚線対18、19、10を介して他のPSIC14、15、16、17と直列に接続している。 以下の説明の目的上、PSIC13、14、15、16、17はそれぞれ第1、第2、第3、第4、第5PSICとするが、事実、PSICはこの順序で個別にアドレスされ、その結果撚線対によって構成される双方向通信チャンネルに沿っていずれかの方向に逐次伝送されるデータは、適切なPSICとの間で正しくやりとりされる。
センサー22が、第1PSIC13の入力に接続され、一対のセンサー23、24が、第3PSIC15のそれぞれの入力に、センサー25が第4PSIC15の入力の一つに接続される。同様に、一対のアクチュエータ26、27が第2PSIC14のそれぞれの出力に、アクチュエータ28が第5PSIC17の出力に接続される。マネジャー29は第3PSIC15の入力に結合されて、ネットワーク内の他のPSICに制御データを経由させる方法ならびに、これに結合されているアクチュエータを制御する方法をPSICに指示(direct)するために、所定(predetermined)の論理をネットワークに供給し、またネットワークのPSIC、アクチュエータ、センサーの状態をモニターする、外部論理制御とモニター素子を構成している。
PSICの動作(operation)とアドレス操作(addressing)を説明する前に、図2を参照してPSICの一般的な特長をいくつか明記しておく。まず、PSIC13乃至17は必ずしも同一ではない。たとえば、第1のPSIC13は、第2PSICの入力に接続する出力と第4PSIC16の入力に接続する出力の2つの出力を持つ。他方、PSICはすべて、単一の電力入力しか持たないことを特徴とする。第2に、PSICに任意でセンサーまたはアクチュエータを接続してもよく、あるいはまた第4PSIC16のようにまったく何も接続しなくてもよい。PSICにペイロード素子が接続されていない場合は、そのPSICは通信チャンネル上の電力/データ信号を増幅して、長大な通信線上で信号が減衰するのを補償(compensate for)するための中継器(repeater)として機能する。普通長大な通信チャンネル全体に間隔を置いて設けられるこうした中継器は、それ自体公知であり、例えば上記で引用したBaumannらに対する米国特許5454008に記載されている。前記米国特許の内容は言及により本書に組み込まれる。
第3に、マネジャー29により構成される外部論理制御ユニットは、任意でネットワーク10のPSICの一つに接続することができる点に注目されたい。その場合、マネジャー29は各PSICに記憶されたディスクリート論理(discrete logic)を補完(supplement)することができ、あるいは必要であれば、PSIC内に設けるべき内部論理を省くこともできる。非常に単純なシステムでは、例えば、センサー22を光依存抵抗子(light dependent resistor)とし、アクチュエーター28をPSIC17によって制御される照明灯(illumination light)にして、センサー22に投下される照明レベルの関数としての照明灯照度(brightness of illumination lamp)を制御することもできる。その場合、アクチュエーター28は必要な照明レベルを表す制御信号に呼応することになり、この信号はPSIC17に内包される(contained the rein)ローカル論理(local logic)、またはマネジャー29からネットワーク10を通って伝送される論理、あるいはまたこれらの組合せに基づいて第5PSIC17により生成される。
いずれのアプローチによる場合でも、センサー22で生成されセンサー信号を表すデータは、第2、第3PSIC14、15をそれぞれ介して、第1PSIC13によってマネジャー29に、また第4PSIC16を介して第5PSIC17に供給される。このようにして、マネジャー29およびアクチュエーター28が接続された第5PSIC17は、センサー22の照明レベルに呼応してアクチュエーター28を制御するための正しい制御信号を生成する。第5PSIC17がマネジャー29によって制御される場合は、制御信号は撚線対19と18に沿って、第1PSIC13に逐次供給され、第1PSIC13から撚線対20、21に沿って、逐次第5PSIC17に供給される。いずれの場合も、状態データ(status data)がネットワーク内の各PSICによってマネジャー29に供給されることで、マネジャー29はネットワーク10内のすべてのセンサーとアクチュエーターの状態をモニターすることができる。
したがって、このような単純なシステムの場合、アクチュエーター28はセンサー信号に呼応するが、この信号自体はアクチュエーター28から離れた場所で生成されるものでもよいことに留意されたい。他方、必要であれば、アクチュエーターをアクチュエーターと同じPSICに接続したセンサーに呼応するようにしてもよい。事実、多重センサー(multiple sensors)と多重アクチュエーター(multiple actuators)を同一PSICに接続することもできるが、ただし十分なセンサーと、アクチュエーターインターフェースがその中に設けられていることが条件であることは言うまでもない。
第1PSIC13ならびに第3、第5PSIC15、17(これらはそれぞれの分岐の最後のPSICである)を除き、ネットワーク内のすべてのPSICは先行PSIC(a preceding PSIC)から電力ならびにデータを受取り、電力とデータを後続PSIC(a succeeding PSIC)に供給する。第3、第5PSIC15、17はもちろん、それぞれ別のPSICと接続するためのインターフェースを具備していてよいが、実際にはこのインターフェースは使われない。しかし、第IPSIC13は、電力を電源11から受けるものの、データはここから受けないという点で他のPSICとは異なっている。同じように、後続PSICから受取るデータを電源11に供給することはない。このことから、第1PSIC13は一般的なPSICアーキテクチャーを完全に具現しておらず、このアーキテクチャーについては第2PSIC14についてよりよく説明されている。
図3は、電力とデータが一緒に伝送される場合に、PSIC14に設けられる機能構成部品(functional components)を示すブロック図である。データ通信ネットワーク内で電力とデータを同一ケーブル束(cable bundle)によりデータ通信ネットワーク内の複数の通信ノードに送る方法そのものは既知であり、先に説明し言及により本書に組み込まれるSutterlinらの米国特許5,148,144の冒頭部分に記述される電話方式でも長年用いられている。
第2PSIC14は、第1PSIC13と結合することで、ここから第1の入力電力とデータ信号をうけとる第1のポートを構成するラインインターフェース30を含む。入力する結合信号(incoming combined signal)は、入力電力信号からの第1の入力データ信号を減結合(decouple)させる電力/データ結合器/減結合器31に送られる。分離された(separated)第1のデータ信号は、モデム32に送られ、直流または交流電力信号そのものは電力ハンドリングユニット33に送られて、ここから第1の出力電力信号を生成して、これに結合された電力サプライ34に電力を供給し、電力サプライ34は必要に応じていくつかの出力チャンネルを持っていて、PSIC14内のローカル回路(local circuitry)に電力を与える(powering)。
モデム32で受取った第1の入力データ信号はアナログであり、デジタルの形に変換されて処理制御ユニット35に送られ、処理制御ユニット35はこの第1入力データ信号を、ユニットに記憶させた制御論理に従って、あるいはこれに代えてまたはこれに加えて、処理制御ユニット35に結合された通信ポート36を介して36マネジャー29によって、処理制御ユニット35に供給される外部論理に従って、処理する。
同様に、処理制御ユニット35はそれぞれのセンサーインターフェース37を介してユニット35に送られるさまざまなセンサー信号に呼応することもでき、上記で説明したように、それぞれのアクチュエーターを処理制御ユニット結合させるために、複数のアクチュエーターインターフェース38に処理制御ユニット35を結合させてもよい。
処理制御ユニット35は第1の入力データ信号を処理して、第1の出力データ信号を生成し、この信号はモデム39によってアナログ信号に変換されて第2の電力/データ結合器/減結合器40(第2の結合/減結合手段を構成する)に送られ、第2の電力/データ結合器/減結合器40は、交流又は直流電力信号を第2の電力/データ結合器/減結合器40が結合されている電力ハンドリングユニット33から受取り、第1の出力データ信号を第1の出力電力信号と結合して(combines)、第1の出力電力/データ信号を生成し、この信号はラインインターフェース41に送られる。ラインインターフェース41は第2のポートを構成していて、PSIC14と対応する後続PSICとの接続を可能にしている。必要であれば、それぞれがモデム39と第2の電力/データ結合器/減結合器40に接続させたラインインターフェース41を具備した、対応する第2のポートを介して、多数のPSICをPSIC14に結合させることもできる。
上記の配置では、センサーインターフェース37とアクチュエーターインターフェース38はそれぞれペイロードポートを構成していて、それぞれのペイロード素子を処理制御ユニット35に接続することを可能にしている。
それぞれのアクチュエーターインターフェース38を介して処理制御ユニット35に接続されるさまざまなアクチュエーターと、場合によっては(possibly)、それぞれのセンサーインターフェース37を介してこれに接続されるセンサーの少なくともいくつかに対しても、効果的な操作のために処理制御ユニット35によって生成されるデータ信号に加え、電力信号も供給する必要があることが明らかであろう。この目的のために、センサーインターフェース37とアクチュエーターインターフェース38はそれぞれ、対応するペイロードパワーインターフェース42と関連しており(associated)、ペイロードパワーインターフェース42自体は、電力ハンドリングユニット33と結合するとともに、処理制御ユニット35から制御信号を受取ってモニター信号をこのユニット35に送信するために処理制御ユニット35に作動可能に(operatively)結合されている。このような手段により、各センサー、アクチュエーターの要件に対応するさまざまな電圧レベルが、処理制御ユニット35内の制御論理にしたがって、あるいは外部からマネジャー29を介してユニットに印加される制御論理にしたがって、対応するインターフェースに正しく与えられる。
上記説明では、ラインインターフェース30は第1入力電力とデータ信号が供給される受信インターフェース(receiving interface)とみなされており、一方ラインインターフェース41は対応する第1出力電力とデータ信号を、これに接続される後続PSICに供給する。しかし、上記でみてきたように、ネットワーク10内の通信チャンネルは双方向性であり、PSIC14はそのため、同じように後続PSICからの第2の入力データ信号を受取るのに適している。この場合、電力/データ結合器/減結合器40は、第1の出力電力信号からの第2の入力データ信号を減結合させ、モデム39は、処理制御ユニットに供給するために、アナログの第2入力データ信号をデジタル信号に変換する。モデム32はついで、デジタル信号をアナログ信号に再変換し、電力/データ結合器/減結合器31がアナログ信号を入力電力信号にスーパーインポーズして、第2出力信号をラインインターフェース30に供給する。
したがって、第1モデム32が第1入力データ信号と第2出力データ信号の同時二重ハンドリング(full duplex handling)を可能にする一方、同時に、第2モデム39が第1出力データ信号と第2入力データ信号の同時二重ハンドリングを可能にすることがわかる。したがって、PSIC14は4種類の独立した通信を同時に実行できる。
本発明はPSICを直列接続することで、PSICの一つから前後いずれかの方向に隣り合うPSICにデータを送ることができるという特徴を持つが、データを電力信号にスーパーインンポーズさせることは要件ではない。必要であれば、電力は共通の電力バスを介してネットワークのPSICそれぞれに供給することもでき、あるいは、既知の星型トポロジーを用いて放射状に各PSICに供給してもよい。いずれの場合も、電力信号、データ信号はディスクリートに扱われる(discretely handled)ため、電力/データ結合器/減結合器31、40は省略することができる。事実、データと電力が同じ撚線対によって供給される場合でも、第1PSIC13は電源11から電力のみをうけとり、一方データは第2PSIC14を介してのみ第1PSIC13に供給されることがわかる。この目的のために、先に指摘したように、第1PSIC13の内部アーキテクチャーの一部は、他のPSICのものとは異なっている。特に、電力信号は電カハンドリングユニット33に直接供給されるため、電力/データ結合器/減結合器31は省略してもよい。同じような理由から、必要であれば、最後のPSIC(すなわち、図2に示す例では第5PSIC17)には後続PSICが接続されていないので、この中の電力/データ結合器/減結合器40は省略できる。他方、ネットワークを拡張する必要がある場合は、簡略化した第5PSIC17は電力/データ結合器/減結合器40に接続したラインインターフェース41を持つものと交換する必要がある。
PSICの内部アーキテクチャーを説明し終わったところで、そのアドレス操作を説明する。アドレスを行うと、受取り側PSIC(receiving PSIC)はデータをどの後続PSICを経由(to route)させればよいかがわかり、またどのセンサーからデータが送られたのかを特定する。この目的のために、各データパケット(data packet)は、本技術分野で周知の通り、所定のプロトコールに従って発信源(source)と目的地(destination)アドレスを定義するヘッダーを含んでいる。
図4は、ネットワークのトポロジーに従って、ネットワーク10に示すPSICのそれぞれを、ディスクリート(discretely)にかつ個別にアドレスする際の主要ステップをフロー図として示す。ネットワークトポロジーによって、第1、第2、第3PSIC13、14、15で構成される主分岐のPSICの数が決まる。第1PSIC13は電源11に直接接続されていることを「確かめ」(“sees”)、自らに内部アドレスI=1を割り当てる(assigns)。これに続く(subsequent)PSICは、PSICが先行PSICの第1出力に、あるいは分岐が2つしかない単純なケースではその第2出力に、接続されているかどうかによって作動する。この場合、先行PSICの第1出力に接続されているPSICは、先行PSICのインデックス+1、すなわちIN-1+1に等しい内部アドレスINを自らに割り当てる。
他方、現行PSICが先行PSICの第1出力に接続されていない場合、図2に示すネットワーク10の場合のように分岐が2つしかないと仮定して、現行PSICのインデックスINは1プラス主分岐のPSICの数に設定される。その結果、主分岐に3つのPSIC(13、14、15)を持つネットワーク10では、第4PSICのインデックスは(1+3)すなわち4に設定される。 図4に示す論理が、図2に示す特定ネットワーク構成に適合させたものであるが、しかし追加分岐が設けられる場合、簡単な適応構造(simple adaptation)に修正可能であることが明らかであろう。このプロセスは、たとえばシステムのパワリングアップに当たって(on powering up the system)独立して実施できる。
図4に関連して説明したような論理を採用することの利点は、アドレス操作論理(addressing logic)を変える必要が全くないまま、第4、第5PSIC16、17からなる第2分岐にPSICを追加したり除去したりできる点である。事実、分岐が一つしかないより単純な場合では、上記のようなアドレス論理を用いることで、単一の分岐からPSICを容易に追加したり除去したりでき、ネットワークが完全にフレキシブルになる。
アドレス操作論理を得る他の方法として、各PSICにエンコーダを設け、マネジャー29が設けられている場合はマネジャー29にも知られている(known also to the Manager 29)ディスクリートアドレスに手動で設定する。エンコーダはネットワークカード(network cards)で普通に用いられるDIPスイッチの形式を取ってもよく、あるいはROMに記憶させた固有のアドレスコードの形式であってもよい。必要であれば、組み合わせを用いることで、アドレスコードの一部をPSIC内部に記憶させるとともに、他のアドレスを図4に示す論理に従ってネットワークトポロジーに基づいて「その場で」(on the fly)割り当てることもできる。このような配置は多数の分岐が用いられているような場合に特に好適であって、その結果、たとえば各分岐の第IPSICは、これに続く分岐における第IPSICのそれぞれのアドレスと矛盾することなく、PSICをさらに追加できるように適切にオフセットされた特定アドレスをプログラムしたハードウェアとすることができる。たとえば、第1分岐の第1PSIC13には通常の方法で1というアドレスを与える一方、第2分岐の第1PSIC16には100に等しいアドレスを与えることができる。これにより、第2分岐の第1PSIC16にあらかじめ設定したアドレスと矛盾することなく、最大96の追加PSICを主分岐に接続することができる。ここまで終えたところで、各分岐のPSICそれぞれのアドレス操作(addressing of each of the PSICs)を、図4に関連して説明した上記ネットワークトポロジーに基づいて決定することができる。
マネジャー29の形式で外部制御ユニットが設けられている場合は、マネジャー29はあらかじめプログラムしておくことで、マネジャー29がPSICのぞれぞれについていかなる行動(action)を取るべきかを知ること、その目的のためには、各分岐の第IPSICについて知っている(is aware of the first PS IC)ことが必要であることは明らかである。しかし、マネジャー29が省略されているような場合には、それぞれのPSICは自身のアドレスを知っているだけでよく、各PSICに接続されている1つ又はそれ以上のアクチュエーターを作動させるために各PSICに送られるデータは、正しいPSICアドレスによって適切にエンコードされる。
多数のセンサーやアクチュエーターをPSICに接続することについて、典型的なネットワークを通して一般性をもたせて説明してきた。しかし、本発明は発明の精神から逸脱することなく修正を行うことを想定していることが理解される。たとえば、最も単純な形をとった場合、ネットワークにはペイロード素子を一つ設けるだけでよい。これをアクチュエーターにして、このアクチュエーターが接続されるPSIC、あるいはその中に論理が記憶されたPSICに供給される論理に呼応するようにしてもよい。あるいは、このペイロード素子としてセンサーを用い、このセンサーが生成するセンサー信号によってネットワーク中の異なるPSICに、それぞれの制御信号を中継する(for relaying a respective control signal)ようにしてもよい。このような配置は、たとえば、ネットワークで生成される制御信号に呼応するアクチュエーターをもつ遠隔システムにネットワークを結合させるのに有用であろう。また、センサーはセンサーの状態に従って1つ以上の固定出力信号を生成するものであればどのような装置(device)でもよい。したがってたとえば、センサーはどのスイッチ位置が選択されたかによって出力が決まる手動セレクタースイッチでもよい。
処理制御ユニットによって生成される制御信号は、ネットワークに直接あるいは間接に接続されたデータベースに最終的に入力されるデータによって、その一部又は全部を構成されていてもよいことは理解される。
また、本発明は特に双方向データ通信に適しているが、必要であれば、一方向のみにデータを供給するためにネットワークを利用できることも理解される。
さらにまた、本発明と添付のクレームの文脈内において、PSICについて用いられる「先行する」という語句は隣接PSICに結合され、これに電力を供給するPSICを表すことに留意されたい。同じように、PSICについて用いられる「後続」なる語句は、隣接するPSICに結合されてこれから電力を受取るためのPSICを表す。
本発明はこのように、複数のインテリジェントセルが双方向通信チャンネルを介して直列に接続されて、データ(ならびに任意で電力)をネットワークに沿ってPSICの一つから他のPSICに任意でいずれの方向にも供給できるようになっているインテリジェント分散型ネットワーク(intelligent, distributed network)を提供する。
11 電源
13 PSIC
23 センサー
26 アクチュエーター
29 マネジャー

Claims (13)

  1. ライン−パワード直列インテリジェントセルに用いる装置であって、
    入力電力信号を受取るための入力ポートと、
    第1及び第2のポートと、
    それぞれ、第1及び第2のポートに結合された第1及び第2の手段と、を含み、
    第1の手段は、
    第1のポートから入力データ信号を受取り、
    データ信号を与えるよう構成され、
    第2の手段は、
    出力データ信号と出力電力信号とを組合せ、
    出力データ信号及び出力電力信号は、それぞれデータ信号及び入力電力信号から生じ、
    第2のポートへ組合せた信号を与えるよう構成される、
    装置。
  2. 出力データ信号を生成するためにデータ信号を処理するよう構成された処理手段をさらに含む、請求項1の装置。
  3. 処理手段は、所定の論理に従って制御信号を生成するよう構成され、
    少なくとも一つのペイロード素子は、装置に関連付けられ、制御論理に従って作動するために処理手段に結合される、請求項2の装置。
  4. アドレス手段をさらに含む、請求項3の装置。
  5. ライン−パワード直列インテリジェントセル(PSIC)に用いる装置であって、
    入力電力及びデータ信号を受取るための第1のポートと、
    受取った入力電力及びデータ信号に呼応して入力電力信号及び入力データ信号を出力するよう構成された第1の手段と、
    入力データ信号に呼応して処理されたデータ信号を与えるよう構成された処理手段と、
    出力電力信号を出力データ信号に組合せるよう構成され
    出力電力信号及び出力データ信号は、それぞれ入力電力信号及び処理されたデータ信号から生じることによって、出力電力及びデータ信号を与える、第2の手段と、
    出力電力及びデータ信号を出力するよう構成された第2のポートと、を含む、
    装置。
  6. 処理手段は、所定の論理に従って制御信号を生成するよう構成される、請求項5の装置。
  7. 処理手段からアクチュエーターに制御信号を与え、又は
    センサーからセンサー信号を受取り、センサー信号を処理手段に与えるよう構成される少なくとも一つのペイロードポートをさらに含む、請求項6の装置。
  8. 処理手段及びそこへ結合されるペイロード素子の状態をモニターし、
    所定の論理を処理手段に与える、
    ために外部論理制御素子に結合するための通信ポートをさらに含む、請求項7の装置。
  9. 第2のポートは、もう一つのPSICからもう一つの入力信号を受取るよう構成され、
    第2の手段は、受取ったもう一つの入力信号に呼応してもう一つの入力データ信号を出力するよう構成され、
    処理手段は、もう一つの入力データ信号に呼応してもう一つの処理されたデータ信号を与えるよう構成され、
    第1の手段は、もう一つの出力電力信号をもう一つの出力データ信号に組合せるよう構成され、
    もう一つの出力電力信号及びもう一つの出力データ信号は、それぞれ入力電力信号及びもう一つの処理されたデータ信号から生じることによって、もう一つの出力電力及びデータ信号を与え、
    第1のポートは、もう一つの出力電力及びデータ信号を出力するよう構成される、
    請求項5から8のうち何れか1項の装置。
  10. ライン−パワード直列インテリジェントセルに用いる装置であって、
    第1の入力データ信号を受取るための第1のポートと、
    受取った第1の入力データ信号を受取り、所定の論理に従って制御信号を生成するよう構成された処理手段と、
    処理手段とペイロード素子との間の通信のためにペイロード素子を処理手段に結合するための第2のポートと、
    第3のPSICに結合するための第3のポートと、
    処理手段及びペイロード素子へ電源によって電力を供給するための第4のポートと、を含む、
    装置。
  11. ペイロード素子は、アクチュエーター及びセンサーのうち少なくとも一つを含み、
    制御手段は、
    第2のポートを介してアクチュエーターに制御信号を与え、又は
    第2のポートを介してセンサーからセンサー信号を受取る、請求項10の装置。
  12. 外部論理制御素子に結合して、処理手段の状態をモニターするための通信ポート、及びそれに結合されたペイロード素子、又は
    外部論理制御素子に結合して、前記所定の論理を処理手段に供給し、処理手段の状態をモニターするための通信ポート、及びそれに結合されたペイロード素子をさらに含む、請求項11の装置。
  13. 第2のポートは、もう一つの入力信号を受取るよう構成され、
    第2の手段は、受取ったもう一つの入力信号に呼応してもう一つの入力データ信号を出力するよう構成され、
    処理手段は、もう一つの入力データ信号に呼応してもう一つの処理されたデータ信号を与えるよう構成され、
    第1の手段は、もう一つの処理されたデータ信号から生じたもう一つの出力データ信号を含むもう一つの出力信号を出力するよう構成され、
    第1のポートは、第1のPSICにもう一つの出力信号を与えるよう構成される、請求項10から12のうち何れか1項の装置。
JP2009098942A 1996-10-21 2009-04-15 分散型直列制御システム Expired - Fee Related JP4355028B2 (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
IL11945496A IL119454A (en) 1996-10-21 1996-10-21 Distributed serial control system

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP51917398A Division JP4359860B2 (ja) 1996-10-21 1997-06-16 分散型直列制御システム

Publications (2)

Publication Number Publication Date
JP2009159642A JP2009159642A (ja) 2009-07-16
JP4355028B2 true JP4355028B2 (ja) 2009-10-28

Family

ID=11069392

Family Applications (5)

Application Number Title Priority Date Filing Date
JP51917398A Expired - Fee Related JP4359860B2 (ja) 1996-10-21 1997-06-16 分散型直列制御システム
JP2007339548A Expired - Fee Related JP4633784B2 (ja) 1996-10-21 2007-12-28 分散型直列制御システム
JP2009098942A Expired - Fee Related JP4355028B2 (ja) 1996-10-21 2009-04-15 分散型直列制御システム
JP2010199774A Expired - Fee Related JP5143876B2 (ja) 1996-10-21 2010-09-07 分散型直列制御システム
JP2012210616A Expired - Lifetime JP5607122B2 (ja) 1996-10-21 2012-09-25 分散型直列制御システム

Family Applications Before (2)

Application Number Title Priority Date Filing Date
JP51917398A Expired - Fee Related JP4359860B2 (ja) 1996-10-21 1997-06-16 分散型直列制御システム
JP2007339548A Expired - Fee Related JP4633784B2 (ja) 1996-10-21 2007-12-28 分散型直列制御システム

Family Applications After (2)

Application Number Title Priority Date Filing Date
JP2010199774A Expired - Fee Related JP5143876B2 (ja) 1996-10-21 2010-09-07 分散型直列制御システム
JP2012210616A Expired - Lifetime JP5607122B2 (ja) 1996-10-21 2012-09-25 分散型直列制御システム

Country Status (3)

Country Link
EP (1) EP0932959B1 (ja)
JP (5) JP4359860B2 (ja)
DE (1) DE69711904T2 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7446491B2 (en) * 2005-02-24 2008-11-04 Abb Ltd. Intelligent power management for actuators
WO2012097142A2 (en) * 2011-01-12 2012-07-19 Tait Towers, Inc. System for providing power and control signals to devices
JP6713427B2 (ja) * 2017-03-27 2020-06-24 日立オートモティブシステムズ株式会社 負荷駆動システムおよび負荷駆動方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5954349A (ja) * 1982-09-22 1984-03-29 Morii Dengiyou Kk デ−タ伝送方式
JPS6295047A (ja) * 1985-10-22 1987-05-01 Omron Tateisi Electronics Co 多重伝送装置
IT1232090B (it) * 1989-05-04 1992-01-23 Sgs Thomson Microelectronics Sistema di collegamento tra un unita di elaborazione principale e del le unita periferiche
JP2710073B2 (ja) * 1990-07-06 1998-02-10 松下電器産業株式会社 電力線搬送通信システム
JPH04213990A (ja) * 1990-12-10 1992-08-05 Seiwa Denki Kk 2線式データ収集装置
JP3308611B2 (ja) * 1992-12-02 2002-07-29 マツダ株式会社 多重伝送装置

Also Published As

Publication number Publication date
EP0932959A1 (en) 1999-08-04
JP4359860B2 (ja) 2009-11-11
JP2009159642A (ja) 2009-07-16
JP4633784B2 (ja) 2011-02-16
JP2008148340A (ja) 2008-06-26
DE69711904D1 (de) 2002-05-16
JP2010283887A (ja) 2010-12-16
EP0932959B1 (en) 2002-04-10
JP2001502864A (ja) 2001-02-27
JP5143876B2 (ja) 2013-02-13
DE69711904T2 (de) 2002-11-21
JP5607122B2 (ja) 2014-10-15
JP2013042515A (ja) 2013-02-28

Similar Documents

Publication Publication Date Title
US5841360A (en) Distributed serial control system
US7835386B2 (en) Local area network for distributing data communication, sensing and control signals
JP4355028B2 (ja) 分散型直列制御システム
CN102696162A (zh) 配电和通信系统
US6765908B1 (en) System and method for transferring packets in a “connectionless” network
WO2006098043A1 (ja) ネットワークシステム及びネットワーク接続機器
JP4449396B2 (ja) 負荷制御システム
JPH06177962A (ja) シグナリング網の管理システム
JPH11215186A (ja) ネットワークシステム
JP3285040B2 (ja) 通信システム
US20050152692A1 (en) Signal relay apparatus of optical communication system
US20060107079A1 (en) Non-interacting transmission of identification information on communication lines
EP4243353A1 (en) On-machine industrial spe network system and method
JPS62219721A (ja) ゲ−トウエイ
EP1968206A1 (en) Control signal transmission
JPH01222533A (ja) バス方式光ネットワークシステム
JP2001285506A (ja) 自律分散コントローラ
US20030031213A1 (en) Device and method for setting up standby paths in a transport network for dual homing
JPS612451A (ja) 複合ロ−カルエリアネツトワ−クの経路選択方式
JPH0936887A (ja) スタッカブルハブシステム
JP2019047388A (ja) 電力線通信システム、端末装置、プログラムおよび電力線通信システムのメンテナンス方法
JPS5910067A (ja) フアクシミリ同報通信システム
JPH09297745A (ja) 分散処理システム
JPH02211726A (ja) 衛星ネットワークのマルチキャスト同報方式
JPH05296544A (ja) 空気調和機の制御装置

Legal Events

Date Code Title Description
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090512

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20090512

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20090630

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20090730

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120807

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120807

Year of fee payment: 3

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120807

Year of fee payment: 3

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130807

Year of fee payment: 4

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees