JP4208431B2 - 記録ヘッド及び該記録ヘッドを用いた記録装置 - Google Patents

記録ヘッド及び該記録ヘッドを用いた記録装置 Download PDF

Info

Publication number
JP4208431B2
JP4208431B2 JP2001130160A JP2001130160A JP4208431B2 JP 4208431 B2 JP4208431 B2 JP 4208431B2 JP 2001130160 A JP2001130160 A JP 2001130160A JP 2001130160 A JP2001130160 A JP 2001130160A JP 4208431 B2 JP4208431 B2 JP 4208431B2
Authority
JP
Japan
Prior art keywords
recording
recording head
circuit
latch
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2001130160A
Other languages
English (en)
Other versions
JP2002321366A (ja
JP2002321366A5 (ja
Inventor
康雄 藤井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP2001130160A priority Critical patent/JP4208431B2/ja
Publication of JP2002321366A publication Critical patent/JP2002321366A/ja
Publication of JP2002321366A5 publication Critical patent/JP2002321366A5/ja
Application granted granted Critical
Publication of JP4208431B2 publication Critical patent/JP4208431B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Particle Formation And Scattering Control In Inkjet Printers (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は記録ヘッド及び該記録ヘッドを用いた記録装置に関し、特に、所定方向に配列された複数の記録素子と該記録素子を駆動するための駆動回路とが同一の素子基体上に設けられており、前記記録素子が複数のブロック毎に分割駆動されるように構成された記録ヘッド及び該記録ヘッドを用いた記録装置に関する。
【0002】
【従来の技術】
例えばワードプロセッサ、パーソナルコンピュータ、ファクシミリ等に於ける情報出力装置として、所望される文字や画像等の情報を用紙やフィルム等シート状の記録媒体に記録を行うプリンタ等の記録装置が広く使用されている。
【0003】
プリンタの記録方式としては様々な方式が知られているが、用紙等の記録媒体に非接触記録が可能である、カラー化が容易である、静粛性に富む、等の理由でインクジェット方式が近年特に注目されており、又その構成としては所望される記録情報に応じてインクを吐出する記録ヘッドを装着すると共に用紙等の記録媒体の送り方向と交差する方向に往復走査しながら記録を行なうシリアル記録方式が安価で小型化が容易などの点から一般的に広く用いられている。
【0004】
インクジェット方式におけるインクの吐出方法としては、熱エネルギーを利用してインクを吐出する方法が知られており、この場合記録ヘッドは、インク液滴を吐出する吐出口に連通する部位に発熱素子等の電気熱変換体を設け、この発熱素子に数μ秒程度の間通電することにより、インク中に気泡を発生させ、その圧力によりインク液滴を吐出して記録を行う。
【0005】
このような記録ヘッドは、多数の吐出口及び発熱素子を高密度に配置することが容易であり、これにより、高精細な画像記録を行うことができる。
【0006】
さて、このような記録ヘッドの全ての発熱素子を同時に駆動すると瞬時に流れる電流が大きくなってしまい、大きな電源容量が必要となるので、通常は、数10から数100の発熱素子を複数のブロックに分け、ブロック毎に駆動のタイミングを僅かに異ならせる時分割駆動を行うことにより、瞬時に流れる電流の値を低く押えるようにしている。
【0007】
また、多数の発熱素子を駆動するにあたり、記録ヘッドの素子基板上に発熱素子の駆動回路を内蔵し、記録ヘッドと記録装置本体との間の配線数が多くならないようにしている。この発熱素子や駆動回路を内蔵した記録ヘッド素子基板の材料(素子基体)としては、Si(シリコン)ウエハが広く用いられている。
【0008】
この素子基板上に作り込まれる回路の構成としては、様々なものがあるが、その代表的な半導体チップのレイアウト構成を図6に示す。発熱素子の駆動により吐出されるインクの供給穴600を挟み、発熱素子611/612と対になるパワートランジスタ609/610などが配置され、2列の群623/624がほぼ線対称に形成されている。
【0009】
各発熱素子611/612は、各発熱素子のブロック番号を示すブロック制御データとブロック制御信号に対応した画素データにより構成される記録信号により制御される。ブロック制御データは、ブロック番号を二値データにエンコードされている。全発熱素子数を総ブロック数で除算した値が、同時に駆動できる発熱素子数であり、画素データのビット数である。
【0010】
発熱素子の数と等しいビット数のゲート603/604、トランジスタ609/610を有し、画素データとブロック制御データのビット数分のシフトレジスタ619/620とラッチ回路617/618を設け、画素データとブロック制御データから構成される1本のシリアルデータを、記録装置との接続用端子621/622を介し、そのシフトレジスタ619/620にシリアル転送し、これをラッチ617/618でラッチし、ラッチされたブロック制御データをデコーダ615/616でのデコード結果、ラッチされた画素データ、及びブロック毎に与えられる駆動信号に対応するゲートを介してトランジスタを駆動する。また、トランジスタの駆動能力をアップさせるためにゲート電圧を上昇させる昇圧回路601/602が設けられている。
【0011】
記録装置から送出されるシリアルデータに対応した各発熱素子を駆動するための信号フローは、端子621/622→シフトレジスタ619/620→ラッチ回路617/618→DECODER615/616→配線605/606→ゲート607/608→トランジスタ609/610→発熱素子611/612の順となるが、シフトレジスタ619/620からDECODER615/616まで(これ以降、ロジック部と呼ぶ)は、ロジック部のブロック間を接続する配線の遅延によって、ロジック部での処理速度が低下しないようにするために、端子621/622の近辺に配置されている。
【0012】
【発明が解決しようとする課題】
しかしながら、上記のような従来例の記録ヘッドでは、以下のような問題がある。
【0013】
昇圧回路601/602とロジック部の半導体チップに占める配置面積が同一の場合には、ロジック部を、端子側に配置する方が、効率の良いレイアウトとなる。この場合、昇圧回路からの供給電流が小さくて済む場合、および昇圧回路を2列の群623/624で共通に使用できる場合には、昇圧回路の配置面積が小さくなるが、2列の群623/624の発熱体列の端から半導体チップの端までは、記録ヘッドに付着したインクをクリーニングするために、所定距離以上離間することが必要となるので、昇圧回路の配置面積が小さくなっても所定距離を満たさない場合には無駄なエリアが発生し、チップサイズを小さくするのが困難となる。
【0014】
その結果、記録ヘッド素子基板として用いる半導体チップの製造に際して、一枚の半導体ウエハより同時に製造することができる半導体チップの個数が、上記の無駄なエリアのために制限されてしまう。このため、記録ヘッド素子基板の製造コストを下げることが困難となり、この結果、この素子基板を使用した記録ヘッドの価格を低下することが難しいという問題が生じる。
【0015】
本発明は以上のような状況に鑑みてなされたものであり、記録ヘッド素子基板の面積を小さくして記録ヘッドの価格を下げることのできる記録ヘッド及び該記録ヘッドを用いた記録装置を提供することを目的とする。
【0016】
【課題を解決するための手段】
上記目的を達成するために本発明の記録ヘッドは、所定方向に配列された複数の記録素子と該記録素子を駆動するための駆動回路とが同一の素子基体上に設けられており、前記記録素子が複数のブロック毎に分割駆動されるように構成された記録ヘッドであって、
各記録素子に対応した記録データ及び駆動するブロックを示す符号化されたブロックデータがシリアルに入力される入力端子と、
前記入力端子からシリアルに入力されたデータを1ビットずつ順次シフトして格納するシフトレジスタと、
前記シフトレジスタに格納されたデータを一時的に保持するラッチと、
前記ラッチに保持されたデータのうち、前記符号化されたブロックデータを復号するデコーダと、
前記ラッチから出力された記録データ、前記デコーダから出力された復号されたブロックデータ、及び前記駆動回路の駆動タイミングを規定する駆動信号の3つの信号の論理積を求めるAND回路とを備えており、
前記素子基体上において、前記記録素子の列の一端側に、前記入力端子、前記シフトレジスタ、及び前記ラッチが配置されており、前記記録素子の列の他端側に、前記デコーダが配置されている。
【0017】
また、上記目的は上記の記録ヘッドの記録素子基板及び上記記録ヘッドを用いて記録を行う記録装置によっても達成される。
【0018】
すなわち、本発明では、所定方向に配列された複数の記録素子と該記録素子を駆動するための駆動回路とが同一の素子基体上に設けられており、記録素子が複数のブロック毎に分割駆動されるように構成され、各記録素子に対応した記録データ及び駆動するブロックを示す符号化されたブロックデータがシリアルに入力される入力端子と、入力端子からシリアルに入力されたデータを1ビットずつ順次シフトして格納するシフトレジスタと、シフトレジスタに格納されたデータを一時的に保持するラッチと、ラッチに保持されたデータのうち、符号化されたブロックデータを復号するデコーダと、ラッチから出力された記録データ、デコーダから出力された復号されたブロックデータ、及び駆動回路の駆動タイミングを規定する駆動信号の3つの信号の論理積を求めるAND回路とを備えた記録ヘッドを、素子基体上に設ける際に、記録素子の列の一端側に、入力端子、シフトレジスタ、及びラッチを配置し、記録素子の列の他端側に、デコーダを配置する。
【0019】
このようにすると、デコーダをシフトレジスタやラッチが設けられる領域と分離させて配置することにより、記録素子の列の両端に設ける回路のバランスが良くなるので、全体の配置面積を減少させることができる。
【0020】
従って、1枚の半導体ウエハからの収量が増加し、記録ヘッドのコストを低減する事が出来る。
【0021】
また、配置面積が減少することにより、回路の配線長が減少し、輻射ノイズを抑えることも出来る。
【0022】
【発明の実施の形態】
以下添付図面を参照して本発明の好適な実施形態について詳細に説明する。
【0023】
なお、以下に説明する実施形態では、インクジェット記録方式を用いた記録装置としてプリンタを例に挙げ説明する。
【0024】
本明細書において、「記録」(「プリント」という場合もある)とは、文字、図形等有意の情報を形成する場合のみならず、有意無意を問わず、また人間が視覚で知覚し得るように顕在化したものであるか否かを問わず、広く記録媒体上に画像、模様、パターン等を形成する、または媒体の加工を行う場合も表すものとする。
【0025】
また、「記録媒体」とは、一般的な記録装置で用いられる紙のみならず、広く、布、プラスチック・フィルム、金属板、ガラス、セラミックス、木材、皮革等、インクを受容可能なものも表すものとする。
【0026】
更に、「インク」(「液体」と言う場合もある)とは、上記「記録(プリント)」の定義と同様広く解釈されるべきもので、記録媒体上に付与されることによって、画像、模様、パターン等の形成または記録媒体の加工、或いはインクの処理(例えば記録媒体に付与されるインク中の色剤の凝固または不溶化)に供され得る液体を表すものとする。
【0027】
また、以下に用いる「素子基体(「素子基板」と言う場合もある)」という語は、シリコン半導体からなる単なる基体を指し示すものではなく、各素子や配線などが設けられた基体を示すものである。
【0028】
更に、以下の説明で用いる「素子基体上」という表現は、単に素子基体の上を指し示すだけでなく、素子基体の表面、表面近傍の素子基体内部側をも示すものである。また、本発明でいう「作り込み(ビルトイン(built-in))」とは、別体の各素子を単に基体上に配置することを指し示している言葉ではなく、各素子を半導体回路の製造工程などによって素子基体上に一体的に形成、製造することを示すものである。
【0029】
<装置本体の概略説明>
図1は、本発明の代表的な実施の形態であるインクジェットプリンタ(以下、プリンタという)IJRAの構成の概要を示す外観斜視図である。図1において、駆動モータ5013の正逆回転に連動して駆動力伝達ギア5009〜5011を介して回転するリードスクリュー5005の螺旋溝5004に対して係合するキャリッジHCはピン(不図示)を有し、ガイドレール5003に支持されて矢印a,b方向を往復移動する。キャリッジHCには、記録ヘッドIJHとインクタンクITとを内蔵した一体型インクジェットカートリッジIJCが搭載されている。5002は紙押え板であり、キャリッジHCの移動方向に亙って記録用紙Pをプラテン5000に対して押圧する。
【0030】
5007,5008はフォトカプラで、キャリッジのレバー5006のこの域での存在を確認して、モータ5013の回転方向切り換え等を行うためのホームポジション検知器である。5016は記録ヘッドIJHの前面をキャップするキャップ部材5022を支持する部材で、5015はこのキャップ内を吸引する吸引器で、キャップ内開口5023を介して記録ヘッドの吸引回復を行う。5017はクリーニングブレードで、5019はこのブレードを前後方向に移動可能にする部材であり、本体支持板5018にこれらが支持されている。
【0031】
ブレードは、この形態でなく周知のクリーニングブレードが本例に適用できることは言うまでもない。又、5021は、吸引回復の吸引を開始するためのレバーで、キャリッジと係合するカム5020の移動に伴って移動し、駆動モータからの駆動力がクラッチ切り換え等の公知の伝達機構で移動制御される。
【0032】
これらのキャッピング、クリーニング、吸引回復は、キャリッジがホームポジション側の領域に来た時にリードスクリュー5005の作用によってそれらの対応位置で所望の処理が行えるように構成されているが、周知のタイミングで所望の動作を行うようにすれば、本例にはいずれも適用できる。
【0033】
なお、上述のように、インクタンクITと記録ヘッドIJHとは一体的に形成されて交換可能なインクカートリッジIJCを構成しても良いが、これらインクタンクITと記録ヘッドIJHとを分離可能に構成して、インクがなくなったときにインクタンクITだけを交換できるようにしても良い。
【0034】
<制御構成の説明>
次に、上述した装置の記録制御を実行するための制御構成について説明する。
【0035】
図2はプリンタIJRAの制御回路の構成を示すブロック図である。制御回路を示す同図において、1700は記録信号を入力するインタフェース、1701はMPU、1702はMPU1701が実行する制御プログラムを格納するプログラムROM、1703は各種データ(上記記録信号や記録ヘッドに供給される記録データ等)を保存しておくダイナミック型のRAMである。1704は記録ヘッド1708に対する記録データの供給制御を行うゲートアレイであり、インタフェース1700、MPU1701、RAM1703間のデータ転送制御も行う。1710は記録ヘッドIJHを搬送するためのキャリアモータ、1709は記録紙搬送のための搬送モータである。1705は記録ヘッドIJHを駆動するヘッドドライバ、1706,1707はそれぞれ搬送モータ1709、キャリアモータ1710を駆動するためのモータドライバである。
【0036】
上記制御構成の動作を説明すると、インタフェース1700に記録信号が入るとゲートアレイ1704とMPU1701との間で記録信号がプリント用の記録データに変換される。そして、モータドライバ1706、1707が駆動されると共に、ヘッドドライバ1705に送られた記録データに従って記録ヘッドIJHが駆動され、記録が行われる。
【0037】
ここでは、MPU1701が実行する制御プログラムをROM1702に格納するものとしたが、EEPROM等の消去/書き込みが可能な記憶媒体を更に追加して、インクジェットプリンタIJRAと接続されたホストコンピュータから制御プログラムを変更できるように構成することもできる。
【0038】
<記録ヘッドIJHの実施形態>
以下、上記構成のプリンタIJRAで用いられる記録ヘッドIJHの実施形態について説明する。なお、以下に説明する実施形態の記録ヘッドIJHは、記録素子として発熱素子を用い、1組64個の発熱素子を2組、計128個の発熱素子を有しており、1組64個の発熱素子は、16個ずつ4つのブロック(分割数N=16)に分割され、各ブロックそれぞれ1つの発熱素子(すなわち、4個の発熱素子)が同時に駆動される(同時駆動素子数M=4)構成となっている。
【0039】
図3は、本実施形態の記録ヘッドIJHの1組の発熱素子に対して、記録ヘッド素子基板上に作り込まれる回路の構成を示す回路図である。図3に示した回路では、発熱素子の駆動電圧供給用として電源電圧(VH)と接地電圧(GNDH)の2本と、信号線として記録データDATA、クロックCK、イネーブル信号ENB、ラッチ信号LATCHの4本が、プリンタIJRAの本体から供給される。この回路では、シフトレジスタ及びラッチ回路によって、上記4つの信号線から画素信号D1〜D4とブロック制御信号B1〜B4とを生成して、各発熱素子の駆動を制御するように構成されている。
【0040】
図3において、108はクロック信号CKに従って記録データDATAがシリアルに入力される4ビットシフトレジスタ、105はクロック信号CKに従ってシフトレジスタ108からシフト出力される記録データDATAがシリアルに入力される4ビットシフトレジスタ、106はラッチ信号LATCHに従って4ビットシフトレジスタ105に格納された4ビット分のブロック制御データをラッチする4ビットラッチ回路、109はラッチ信号LATCHに従って4ビットシフトレジスタ108に格納された4ビット分の画素データをラッチする4ビットラッチ回路である。
【0041】
また、107は、イネーブル信号ENBと4ビットラッチ回路106にラッチされた4ビットのデータ各ビットとの論理積を演算して画素信号D1〜D4を出力するAND回路であり、110は4ビットラッチ回路109から供給されるブロック制御信号B1〜B4を入力してデコードしブロック選択信号N1〜N16を発生する4−16デコーダである。
【0042】
H1〜H64は発熱素子、T1〜T64は発熱素子H1〜H64への通電を制御するパワートランジスタ、A1〜A64はパワートランジスタT1〜T64に対応して設けられているANDゲートである。このANDゲートA1〜A64には、AND回路107から出力された画素信号D1〜D4と、4−16デコーダ110から出力されたブロック選択信号N1〜N16とが入力され、両者の論理積を実行する。
【0043】
そして、ANDゲートA1〜A64からの出力が対応するパワートランジスタT1〜T64に入力され、接続された発熱素子H1〜H64の通電が制御される。すなわち、AND回路107から出力された画素信号D1〜D4と4−16デコーダ110からの出力であるブロック選択信号N1〜N16により、発熱素子の駆動のタイミング及びパルス幅が決定される。なお、イネーブル信号ENBは負論理で動作するようになっている。即ち、イネーブル信号ENBが“Low”のときに発熱素子は駆動される。
【0044】
図4は、記録ヘッド素子基板を半導体チップ上に作り込む場合のレイアウト構成を示す図である。この図に示す構成では、図3に示した回路をインク供給穴202に対してほぼ線対称に2組有している。なお、記録ヘッド素子基板の材料(素子基体)としては、従来と同様にSi(シリコン)ウエハ等が用いられる。
【0045】
221/222は、プリンタIJRA本体から記録ヘッドへ供給される信号線(記録データDATA、ラッチ信号LATCH、クロックCK、イネーブル信号ENB、電源電圧VH、接地電圧GNDH)を接続するための入力端子のエリアである。219/220は、8ビットのシフトレジスタのエリアであり、2つの4ビットシフトレジスタ105及び108により構成される。217/218は、8ビットのラッチ回路のエリアであり、2つの4ビットラッチ回路106及び109により構成される。
【0046】
215/216はAND回路107、203/204はデコーダ110、209/210は、A1〜64のANDゲート、211/212はT1〜64のパワートランジスタ、213/214はH1〜64の発熱素子の各エリアである。207/208は、D1〜4、N1〜16、B1〜4の信号線の配線エリアである。
【0047】
また、201は、パワートランジスタ211/212の駆動能力をアップさせるため、パワートランジスタのゲート電圧を、ロジック回路の駆動電圧よりも上昇させる昇圧回路のエリアである。202は、インクを裏面から発熱素子H1〜64に供給するための供給穴のエリアである。205/206は、1つの発熱素子と発熱素子に対応して設けられるパワートランジスタ及びANDゲートを含んだ駆動回路用エリアである。
【0048】
図5は、図3に示す構成の記録ヘッドIJHを駆動する際の各信号の状態を示すタイミングチャートである。クロック信号CLKの立ち上がり及び立ち下がりに同期して記録データDATAが入力される。そして、ラッチ信号LATCHが“Low”となっているタイミングでシフトレジスタ105及び108の内容がラッチ106及び109にそれぞれ保持され、イネーブル信号ENBが“Low”の期間に発熱素子が駆動されてインク滴が吐出される。
【0049】
なお、ラッチ回路109にてラッチされたデータB1〜4がデコーダ110で復号化が終わる迄の時間は、ラッチ回路のエリア217/218とデコーダのエリア203/204間の配線による遅延時間と、デコーダ110処理時間を加算した時間となるが、本実施形態ではこの時間がラッチ信号LATCHの立ち上がりからイネーブル信号ENBが立ち下がる迄の時間よりも短くなるように設定されている。このため、デコーダの配置エリアを、入力端子221/222とは反対側の昇圧回路側に配置する事が可能になっている。
【0050】
図5のタイミングチャートにおいては、わかりやすくするため、記録データDATAを4ビットシフトレジスタ108及び105にシリアル転送するデータ転送タイミングの後に、イネーブル信号ENBが“Low”となって発熱素子を駆動する駆動タイミングが来るように記載されているが、本実施形態では、データ転送タイミングと、1つ前に転送されたデータの駆動タイミングとが重複しても動作するように構成されている。このように転送タイミングと駆動タイミングとを時間的に重複させると、プリンタIJRAの記録速度を向上させる事が出来る。
【0051】
[変形例]
上記実施形態では、図4に示したように、デコーダ203/204のみを昇圧回路側に配置したが、クロック信号CLKに同期して記録データDATAが入力されてからラッチ信号LATCHの立ち上がり迄の時間内に、シフトレジスタ105/108からのデータが、ラッチ106/109に保持されるように設定されているので有れば、ラッチの配置エリアもデコーダと同様に昇圧回路側に配置しても良い。
【0052】
更に、図5に示したタイミングチャートのうち、記録データDATAの転送を発熱素子の駆動が終了した後にのみ行う場合には、図3に示した回路の4ビットラッチ回路104及び106を省略することも可能であり、それにより回路規模を更に小さくすることも可能となる。
【0053】
図5では、記録データDATAを、クロック信号CKの立ち上がりと立ち下がりの両エッジで、4ビットシフトレジスタ108及び105に取り込んでいるが、立ち上がりエッジ、または、立ち下がりエッジのみに同期して取り込んでも良い。また、シフトレジスタの構成を、クロック信号のエッジに同期して動作するフリップフロップ回路による構成から、スルーラッチで構成されるラッチ回路により構成しても良い。
【0054】
同様に、4ビットラッチ回路109及び106も、ラッチ回路による構成からフリップフロップによる構成にしても良いし、ラッチ回路のラッチ論理は、ハイスルーでも良いし、フリップフロップなら、取り込み条件を立ち上がりエッジ及び立ち下がりエッジのいずれにしても良い。
【0055】
なお、以上の構成のAND回路107の代わりに、4−16デコーダー110の出力であるブロック選択信号N1〜N16とイネーブル信号ENBとの論理積を求め、且つ、ANDゲートA1〜A64の代わりに、4−16デコーダー110の出力であるブロック選択信号N1〜N16とイネーブル信号ENBとの論理積出力と4ビットラッチ回路106の出力との論理積を求めるようにしても良い。更に、ANDゲートA1〜A64の入力端子を3つにして、4−16デコーダ110の出力であるブロック選択信号N1〜N16とイネーブル信号ENBと4ビットラッチ回路106の出力との論理積を求めるようにしても良い。
【0056】
更に、記録データDATAへの記録信号とブロック制御信号の割付は、特に限定されるものではなく、いかなるように構成しても良い。
【0057】
[他の実施形態]
以上の実施形態は、インクジェットプリンタとその記録ヘッドを例に挙げて説明したが、本発明は、インクジェット方式以外の記録方式に従って記録を行う記録ヘッド及びその記録ヘッドを用いて記録を行うプリンタにも広く適用できる。
【0058】
本発明をインクジェットプリンタに適用する場合は、特にインクジェット記録方式の中でも、インク吐出を行わせるために利用されるエネルギーとして熱エネルギーを発生する手段(例えば電気熱変換体やレーザ光等)を備え、前記熱エネルギーによりインクの状態変化を生起させる方式を用いることにより記録の高密度化、高精細化が達成できる。
【0059】
その代表的な構成や原理については、例えば、米国特許第4723129号明細書、同第4740796号明細書に開示されている基本的な原理を用いて行うものが好ましい。この方式はいわゆるオンデマンド型、コンティニュアス型のいずれにも適用可能であるが、特に、オンデマンド型の場合には、液体(インク)が保持されているシートや液路に対応して配置されている電気熱変換体に、記録情報に対応していて核沸騰を越える急速な温度上昇を与える少なくとも1つの駆動信号を印加することによって、電気熱変換体に熱エネルギーを発生せしめ、記録ヘッドの熱作用面に膜沸騰を生じさせて、結果的にこの駆動信号に1対1で対応した液体(インク)内の気泡を形成できるので有効である。
【0060】
この気泡の成長、収縮により吐出用開口を介して液体(インク)を吐出させて、少なくとも1つの滴を形成する。この駆動信号をパルス形状とすると、即時適切に気泡の成長収縮が行われるので、特に応答性に優れた液体(インク)の吐出が達成でき、より好ましい。
【0061】
このパルス形状の駆動信号としては、米国特許第4463359号明細書、同第4345262号明細書に記載されているようなものが適している。なお、上記熱作用面の温度上昇率に関する発明の米国特許第4313124号明細書に記載されている条件を採用すると、更に優れた記録を行うことができる。
【0062】
記録ヘッドの構成としては、上述の各明細書に開示されているような吐出口、液路、電気熱変換体の組み合わせ構成(直線状液流路または直角液流路)の他に熱作用面が屈曲する領域に配置されている構成を開示する米国特許第4558333号明細書、米国特許第4459600号明細書に記載された構成も本発明に含まれるものである。加えて、複数の電気熱変換体に対して、共通するスロットを電気熱変換体の吐出部とする構成を開示する特開昭59−123670号公報や熱エネルギーの圧力波を吸収する開口を吐出部に対応させる構成を開示する特開昭59−138461号公報に基づいた構成としても良い。
【0063】
更に、記録装置が記録できる最大記録媒体の幅に対応した長さを有するフルラインタイプの記録ヘッドとしては、上述した明細書に開示されているような複数記録ヘッドの組み合わせによってその長さを満たす構成や、一体的に形成された1個の記録ヘッドとしての構成のいずれでもよい。
【0064】
加えて、上記の実施形態で説明した記録ヘッド自体に一体的にインクタンクが設けられたカートリッジタイプの記録ヘッドのみならず、装置本体に装着されることで、装置本体との電気的な接続や装置本体からのインクの供給が可能になる交換自在のチップタイプの記録ヘッドを用いてもよい。
【0065】
また、以上説明した記録装置の構成に、記録ヘッドに対する回復手段、予備的な手段等を付加することは記録動作を一層安定にできるので好ましいものである。これらを具体的に挙げれば、記録ヘッドに対してのキャッピング手段、クリーニング手段、加圧あるいは吸引手段、電気熱変換体あるいはこれとは別の加熱素子あるいはこれらの組み合わせによる予備加熱手段などがある。また、記録とは別の吐出を行う予備吐出モードを備えることも安定した記録を行うために有効である。
【0066】
更に、記録装置の記録モードとしては黒色等の主流色のみの記録モードだけではなく、記録ヘッドを一体的に構成するか複数個の組み合わせによってでも良いが、異なる色の複色カラー、または混色によるフルカラーの少なくとも1つを備えた装置とすることもできる。
【0067】
以上説明した実施の形態においては、インクが液体であることを前提として説明しているが、室温やそれ以下で固化するインクであっても、室温で軟化もしくは液化するものを用いても良く、あるいはインクジェット方式ではインク自体を30°C以上70°C以下の範囲内で温度調整を行ってインクの粘性を安定吐出範囲にあるように温度制御するものが一般的であるから、使用記録信号付与時にインクが液状をなすものであればよい。
【0068】
加えて、積極的に熱エネルギーによる昇温をインクの固形状態から液体状態への状態変化のエネルギーとして使用せしめることで積極的に防止するため、またはインクの蒸発を防止するため、放置状態で固化し加熱によって液化するインクを用いても良い。いずれにしても熱エネルギーの記録信号に応じた付与によってインクが液化し、液状インクが吐出されるものや、記録媒体に到達する時点では既に固化し始めるもの等のような、熱エネルギーの付与によって初めて液化する性質のインクを使用する場合も本発明は適用可能である。
【0069】
このような場合インクは、特開昭54−56847号公報あるいは特開昭60−71260号公報に記載されるような、多孔質シート凹部または貫通孔に液状または固形物として保持された状態で、電気熱変換体に対して対向するような形態としてもよい。本発明においては、上述した各インクに対して最も有効なものは、上述した膜沸騰方式を実行するものである。
【0070】
なお、本発明は、複数の機器(例えばホストコンピュータ,インターフェース機器,リーダ,プリンタなど)から構成されるシステムに適用しても、一つの機器からなる装置(例えば、複写機,ファクシミリ装置など)に適用してもよい。
【発明の効果】
以上説明したように本発明によれば、デコーダをシフトレジスタやラッチが設けられる領域と分離させて配置することにより、記録素子の列の両端に設ける回路のバランスが良くなるので、全体の配置面積を減少させることができる。
【0071】
従って、1枚の半導体ウエハからの収量が増加し、記録ヘッドのコストを低減する事が出来る。
【0072】
また、配置面積が減少することにより、回路の配線長が減少し、輻射ノイズを抑えることも出来る。
【図面の簡単な説明】
【図1】本発明の代表的な実施の形態であるインクジェットプリンタの構成の概要を示す外観斜視図である。
【図2】図1のインクジェットプリンタの制御回路の構成を示すブロック図である。
【図3】記録ヘッドIJHの実施形態に従う記録ヘッド素子基板の回路構成を示す回路図である。
【図4】図3の回路の記録ヘッド素子基板上の配置を示すレイアウト図である。
【図5】図3に示す構成の記録ヘッドIJHの駆動タイミングを示すタイミングチャートである。
【図6】一般的な記録ヘッド素子基板上の配置を示すレイアウト図である。
【符号の説明】
105、108 シフトレジスタ
106、109 ラッチ
107 AND回路
110 4−16デコーダ
A1〜A64 ANDゲート
T1〜T64 パワートランジスタ
H1〜H64 発熱素子
201 昇圧回路用エリア
202 インク供給穴
203、204 デコーダ用エリア
205、206 駆動回路用エリア
207、208 信号線の配線エリア
209、210 ANDゲート用エリア
211、212 パワートランジスタ用エリア
213、214 発熱素子用エリア
215、216 AND回路107用エリア
217、218 ラッチ回路用エリア
219、220 シフトレジスタ用エリア
221、222 入力端子用エリア
1700 インタフェース
1701 MPU
1702 ROM
1703 RAM
1704 ゲートアレイ(G.A.)
1705 ヘッドドライバ
IJH 記録ヘッド

Claims (10)

  1. 予め定めた方向に配列された複数の記録素子と該記録素子を駆動するための駆動回路とが同一の素子基体上に設けられており、前記記録素子が複数のブロック毎に分割駆動されるように構成された記録ヘッドであって、
    各記録素子に対応した記録データ及び駆動するブロックを示す符号化されたブロックデータがシリアルに入力される入力端子と、
    前記入力端子からシリアルに入力されたデータを1ビットずつ順次シフトして格納するシフトレジスタと、
    前記シフトレジスタに格納されたデータを一時的に保持するラッチと、前記ラッチに保持されたデータのうち、前記符号化されたブロックデータを復号するデコーダと、
    前記ラッチから出力された記録データ、前記デコーダから出力された復号されたブロックデータ、及び前記駆動回路の駆動タイミングを規定する駆動信号の3つの信号の論理積を求めるAND回路とを備えており、
    前記素子基体上において、前記記録素子の列の一端側に、前記入力端子、前記シフトレジスタ、及び前記ラッチが配置されており、前記記録素子の列の他端側に、前記デコーダが配置されていることを特徴とする記録ヘッド。
  2. 前記AND回路が、前記3つの信号のうち2つの信号の論理積を求める第1のANDゲートと、該第1のANDゲートの出力と前記3つの信号のうちの残りの信号との論理積を求める第2のANDゲートとを有することを特徴とする請求項1に記載の記録ヘッド。
  3. 前記AND回路が、3入力のANDゲートを有することを特徴とする請求項1に記載の記録ヘッド。
  4. 前記記録素子の列、前記駆動回路、前記入力端子、前記シフトレジスタ、前記ラッチ、前記デコーダ及び前記AND回路の組を2組備えており、2つの組が前記素子基体上に線対称に配置されていることを特徴とする請求項1から3のいずれか1項に記載の記録ヘッド。
  5. 前記駆動回路の駆動能力を向上させるべく、前記駆動回路に昇圧した電圧を供給する昇圧回路を、前記2つの記録素子列に共通に備えており、該昇圧回路が前記他端側に配置されていることを特徴とする請求項4に記載の記録ヘッド。
  6. インクを吐出して記録を行うインクジェット記録ヘッドであることを特徴とする請求項1から5のいずれか1項に記載の記録ヘッド。
  7. 熱エネルギーを利用してインクを吐出する記録ヘッドであって、前記記録素子はインクに与える熱エネルギーを発生するための電気熱変換体を有していることを特徴とする請求項6に記載の記録ヘッド。
  8. 予め定めた方向に配列された複数の記録素子と該記録素子を駆動するための駆動回路とが同一の素子基体上に設けられており、前記記録素子が複数のブロック毎に分割駆動されるように構成された記録ヘッド素子基板であって、
    各記録素子に対応した記録データと、駆動するブロックを示す符号化されたブロックデータとがシリアルに入力される入力端子と、
    前記入力端子からシリアルに入力されたデータを1ビットずつ順次シフトして格納するシフトレジスタと、
    前記シフトレジスタに格納されたデータを一時的に保持するラッチと、
    前記ラッチに保持されたデータのうち、前記符号化されたブロックデータを復号するデコーダと、
    前記ラッチから出力された記録データ、前記デコーダから出力された復号されたブロックデータ、及び前記駆動回路の駆動タイミングを規定する駆動信号の3つの信号の論理積を求めるAND回路とを備えており、
    前記素子基体上において、前記記録素子の列の一端側に、前記入力端子、前記シフトレジスタ、及び前記ラッチが配置されており、前記記録素子の列の他端側に、前記デコーダが配置されていることを特徴とする記録ヘッド素子基板。
  9. 請求項1から7のいずれか1項に記載の記録ヘッドを用いて記録を行なう記録装置。
  10. 前記入力端子へ信号を入力している期間と、前記駆動回路を駆動する期間との少なくとも一部が重複するように、前記記録ヘッドへの入力信号を制御することを特徴とする請求項9に記載の記録装置。
JP2001130160A 2001-04-26 2001-04-26 記録ヘッド及び該記録ヘッドを用いた記録装置 Expired - Fee Related JP4208431B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001130160A JP4208431B2 (ja) 2001-04-26 2001-04-26 記録ヘッド及び該記録ヘッドを用いた記録装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001130160A JP4208431B2 (ja) 2001-04-26 2001-04-26 記録ヘッド及び該記録ヘッドを用いた記録装置

Publications (3)

Publication Number Publication Date
JP2002321366A JP2002321366A (ja) 2002-11-05
JP2002321366A5 JP2002321366A5 (ja) 2006-02-09
JP4208431B2 true JP4208431B2 (ja) 2009-01-14

Family

ID=18978584

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001130160A Expired - Fee Related JP4208431B2 (ja) 2001-04-26 2001-04-26 記録ヘッド及び該記録ヘッドを用いた記録装置

Country Status (1)

Country Link
JP (1) JP4208431B2 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4612807B2 (ja) * 2004-06-07 2011-01-12 キヤノン株式会社 液体吐出用ヘッドおよびそれを用いた記録装置
JP5014048B2 (ja) * 2006-10-04 2012-08-29 キヤノン株式会社 素子基板及び該素子基板を使用した記録ヘッド、ヘッドカートリッジ、記録装置
JP5202394B2 (ja) * 2009-03-06 2013-06-05 富士フイルム株式会社 液滴吐出ヘッド及び液滴吐出装置

Also Published As

Publication number Publication date
JP2002321366A (ja) 2002-11-05

Similar Documents

Publication Publication Date Title
JP4353526B2 (ja) 記録ヘッドの素子基体及び該素子基体を有する記録ヘッド
JP5330572B2 (ja) 素子基板及び該素子基板を使用した記録ヘッド、ヘッドカートリッジ、記録装置
JP4666818B2 (ja) 記録ヘッド、記録ヘッドカートリッジ及びその記録装置
JP3352331B2 (ja) 記録ヘッド用基板、記録ヘッド、ヘッドカートリッジ及びその記録ヘッドを用いた記録装置
JP4194313B2 (ja) 記録ヘッド
JP4859213B2 (ja) 記録ヘッドの素子基体、記録ヘッド、記録装置
US6629742B2 (en) Printhead, printing apparatus using printhead, printhead cartridge, and printing element substrate
JP4208432B2 (ja) 記録ヘッド及び該記録ヘッドを用いた記録装置
JP5019641B2 (ja) 記録ヘッドの素子基体、記録ヘッド、記録ヘッドカートリッジ、及び記録装置
JP4546102B2 (ja) 記録ヘッド基板、その記録ヘッド基板を用いた記録ヘッド、その記録ヘッドを備えた記録装置、及びその記録ヘッドを含むヘッドカートリッジ
JP4208431B2 (ja) 記録ヘッド及び該記録ヘッドを用いた記録装置
JPH1034898A (ja) 記録ヘッド及びその記録ヘッドを用いた記録装置
JP4018404B2 (ja) インクジェット記録ヘッド、当該インクジェット記録ヘッドを用いた記録装置、記録ヘッドカートリッジ及び素子基板
US7328957B2 (en) Liquid discharging head and recording apparatus using the same
JPH09327914A (ja) 記録ヘッド及びその記録ヘッドを用いた記録装置
EP1116587B1 (en) Printing apparatus and printing method
JP3997217B2 (ja) インクジェット記録ヘッド用基板と駆動制御方法、インクジェット記録ヘッド及びインクジェット記録装置
JP3517612B2 (ja) インクジェット記録ヘッド及び記録装置
JP2001246751A (ja) 記録ヘッド、該記録ヘッドを備えた記録装置および記録ヘッドの駆動方法
JP2004066601A (ja) 記録ヘッドとその記録ヘッドを用いた記録装置
JP4328475B2 (ja) 記録装置
JPH10166583A (ja) 記録ヘッド、その記録ヘッドカートリッジ、及び、その記録ヘッドを用いた記録装置
JP2009125943A (ja) 液体吐出用ヘッド及びその制御方法、及び記録装置
JP5014048B2 (ja) 素子基板及び該素子基板を使用した記録ヘッド、ヘッドカートリッジ、記録装置
JP3792926B2 (ja) 記録装置及び記録制御方法

Legal Events

Date Code Title Description
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20051214

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20051214

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20080918

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20081006

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20081021

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111031

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111031

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121031

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131031

Year of fee payment: 5

LAPS Cancellation because of no payment of annual fees