JP4192662B2 - 電子制御装置 - Google Patents

電子制御装置 Download PDF

Info

Publication number
JP4192662B2
JP4192662B2 JP2003110422A JP2003110422A JP4192662B2 JP 4192662 B2 JP4192662 B2 JP 4192662B2 JP 2003110422 A JP2003110422 A JP 2003110422A JP 2003110422 A JP2003110422 A JP 2003110422A JP 4192662 B2 JP4192662 B2 JP 4192662B2
Authority
JP
Japan
Prior art keywords
interrupt
program
data
storage area
stored
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2003110422A
Other languages
English (en)
Other versions
JP2004318403A (ja
Inventor
恵司 佐々木
忠治 西村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Denso Corp
Original Assignee
Denso Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Denso Corp filed Critical Denso Corp
Priority to JP2003110422A priority Critical patent/JP4192662B2/ja
Publication of JP2004318403A publication Critical patent/JP2004318403A/ja
Application granted granted Critical
Publication of JP4192662B2 publication Critical patent/JP4192662B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Description

【0001】
【発明の属する技術分野】
本発明は、車両の所定箇所の制御に用いるデータの記憶される書き換え可能な記憶装置を含む1乃至複数の記憶装置を備える電子制御装置に関する。
【0002】
【従来の技術】
この種の電子制御装置としては、例えば上記書き換え可能な記憶装置として電気的書き換え可能な不揮発性メモリ(EEPROM)の一種であるフラッシュメモリを用いたものが提案されている。こうした電子制御装置は、一旦製品として出荷した後に、同電子制御装置に信号線を接続することで車両の所定箇所の制御に用いるプログラムや制御値等のデータを簡易に書き換えることができるため、利便性の点で優れたものとなっている。
【0003】
こうした電子制御装置にあっても、車両の所定箇所の制御時と上記データの書き換え時との双方において、各種割り込み処理が用いられる。以下、これについて詳述する。
【0004】
図10に示す電子制御装置200は、フラッシュメモリ210と、各種演算を行う中央処理装置220と、インターフェース230とを備えている。ここで、フラッシュメモリ210は、一括してデータが消去される記憶領域の単位であるセクタを複数備えている。そして、特に第1のセクタAには、割り込みベクタ211や、書き換え時の割り込み処理を記述する割り込みプログラム212、上記データの書き換えに関する処理を記述するプログラムのうち上記割り込みプログラム212以外のプログラムである書き換えプログラム213が記憶されている。一方、第2のセクタBには、車両の所定箇所の制御時の割り込みプログラム216や、同通常の各種制御にかかる処理を記述するプログラムのうち上記割り込みプログラム216以外のプログラムであるアプリケーション217が記憶されている。
【0005】
上記構成において、第2のセクタBに記憶されているデータの書き換えを行う際、電子制御装置200による上記データの受信処理のレスポンスの向上を図るべく、通信割り込みが用いられる。すなわち、上記割り込みベクタ211は、各種割り込み要求のそれぞれに応じて各割り込み要求に対応する各プログラムを指定するアドレスデータからなるものであり、これにより、上記通信割り込みに際しても通信にかかる割り込み処理を記述するプログラムを指定する。
【0006】
すなわち、書き換え時においては書き換えデータがデータ端子taから取り込まれるのに先立って割り込み要求信号が割り込み端子tbに入力されることをトリガとして、割り込みベクタ211のうち割り込みプログラム212を指定するアドレスが読み出される。また、制御時においては中央処理装置220において用いられる各種データがデータ端子tcから取り込まれるのに先立って割り込み要求信号が割り込み端子tdに入力されることをトリガとして、割り込みベクタ211のうち割り込みプログラム216を指定するアドレスが読み出される。
【0007】
ところで、図10に示したように上記データの書き換えのためのデータ端子ta及び通信割り込み要求に関する信号を受信する割り込み端子tbを同データの書き換えのための専用のハードウェア手段として構成する場合、部品点数の増加を招くこととなる。特に、上記電子制御装置にあっては、車両の所定箇所の制御時には上記データの書き換えの処理は行われないため、こうした書き換え時のために上記制御時とは別の部材を備えることは部品点数の増加を招くため好ましくない。ただし、上記データの書き換え時の通信割り込み要求に関する信号を受信する割り込み端子tbを制御時に用いる割り込み端子tdと併用すると、上記データの書き換え時と制御時とでは実行される割り込み処理が異なるために、割り込みベクタ211によっていずれかの割り込み処理を適切に呼び出すことができない。
【0008】
そこで従来は、例えば下記特許文献1に見られるように、上記データの書き換え時に使用する割り込みベクタと制御時に用いる割り込みベクタとをフラッシュメモリの各別の記憶領域に配置するとともに、データの書き換え時と制御時とで割り込み要求に対して用いる割り込みベクタを切り替えるものも提案されている。これによれば、上記データの書き換え時の通信割り込み要求に関する信号を受信する端子を制御時に用いる端子と併用する場合であれ、同データの書き換え時と制御時とで各別の割り込み処理を行うことができるようになる。
【0009】
【特許文献1】
特開2001−282563号公報
【0010】
【発明が解決しようとする課題】
ところで、上記電子制御装置では、割り込みベクタを切り替える専用のハードウェア手段を備えることが必要となる。このため、上記電子制御装置では、書き換え時と車両の所定箇所を制御する制御時とで部品を共通化することによる部品点数の削減の効果は、割り込みベクタを切り替える専用のハードウェア手段を設けることによる部品点数の増加の効果によって相殺されることにもなりかねない。
【0011】
なお、通信割り込みに限らず、書き換え可能な記憶装置に車両の所定箇所の制御に用いるデータの記憶される電子制御装置にあっては、データの書き換え時の割り込み処理と制御時の割り込み処理との各プログラムを起動させるトリガ信号を共有することが困難なこうした実情も概ね共通したものとなっている。
【0012】
本発明は、上記実情に鑑みてなされたものであり、その目的は、データの書き換え時の割り込み処理と制御時の割り込み処理との各プログラムを起動させるトリガ信号を簡易に共有させることのできる電子制御装置を提供することにある。
【0013】
【課題を解決するための手段】
こうした目的を達成すべく、請求項1記載の電子制御装置では、車両の所定箇所の制御に用いるデータが記憶される記憶装置であって、データの書き換え時においてもデータが書き換えられない第1の記憶領域とデータの書き換え時にデータが書き換えられる第2の記憶領域とが含まれる記憶装置を備える電子制御装置において、前記データの書き換え時であるか前記車両の所定箇所の制御時であるかについての情報である状況情報が当該制御装置の中央処理装置内のレジスタにセットされるとともに、前記記憶装置には前記第1の記憶領域に、割り込み要求に際してその割り込み処理の実行先を指定する割り込みベクタと、該割り込みベクタによって起動されてデータの書き換え時に用いる割り込みプログラム及び制御時に用いる割り込みプログラムのいずれかを前記レジスタにセットされた状況情報に基づき選択的に起動する起動プログラムとが少なくとも記憶され、割り込み発生時には、前記割り込みベクタを通じて前記起動プログラムが起動され、該起動プログラムによる前記状況情報の参照のもとに、前記データの書き換え時であれば、第1の記憶領域に記憶されている割り込みプログラムが実行され、前記データの書き換え時でなければ、第2の記憶領域に記憶されている割り込みプログラムが実行されるようにした。
【0014】
上記構成では、共通のトリガ信号に対応した割り込みベクタによって実際の割り込み処理ではなく、起動プログラムが起動される。この起動プログラムは、上記状況情報に基づき、前記データの書き換え時であれば、第1の記憶領域に記憶されている割り込みプログラムを実行し、前記データの書き換え時でなければ、第2の記憶領域に記憶されている割り込みプログラムを実行する。このため、前記書き換え時に用いる割り込みプログラムと前記制御時に用いる割り込みプログラムとで、トリガ信号を簡易に共有させることができる。
【0015】
なおこの請求項1記載の電子制御装置は、
A.請求項2記載の電子制御装置によるように、前記第1の記憶領域には前記書き換え時に用いる割り込みプログラムのアドレス情報を有する書き換え用の割り込みテーブルが記憶されるとともに、前記第2の記憶領域には前記制御時に用いる割り込みプログラムのアドレス情報を有する制御用の割り込みテーブルが記憶されており、前記起動プログラムは、その起動に伴い、前記状況情報の参照のもとに、前記データの書き換え時であれば、前記書き換え用の割り込みテーブルにあるアドレス情報を取得して前記第1の記憶領域に記憶されている割り込みプログラムを起動し、前記データの書き換え時でなければ、前記制御用の割り込みテーブルにあるアドレス情報を取得して前記第2の記憶領域に記憶されている割り込みプログラムを起動する構成。
B.請求項3記載の電子制御装置によるように、前記第1の記憶領域には前記書き換え時に用いる割り込みプログラムにジャンプする旨の命令からなる書き換え用の割り込みテーブルが記憶されるとともに、前記第2の記憶領域には前記制御時に用いる割り込みプログラムにジャンプする旨の命令からなる制御用の割り込みテーブルが記憶されており、前記起動プログラムは、その起動に伴い、前記状況情報の参照のもとに、前記データの書き換え時であれば、前記書き換え用の割り込みテーブルのジャンプ命令に基づいて前記第1の記憶領域に記憶されている割り込みプログラムを起動し、前記データの書き換え時でなければ、制御用の割り込みテーブルのジャンプ命令に基づいて前記第2の記憶領域に記憶されている割り込みプログラムを起動する構成。
としてもよい。これにより、書き換え時に用いる割り込みプログラムと制御時に用いる割り込みプログラムとのいずれかを選択的に起動させるための手段を簡易に構成することができるようになる。
【0018】
また、請求項4記載の電子制御装置では、前記記憶装置を、複数のメモリセルからなる記憶領域であるセクタ毎にデータの消去を一括して行う不揮発性メモリとして構成し、それらセクタのうちの一つが前記第1の記憶領域として、同セクタに前記割り込みベクタ及び前記起動プログラムを記憶するようにした。
【0019】
上記構成では、車両の所定箇所の制御に用いられるデータが不揮発性メモリに記憶されているために、これらを好適に維持しつつも同データの書き換えを簡易に行うことができる。また、割り込みベクタや起動プログラムについても、不揮発性メモリに記憶されているために、これらを好適に維持することができる。更に、これら割り込みベクタや起動プログラムがデータの記憶されるセクタとは別のセクタに記憶されているために、データの書き換え時であっても、割り込み処理を好適に行うことができる。
【0024】
【発明の実施の形態】
(第1の実施形態)
以下、本発明にかかる電子制御装置の第1の実施形態を図面を参照しつつ説明する。
【0025】
図1に、本実施形態にかかる電子制御装置の全体構成を示す。
同図1に示されるように、電子制御装置100は、フラッシュメモリ110と、車両の所定箇所の各種制御や演算等を行う中央処理装置120と、インターフェース130とを備えている。
【0026】
ここで、フラッシュメモリ110は、複数のメモリセルからなる記憶領域であるセクタ毎にデータの消去を一括して行う不揮発性メモリであり、且つこのセクタを複数(図中、第1のセクタA、第2のセクタBと例示)備えている。ここで、第2のセクタBには、車両の所定箇所にかかる各種制御や演算等を行うプログラムや制御値等のデータが記憶されている。また、第1のセクタAには、上記データの書き換え時においても、書き換えられないプログラム等が記憶されている。
【0027】
詳しくは、第1のセクタAには、割り込みベクタ111や、上記データの書き換え時の割り込み処理を記述する割り込みプログラム112、同データの書き換えにかかる処理を記述するプログラムのうち上記割り込みプログラム112以外のプログラムである書き換えプログラム113等が記憶されている。
【0028】
一方、第2のセクタBには、車両の所定箇所の制御時の割り込み処理を記述する割り込みプログラム116や、同所定箇所の制御に用いるプログラムのうち上記割り込みプログラム116以外のプログラムや制御値等、各種データからなるアプリケーション117を備えている。
【0029】
ここで、本実施形態にかかる割り込み処理について更に詳述する。
図2(a)に上記第1のセクタAの割り込みプログラム112の構成を、また、図2(b)に第2のセクタBの割り込みプログラム116の構成を示す。
【0030】
図2(a)に示すように、割り込みプログラム112は、割り込みプログラムA1〜Akまでの「k」個のプログラムからなる。これら各割り込みプログラムA1〜Akは、トリガ信号1〜kによって起動される。
【0031】
一方、図2(b)に示すように、割り込みプログラム116は、割り込みプログラムB1〜Bmと割り込みプログラムB(k+1)〜Boとの「m+o−k」個のプログラムからなる。これら各割り込みプログラムB1〜Bmと割り込みプログラムB(k+1)〜Boとは、それぞれトリガ信号1〜mとトリガ信号(k+1)〜oとによって起動される。
【0032】
同図2において、トリガ信号1〜mについては書き換え時と制御時とで共有されており、トリガ信号(m+1)〜kは書き換え時専用、トリガ信号(k+1)〜oは制御時専用となっている。このように、本実施形態では、書き換え時と制御時とで複数のトリガ信号1〜mを共有している。
【0033】
ここで例えばトリガ信号1は、先の図1に示すデータ通信端子TAへのデータの入力に先立って割り込み受信端子TBに割り込み要求信号が入力されることで発生する割り込みのトリガ信号となっている。すなわち、データの書き換え時には、上記データ通信端子TAを介して書き換えのためのデータが入力されるに先立ち、割り込み受信端子TBにその旨の割り込み要求信号が入力される。また、制御時には、例えば電子制御装置100とは別の電子制御装置からのデータがデータ通信端子TAを介して入力されるに先立ち、割り込み受信端子TBにその旨の割り込み要求信号が入力される。
【0034】
上述のように書き換え時と制御時とで複数のトリガ信号1〜mを共有する場合、書き換え時と制御時とで共有されるトリガ信号1〜mに対応した部分については、上記割り込みベクタ111によって所望のプログラムを指定することができない。すなわち、例えばトリガ信号1に割り込みプログラムA1と割り込みプログラムB1とが対応しているため、いずれかのプログラムを指定することはできない。そこで、本実施形態では、先の図1に示す以下の構成を用いて所望のプログラムを指定するようにする。
【0035】
上記フラッシュメモリ110の第1のセクタAには、書き換え時と制御時とで共有されるトリガ信号に対応して割り込みプログラムメイン114が記憶されている。この割り込みプログラムメイン114は、書き換え時に用いる割り込みプログラム112と制御時に用いる割り込みプログラム116とのいずれかを起動するプログラムである。
【0036】
詳しくは、上記割り込みプログラムメイン114は、図3に示すように、書き換え時と制御時とで共有される上記各トリガ信号1〜mに対応した複数のプログラムからなる。すなわち、各トリガ信号1〜mと割り込みプログラムメインM1〜Mmとがそれぞれ対応している。そして、これら各割り込みプログラムメインM1〜Mmは、それぞれ割り込みプログラムA1〜Am又はB1〜Bmのいずれかを起動する。すなわち、例えば割り込みプログラムメインM1は、割り込みプログラムA1又は割り込みプログラムB1のいずれかを起動する。
【0037】
そして、これら割り込みプログラムメイン114内の各割り込みプログラムメインM1〜Mmによる書き換え時に用いる割り込みプログラム112と制御時に用いる割り込みプログラム116とのいずれかの選択は、書き換え時であるか制御時であるかを指示する状況情報に基づいて行う。この状況情報は、中央処理装置120内にあって同状況情報を記憶する専用のレジスタ121に記憶される。
【0038】
具体的には、上記各割り込みプログラムメインM1〜Mmは、割り込みプログラムA1〜Am又はB1〜Bmのいずれかの指定を、先の図1に示す第1のセクタAの割り込みテーブル115又は第2のセクタBの割り込みテーブル118のいずれかを参照することで行う。図4(a)に割り込みテーブル115の構成を、また図4(b)に割り込みテーブル118の構成を示す。
【0039】
同図4(a)に示されるように、割り込みテーブル115は、上記各トリガ信号1〜mに対応した割り込みプログラム112内の各プログラム(割り込みプログラムA1〜Am)のアドレスデータを有する。一方、同図4(b)に示されるように、割り込みテーブル118は、上記各トリガ信号1〜mに対応した割り込みプログラム116内の各プログラム(割り込みプログラムB1〜Bm)のアドレスデータを有する。したがって、割り込みプログラムメインM1〜Mmでは、上記状況情報に基づき割り込みプログラムA1〜Amのいずれか、又は割り込みプログラムB1〜Bmのいずれかのアドレスデータを取得し、これを起動することができる。
【0040】
こうした構成を前提として、先の図1に示した割り込みベクタ111を、図5に示すように構成する。
すなわち、トリガ信号(m+1)〜kに対応した部分については、上記割り込みベクタ111は、上記割り込みプログラム112内の対応する割り込みプログラムA(m+1)〜Akを指定するものとなっている。また、トリガ信号(k+1)〜oに対応した部分については、上記割り込みベクタ111は、割り込みプログラム116内の対応する割り込みプログラムB(k+1)〜Boを指定するものとなっている。このように、本実施形態においても、書き換え時と制御時とでトリガ信号が共有されない割り込みプログラムの起動に際しては、先の図1に示した割り込みベクタ111は、当該トリガ信号によって発生する割り込み処理を記述したプログラムを指定する。
【0041】
これに対し、本実施形態では、トリガ信号1〜mに対応した部分については、上記割り込みプログラムM1〜M2のいずれかを指定する。
ここで、実際にトリガ信号i(1≦i≦m)に対応した割り込み処理が発生した場合の電子制御装置100の処理について、更に説明する。
【0042】
まず、電子制御装置100がリセットされたとき、上記レジスタ121にデータの書き換え時であるか制御時であるかについての状況情報にかかるデータを書き込む。これは、例えば電子制御装置100内に専用に書き換え時であるか制御時であるかを指定する入力端子を備えるなどすることで実現することができる。すなわち、これにより中央処理装置120では、データの書き換え時であるか制御時であるかを把握することができる。
【0043】
そして、中央処理装置120では、専用のレジスタ121に状況情報を有するデータを書き込む。こうした専用のレジスタ121にあっては、ランダムアクセスメモリ等へのデータの書き込みよりも処理量の多い所定の書き込み手順に従う必要がある。このため、状況情報をこうした専用のレジスタ121に記憶することで、不正なデータに書き換わる可能性の低減が図られることとなる。
【0044】
こうしてレジスタ121に状況情報にかかるデータが記憶された後、割り込みが発生すると、以下の態様にて割り込み処理を行う。
図6は、割り込みプログラムメインMiに記述されている処理の手順である。この処理は、トリガ信号iに対応する割り込みベクタ111によって割り込みプログラムメインMiが指定されたときに、上記中央処理装置120によって実行される。
【0045】
この一連の処理においては、まずステップS10に示すように、状況情報が制御時である旨を指示しているか否かを判断する。そして、制御時でない旨判断されると、ステップS11に移行し、上記第1のセクタAの割り込みテーブル115へアクセスする。すなわち、図7(a1)に例示するように、状況情報にかかるデータが「0x00」であることをもって、割り込みテーブル115のうち、割り込みベクタによって指定されるアドレス(図中、「0x1002」と例示)にアクセスする。
【0046】
そして、ステップS13においては、選択された割り込みテーブルを参照して割り込みプログラムのアドレスデータを取得する。すなわち、ここでは、図7(b1)に示されるように、上記アクセスしたアドレスに記憶されている割り込みプログラムのアドレスデータ(図中、「0x4600」と例示)を取得する。
【0047】
こうして割り込みプログラムのアドレスデータが取得されると、ステップS14においてこの取得されたアドレスデータによって指定される割り込みプログラムを起動する(図7(c1))。
【0048】
一方、ステップS10において制御時である旨判断されると、ステップS12に移行し、上記第2のセクタBの割り込みテーブル118へアクセスする。すなわち、図7(a2)に例示するように、状況情報にかかるデータが「0x01」であることをもって、割り込みテーブル118のうち、割り込みベクタによって指定されるアドレス(図中、「0xa002」と例示)にアクセスする。
【0049】
そして、ステップS13においては、選択された割り込みテーブルを参照して割り込みプログラムのアドレスデータを取得する。すなわち、ここでは、図7(b2)に示されるように、上記アクセスしたアドレスに記憶されている割り込みプログラムのアドレスデータ(図中、「0xf510」と例示)を取得する。
【0050】
こうして割り込みプログラムのアドレスが取得されると、ステップS14においてこの取得されたアドレスによって指定される割り込みプログラムを起動する(図7(c1))。
【0051】
なお、ステップS14の処理が終了すると、この一連の処理を一旦終了する。このように本実施形態によれば、共通のトリガ信号1〜mに対応した割り込みベクタによって実際の割り込みプログラムではなく、割り込みプログラムメインM1〜Mmが起動される。この割り込みプログラムメインM1〜Mmは、上記状況情報に基づき、書き換え時に用いる割り込みプログラムA1〜Amと制御時に用いる割り込みプログラムB1〜Bmとのいずれかを選択的に起動する。このため、書き換え時に用いる割り込みプログラムA1〜Amと制御時に用いる割り込みプログラムB1〜Bmとで、トリガ信号を簡易に共有させることができる。
【0052】
以上詳述した本実施形態によれば、以下の効果が得られるようになる。
(1)共通のトリガ信号1〜mに対応した割り込みベクタによって割り込みプログラムメインM1〜Mmを起動するようにした。このため、書き換え時に用いる割り込みプログラムA1〜Amと制御時に用いる割り込みプログラムB1〜Bmとで、トリガ信号を簡易に共有させることができる。
【0053】
(2)割り込みテーブル115と制御時の割り込みテーブル118とを備えた。これにより、書き換え時に用いる割り込みプログラム112と制御時に用いる割り込みプログラム116とのいずれかを選択的に起動させるための割り込みプログラムメイン114を簡易に構成することができるようになる。
【0054】
(3)割り込みベクタ111や割り込みプログラムメイン114がアプリケーション117の記憶されるセクタとは別のセクタに記憶されているために、データの書き換え時であっても、割り込み処理を好適に行うことができる。
【0055】
(4)状況情報を中央処理装置120内の専用のレジスタ121に記憶することで、不正なデータに書き換わる可能性を好適に抑制することができるようになる。
【0056】
(第2の実施形態)
次に、本発明にかかる電子制御装置の第2の実施形態について、先の第1の実施形態との相違点を中心に図面を参照しつつ説明する。なお、本実施形態においては、先の第1の実施形態の部材と同一の部材のみならず、対応する部材にも便宜上同一の符号を付した。
【0057】
上記第1の実施形態では、割り込みテーブルを、割り込みプログラムのアドレスデータを有する構成とした。これに対し、本実施形態では、図8に示すように、割り込みテーブルを割り込みプログラムにジャンプする旨の命令にて構成する。
【0058】
図8(a)は、第1のセクタAの割り込みテーブル115であり、図8(b)は第2のセクタBの割り込みテーブル118である。これら各割り込みテーブルはそれぞれ、第1のセクタAの割り込みプログラムA1〜Amへジャンプする旨の命令と第2のセクタBの割り込みプログラムB1〜Bmへジャンプする旨の命令とからなる。
【0059】
こうした構成において、各トリガ信号1〜mに対応して割り込みプログラムメインM1〜Mmが起動されると、割り込みプログラムメインM1〜Mmでは、状況情報に基づき対応する割り込みテーブル115又は割り込みテーブル118にアクセスする。そしてこのアクセスに伴い、割り込みプログラムA1〜Am又は割り込みプログラムB1〜Bmのうちの対応する割り込みプログラムが起動される。
【0060】
以上説明した本実施形態によっても先の第1の実施形態の上記(1)〜(4)の効果と同様の効果を得ることができる。
(第3の実施形態)
次に、本発明にかかる電子制御装置の第3の実施形態について、先の第1の実施形態との相違点を中心に図面を参照しつつ説明する。なお、本実施形態において先の第1の実施形態の部材と同一の部材には便宜上同一の符号を付した。
【0061】
上記第1の実施形態では、割り込みテーブル115や、割り込みプログラム112、書き換えプログラム113を、フラッシュメモリ110の第1のセクタAに記憶した。これに対し、本実施形態では、図9に示すように、制御時に各種制御に用いられるデータを一旦記憶するランダムアクセスメモリ(RAM)140の記憶領域を用いて、書き換え時にこれら割り込みテーブル115や、割り込みプログラム112、書き換えプログラム113を記憶する。
【0062】
すなわち、書き換え時において、例えばデータ通信端子TAを介するなどして割り込みテーブル115や、割り込みプログラム112、書き換えプログラム113をRAM140にダウンロードする。これにより、フラッシュメモリ110に記憶されるデータのうち書き換え時のみに用いるデータ量を好適に削減することができる。
【0063】
以上説明した本実施形態によれば、先の第1の実施形態の上記(1)〜(4)の効果に加えて更に以下の効果が得られるようになる。
(5)書き換え時、割り込みテーブル115や、割り込みプログラム112、書き換えプログラム113をRAM140に記憶するようにすることで、フラッシュメモリ110に記憶されるデータのうち書き換え時のみに用いるデータ量を好適に削減することができる。
【0064】
なお、上記各実施形態は、以下のように変更して実施してもよい。
・上記第1の実施形態では、割り込みテーブルを、各割り込みプログラムのアドレスデータを有して構成したが、割り込みプログラムメインでアドレスデータを算出することのできるデータ等、アドレス情報を有して構成するようにしてもよい。これによっても、割り込みプログラムメインでは、アドレス情報から対応する割り込みプログラムのアドレスを算出することで同割り込みプログラムにアクセスすることができる。
【0065】
・上記第3の実施形態において、書き換え時にRAM140に記憶するデータとしては、割り込みテーブル115及び割り込みプログラム112及び書き換えプログラム113に限らない。例えば割り込みプログラム112のみ等、割り込みテーブル115及び割り込みプログラム112及び書き換えプログラム113の少なくとも1つのみでもよい。
【0066】
・上記各実施形態では、割り込みベクタを、割り込みプログラム112、116や割り込みプログラムメイン114のアドレスデータを有する構成としたが、これらへジャンプする旨の命令を有して構成してもよい。
【0067】
・状況情報を記憶する記憶装置としては、上記中央処理装置120内の専用のレジスタ121に限らない。
・割り込みベクタによって起動されるプログラムであって、且つ書き換え時に用いる割り込みプログラムと制御時に用いる割り込みプログラムとのいずれかを状況情報に基づき選択的に起動する起動プログラムとしては、上記割り込みプログラムメインに限らない。例えば割り込みテーブルを参照することなく、直接対応する割り込みプログラムにアクセスする構成としてもよい。また、各トリガ信号1〜mに対応した各別の起動プログラムを備える代わりに、これら各トリガ信号1〜mに応じて起動される単一の起動プログラムと、トリガ信号1〜mのうちのいずれが生じたのかを示す情報を記憶する記憶装置とを備えるようにしてもよい。
【0068】
・割り込みベクタや割り込みプログラムメインをフラッシュメモリに記憶する代わりに、例えば読み出し専用メモリ(ROM)等の記憶装置に記憶してもよい。
【0069】
・車両の所定箇所の制御に用いるデータの記憶される書き換え可能な記憶装置としては、上記フラッシュメモリに限らず、任意の不揮発性メモリ等、任意の記憶装置であってもよい。こうした場合であれ、共通のトリガ信号に対応して制御時と書き換え時とで異なる割り込みプログラムを起動する際には、本発明の適用は有効である。
【図面の簡単な説明】
【図1】本発明にかかる電子制御装置の第1の実施形態の全体構成を示すブロック図。
【図2】同実施形態の割り込みプログラムの構成を示すブロック図。
【図3】同実施形態の割り込みプログラムメインの構成を示すブロック図。
【図4】同実施形態の割り込みテーブルの構成を示すブロック図。
【図5】同実施形態の割り込みベクタの構成を示すブロック図。
【図6】同実施形態の割り込みプログラムメインの処理手順を示すフローチャート。
【図7】同実施形態の割り込み処理を例示する図。
【図8】本発明にかかる電子制御装置の第2の実施形態の割り込みテーブルの構成を示すブロック図。
【図9】本発明にかかる電子制御装置の第3の実施形態の全体構成を示すブロック図。
【図10】従来の電子制御装置の全体構成を示すブロック図。
【符号の説明】
100…電子制御装置、110…フラッシュメモリ、111…割り込みベクタ、112…割り込みプログラム、113…書き換えプログラム、114…割り込みプログラムメイン、115…割り込みテーブル、116…割り込みプログラム、117…アプリケーション、118…割り込みテーブル、120…中央処理装置、121…レジスタ、130…インターフェース、140…ランダムアクセスメモリ(RAM)。

Claims (4)

  1. 車両の所定箇所の制御に用いるデータ記憶される記憶装置であって、データの書き換え時においてもデータが書き換えられない第1の記憶領域とデータの書き換え時にデータが書き換えられる第2の記憶領域とが含まれる記憶装置を備える電子制御装置において、
    記データの書き換え時であるか前記車両の所定箇所の制御時であるかについての情報である状況情報が当該制御装置の中央処理装置内のレジスタにセットされるとともに、前記記憶装置には前記第1の記憶領域に、割り込み要求に際してその割り込み処理の実行先を指定する割り込みベクタと、該割り込みベクタによって起動されてデータの書き換え時に用いる割り込みプログラム及び制御時に用いる割り込みプログラムのいずれかを前記レジスタにセットされた状況情報に基づき選択的に起動する起動プログラムとが少なくとも記憶され、
    割り込み発生時には、前記割り込みベクタを通じて前記起動プログラムが起動され、該起動プログラムによる前記状況情報の参照のもとに、前記データの書き換え時であれば、第1の記憶領域に記憶されている割り込みプログラムが実行され、前記データの書き換え時でなければ、第2の記憶領域に記憶されている割り込みプログラムが実行される
    ことを特徴とする電子制御装置。
  2. 請求項1記載の電子制御装置において、
    前記第1の記憶領域には前記書き換え時に用いる割り込みプログラムのアドレス情報を有する書き換え用の割り込みテーブルが記憶されるとともに、前記第2の記憶領域には前記制御時に用いる割り込みプログラムのアドレス情報を有する制御用の割り込みテーブルが記憶されており、
    前記起動プログラムは、その起動に伴い、前記状況情報の参照のもとに、前記データの書き換え時であれば、前記書き換え用の割り込みテーブルにあるアドレス情報を取得して前記第1の記憶領域に記憶されている割り込みプログラムを起動し、前記データの書き換え時でなければ、前記制御用の割り込みテーブルにあるアドレス情報を取得して前記第2の記憶領域に記憶されている割り込みプログラムを起動するものである
    ことを特徴とする電子制御装置。
  3. 請求項1記載の電子制御装置において、
    前記第1の記憶領域には前記書き換え時に用いる割り込みプログラムにジャンプする旨の命令からなる書き換え用の割り込みテーブルが記憶されるとともに、前記第2の記憶領域には前記制御時に用いる割り込みプログラムにジャンプする旨の命令からなる制御用の割り込みテーブルが記憶されており、
    前記起動プログラムは、その起動に伴い、前記状況情報の参照のもとに、前記データの書き換え時であれば、前記書き換え用の割り込みテーブルのジャンプ命令に基づいて前記第1の記憶領域に記憶されている割り込みプログラムを起動し、前記データの書き換え時でなければ、制御用の割り込みテーブルのジャンプ命令に基づいて前記第2の記憶領域に記憶されている割り込みプログラムを起動するものである
    ことを特徴とする電子制御装置。
  4. 記記憶装置は、複数のメモリセルからなる記憶領域であるセクタ毎にデータの消去を一括して行う不揮発性メモリであって、それらセクタのうちの一つが前記第1の記憶領域として、同セクタに前記割り込みベクタ及び前記起動プログラムが記憶されてなる
    請求項1〜3のいずれか一項に記載の電子制御装置。
JP2003110422A 2003-04-15 2003-04-15 電子制御装置 Expired - Fee Related JP4192662B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2003110422A JP4192662B2 (ja) 2003-04-15 2003-04-15 電子制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003110422A JP4192662B2 (ja) 2003-04-15 2003-04-15 電子制御装置

Publications (2)

Publication Number Publication Date
JP2004318403A JP2004318403A (ja) 2004-11-11
JP4192662B2 true JP4192662B2 (ja) 2008-12-10

Family

ID=33471285

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003110422A Expired - Fee Related JP4192662B2 (ja) 2003-04-15 2003-04-15 電子制御装置

Country Status (1)

Country Link
JP (1) JP4192662B2 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4728020B2 (ja) * 2005-03-17 2011-07-20 日立オートモティブシステムズ株式会社 車両制御用ソフトウェア及び車両制御装置
KR100597787B1 (ko) 2005-03-21 2006-07-06 삼성전자주식회사 멀티 칩 패키지 디바이스
JP5098362B2 (ja) * 2007-02-28 2012-12-12 セイコーエプソン株式会社 画像表示装置、および遊技機
JP5590069B2 (ja) 2012-04-27 2014-09-17 株式会社デンソー マイクロコンピュータ
JP6267680B2 (ja) * 2015-10-29 2018-01-24 株式会社三共 遊技機

Also Published As

Publication number Publication date
JP2004318403A (ja) 2004-11-11

Similar Documents

Publication Publication Date Title
US6904400B1 (en) Flash EEPROM memory emulator of non-flash EEPROM device and corresponding method
KR100415371B1 (ko) 컴퓨터
KR100324834B1 (ko) 전자장치
KR100265266B1 (ko) 플래쉬 eeprom 을 구비하는 마이크로컴퓨터및 플래쉬 eeprom 의 소거방법
JP3563768B2 (ja) Romプログラム変更装置
JP2875842B2 (ja) プログラマブルコントローラ
KR20060002664A (ko) 내장 시스템의 메모리 어드레스의 매핑을 제어하는 장치와방법
JP4192662B2 (ja) 電子制御装置
JPH06275084A (ja) 不揮発性半導体記憶装置及びそれを用いたデータ処理装置
JP2001075941A (ja) フラッシュメモリ内蔵マイクロコンピュータおよびその動作方法
JP3918434B2 (ja) 情報処理装置
US6148362A (en) Microcomputer using nonvolatile semiconductor memory to store user code/data
JP5590069B2 (ja) マイクロコンピュータ
JP3335620B2 (ja) マイクロコンピュータ装置
JPH06208460A (ja) マイクロプログラムメモリ制御方式
JPH0430399A (ja) 半導体記憶システム
JPH1011277A (ja) 電気的書換え可能な不揮発性メモリを備えるコンピュータ装置および不揮発性半導体メモリ
JP2000010772A (ja) マイクロコンピュータ
JPH10143434A (ja) 半導体集積回路
JP3918089B2 (ja) メモリ保護回路
JP2004213102A (ja) マイクロコンピュータ
JP3152595B2 (ja) マイクロコンピュータの割り込み処理装置
JP4236808B2 (ja) 不揮発メモリ内蔵マイクロコンピュータとその不揮発メモリの自己書換方法
JPH08101794A (ja) ファームウェアのプログラム書き換え方式
JP3442972B2 (ja) 情報処理装置および書き換え可能型不揮発性メモリの書き換え方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050722

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20071002

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20071203

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20080826

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20080908

R150 Certificate of patent or registration of utility model

Ref document number: 4192662

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111003

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121003

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121003

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131003

Year of fee payment: 5

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees