JP4124263B2 - 信号変調方法及び装置、信号復調装置及び方法、記録媒体及び記録媒体の製造方法並びに製造装置 - Google Patents
信号変調方法及び装置、信号復調装置及び方法、記録媒体及び記録媒体の製造方法並びに製造装置 Download PDFInfo
- Publication number
- JP4124263B2 JP4124263B2 JP2007069269A JP2007069269A JP4124263B2 JP 4124263 B2 JP4124263 B2 JP 4124263B2 JP 2007069269 A JP2007069269 A JP 2007069269A JP 2007069269 A JP2007069269 A JP 2007069269A JP 4124263 B2 JP4124263 B2 JP 4124263B2
- Authority
- JP
- Japan
- Prior art keywords
- bit pattern
- channel bit
- tables
- channel
- code sequence
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Landscapes
- Signal Processing For Digital Recording And Reproducing (AREA)
Description
サンプリング周波数 44.1kHz
量子化数 16ビット(直線)
変調方式 EFM
チャネルビットレート 4.3218Mb/s
誤り訂正方式 CIRC
データ伝送レート 2.034Mb/s
であり、変調方式としては8−14変換あるいはEFMが用いられる。
この図1に示す実施の形態では、入力される8ビット信号を16ビット符号に変換している。これは、従来のいわゆるEFM方式においては、入力される8ビット信号が14ビットのインフォメーションビットに変換され、3ビットのマージンビットを介して結合されるのに対し、この実施の形態の方式は、マージンビットを排除して、入力8ビット信号を直接16ビット符号に変換している。以下、この変調方式を8−16変調方式と呼ぶ。この8−16変調も、“1”と“1”の間の“0”の個数が2個以上かつ10個以下であるという、EFMの条件(3T〜11Tルール)を満足する。
変調方式 8−16変換の一種
チャネルビットレート 24.4314Mbps
誤り訂正方式 CIRC
データ伝送レート 12.216Mbps
である。
Claims (14)
- 入力されるMビットの符号系列を変換テーブルを参照してN(但し、M、Nは整数、M<N)ビットのチャネルビットパターンに変換し、このチャネルビットパターンを、次のチャネルビットパターンと直接結合する信号変調方法であって、
上記変換テーブルは、複数のユニットテーブルを有すると共に、各ユニットテーブルはそれぞれ図1に示すテーブルT1a、T2a、T3a、T4aからなる表テーブル及び図1に示すテーブルT1b、T2b、T3b、T4bからなる裏テーブルを有して構成され、
上記全てのユニットテーブルの各表テーブルは、入力される上記符号系列の入力信号値のすべてである0から255のそれぞれに対応するチャネルビットパターンを有するとともに、デジタルサムバリエーションの変化量の絶対値が大きいチャネルビットパターンを上記入力信号値の小さい値に割り当てるように構成されて、上記テーブルT1a、T2a、T3a、T4aは、少なくとも図1に示す入力信号値0から20及び248から255に対応するチャンネルビットを有して構成され、
上記全てのユニットテーブルの各裏テーブルは、入力される上記符号系列の入力信号値の一部である0から87のそれぞれに対応するチャネルビットパターンを有し、デジタルサムバリエーションの変化量の絶対値が大きいチャネルビットパターンを上記入力信号値の小さい値に割り当てるとともに、上記表テーブルに割り当てられたチャネルビットパターンのデジタルサムバリエーションの変化量とは極性が逆のチャネルビットパターンにより構成されて、上記テーブルT1b、T2b、T3b、T4bは、少なくとも図1に示す入力信号値0から10及び84から87に対応するチャンネルビットを有して構成され、
1つの上記ユニットテーブルにおいて、同一のチャネルビットパターンが割り当てられている複数の符号系列に対しては、次の符号系列が参照するユニットテーブルが異なるように構成されており、
上記ユニットテーブルの表テーブル及び裏テーブルを選択的に参照してMビットの符号系列をNビットのチャネルビットパターンに変換することにより、所定の変調規則を満足しつつ低周波成分が抑圧された変調信号を出力する
ことを特徴とする信号変調方法。 - 上記入力符号系列を8ビットとし、入力される8ビットの符号系列を16ビットのチャネルビットパターンに変換する際に、1チャネルクロックの周期をTとするとき、最短波長が3Tで最長波長が11Tとなる変調規則を満足するチャネルビットパターンとすることを特徴とする請求項1記載の信号変調方法。
- 入力されるMビットの符号系列を変換テーブルを参照してN(但し、M、Nは整数、M<N)ビットのチャネルビットパターンに変換し、このチャネルビットパターンを、次のチャネルビットパターンと直接結合して出力する信号変調装置であって、
上記変換テーブルを参照してMビットの符号系列をNビットのチャネルビットパターンに変換する変換部と、
上記変換されたチャネルビットパターンを出力する出力部とを有し、
上記変換テーブルは、複数のユニットテーブルを有すると共に、各ユニットテーブルはそれぞれ図1に示すテーブルT1a、T2a、T3a、T4aからなる表テーブル及び図1に示すテーブルT1b、T2b、T3b、T4bからなる裏テーブルを有して構成され、
上記全てのユニットテーブルの各表テーブルは、入力される上記符号系列の入力信号値のすべてである0から255のそれぞれに対応するチャネルビットパターンを有するとともに、デジタルサムバリエーションの変化量の絶対値が大きいチャネルビットパターンを上記入力信号値の小さい値に割り当てるように構成されて、上記テーブルT1a、T2a、T3a、T4aは、少なくとも図1に示す入力信号値0から20及び248から255に対応するチャンネルビットを有して構成され、
上記全てのユニットテーブルの各裏テーブルは、入力される上記符号系列の入力信号値の一部である0から87のそれぞれに対応するチャネルビットパターンを有し、デジタルサムバリエーションの変化量の絶対値が大きいチャネルビットパターンを上記入力信号値の小さい値に割り当てるとともに、上記表テーブルに割り当てられたチャネルビットパターンのデジタルサムバリエーションの変化量とは極性が逆のチャネルビットパターンにより構成されて、上記テーブルT1b、T2b、T3b、T4bは、少なくとも図1に示す入力信号値0から10及び84から87に対応するチャンネルビットを有して構成され、
1つの上記ユニットテーブルにおいて、同一のチャネルビットパターンが割り当てられている複数の符号系列に対しては、次の符号系列が参照するユニットテーブルが異なるように構成されており、
上記ユニットテーブルの表テーブル及び裏テーブルを選択的に参照してMビットの符号系列をNビットのチャネルビットパターンに変換することにより、所定の変調規則を満足しつつ低周波成分を抑圧するようにしたことを特徴とする信号変調装置。 - 上記入力符号系列を8ビットとし、入力される8ビット符号系列を16ビットのチャネルビットパターンに変換する際に、1チャネルクロックの周期をTとするとき、最短波長が3Tで最長波長が11Tとなる変調規則を満足するチャネルビットパターンとすることを特徴とする請求項3記載の信号変調装置。
- Mビットの符号系列が変換テーブルを参照してN(但し、M、Nは整数、M<N)ビットのチャネルビットパターンに変換され、この変換されたチャネルビットパターンが、次のチャネルビットパターンと直接結合されて得られた変調信号を復調する信号復調装置であって、
上記変換テーブルは、複数のユニットテーブルを有すると共に、各ユニットテーブルはそれぞれ図1に示すテーブルT1a、T2a、T3a、T4aからなる表テーブル及び図1に示すテーブルT1b、T2b、T3b、T4bからなる裏テーブルを有して構成され、
上記全てのユニットテーブルの各表テーブルは、入力される上記符号系列の入力信号値のすべてである0から255のそれぞれに対応するチャネルビットパターンを有するとともに、デジタルサムバリエーションの変化量の絶対値が大きいチャネルビットパターンを上記入力信号値の小さい値に割り当てるように構成されて、上記テーブルT1a、T2a、T3a、T4aは、少なくとも図1に示す入力信号値0から20及び248から255に対応するチャンネルビットを有して構成され、
上記全てのユニットテーブルの各裏テーブルは、入力される上記符号系列の入力信号値の一部である0から87のそれぞれに対応するチャネルビットパターンを有し、デジタルサムバリエーションの変化量の絶対値が大きいチャネルビットパターンを上記入力信号値の小さい値に割り当てるとともに、上記表テーブルに割り当てられたチャネルビットパターンのデジタルサムバリエーションの変化量とは極性が逆のチャネルビットパターンにより構成されて、上記テーブルT1b、T2b、T3b、T4bは、少なくとも図1に示す入力信号値0から10及び84から87に対応するチャンネルビットを有して構成され、
変調の際に参照された上記ユニットテーブルに属するチャネルビットパターンの中から、現在供給されているチャネルビットパターンの次のチャネルビットパターンに基づいて特定されるNビットのチャネルビットパターンをMビットの符号系列に変換する変換部と、
上記変換された符号系列を出力する出力部とを有することを特徴とする信号復調装置。 - 上記入力符号系列を8ビットとし、入力される8ビットの符号系列を16ビットのチャネルビットパターンに変換する際に、1チャネルクロックの周期をTとするとき、最短波長が3Tで最長波長が11Tとなる変調規則を満足するチャネルビットパターンとすることを特徴とする請求項5記載の信号復調装置。
- Mビットの符号系列が変換テーブルを参照してN(但し、M、Nは整数、M<N)ビットのチャネルビットパターンに変換され、この変換されたチャネルビットパターンが、次のチャネルビットパターンと直接結合されて得られた変調信号を復調する信号復調方法であって、
上記変換テーブルは、複数のユニットテーブルを有すると共に、各ユニットテーブルはそれぞれ図1に示すテーブルT1a、T2a、T3a、T4aからなる表テーブル及び図1に示すテーブルT1b、T2b、T3b、T4bからなる裏テーブルを有して構成され、
上記全てのユニットテーブルの各表テーブルは、入力される上記符号系列の入力信号値のすべてである0から255のそれぞれに対応するチャネルビットパターンを有するとともに、デジタルサムバリエーションの変化量の絶対値が大きいチャネルビットパターンを上記入力信号値の小さい値に割り当てるように構成されて、上記テーブルT1a、T2a、T3a、T4aは、少なくとも図1に示す入力信号値0から20及び248から255に対応するチャンネルビットを有して構成され、
上記全てのユニットテーブルの各裏テーブルは、入力される上記符号系列の入力信号値の一部である0から87のそれぞれに対応するチャネルビットパターンを有し、デジタルサムバリエーションの変化量の絶対値が大きいチャネルビットパターンを上記入力信号値の小さい値に割り当てるとともに、上記表テーブルに割り当てられたチャネルビットパターンのデジタルサムバリエーションの変化量とは極性が逆のチャネルビットパターンにより構成されて、上記テーブルT1b、T2b、T3b、T4bは、少なくとも図1に示す入力信号値0から10及び84から87に対応するチャンネルビットを有して構成され、
変調の際に参照された上記変換テーブルに属するチャネルビットパターンの中から、現在供給されているチャネルビットパターンの次のチャネルビットパターンに基づいて特定されるNビットのチャネルビットパターンをMビットの符号系列に変換して出力することを特徴とする信号復調方法。 - 上記入力符号系列を8ビットとし、入力される8ビットの符号系列を16ビットのチャネルビットパターンに変換する際に、1チャネルクロックの周期をTとするとき、最短波長が3Tで最長波長が11Tとなる変調規則を満足するチャネルビットパターンとすることを特徴とする請求項7記載の信号復調方法。
- 入力されるMビット符号系列を変換テーブルを参照してN(但し、M、Nは整数、M<N)チャネルビットパターンに変換し、このNチャネルビットパターンを、次のNチャネルビットパターンと直接結合し、直接結合された当該チャネルビットパターンから得られるNRZI記録波形に基づいて信号が光学的に読み取り可能に記録された記録媒体であって、
上記変換テーブルは、複数のユニットテーブルを有すると共に、各ユニットテーブルはそれぞれ図1に示すテーブルT1a、T2a、T3a、T4aからなる表テーブル及び図1に示すテーブルT1b、T2b、T3b、T4bからなる裏テーブルを有して構成され、
上記全てのユニットテーブルの各表テーブルは、入力される上記符号系列の入力信号値のすべてである0から255のそれぞれに対応するチャネルビットパターンを有するとともに、デジタルサムバリエーションの変化量の絶対値が大きいチャネルビットパターンを上記入力信号値の小さい値に割り当てるように構成されて、上記テーブルT1a、T2a、T3a、T4aは、少なくとも図1に示す入力信号値0から20及び248から255に対応するチャンネルビットを有して構成され、
上記全てのユニットテーブルの各裏テーブルは、入力される上記符号系列の入力信号値の一部である0から87のそれぞれに対応するチャネルビットパターンを有し、デジタルサムバリエーションの変化量の絶対値が大きいチャネルビットパターンを上記入力信号値の小さい値に割り当てるとともに、上記表テーブルに割り当てられたチャネルビットパターンのデジタルサムバリエーションの変化量とは極性が逆のチャネルビットパターンにより構成されて、上記テーブルT1b、T2b、T3b、T4bは、少なくとも図1に示す入力信号値0から10及び84から87に対応するチャンネルビットを有して構成され、
1つの上記ユニットテーブルにおいて、同一のチャネルビットパターンが割り当てられている複数の符号系列に対しては、次の符号系列が参照するユニットテーブルが異なるように構成されている変換テーブルを用いて変調された信号が記録されたことを特徴とする記録媒体。 - 上記入力符号系列を8ビットとし、入力される8ビット符号系列を16チャネルビットパターンに変換する際に、1チャネルクロックの周期をTとするとき、最短波長が3Tで最長波長が11Tとなる変調規則を満足するチャネルビットパターンとされた信号が記録されたことを特徴とする請求項9記載の記録媒体。
- 入力されるMビット符号系列を変換テーブルを参照してN(但し、M、Nは整数、M<N)チャネルビットパターンに変換し、このNチャネルビットパターンを、次のNチャネルビットパターンと直接結合し、直接結合された当該チャネルビットパターンから得られるNRZI記録波形に基づいて信号が光学的に読み取り可能に記録された記録媒体の製造方法であって、
上記変換テーブルは、複数のユニットテーブルを有すると共に、各ユニットテーブルはそれぞれ図1に示すテーブルT1a、T2a、T3a、T4aからなる表テーブル及び図1に示すテーブルT1b、T2b、T3b、T4bからなる裏テーブルを有して構成され、
上記全てのユニットテーブルの各表テーブルは、入力される上記符号系列の入力信号値のすべてである0から255のそれぞれに対応するチャネルビットパターンを有するとともに、デジタルサムバリエーションの変化量の絶対値が大きいチャネルビットパターンを上記入力信号値の小さい値に割り当てるように構成されて、上記テーブルT1a、T2a、T3a、T4aは、少なくとも図1に示す入力信号値0から20及び248から255に対応するチャンネルビットを有して構成され、
上記全てのユニットテーブルの各裏テーブルは、入力される上記符号系列の入力信号値の一部である0から87のそれぞれに対応するチャネルビットパターンを有し、デジタルサムバリエーションの変化量の絶対値が大きいチャネルビットパターンを上記入力信号値の小さい値に割り当てるとともに、上記表テーブルに割り当てられたチャネルビットパターンのデジタルサムバリエーションの変化量とは極性が逆のチャネルビットパターンにより構成されて、上記テーブルT1b、T2b、T3b、T4bは、少なくとも図1に示す入力信号値0から10及び84から87に対応するチャンネルビットを有して構成され、
1つの上記ユニットテーブルにおいて、同一のチャネルビットパターンが割り当てられている複数の符号系列に対しては、次の符号系列が参照するユニットテーブルが異なるように構成されている変換テーブルを用いて変調された信号が記録されることを特徴とする記録媒体の製造方法。 - 上記入力符号系列を8ビットとし、入力される8ビット符号系列を16チャネルビットパターンに変換する際に、1チャネルクロックの周期をTとするとき、最短波長が3Tで最長波長が11Tとなる変調規則を満足するチャネルビットパターンとされた信号が記録されたことを特徴とする請求項11記載の記録媒体の製造方法。
- 入力されるMビット符号系列を変換テーブルを参照してN(但し、M、Nは整数、M<N)チャネルビットパターンに変換し、このNチャネルビットパターンを、次のNチャネルビットパターンと直接結合し、直接結合された当該チャネルビットパターンから得られるNRZI記録波形に基づいて信号が光学的に読み取り可能に記録された記録媒体の製造装置であって、
上記変換テーブルは、複数のユニットテーブルを有すると共に、各ユニットテーブルはそれぞれ図1に示すテーブルT1a、T2a、T3a、T4aからなる表テーブル及び図1に示すテーブルT1b、T2b、T3b、T4bからなる裏テーブルを有して構成され、
上記全てのユニットテーブルの各表テーブルは、入力される上記符号系列の入力信号値のすべてである0から255のそれぞれに対応するチャネルビットパターンを有するとともに、デジタルサムバリエーションの変化量の絶対値が大きいチャネルビットパターンを上記入力信号値の小さい値に割り当てるように構成されて、上記テーブルT1a、T2a、T3a、T4aは、少なくとも図1に示す入力信号値0から20及び248から255に対応するチャンネルビットを有して構成され、
上記全てのユニットテーブルの各裏テーブルは、入力される上記符号系列の入力信号値の一部である0から87のそれぞれに対応するチャネルビットパターンを有し、デジタルサムバリエーションの変化量の絶対値が大きいチャネルビットパターンを上記入力信号値の小さい値に割り当てるとともに、上記表テーブルに割り当てられたチャネルビットパターンのデジタルサムバリエーションの変化量とは極性が逆のチャネルビットパターンにより構成されて、上記テーブルT1b、T2b、T3b、T4bは、少なくとも図1に示す入力信号値0から10及び84から87に対応するチャンネルビットを有して構成され、
1つの上記ユニットテーブルにおいて、同一のチャネルビットパターンが割り当てられている複数の符号系列に対しては、次の符号系列が参照するユニットテーブルが異なるように構成されている変換テーブルを用いて変調された信号が記録されることを特徴とする記録媒体の製造装置。 - 上記入力符号系列を8ビットとし、入力される8ビット符号系列を16チャネルビットパターンに変換する際に、1チャネルクロックの周期をTとするとき、最短波長が3Tで最長波長が11Tとなる変調規則を満足するチャネルビットパターンとされた信号が記録されたことを特徴とする請求項13記載の記録媒体の製造装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007069269A JP4124263B2 (ja) | 2007-03-16 | 2007-03-16 | 信号変調方法及び装置、信号復調装置及び方法、記録媒体及び記録媒体の製造方法並びに製造装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007069269A JP4124263B2 (ja) | 2007-03-16 | 2007-03-16 | 信号変調方法及び装置、信号復調装置及び方法、記録媒体及び記録媒体の製造方法並びに製造装置 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2000217864A Division JP3954778B2 (ja) | 1994-07-08 | 2000-07-18 | 記録媒体、並びに記録媒体の製造方法及び装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2007193940A JP2007193940A (ja) | 2007-08-02 |
JP4124263B2 true JP4124263B2 (ja) | 2008-07-23 |
Family
ID=38449495
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007069269A Expired - Lifetime JP4124263B2 (ja) | 2007-03-16 | 2007-03-16 | 信号変調方法及び装置、信号復調装置及び方法、記録媒体及び記録媒体の製造方法並びに製造装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4124263B2 (ja) |
-
2007
- 2007-03-16 JP JP2007069269A patent/JP4124263B2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JP2007193940A (ja) | 2007-08-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3954778B2 (ja) | 記録媒体、並びに記録媒体の製造方法及び装置 | |
JP2002271205A (ja) | 変調方法、変調装置、復調方法、復調装置、情報記録媒体、情報伝送方法および情報伝送装置 | |
JP3363432B2 (ja) | データ符号化システム | |
JPH10508456A (ja) | mビットの情報語の系列を変調信号に変換する方法、記録キャリアを製造する方法、コード装置、装置、記録装置、信号及び記録キャリア | |
JP2002319242A (ja) | 記録方法、記録装置、伝送装置、再生方法、再生装置、受信装置、記録媒体及び伝送媒体 | |
KR100354175B1 (ko) | 데이터 변/복조방법과 이를 이용한 변/복조 장치 및 그 기록매체 | |
JP2000286709A (ja) | 変調方法、変調装置、復調方法、復調装置及び記録媒体 | |
JP3709818B2 (ja) | 符号化テーブル及びそれを用いた変調装置、伝送装置並びに記録媒体 | |
US5870037A (en) | Method and apparatus, demodulating method and signal demodulating apparatus | |
JP3664091B2 (ja) | 変調方法、変調装置、復調方法、復調装置、情報記録媒体に記録する方法、情報伝送方法および情報伝送装置 | |
JP3916055B2 (ja) | 変調方法、変調装置、記録媒体、復調方法および復調装置 | |
JP4124263B2 (ja) | 信号変調方法及び装置、信号復調装置及び方法、記録媒体及び記録媒体の製造方法並びに製造装置 | |
US5969651A (en) | Signal modulating method, signal modulating apparatus, signal demodulating method and signal demodulating apparatus | |
JP3013745B2 (ja) | ディジタル変復調方法,その装置,記録媒体,その製造方法 | |
JP4059253B2 (ja) | 変調方法、変調装置および情報記録媒体 | |
JP4059252B2 (ja) | 変復調方法、及び変復調装置 | |
JP3692974B2 (ja) | 符号化方法、符号化装置、記録媒体及びプログラム | |
JP3835100B2 (ja) | 信号変調装置、復調装置及び記録媒体 | |
JP4059210B2 (ja) | 情報記録媒体 | |
JP4059212B2 (ja) | 変調方法、および変調装置 | |
JP4059254B2 (ja) | 復調方法及び復調装置 | |
JP2004220766A (ja) | 変調方法、変調装置、復調方法、復調装置、情報記録媒体、情報伝送方法および情報伝送装置 | |
JP2002261620A (ja) | 変調方法、変調装置、復調装置、復調方法及び記録媒体 | |
JP2002279732A (ja) | 変調方法、変調装置、復調方法、復調装置、記録媒体、伝送装置および伝送方法 | |
JP2002237137A (ja) | 光ディスク装置および光ディスク装置用ラン長制限符号 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070403 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20071106 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20071227 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20080415 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20080428 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110516 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120516 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130516 Year of fee payment: 5 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
EXPY | Cancellation because of completion of term |