JP4100940B2 - Dc−dcコンバータ - Google Patents

Dc−dcコンバータ Download PDF

Info

Publication number
JP4100940B2
JP4100940B2 JP2002074526A JP2002074526A JP4100940B2 JP 4100940 B2 JP4100940 B2 JP 4100940B2 JP 2002074526 A JP2002074526 A JP 2002074526A JP 2002074526 A JP2002074526 A JP 2002074526A JP 4100940 B2 JP4100940 B2 JP 4100940B2
Authority
JP
Japan
Prior art keywords
reverse current
output
voltage
input
error amplifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2002074526A
Other languages
English (en)
Other versions
JP2003274658A (ja
Inventor
篤博 飛田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shindengen Electric Manufacturing Co Ltd
Original Assignee
Shindengen Electric Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shindengen Electric Manufacturing Co Ltd filed Critical Shindengen Electric Manufacturing Co Ltd
Priority to JP2002074526A priority Critical patent/JP4100940B2/ja
Publication of JP2003274658A publication Critical patent/JP2003274658A/ja
Application granted granted Critical
Publication of JP4100940B2 publication Critical patent/JP4100940B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Dc-Dc Converters (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、一次−二次間が絶縁されたトランスを備え、一次回路に主スイッチを設け、スイッチング電源装置等に組み込まれるフォワード型DC−DCコンバータに関するものである。
【0002】
【従来の技術】
従来の逆電流を抑制させる回路を備えたフォワード型DC−DCコンバータとして、特開2000−159545公報に開示してあるDC−DCコンバータがある。これを図3に示す。
【0003】
図3に示すDC−DCコンバータは、一次−二次間が絶縁されたトランス3を備え、主スイッチ4を設けてあり、この主スイッチ4のオン・オフ動作によりトランス3の一次巻線N1のエネルギーを二次巻線N2に出力する一次回路1と、トランス3の二次巻線N2から出力される電圧を整流平滑して直流の電圧を出力する二次回路2と、トランス3に設けた補助巻線N3から出力される電圧を整流平滑し、二次回路2から出力される電圧の検出電圧として出力する電圧検出部6とを設けてある。
【0004】
このDC−DCコンバータは誤差アンプ7を設けてあり、この誤差アンプ7の負の入力に検出電圧を入力し、正の入力に基準電圧検出電圧を入力するようにしてある。また、このDC−DCコンバータはコンパレータ13を設けてあり、このコンパレータ13の負の入力に三角波を入力し、正の入力に誤差アンプ7の出力を入力するようにしてある。また、コンパレータ13の出力は主スイッチ4のゲートに接続し、主スイッチ4にパルスを発生するようにしてある。
【0005】
このDC−DCコンバータは、出力側から入力側へ向かい逆電流を検知する逆電流検知手段と、逆電流が検知されたときに主スイッチ4のスイッチング動作を入出力変換比の増加方向に制御して逆電流の通電量を抑制する逆電流抑制手段9とを設けてある。
【0006】
この逆電流抑制手段9はダイオードで構成してあり、アノードを電圧検出部6に接続し、カソードを逆電流検知手段に接続してある。逆電流検知手段は一次側の電流を検知する電流検知部10と逆電流検知用比較器8を備えてある。電流検知部10は主電源と主スイッチ4との間に電流検出抵抗を設け、この抵抗と並列に、コンデンサと抵抗との直列回路を接続して構成してある。また、逆電流検知用比較器8はコンパレータと基準電圧源を備え、コンパレータの正の入力に電流検知部10を接続し、同じく負の入力に基準電圧源を接続し、同じく出力に逆電流抑制手段9であるダイオードのカソードを接続してある。
【0007】
逆電流通電時における逆電流検知用比較器8の非反転入力端子への入力電圧の低下を利用し、逆電流通電時には逆電流検知用比較器8の出力側の電圧を低下させて、逆電流抑制手段9がオンするように設定されており、逆電流通電時には、逆電流検知用比較器8の動作によって逆電流抑制手段9がオン状態となって、電圧検出部6の接続部から誤差アンプ7に向かう電流の一部が接続部から逆電流抑制手段9側に分留し、出力電圧が増加する。
【0008】
逆電流が生じているときには、入出力変換比を増加させる構成であるため、逆電流の通電量を抑制することができ、大きな逆電流通電に起因した様々な問題を防止することができる。しかし、このDC−DCコンバータは逆電流を検知するために、一次側の電流を検知する電流検知部10を必要とするため、回路構成が複雑になるという課題がある。
【0009】
【発明が解決しようとする課題】
本発明は、上記問題に鑑みてなされたものであり、より容易な構成で、逆電流を抑制して出力電圧を上昇させる制御を行うことができる新規なDC−DCコンバータを提供する。
【0010】
【課題を解決しようとする手段】
上記目的を達成するためになされた発明は、ピーク電流を検出してスイッチングのオン期間を制御することで、定電圧制御を行うピーク電流モード制御を使用しているコンバータでは、電圧誤差アンプの出力レベルが一次側電流のピーク値にするため、通常の制御回路に新たに電流検知手段を設けることなく、制御回路内の誤差アンプレベルを監視することで逆電流を検知することを可能にした。
【0011】
【発明の実施の形態】
以下、添付図面を用いて本発明に係るDC−DCコンバータの実施例を説明する。図1は本発明の実施例の回路図であって、1は一次回路、2は二次回路、3はトランス、4は主スイッチ、5は補助回路、6は電圧検出部、7は誤差アンプ、8は逆電流検知用比較器、9は逆電流抑制手段、11は主電源、12はコンデンサ、13はコンパレータ、14は出力ライン、15は発振器である。
【0012】
図1に示す実施例に係るスイッチング電源は、一次−二次間が絶縁されたトランス3を備え、一次側に主スイッチ4を設けてあり、この主スイッチ4のオン・オフ動作によりトランス3の一次巻線N1のエネルギーを二次巻線N2に出力する一次回路1と、前記トランス3の二次巻線N2から出力される電圧を整流平滑して直流の電圧を出力する二次回路2と、トランス3に設けた補助巻線N3から出力される電圧を整流平滑する補助回路5を介して、前記二次回路2から出力される電圧の検出電圧として出力する電圧検出部6とを設けてある
【0013】
このDC−DCコンバータは誤差アンプ7を設けてあり、この誤差アンプ7の負の入力に検出電圧を入力し、同じく正の入力に基準電圧を入力するようにしてある。また、このDC−DCコンバータはコンパレータ13を設けてあり、このコンパレータ13の負の入力を主スイッチ4のソースに接続し、同じく正の入力に誤差アンプ7の出力を入力するようにしてある。また、コンパレータ13の出力は出力ライン14のリセット入力に接続し、この出力ライン14のセット入力に発振器15を接続してある。この出力ライン14の出力を主スイッチ4のゲートに接続してある。
【0014】
このDC−DCコンバータは、出力側から入力側へ向かい逆電流を検知する逆電流検知手段と、逆電流が検知されたときに主スイッチ4のスイッチング動作を入出力変換比の増加方向に制御して逆電流の通電量を抑制する逆電流抑制手段9とを設けてある。
【0015】
この逆電流抑制手段9はダイオードで構成してあり、アノードを電圧検出部6に接続し、カソードを逆電流検知手段に接続してある。逆電流検知手段はコンパレータと基準電圧源とからなる逆電流検知用比較器8で構成してあり、逆電流検知用比較器8のコンパレータの正の入力に誤差アンプ7の出力を入力するようにしてあり、同じく負の入力に基準電圧源を接続し、同じく出力に逆電流抑制手段9であるダイオードのカソードを接続してある。
【0016】
以上のように構成してあるDC−DCコンバータにおいて、以下のように作用する。先ず、発振器15がオンすると、出力ライン14のセット入力に信号が出力され、これと同時に主スイッチ4がオンする。主スイッチ4がオンすることにより、トランス3を介して二次回路2に電流が流れる。
【0017】
主スイッチ4がオンし続けると、一次回路1に流れる電流はある一定の傾きで増加する。誤差アンプ7は、負荷電流が増加すると出力電圧を一定に保つ為に誤差アンプ出力レベルも増加する方向に制御される。従って負荷電流が大きいほど誤差アンプ出力レベルは上昇する。
【0018】
このように、本実施例に係るDC−DCコンバータは、ピーク電流を検出してスイッチングのオン期間を制御することで定電圧の制御を行うピーク電流モード制御を使用しているコンバータであり、このピーク電流モード制御により、誤差アンプ7の出力レベルは一次側の電流のピークレベルに制御されており、電流レベルに比例する。従って、この誤差アンプ7の出力がある一定値以下になったときに、逆電流が流れ始めたと認識し、電圧検出部6のレベルを制御して出力電圧を上昇させる動作を行う。
【0019】
出力電圧が上昇すると、二次側からの流入電流が抑制されるため、逆電流はある一定以上は流れなくなり、逆電流が原因による素子の破壊を防ぐことができる。
【0020】
図2に示す実施例に係るスイッチング電源は、一次−二次間が絶縁されたトランス3を備え、一次側に主スイッチ4を設けてあり、この主スイッチ4のオン・オフ動作によりトランス3の一次巻線N1のエネルギーを二次巻線N2に出力する一次回路1と、前記トランス3の二次巻線N2から出力される電圧を整流平滑して直流の電圧を出力する二次回路2を設けてあり、二次回路2から出力される電圧の検出電圧として出力する電圧検出部6を二次回路2の出力側に設けてある。即ち、図1のDC−DCコンバータは間接制御方式であるが、こちらは直接制御方式である。
【0021】
なお、この実施例のその他の構成は図1図示実施例とほぼ同様であり、作用もほぼ同様である。本発明は制御方式が間接か直接かにより左右されず、逆電流はある一定以上は流れなくなり、逆電流が原因による素子の破壊を防ぐことができる。
【0022】
【発明の効果】
本発明によれば、ピーク電流を検出してスイッチングのオン期間を制御することで、定電圧制御を行うピーク電流モード制御を使用しているコンバータでは、電圧誤差アンプの出力レベルが一次側電流のピーク値にするため、通常の制御回路に新たに電流検知手段を設けることなく、制御回路内の誤差アンプレベルを監視することで逆電流を検知することができる効果がある。
【0023】
また、本発明は、誤差アンプの出力を逆電流検知用比較器の入力に接続し、この逆電流検知用比較器の出力を逆電流抑制手段の出力に接続し、この逆電流抑制手段の入力を前記誤差アンプの入力に接続した構成により、補助回路を用いない直接制御方式のDC−DCコンバータであっても、補助回路を用いる間接制御方式のDC−DCコンバータと同様に前記効果を得ることができ、逆電流はある一定以上は流れなくなり、逆電流が原因による素子の破壊を防ぐことができる効果がある。
【図面の簡単な説明】
【図1】 本発明に係る一実施例を示すブロック図である。
【図2】 図1とは別の実施例を示すブロック図である。
【図3】 従来例を示すブロック図である。
【符号の説明】
1 一次回路
2 二次回路
3 トランス
4 主スイッチ
5 補助回路
6 電圧検出部
7 誤差アンプ
8 逆電流検知用比較器
9 逆電流抑制手段
11 主電源
12 コンデンサ
13 コンパレータ
14 出力ライン
15 発振器

Claims (4)

  1. 一次−二次間が絶縁されたトランスを備え、一次回路に主スイッチを設けたフォワード型DC−DCコンバータにおいて、前記一次回路のピーク電流を検出してスイッチングのオン期間を決めるピーク電流モード制御を行い、出力電圧レベルを検出する電圧検出部を有し、この電圧検出部に誤差アンプを設け、この誤差アンプの出力を逆電流検知用比較器の入力に接続し、この逆電流検知用比較器の出力を逆電流抑制手段の出力に接続し、この逆電流抑制手段の入力を前記誤差アンプの入力に接続してあることを特徴とするDC−DCコンバータ。
  2. 請求項1記載のDC−DCコンバータにおいて、前記トランスに補助巻線を設け、この補助巻線に検出回路を接続してあることを特徴とするDC−DCコンバータ。
  3. 請求項1又は2記載のDC−DCコンバータにおいて、前記逆電流検知用比較器はコンパレータと基準電圧源とを備え、このコンパレータの一方の入力を前記誤差アンプの出力に接続し、同じく他方の入力を前記基準電圧源に接続し、同じく出力を前記電圧抑制手段に接続してあることを特徴とするDC−DCコンバータ。
  4. 請求項1乃至3のいずれかに記載のDC−DCコンバータにおいて、前記逆電流抑制手段をダイオードで構成し、このダイオードのアノードを前記電圧検出部に接続し、同じくカソードを前記逆電流検知用比較器に接続してあることを特徴とするDC−DCコンバータ。
JP2002074526A 2002-03-18 2002-03-18 Dc−dcコンバータ Expired - Fee Related JP4100940B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2002074526A JP4100940B2 (ja) 2002-03-18 2002-03-18 Dc−dcコンバータ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002074526A JP4100940B2 (ja) 2002-03-18 2002-03-18 Dc−dcコンバータ

Publications (2)

Publication Number Publication Date
JP2003274658A JP2003274658A (ja) 2003-09-26
JP4100940B2 true JP4100940B2 (ja) 2008-06-11

Family

ID=29203899

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002074526A Expired - Fee Related JP4100940B2 (ja) 2002-03-18 2002-03-18 Dc−dcコンバータ

Country Status (1)

Country Link
JP (1) JP4100940B2 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007318909A (ja) * 2006-05-25 2007-12-06 Nec Computertechno Ltd スイッチング電源及びその電源制御部
JP5977950B2 (ja) * 2012-01-19 2016-08-24 ローム株式会社 Dc/dcコンバータおよびその制御回路、それを用いた電源装置、電源アダプタおよび電子機器
JP7342786B2 (ja) * 2020-05-18 2023-09-12 株式会社デンソー 電力変換装置

Also Published As

Publication number Publication date
JP2003274658A (ja) 2003-09-26

Similar Documents

Publication Publication Date Title
JP4748197B2 (ja) 電源装置
TWI517535B (zh) System controller and method for adjusting the power conversion system
KR100758127B1 (ko) 전원장치
US9407153B2 (en) Switching power supply system
JP2009273329A (ja) スイッチング電源装置
US6381152B1 (en) Method of driving semiconductor switching device in non-saturated state and power supply apparatus containing such a switching device
JP6481407B2 (ja) 電源制御用半導体装置
JP2784136B2 (ja) スイッチング電源の過負荷・短絡保護回路
JP3494403B2 (ja) スイッチング電源
JP4100940B2 (ja) Dc−dcコンバータ
JP2003033021A (ja) 高圧電源装置
JP2006050760A (ja) スイッチング電源回路およびその制御方法
JP2011130631A (ja) 電源装置
JP2000032743A (ja) 電源装置
TWM580684U (zh) Load status detecting device
US10948525B2 (en) Fault detection device and method for switch driving circuit, and electronic device
JPS61244271A (ja) スイツチングレギユレ−タ
JP2008099395A (ja) Dc/dcコンバータ
KR20150063889A (ko) 클램핑 회로, 이를 포함하는 전력 공급 장치 및 전력 공급 장치의 구동 방법
JP4429146B2 (ja) Dc/dcコンバータ
JP4114047B2 (ja) スイッチング電源回路
JP3616028B2 (ja) スイッチングコンバータに用いられる立ち上がり制御回路
JP2001145347A (ja) スイッチング電源装置
JP4721824B2 (ja) 同期整流型コンバータ
JP4237283B2 (ja) スイッチング電源装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050105

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20080312

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20080318

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20080318

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110328

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees