JP3498771B2 - 変調装置および方法 - Google Patents

変調装置および方法

Info

Publication number
JP3498771B2
JP3498771B2 JP03762296A JP3762296A JP3498771B2 JP 3498771 B2 JP3498771 B2 JP 3498771B2 JP 03762296 A JP03762296 A JP 03762296A JP 3762296 A JP3762296 A JP 3762296A JP 3498771 B2 JP3498771 B2 JP 3498771B2
Authority
JP
Japan
Prior art keywords
run
code
length
data
bit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP03762296A
Other languages
English (en)
Other versions
JPH09232963A (ja
Inventor
俊之 中川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP03762296A priority Critical patent/JP3498771B2/ja
Publication of JPH09232963A publication Critical patent/JPH09232963A/ja
Application granted granted Critical
Publication of JP3498771B2 publication Critical patent/JP3498771B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、変調装置および方
法に関し、特に、基本データ長がmビットのデータを、
基本符号長がnビットの可変長符号(d,k;m,n;
r)に変換する変調装置および方法に関する。
【0002】
【従来の技術】データを所定の伝送路を介して伝送する
場合や、データを磁気ディスク、光ディスク、光磁気デ
ィスクなどの記録媒体に記録する場合、伝送や記録に適
するようにデータの変調が行われる。このような変調に
おいて、ブロック符号化が多く利用されている。
【0003】ブロック符号化は、データ列をm×iビッ
トの単位(データ語)で、ブロック化し、このデータ語
を所定の符号則に従って、n×iビットの単位の符号語
に変換するものである。i=1である場合、固定長符号
となり、複数個の中からiを選択することができる場
合、即ち、iが1乃至所定の最大値rのいずれかで変換
される場合、可変長符号となる。このように、ブロック
符号化された符号は、(d,k;m,n;r)と5つの
数値で表される。最小ランdは、符号系列内の連続する
1の間に入る0の最小連続個数であり、最大ランkは、
符号系列内の連続する1の間に入る0の最大連続個数
示している。
【0004】コンパクトディスクやミニディスクなどに
おいては、上述したブロック符号化により得られた可変
長符号に対して、符号中の「1」をビットの反転、
「0」を無反転とするNRZI(Non Return to Zero I
nverted)変調を行い、NRZI変調された可変長符号
(記録波形列)を記録するようにしている。
【0005】記録波形列の最小反転間隔Tminが長いほ
ど、線速方向において高密度で記録を行うことができる
ので、可変長符号の最小ランdは、大きい方が好まし
い。一方、記録波形列の最大反転間隔Tmaxが短いほ
ど、クロックの再生の面では有利になるので、可変長符
号の最大ランkは、小さい方が好ましく、様々な変調方
法が提案されている。例えば、磁気ディスク、光ディス
ク、光磁気ディスクなどに適用されている変調方式とし
て、RLL(Run Length Limited)符号への変調を行う
RLL(1−7)、RLL(1−6)、RLL(2−
7)などや、VFM(Variable Five Modulation)、V
FM2などがある。
【0006】RLL(1−7)においては、例えば、可
変長符号(1,7;2,3;2)への変調を行う。表1
は、可変長符号(1,7;2,3;2)への変換則を示
している。記録波形列のビット間隔をTとすると、RL
L(1−7)符号(RLL(1−7)で変調された符
号)の最小反転間隔Tmin(=(d+1)T)は、2T
(=(1+1)T)となる。なお、入力データ列のビッ
ト間隔をTdata(=m/n×T)とすると、RLL(1
−7)符号の最小反転間隔Tminは、1.33Tdata
(=2×2/3×Tdata)となる。また、ジッタの許容
値を示す検出窓幅Tw(=m/n×Tdata)は、0.6
Tdata(=2/3×T)となる。
【0007】一方、RLL(1−7)符号の最大反転間
隔Tmax(=(k+1)T)は、8T(=(7+1)
T)(=5.33Tdata)となる。
【0008】
【表1】
【0009】なお、表1における「x」は不確定ビット
を表し、直前のビットが1の場合、0に設定され、直前
のビットが0である場合、1に設定される。
【0010】次に、RLL(1−6)においては、例え
ば、可変長符号(1,6;2,3;r)(r=4,5)
への変調を行う。表2は、可変長符号(1,6;2,
3;4)への変換則を示している。RLL(1−6)符
号の最小反転間隔は、2T(=(1+1)T)=1.3
3Tdata(=(1+1)×2/3×Tdata)となり、最
大反転間隔は、7T(=(6+1)T)=4.67Tda
ta(=(6+1)×2/3×Tdata)となる。また、検
出窓幅Twは、0.67Tdata(=2/3×Tdata)と
なる。
【0011】
【表2】 データ 符号 i=1 11 10x 10 010 01 00x i=2 0011 100 010 0010 100 00x 0001 000 010 i=3 000011 000 001 010 000010 000 001 00x 000001 100 000 010 i=4 00000011 000 001 000 010 00000010 000 001 000 00x 00000001 101 000 000 10x 00000000 001 000 000 10x
【0012】なお、表2における「x」は、不確定ビッ
トを表し、直後のビットが1の場合、0に設定され、直
後のビットが0である場合、1に設定される。
【0013】また、RLL(2−7)においては、例え
ば、可変長符号(2,7;1,2;3)への変調を行
う。表3は、可変長符号(2,7;1,2;3)への変
換則を示している。RLL(2−7)符号の最小反転間
隔は、3T(=(2+1)T)=1.5Tdata(=(2
+1)×1/2×Tdata)となり、最大反転間隔は、8
T(=(7+1)T)=4Tdata(=(7+1)×1/
2×Tdata)となる。また、検出窓幅Twは、0.5Td
ata(=1/2×Tdata)となる。
【0014】
【表3】 データ 符号 i=1 11 1000 10 0100 i=2 011 001000 010 100100 000 000100 i=3 0011 00001000 0010 00100100
【0015】なお、RLL(2−7)では、不確定ビッ
トは発生しない。
【0016】そして、VFM(最小ランdが4である)
においては、例えば、可変長符号(4,22;2,5;
5)への変調を行う。表4乃至表6は、VFM符号
(4,22;2,5;5)への変換則を示している。V
FM符号の最小反転間隔は、5T(=(4+1)T)=
2Tdata(=(4+1)×2/5×Tdata)となり、最
大反転間隔は、23T(=(22+1)T)=9.2T
data(=(22+1)×2/5×Tdata)となる。ま
た、検出窓幅Twは、0.4Tdata(=2/5×Tdat
a)となる。
【0017】
【表4】 データ 符号 i=1 11 00000 10 10000 i=2 0111 01000 00000 0110 00100 00000 0101 00010 00000 0100 00001 00000 i=3 001111 01000 01000 00000 001110 01000 00100 00000 001101 01000 00010 00000 001100 01000 00001 00000 001011 00010 00001 00000 001010 00100 00100 00000 001001 00100 00010 00000 001000 00100 00001 00000 000111 00010 00010 00000 # 111111 00001 00001 00000 i=4 00011011 01000 01000 01000 00000 00011010 01000 01000 00100 00000 00011001 01000 01000 00010 00000 00011000 01000 01000 00001 00000 00010111 01000 00010 00001 00000 00010110 01000 00100 00100 00000 00010101 01000 00100 00010 00000 00010100 01000 00100 00001 00000
【表5】 (i=4の続き) データ 符号 00010011 01000 00010 00010 00000 00010010 00100 00100 00100 00000 00010001 00100 00100 00010 00000 00010000 00100 00100 00001 00000 00001111 00010 00001 00001 00000 00001110 00100 00001 00001 00000 00001101 00100 00010 00010 00000 00001100 00100 00010 00001 00000 00001011 01000 00001 00001 00000 00001010 00001 00001 00001 00000 00001001 00010 00010 00010 00000 00001000 00010 00010 00001 00000 i=5 0000011111 01000 01000 01000 01000 00000 0000011110 01000 01000 01000 00100 00000 0000011101 01000 01000 01000 00010 00000 0000011100 01000 01000 01000 00001 00000 0000011011 01000 01000 00010 00001 00000 0000011010 01000 01000 00100 00100 00000 0000011001 01000 01000 00100 00010 00000 0000011000 01000 01000 00100 00001 00000 0000010111 01000 01000 00010 00010 00000 0000010110 01000 00100 00100 00100 00000 0000010101 01000 00100 00100 00010 00000 0000010100 01000 00100 00100 00001 00000 0000010011 01000 00010 00001 00001 00000
【表6】 (i=5の続き) データ 符号 0000010010 01000 00100 00001 00001 00000 0000010001 01000 00100 00010 00010 00000 0000010000 01000 00100 00010 00001 00000 0000001111 01000 01000 00001 00001 00000 0000001110 01000 00001 00001 00001 00000 0000001101 01000 00010 00010 00010 00000 0000001100 01000 00010 00010 00001 00000 0000001011 00100 00100 00010 00010 00000 0000001010 00100 00100 00100 00100 00000 0000001001 00100 00100 00100 00010 00000 0000001000 00100 00100 00100 00001 00000 0000000111 00100 00100 00010 00001 00000 0000000110 00100 00100 00001 00001 00000 0000000101 00100 00010 00010 00010 00000 0000000100 00100 00010 00010 00001 00000 0000000011 00100 00001 00001 00001 00000 0000000010 00010 00010 00001 00001 00000 0000000001 00010 00010 00010 00010 00000 0000000000 00010 00010 00010 00001 00000
【0018】なお、表中の「#」の付いた変換則は、0
の連続数を最大ランk以下にするために設けられてい
る。また、VFMにおいては、不確定ビットは発生しな
い。
【0019】次に、VFM2においては、例えば、可変
長符号(4,19;2,5;5)、(4,19;2,
5;6)などへの変調が行われる。表7および表8は、
VFM2符号(4,19;2,5;5)への変換則を示
している。VFM2符号の最小反転間隔は、5T(=
(4+1)T)=2Tdata(=(4+1)×2/5×T
data)となり、最大反転間隔は、20T(=(19+
1)T)=8Tdata(=(19+1)×2/5×Tdat
a)となる。また、検出窓幅Twは、0.4Tdata(=2
/5×Tdata)となる。
【0020】
【表7】 データ 符号 i=1 11 10000 10 01000 01 00x00 i=2 0011 00010 00000 0010 00001 00000 # 1011 00000 00x00 i=3 000111 00010 00010 00000 000110 00010 00001 00000 000101 00001 00001 00000 000100 00000 00010 00000 000011 00000 00001 00000 i=4 00001011 00010 00010 00010 00000 00001010 00010 00010 00001 00000 00001001 00010 00001 00001 00000 00001000 00001 00001 00001 00000 00000111 00000 00010 00010 00000 00000110 00000 00010 00001 00000 00000101 00000 00001 00001 00000 00000100 00000 00000 00010 00000 00000011 00000 00000 00100 00x00 i=5 0000001011 00010 00010 00010 00010 00000 0000001010 00010 00010 00010 00001 00000 0000001001 00010 00010 00001 00001 00000
【表8】 (i=5の続き) データ 符号 0000001000 00010 00001 00001 00001 00000 0000000111 00001 00001 00001 00001 00000 0000000110 00000 00010 00010 00010 00000 0000000101 00000 00010 00010 00001 00000 0000000100 00000 00010 00001 00001 00000 0000000011 00000 00001 00001 00001 00000 0000000010 00000 00000 00010 00010 00000 0000000001 00000 00000 00010 00001 00000 0000000000 00000 00000 00100 00010 00000
【0021】なお、表中の「#」の付いた変換則は、0
の連続数を最大ランk以下にするために設けられてい
る。また、表中における「x」は、不確定ビットを表
し、続く符号の最上位4ビット以上がすべて0である場
合、1に設定され、そうでない場合、0に設定される。
【0022】以上のように、RLL(1−6)、RLL
(1−7)、およびVFM2による符号には、不確定ビ
ットが含まれており、その値は、変調を行うとき、不確
定ビットの前または後の所定の範囲のビット列を参照し
て、0または1に決定される。
【0023】例えば、本出願人は、上述した変調(RL
L(1−6))を行う変調装置の一例を、特願平7−3
17823号に示している。
【0024】図10は、そのようなRLL(1−6)符
号への変調を行う変調装置の一例を示している。この変
調装置においては、エンコーダ処理部61は、入力され
たデータの拘束長i(i=1,・・・,r)を判定する
とともに、不確定ビットを含む符号(不確定符号)に変
換されるデータを検出した後、入力されたデータをセレ
クタ62に出力する。
【0025】また、エンコーダ処理部61は、入力され
たデータの拘束長iをセレクタ62に出力し、変換後の
符号が不確定符号(不確定ビットを含む符号)であるか
否かを示す不確定符号フラグをセレクタ64−1乃至6
4−rに出力し、不確定ビットの値を決定する情報を不
確定ビット処理部65−1乃至65−rに出力する。
【0026】セレクタ62は、エンコーダ処理部61よ
り供給される拘束長iに応じて、データを、その拘束長
iに対応する変換部63−iに出力する。
【0027】変換部63−i(i=1,・・・,r)
は、例えば、表2に示すような、基本データ長がmビッ
トのデータに、基本符号長がnビットの可変長符号を対
応させた変換テーブルを有し、その変換テーブルに基づ
いて、m×iビットのデータをn×iビットの符号に変
換し、セレクタ64−iに出力する。
【0028】セレクタ64−1乃至64−rは、エンコ
ーダ処理部61より供給された不確定符号フラグに応じ
て、変換部63−1乃至63−rより供給されたn×i
ビットの符号を不確定ビット処理部65−1乃至65−
rまたはマルチプレクサ66に出力する。
【0029】不確定ビット処理部65−1乃至65−r
は、セレクタ64−1乃至64−rより供給される不確
定符号の不確定ビットを、エンコーダ処理部61より供
給される不確定ビット決定情報に応じて0または1に設
定した後、マルチプレクサ66に出力する。
【0030】マルチプレクサ66は、セレクタ64−i
からの符号または不確定ビット処理部65−iからの符
号を選択し、シリアルデータとしてバッファ67に出力
する。バッファ67は、マルチプレクサ66からの可変
長符号を、一旦記憶し、変調符号として所定の転送レー
トで出力する。
【0031】クロック回路(CLK)68は、クロック
を発生し、タイミング管理部69は、クロック回路68
より供給されたクロックに同期してタイミング信号を生
成し、エンコーダ処理部61とバッファ67に供給す
る。
【0032】以上のようにして、入力されたデータは、
拘束長i、および、変換後の符号が不確定ビットを含む
か否かを判断された後、m×iビット毎に、n×iビッ
トの符号に変換される。そして、変換後の符号が不確定
ビットを含む場合、不確定ビット処理部65−iにおい
て、その値(0または1)が決定され、出力される。
【0033】
【発明が解決しようとする課題】しかしながら、上述し
たように、不確定ビットを利用する変調方式(RLL
(1−6)やVFM2など)に従って変調を行う場合、
データの変換後に、全ての不確定ビットの値を個別に
定する回路が必要となり、回路構成が複雑になり、タイ
ミング管理も難しくなる。
【0034】本発明は、このような状況に鑑みてなされ
たもので、不確定ビットを有する可変長符号において、
変換テーブルにおける不確定ビットを、一旦、「1」と
して、最大ランkより大きいラン(「0」の連続)の発
生を排除した後、「0」の連続長が最小ランdより小さ
い符号語が検出されたとき、不確定ビットの値を「1」
から「0」に変更して、最小ランdより小さいランの発
生を排除することで、不確定ビットの処理を行い、不確
定ビットの判定や不確定ビットの値の設定を行う回路を
不要とするものである。
【0035】
【課題を解決するための手段】請求項1に記載の変調装
置は、基本データ長がmビットのデータを、基本符号長
がnビットの可変長符号(d,k;m,n;r)に変換
する変調装置であって、基本データ長がmビットのデー
タを、基本符号長がnビットの可変長符号に変換する
ともに、変換後の可変長符号に、隣接するビットに応じ
て値が可変される不確定ビットが含まれる場合には、不
確定ビットに対して予め定められた同一の値を一旦設定
する変換手段と、変換手段により変換された可変長符号
において、全てのランのランレングスが最小ランd以上
であり最大ランk以下となるように、不確定ビットのう
ちの一旦設定された値のうちの必要な値を訂正する訂正
手段とを備えることを特徴とする。
【0036】 請求項5に記載の変調方法は、基本デー
タ長がmビットのデータを、基本符号長がnビットの可
変長符号(d,k;m,n;r)に変換する変調方法で
あって、基本データ長がmビットのデータを、基本符号
長がnビットの可変長符号に変換するとともに、変換後
の可変長符号に、隣接するビットに応じて値が可変され
る不確定ビットが含まれる場合には、不確定ビットに対
して予め定められた同一の値を一旦設定する変換ステッ
プと、変換ステップの処理により変換された可変長符号
において、全てのランのランレングスが最小ランd以上
であり最大ランk以下となるように、不確定ビットの一
旦設定された値のうちの必要な値を訂正する訂正ステッ
プとを含むことを特徴とする。
【0037】 請求項1に記載の変調装置においては、
例えば、RLL(1−6)符号への変調において、変換
手段は、「010011」というデータを、従来ならば
「00x100010」という符号(「x」は不確定ビ
ット)に変換するところ、一旦、不確定ビットの値を1
に設定し、「001100010」と変換する。これに
より、全てのランのランレングスは、最大ラン k(= )
下となる。そして、訂正手段は、各「1」と「1」の間
の「0」の数(ランレングス)が最小ランd(=1)よ
り小さいか否かを判断する。このとき、訂正手段は、不
確定ビットである最初の「1」と次の「1」の間には
「0」は0個であることから、最小ランd(=1)より
小さいと判断し、不確定ビットの値を、一旦設定された
「1」から「0」に訂正する。これにより、全てのラン
のランレングスは、最小ランd(=1)以上となる。
【0038】 請求項5に記載の変調方法においては、
例えば、RLL(1−6)符号への変調において、「0
10011」というデータは、従来ならば「00x10
0010」という符号(「x」は不確定ビット)に変換
されるところ、一旦、不確定ビットの値が1に設定さ
れ、「001100010」という符号に変換される。
これにより、全てのランのランレングスは、最大ランk
(=6)以下となる。そして、この符号において、各
「1」と「1」の間の「0」の数(ランレングス)が最
小ランd(=1)より小さいか否かを判断される。この
とき、不確定ビットである最初の「1」と次の「1」の
間には「0」は0個であることから、最小ランd(=
1)より小さいと判断され、不確定ビットの値が、一旦
設定された「1」から「0」に訂正される。これによ
り、全てのランのランレングスは、最小ランd(=1)
以上となる。
【0039】
【発明の実施の形態】以下、本発明の変調装置の実施例
を図面を参照しながら説明する。この実施例は、基本デ
ータ長がmビットであるデータを、可変長符号(d,
k;m,n;r)に変換する変調装置の一例であり、図
1は、この実施例の具体的な回路構成を示している。こ
の実施例は、基本データ長が2ビットであるデータをR
LL(1−6)符号(=可変長符号(1,6;2,3;
4))に変換する。
【0040】拘束長判定部1は、入力されたデータの拘
束長iを判定し、その拘束長iをセレクタ2に出力する
とともに、入力されたデータをセレクタ2に出力するよ
うになされている。
【0041】セレクタ2は、拘束長判定部1より供給さ
れた拘束長iに応じて、拘束長判定部1より供給された
データを、変換部3−i(i=1,・・・,r)に出力
するようになされている。
【0042】変換部3−i(i=1,・・・,r)は、
m×iビットのデータにn×iビットの符号を対応させ
た変換テーブル(表2の各拘束長iに対応する部分)を
有し、セレクタ2よりm×iビットのデータが供給され
ると、変換テーブルを参照して、対応するn×iビット
の符号を出力するようになされている。なお、本実施例
においては、mが2であり、nが3であるので、例え
ば、変換部3−1は、2ビットのデータ「01」を3ビ
ットの符号「00x」(「x」は不確定ビット)に変換
し、変換部3−2は、4ビットのデータ「0010」を
6ビットの符号「10000x」(「x」は不確定ビッ
ト)に変換する。
【0043】さらに、変換部3−iは、変換後の符号が
不確定ビットを含む場合、その不確定ビットの値を、す
べて1に設定した後、マルチプレクサ4に出力するよう
になされている。このように、不確定ビットをすべて1
に設定することで、すべてのラン(「0」が連続する部
分)の長さ(ランレングス)を最大ランk以下にするこ
とができる。
【0044】マルチプレクサ4は、変換部3−iより供
給されたn×iビットの符号を、シリアルデータとし
て、バッファ5を介して、所定のタイミングで、ラン検
出処理部6に出力するようになされている。
【0045】ラン検出処理部6は、マルチプレクサ4よ
り、バッファ5を介して供給されるシリアルデータにお
いて、ランレングス(連続する「0」の個数)が最小ラ
ンdより小さいランを検出し、そのランの先端に隣接す
る「1」(不確定ビット)を「0」に変更するようにな
されている。
【0046】ラン検出処理部6は、このようにして、す
べてのランの長さを最小ランd以上にする(変換部3−
iにおいて、不確定ビットの値をすべて1に設定するこ
とにより、最大ランkより大きいランの発生が除去され
ているので、結局、すべてのランの長さは、最小ランd
以上であり最大ランk以下となる)。
【0047】図2は、ラン検出処理部6の一実施例を示
している。この実施例は、RLL(1−6)における最
小ランd(=1)より小さい長さを有する(即ち、ラン
レングスが0である)ランを検出する。
【0048】メモリ21は、バッファ5より供給される
シリアルデータの1ビットを、1クロックの間保持した
後、出力するようになされている。
【0049】AND回路22は、バッファ5より供給さ
れるシリアルデータと、メモリ21より出力される、1
クロック前に供給されたシリアルデータの論理積を計算
し、その計算結果をXOR回路23の一方の入力に出力
するようになされている。
【0050】XOR回路23は、AND回路22より供
給されるデータと、メモリ21より供給されるデータの
排他的論理和を計算し、その計算結果をNRZI変調回
路24に出力するようになされている。
【0051】NRZI変調回路24は、XOR回路23
より供給されるビット列に対して、NRZI変調を行
い、NRZI変調された符号を変調符号として出力する
ようになされている。
【0052】なお、NRZI変調回路24は、必要に応
じて、他の変調方式に基づいて符号を変調する回路に置
き換えてもよい。また、例えば、ISO規格の光磁気デ
ィスクのように、RLL符号などに変調したビット列を
NRZI変調を行わないで、そのまま記録する場合、N
RZI変調回路24は不要となり、XOR回路23の出
力が、変調符号として、ラン検出処理部6から出力され
る。
【0053】図1に戻って、クロック回路(CLK)1
1は、クロックを発生し、タイミング管理部12は、ク
ロック回路11より供給されたクロックに同期してタイ
ミング信号を生成し、拘束長判定部1とバッファ5に供
給するようになされている。
【0054】次に、この実施例の動作について説明す
る。
【0055】最初に、拘束長判定部1は、データが入力
されると、そのデータの拘束長iを判定し、その拘束長
iと、入力されたデータを、それぞれ、セレクタ2に出
力する。
【0056】図3は、拘束長判定部1の動作を説明して
いる。拘束長判定部1は、表2に示すテーブルを内蔵し
ており、入力されたデータが「11」、「10」、「0
1」のいずれかに一致するか否かを判断する。入力され
たデータが「11」、「10」、「01」のいずれかに
一致する場合、拘束長判定部1は、拘束長iが1である
と判定し、入力されたデータが「11」、「10」、
「01」のいずれにも一致しない場合、「0011」、
「0010」、「0001」のいずれかに一致するか否
かを判断する。
【0057】入力されたデータが「0011」、「00
10」、「0001」のいずれかに一致する場合、拘束
長判定部1は、拘束長iが2であると判定する。入力さ
れたデータが「0011」、「0010」、「000
1」のいずれにも一致しない場合、拘束長判定部1は、
さらに、「000011」、「000010」、「00
0001」のいずれかに一致するか否かを判断し、入力
されたデータが、これらのうちのいずれかに一致する場
合、拘束長iを3と判定する。
【0058】そして、拘束長が3であるビット列と、入
力データが一致しない場合、拘束長が4であるビット列
「00000011」、「00000010」、「00
000001」、「00000000」に、入力データ
が一致するか否かを判断し、入力されたデータが、これ
らのうちのいずれかに一致する場合、拘束長iを4と判
定する。ここで、拘束長が4であるビット列に一致しな
い場合、入力データは、拘束長が1乃至4のビット列の
うち、どのビット列にも一致しないことになり、エラー
となる。
【0059】拘束長判定部1は、このようにして判定し
た拘束長iを、セレクタ2に出力する。
【0060】次に、セレクタ2は、供給された拘束長i
の値に応じて、その拘束長iに対応する変換部3−iに
データを出力する。
【0061】データを供給された変換部3−iは、変換
テーブルを参照して、供給された2×iビットのデータ
を3×iビットの符号に変換し、変換後の符号をマルチ
プレクサ4に出力する。例えば、拘束長iが2である場
合、セレクタ2は、変換部3−2に4ビットのデータを
供給し、変換部3−2は、そのデータを6ビットの符号
に変換し、その6ビットの符号をマルチプレクサ4に出
力する。
【0062】このとき、変換後の符号が不確定ビットを
含む場合、変換部3−iは、その不確定ビットの値をす
べて1に設定した後、変換した符号(不確定ビットの値
が1になっている)をマルチプレクサ4に出力する。
【0063】マルチプレクサ4は、変換部3−iからの
変換された符号を、シリアルデータとして、バッファ5
を介して、ラン検出処理部6に出力する。
【0064】ラン検出処理部6は、供給されたシリアル
データにおいて、最小ランdより小さいランを検出し、
そのランの先端に隣接する不確定ビットの値を、「1」
から「0」に変更した後、NRZI変調を行い、変調後
のシリアルデータを変調符号として出力する。
【0065】この実施例においては、RLL(1−6)
符号への変換を行うので、最小ランdは1である。従っ
て、ラン検出処理部6は、ランレングスが0であるラン
(即ち、連続する「1」のビット列)を検出し、対応す
る不確定ビットを「0」に変換する。
【0066】図2に示すラン検出処理部6においては、
供給されたデータ(1ビット)の値を1クロックの間、
メモリ21で記憶し、次に供給されるビットの値(図2
のA)とメモリ21の出力(図2のB)(連続する2つ
のビットの値)がともに「1」である場合、図4の真理
値表に示すように、AND回路22とXOR回路23に
より構成される論理回路より、「0」が出力され、その
他の場合(Bが0である場合、または、Bが1であり、
Aが0である場合)は、メモリ21の出力値(B)が、
そのまま出力される(図2および図3のC)。
【0067】このようにすることで、供給されるシリア
ルデータにおいて、「1」が連続する場合(即ち、ラン
レングスが0である場合)、先行する「1」が「0」に
変更され、ランレングスがすべて1以上になる。
【0068】そして、NRZI変調回路24は、供給さ
れたシリアルデータに対して、NRZI変調を行い、変
調後の符号を変調符号として出力する。
【0069】以上のようにして、データが入力される
と、最初に、データの拘束長iを判定し、その拘束長i
に対応して、符号への変換を行い、この変換の際、不確
定ビットが含まれる場合、その不確定ビットの値を、一
旦、1に設定する。そして、次に、最小ランdより小さ
いランを検出し、そのランの先端に隣接する不確定ビッ
トの値を「1」から「0」に変更することで、不確定ビ
ットの値を正しいものにする。
【0070】このようにすることで、生成された符号に
おける不確定ビットの有無に拘わらず、同一の手順で変
調処理が行われることになり、回路構成が簡単になる。
【0071】図5は、本発明の変調装置の他の実施例を
示している。この実施例も、図1の実施例と同様に、R
LL(1−6)符号への変調を行う。
【0072】シフトレジスタ31は、データを2ビット
ずつシフトさせながら、データを拘束長判定部32、お
よび、すべての変換部33−1乃至33−rに出力する
ようになされている。
【0073】拘束長判定部32は、図1の実施例の拘束
長判定部1と同様に、データの拘束長iを判定し、マル
チプレクサ34に出力するようになされている。
【0074】変換部33−1乃至33−rは、内蔵され
ている変換テーブル(図1の変換部1−1乃至1−rが
有するものと同一のテーブル)を参照し、供給されたデ
ータに該当する変換則が登録されているか否かを判断
し、登録されている場合は、そのデータの変換を行った
後、変換後の符号をマルチプレクサ34に出力するよう
になされている。また、データが変換テーブルに登録さ
れていない場合、変換部33−1乃至33−rは、供給
されたデータを破棄するようになされている。
【0075】なお、変換部33−1乃至33−rは、変
換後の符号に不確定ビットが含まれる場合、その不確定
ビットの値を1とした後、符号の出力を行う。
【0076】マルチプレクサ34は、拘束長判定部1よ
り供給される拘束長iに対応する変換部33−iが変換
した符号を受け取り、その符号を、シリアルデータとし
て、バッファ35を介してラン検出処理部36に出力す
るようになされている。
【0077】ラン検出処理部36は、図1の実施例のラ
ン検出処理部6と同様に、供給されたシリアルデータに
おいて、最小ランdより小さいランを検出し、所定の不
確定ビットの値を「1」から「0」に変更するようにな
されている。
【0078】クロック回路37およびタイミング管理部
38は、図1の実施例におけるクロック回路11および
タイミング管理部12と同一のものであるので、その説
明を省略する。
【0079】次に、この実施例の動作について説明す
る。
【0080】最初に、シフトレジスタ31より、各変換
部33−1乃至33−rおよび拘束長判定部32にデー
タが2ビット単位で供給される。
【0081】拘束長判定部32は、表2に示す変換テー
ブルを内蔵しており、この変換テーブルを参照して、デ
ータの拘束長iを判定し、マルチプレクサ34に出力す
る。
【0082】一方、変換部33−1乃至33−rは、そ
れぞれ、各拘束長iに対応するテーブルを有しており、
供給されたデータに対応する変換則が、そのテーブルに
登録されている場合、その変換則を利用して、供給され
た2×iビットのデータを3×iビットの符号に変換
し、変換した符号に不確定ビットが含まれている場合、
その不確定ビットの値を1に設定した後、その符号をマ
ルチプレクサ34に出力する。
【0083】マルチプレクサ34は、拘束長判定部32
より供給された拘束長iに対応する変換部33−iより
符号を受け取り、その符号をシリアルデータとして、バ
ッファ35を介して、ラン検出処理部36に出力する。
【0084】ラン検出処理部36は、供給されるシリア
ルデータにおいて、最小ランd(=1)より小さいラン
を検出し、そのランの先端に隣接する不確定ビットの値
を、「1」から「0」に変更した後、NRZI変調を行
い、NRZI変調された符号を変調符号として出力す
る。
【0085】以上のようにして、図1の実施例と同様
に、一旦、すべての不確定ビットの値を1に設定した
後、最小ランd(=1)より小さいランを検出し、その
ランの先端に隣接する不確定ビットの値を、「1」から
「0」に変更し、不確定ビットの値を正しいものにす
る。
【0086】上述した実施例は、ともに、RLL(1−
6)の変調装置であったが、次に、VFM2の変調装置
について説明する。
【0087】図6は、本発明の一実施例であるVFM2
の変調装置の一構成例を示している。この変調装置にお
いては、拘束長判定部41は、表7および表8に示すテ
ーブルを内蔵しており、図1の拘束長判定部1と同様
に、テーブルを参照して、入力されたデータの拘束長i
を判定するようになされている。
【0088】変換部43−i(i=1,・・・,r)
は、2×iビットのデータに5×iビットの符号を対応
させた変換テーブル(表7および表8の各拘束長iに対
応する部分)を有し、セレクタ2より2×iビットのデ
ータが供給されると、変換テーブルを参照して、対応す
る5×iビットの符号の出力するようになされている。
【0089】変換部43−iは、変換後の符号が不確定
ビットを含む場合、その不確定ビットの値を、すべて1
に設定した後、マルチプレクサ4に出力するようになさ
れている。このように、不確定ビットをすべて1に設定
することで、すべてのランの長さを最大ランk以下にす
ることができる。
【0090】ラン検出処理部46は、マルチプレクサ4
より、バッファ5を介して供給されるシリアルデータに
おいて、ランレングスが最小ランd(=4)より小さい
とき、そのランの先端に隣接する「1」を「0」に変更
するようになされている。このようにすることで、すべ
てのランの長さを最小ランd(=4)以上にすることが
できる(変換部43−iにおいて、不確定ビットの値を
すべて1に設定することにより、最大ランkより大きい
ランが除去されているので、結局、すべてのランの長さ
は、最小ランd以上で、かつ、最大ランk以下の範囲に
なっている)。
【0091】図7は、ラン検出処理部46の一実施例を
示している。この実施例は、VFM2符号(例えば、可
変長符号(4,19;2,5;5))における最小ラン
d(=4)以下の長さを有する(即ち、ランレングスが
0乃至3である)ランを除去する。
【0092】メモリ21−1は、バッファ5より供給さ
れるシリアルデータの1ビットを、1クロックの期間、
保持した後、次段のメモリ21−2に出力するようにな
されている。同様にして、メモリ21−2,21−3
は、各クロックで、保持している値を次段(メモリ21
−3,21−4)へ出力した後、前段(メモリ21−
1,21−2)より供給された値を保持する。メモリ2
1−4は、各クロックで、保持している値をAND回路
22とXOR回路23に出力した後、前段(メモリ21
−3)より供給された値を保持する。
【0093】OR回路25は、バッファ5より供給され
るシリアルデータ(1ビット)とメモリ21−1の出力
(1ビット)の論理和を計算し、その結果をOR回路2
7に出力するようになされている。
【0094】OR回路26は、メモリ21−2の出力
(1ビット)とメモリ21−3の出力(1ビット)の論
理和を計算し、その結果をOR回路27に出力するよう
になされている。
【0095】OR回路27は、OR回路25,26の出
力の論理和を計算し、その結果をAND回路22に出力
するようになされている。
【0096】AND回路22は、OR回路27より供給
されるデータ(1ビット)と、メモリ21−4より供給
されるデータの論理積を計算し、その計算結果をXOR
回路23に出力するようになされている。
【0097】XOR回路23は、AND回路22より供
給されるデータと、メモリ21−4より供給されるデー
タの排他的論理和を計算し、その計算結果をNRZI変
調回路24に出力するようになされている。
【0098】NRZI変調回路24は、XOR回路23
より供給されるビット列に対して、NRZI変調を行
い、変調符号として出力するようになされている。
【0099】その他の構成要素(セレクタ2、マルチプ
レクサ4、バッファ5、クロック回路11、および、タ
イミング管理部12)は、図1の実施例のものと同一で
あるので、その説明を省略する。
【0100】なお、表7および表8に示すVFM2符号
を使用する場合、すべての不確定ビットを1としても、
ランレングスが0または1になることはないので、OR
回路26,27を取り除き、OR回路25の出力をAN
D回路22に入力させることで、ランレングスが2また
は3であるランのみを検出するようにすることもでき
る。例えば、ランレングスが2の場合は、データ「01
11」を変換し、変換後の符号「00x001000
0」における不確定ビットxの値を1に設定すると、
「0010010000」となり、左から第4桁目と5
桁目において発生する。
【0101】次に、この実施例の動作について説明す
る。
【0102】最初に、拘束長判定部1は、データが入力
されると、そのデータの拘束長iを判定し、その拘束長
iと、入力されたデータを、それぞれ、セレクタ2に出
力する。
【0103】拘束長判定部41は、表7および表8に示
すテーブルを内蔵しており、入力されたデータが「1
1」、「10」、「01」のいずれかに一致するか否か
を判断する。入力されたデータが「11」または「0
1」に一致する場合、拘束長判定部41は、拘束長iが
1であると判定する。入力されたデータが「10」に一
致する場合、拘束長判定部41は、次のデータが「1
1」に一致するか否かを判断し、次のデータが「11」
に一致しない場合、データ「10」に対して、拘束長i
を1と判定し、次のデータが「11」に一致する場合、
データ「1011」に対して、拘束長iを2と判定す
る。
【0104】次に、入力されたデータが「11」、「1
0」、「01」のいずれにも一致しない場合、拘束長判
定部41は、「0011」または「0010」に一致す
るか否かを判断し、入力されたデータがこれらのいずれ
かに一致する場合、拘束長iが2であると判定する。
【0105】入力されたデータが「0011」および
「0010」に一致しない場合、拘束長判定部41は、
さらに、拘束長が3であるビット列(テーブルの登録デ
ータ)(「000111」,・・・,「00001
1」)と、入力データを比較し、拘束長が3である登録
データのいずれかと入力データが一致する場合、拘束長
iを3と判定する。
【0106】拘束長が3である登録データと、入力デー
タが一致しない場合、拘束長判定部41は、さらに、拘
束長が4である登録データ(「00001011」,・
・・,「00000011」)に、入力データが一致す
るか否かを判断し、入力されたデータがこれらのいずれ
かに一致する場合、拘束長iを4と判定する。
【0107】そして、拘束長が4である登録データと、
入力データが一致しない場合、拘束長判定部41は、拘
束長が5である登録データ(「000000101
1」,・・・,「0000000000」)に、入力デ
ータが一致するか否かを判断し、入力されたデータがこ
れらのいずれかに一致する場合、拘束長iを5と判定す
る。ここで、拘束長が5である登録データに一致しない
場合、入力データは、拘束長が1乃至5のどのビット列
にも一致しないので、エラーとなる。
【0108】拘束長判定部41は、このようにして判定
した拘束長iを、セレクタ2に出力する。
【0109】次に、セレクタ2は、供給された拘束長i
の値に応じて、その拘束長iに対応する変換部43−i
にデータを出力する。
【0110】データを供給された変換部43−iは、変
換テーブル(表7および表8のテーブルの各拘束長iに
対応する部分)を参照して、その2×iビットのデータ
を5×iビットの符号に変換し、マルチプレクサ4に出
力する。例えば、セレクタ2は、拘束長が2であるデー
タ「0010」を変換部43−2に供給し、変換部43
−2は、そのデータを10ビットの符号「000010
0000」に変換し、マルチプレクサ4に出力する。
【0111】このとき、変換後の符号が不確定ビットを
含む場合、変換部3−iは、その不確定ビットの値をす
べて1に設定した後、変換した符号をマルチプレクサ4
に出力する。例えば、拘束長が1であるデータ「01」
が供給された場合、変換部43−1は、そのデータを5
ビットの符号「00100」に変換する。このとき、左
から第3桁目のビットは、不確定ビットであるが、この
時点では1に設定されている。
【0112】マルチプレクサ4は、変換部43−iによ
って変換された符号を、シリアルデータとして、バッフ
ァ5を介して、ラン検出処理部46に出力する。
【0113】ラン検出処理部46は、供給されたシリア
ルデータにおいて、最小ランd(=4)より小さいラン
を検出し、そのランの先端に隣接する不確定ビットの値
を、「1」から「0」に変更した後、変更後のシリアル
データを変調符号として出力する。
【0114】この実施例においては、VFM2符号への
変調を行うので、最小ランdは4である。従って、ラン
検出処理部46は、ランレングスが0乃至3であるラン
を検出し、対応する不確定ビットを「0」に変更する。
【0115】図7に示すラン検出処理部においては、現
在の時刻をtとすると、メモリ21−1乃至21−4
は、それぞれ、時刻(t−1)乃至時刻(t−4)に供
給されたビットを出力する(1クロックで時刻が1進む
ものとする)。
【0116】そして、OR回路25,26,27によ
り、メモリ21−1乃至21−3の出力(図7のB乃至
D)と今回(時刻tに)供給されたデータ(図7のA)
の論理和を計算する。図8は、この論理和の真理値表を
示している。図8に示すように、メモリ21−1乃至2
1−3の出力(B乃至D)と今回供給されたデータ
(A)のいずれかの値が1である場合、A乃至Dの論理
和Eは、「1」となる。
【0117】従って、図9の真理値表に示すように、A
ND回路22とXOR回路23により構成される論理回
路を利用して、メモリ21−4の出力(図7のF)が
「1」であり、かつ、上述した論理和Eが「1」である
場合、ランレングスが4より小さいことになるので、そ
のときのXOR回路23の出力Gは、「0」となる。そ
して、その他の場合(Fが0である場合、または、Fが
1でEが0である場合)、メモリ21−4の出力(F)
の値が、そのままNRZI変調回路24に出力される。
【0118】このようにすることで、供給されるシリア
ルデータにおいて、ランレングスが4より小さい場合、
そのランの先端に隣接する「1」が「0」に変更され
る。
【0119】そして、NRZI変調回路24は、供給さ
れたシリアルデータに対して、NRZI変調を行い、変
調後の符号を、変調符号として出力する。
【0120】以上のようにして、データが入力される
と、最初に、データの拘束長iを判定し、その拘束長i
に対応して、VFM2符号への変調を行う。変換の際、
不確定ビットが含まれる場合、その不確定ビットの値
を、一旦、1に設定し、その後、最小ランdより小さい
ランを検出し、そのランの先端に隣接する不確定ビット
の値を「1」から「0」に変更する。
【0121】なお、上記実施例においては、RLL(1
−6)符号またはVFM2符号への変調について説明し
たが、本発明は、これら以外の符号への変調にも適用す
ることができる。例えば、RLL(1−7)符号への変
調を行う場合、変換部3−iに、表1の各拘束長iの部
分を保持させ、変換後に不確定ビットの値を1に設定
し、ラン検出処理部において、最小ランより小さいラン
を検出し、そのランの終端に隣接する不確定ビットの値
を0に変更する。
【0122】
【発明の効果】以上のごとく、請求項1に記載の変調装
置および請求項6に記載の変調方法によれば、所定の条
件を満たす符号の所定のビットを不確定ビットとし、基
本データ長がmビットのデータを、基本符号長がnビッ
トの可変長符号に変換し、変換された可変長符号におい
て、連続する数が最小ランd以上にならない、連続する
0または1を検出し、所定の処理を行うので、不確定ビ
ットを含む符号と不確定ビットを含まない符号を、同様
に取り扱ことができ、不確定ビットを含む符号を選択
して、不確定ビットの値を設定する回路を不要にするこ
とができる。
【図面の簡単な説明】
【図1】本発明の変調装置の一実施例の構成例であるブ
ロック図である。
【図2】図1のラン検出処理部の一構成例を示すブロッ
ク図である。
【図3】図1の拘束長判定部の動作を説明する図であ
る。
【図4】図1のラン検出処理部の各部の値の関係を示す
図である。
【図5】本発明の変調装置の他の実施例の構成例である
ブロック図である。
【図6】本発明の変調装置の他の実施例の構成例である
ブロック図である。
【図7】図6のラン検出処理部の一構成例を示すブロッ
ク図である。
【図8】図6のラン検出処理部の各部の値の関係を示す
図である。
【図9】図6のラン検出処理部の各部の値の関係を示す
図である。
【図10】従来の変調装置の一構成例を示すブロック図
である。
【符号の説明】
1 拘束長判定部, 2 セレクタ, 3−1乃至3−
r 変換部, 4 マルチプレクサ, 5 バッファ,
6 ラン検出処理部, 21,21−1乃至21−4
メモリ, 22 AND回路, 23 XOR回路,
24 NRZI変調回路, 25乃至27 OR回
路, 31 シフトレジスタ,32 拘束長判定部,
33−1乃至33−r 変換部, 34 マルチプレク
サ, 35 バッファ, 36 ラン検出処理部, 4
1 拘束長判定部,43−1乃至43−r 変換部,
46 ラン検出処理部, 61 エンコーダ処理部,
64 セレクタ, 65−1乃至65−r 不確定ビッ
ト処理部
───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H03M 3/00 - 11/00 G11B 20/14 341

Claims (6)

    (57)【特許請求の範囲】
  1. 【請求項1】 基本データ長がmビットのデータを、基
    本符号長がnビットの可変長符号(d,k;m,n;
    r)に変換する変調装置において、 前記基本データ長がmビットの前記データを、前記基本
    符号長がnビットの前記可変長符号に変換するととも
    に、変換後の前記可変長符号に、隣接するビットに応じ
    て値が可変される不確定ビットが含まれる場合には、前
    記不確定ビットに対して予め定められた同一の値を一旦
    設定する変換手段と、 前記変換手段により変換された前記可変長符号におい
    て、全てのランのランレングスが最小ランd以上であり
    最大ランk以下となるように、前記不確定ビットの一旦
    設定された前記値のうちの必要な値を訂正する訂正手段
    とを備えることを特徴とする変調装置。
  2. 【請求項2】 前記変換手段は、前記可変長符号におけ
    る前記不確定ビットを、全てのランのランレングスを前
    記最大ランk以下に確保する値である0または1に一旦
    設定し、 前記訂正手段は、ランレングスが前記最小ランdより小
    さいランを検出し、検出した前記ランの先端または終端
    に隣接する前記不確定ビットの一旦設定された前記値
    を、前記ランの先端または終端と同一の値である0また
    は1に訂正することを特徴とする請求項1に記載の変調
    装置。
  3. 【請求項3】 前記最小ランdは、1であることを特徴
    とする請求項1に記載の変調装置。
  4. 【請求項4】 前記最小ランdは、4であることを特徴
    とする請求項1に記載の変調装置。
  5. 【請求項5】 基本データ長がmビットのデータを、基
    本符号長がnビットの可変長符号(d,k;m,n;
    r)に変換する変調方法において、 前記基本データ長がmビットの前記データを、前記基本
    符号長がnビットの前記可変長符号に変換するととも
    に、変換後の前記可変長符号に、隣接するビットに応じ
    て値が可変される不確定ビットが含まれる場合には、前
    記不確定ビットに対して予め定められた同一の値を一旦
    設定する変換ステップと、 前記変換ステップの処理により変換された前記可変長符
    号において、全てのランのランレングスが最小ランd以
    上であり最大ランk以下となるように、前記不確定ビッ
    トの一旦設定された前記値のうちの必要な値を訂正する
    訂正ステップとを含むことを特徴とする変調方法。
  6. 【請求項6】 前記変換ステップは、前記可変長符号に
    おける前記不確定ビットを、全てのランのランレングス
    を前記最大ランk以下に確保する値である0または1に
    一旦設定し、 前記訂正ステップは、ランレングスが前記最小ランdよ
    り小さいランを検出し、検出した前記ランの先端または
    終端に隣接する前記不確定ビットの一旦設定された前記
    値を、前記ランの先端または終端と同一の値である0ま
    たは1に訂正することを特徴とする請求項5に記載の変
    調方法。
JP03762296A 1996-02-26 1996-02-26 変調装置および方法 Expired - Fee Related JP3498771B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP03762296A JP3498771B2 (ja) 1996-02-26 1996-02-26 変調装置および方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP03762296A JP3498771B2 (ja) 1996-02-26 1996-02-26 変調装置および方法

Publications (2)

Publication Number Publication Date
JPH09232963A JPH09232963A (ja) 1997-09-05
JP3498771B2 true JP3498771B2 (ja) 2004-02-16

Family

ID=12502740

Family Applications (1)

Application Number Title Priority Date Filing Date
JP03762296A Expired - Fee Related JP3498771B2 (ja) 1996-02-26 1996-02-26 変調装置および方法

Country Status (1)

Country Link
JP (1) JP3498771B2 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6091347A (en) * 1997-05-23 2000-07-18 Sony Corporation Device and method for modulation and transmission medium
JP3870573B2 (ja) 1998-08-24 2007-01-17 ソニー株式会社 変調装置および方法、記録媒体、並びに復調装置および方法
US6577255B2 (en) 2001-10-29 2003-06-10 Victor Company Of Japan, Ltd. Method and apparatus for encoding digital data

Also Published As

Publication number Publication date
JPH09232963A (ja) 1997-09-05

Similar Documents

Publication Publication Date Title
EP0471130B1 (en) Coding method and apparatus for pipelined and parallel processing
EP1715485B1 (en) Signal forming apparatus and method
JPH11346154A (ja) 変調装置および方法、復調装置および方法、並びに提供媒体
EP0789910B1 (en) Method of converting a series of m-bit information words to a modulated signal, method of producing a record carrier, coding device, device, recording device, signal, as well as a record carrier
US6535151B2 (en) Device for encoding n-bit source words into corresponding m-bit channel words and decoding m-bit channel words into corresponding n-bit source words
MXPA96006099A (en) Method of digital data transmission
JPH08223048A (ja) データ変換方式
KR100573626B1 (ko) 엠비트정보워드의시퀀스를변조신호로변환하는장치및방법
US6950042B2 (en) Modulating apparatus and method, and DSV control bit producing method
US7256718B2 (en) Modulation apparatus and method
JPH11177432A (ja) 変調装置および方法、並びに提供媒体
JP3498771B2 (ja) 変調装置および方法
JP2000149457A (ja) 変調装置および方法、復調装置および方法、並びに提供媒体
US20040239536A1 (en) Encoding/decoding n-bit source words into corresponding m-bit channel words, and vice versa, such that the conversion is parity inverting
JP3760963B2 (ja) 変調装置および方法、復調装置および方法、並びに記録媒体
US5642113A (en) Methods and devices for converting a sequence of m-bit information words to a modulated signal and including that signal on a record carrier, devices for decoding that signal and reading it from a record carrier, and that signal
EP0880234A2 (en) Data modulation and transmission
JP3018980B2 (ja) 記録符号変換装置
JP3615063B2 (ja) デジタル変調装置におけるdsv算出方法およびその装置
JP3234525B2 (ja) ディジタル変調方法と復調方法及びディジタル変調回路と復調回路
JP3243137B2 (ja) データ変換方法
JP2003198376A (ja) 符号化方法、符号化装置及び記録媒体
JPS618778A (ja) デイジタル符号化装置
JP2000341133A (ja) 変調装置および方法、並びに記録媒体

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20031105

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071205

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081205

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091205

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091205

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101205

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111205

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111205

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121205

Year of fee payment: 9

LAPS Cancellation because of no payment of annual fees