JP3234525B2 - ディジタル変調方法と復調方法及びディジタル変調回路と復調回路 - Google Patents

ディジタル変調方法と復調方法及びディジタル変調回路と復調回路

Info

Publication number
JP3234525B2
JP3234525B2 JP05836197A JP5836197A JP3234525B2 JP 3234525 B2 JP3234525 B2 JP 3234525B2 JP 05836197 A JP05836197 A JP 05836197A JP 5836197 A JP5836197 A JP 5836197A JP 3234525 B2 JP3234525 B2 JP 3234525B2
Authority
JP
Japan
Prior art keywords
modulation
data
block
digital
bit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP05836197A
Other languages
English (en)
Other versions
JPH09246981A (ja
Inventor
亜輝臣 国狭
修朗 伊藤
誠一郎 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP05836197A priority Critical patent/JP3234525B2/ja
Publication of JPH09246981A publication Critical patent/JPH09246981A/ja
Application granted granted Critical
Publication of JP3234525B2 publication Critical patent/JP3234525B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M5/00Conversion of the form of the representation of individual digits
    • H03M5/02Conversion to or from representation by pulses
    • H03M5/04Conversion to or from representation by pulses the pulses having two levels
    • H03M5/14Code representation, e.g. transition, for a given bit cell depending on the information in one or more adjacent bit cells, e.g. delay modulation code, double density code
    • H03M5/145Conversion to or from block codes or representations thereof

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Dc Digital Transmission (AREA)

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、mビットのディジ
タル信号をnビットのビット列に変調して、NRZI
(Non Return to Zero Inversion)変調するディジタル
変調方法と回路、並びに、nビットの変調データをNR
ZI復調して、元のmビットのディジタル信号に復調す
るディジタル復調方法と回路に関する。
【0002】
【従来の技術】記録媒体に高密度で2進データを記憶し
て再生する方法として、RLL変調してNRZI変調す
る方法がある。この方法は、1と1の間に存在する0の
個数をd個以上k個以下に制限し、ビット1の信号で信
号の反転を行い、0では反転を行わない。この方式に於
いては、次のような条件が要求されている。
【0003】(1)検出窓幅(Tw )が大きいこと m/nに比例した値である。この値は、再生ビットの検
出に使用できる時間であり、高密度化に伴う波形干渉或
いは雑音による再生パルスの位相変動に対する許容能力
を示す。したがって、Tw は大きい方がよい。 (2)最小極性反転間隔(Tmin )が大きいこと Tmin は、「d+1」とTw との積で求まる。この値が
小さくなると再生パルス間の波形干渉が大きくなり、復
調時の検出エラーが増大する。したがって、Tmin は大
きい方がよい。
【0004】(3)最大極性反転間隔(Tmax )が小さ
いこと Tmax は、「k+1」とTw との積で求まる。再生信号
のジッタに対してビットクロックを追随させるためには
頻繁に極性反転がなければならない。したがって、Tma
x は小さい方がよい。 (4)拘束長Lc が小さいこと 変調されたデータを復調する際に、参照する前後のデー
タの長さを拘束長という。この値が大きいほど、エラー
伝播が大きくなり、また、回路も複雑になる。したがっ
て、Lc は小さい方がよい。
【0005】(5)低周波成分が少ないこと 低域成分量を評価する尺度としてDSV(Digital Sum
Variation )が用いられている。この値は、記録信号の
ビット1に「+1」を、ビット0に「−1」を割り当て
て、信号の先頭から或る時点までの総和をとることで求
められる。記録媒体に信号を記録再生する際には、直流
成分や低周波成分が遮断されるため、この値は0に近い
ほどよい。即ち、上記総和が+又は−の大きな値となる
ような場合、記録信号波形はその周波数スペクトルに直
流成分を持つことになるが、通常、記録信号や再生信号
は交流結合素子を介して伝送されるので、このように記
録信号波形が直流成分を持つ場合には伝送中に記録信号
波形が歪んでしまい、好ましくないのである。また、再
生時に元の記録信号波形と同じものを再生しようとして
も、交流結合素子で失われた直流成分は再生することが
できない。この理由から、記録信号波形は直流成分を含
まないものであることが望ましい。
【0006】上記(1)〜(4)の条件に着目した手法
としては、例えば、特公平5−34747号公報に示さ
れている(d,k;m,n)=(2,7;i,2i)R
LL符号(iは自然数)や、特開昭52−128024
号公報に示されている(d,k;m,n)=(1,7;
2i,3i)RLL符号がある。また、条件(5)にも
注目した変調方式として、特公平1−27510号公報
に示されているEFM変調方式がある。この変調方式で
は、8ビットの入力データが、「d=2」「k=10」
の制約を受けた14ビットのチャネルコードに変調され
るとともに、各コードの境界値に、「d=2」「k=1
0」の制約を満たし、且つ、DSVを0に近づける3ビ
ットか付加されている。したがって、この変調符号は
(2,10;8,17)RLL符号に相当する。
【0007】他の手法としては、特公平4−77991
号に示されるように、ビット0のラン長が変調コードの
境界部分でも制約を満たすように、8ビットから14ビ
ットへの変調を行う手法がある。「CDS(Cord word
Digital Sum )=0」の14ビット変換コードは、8ビ
ットの入力コードと1対1に対応する。また、「CDS
=0」の変調コードは、CDSの符号が異なっていて、
且つ、CDSの絶対値が異なる変調コードを1組とし
て、入力コードに対応している。これにより、DSVが
0に近づくように変調コードを選択して、低周波成分を
抑えている。この変調符号は(1,7;8,14)RL
L符号に相当する。
【0008】さらに、特開平6−311042号公報に
は、(d,k;m,n)RLL符号に於いてmビットか
ら「n−d」ビットへの変調を行い、DSVが0に近
く、且つ、(d,k)の制約を満足するようなdビット
を付加している。但し、|CDS|(CDSの絶対値)
が比較的小さい場合はDSVの変動が小さいため、mビ
ットから「n−d」ビットへの変調コードは1対1に対
応されており、CDSが大きいものと小さいものは、お
互いを1組として入力コードに対応している。この変調
則を満足する符号として、(2,9;8,17)RLL
符号と、(1,7;8,13)RLL符号が挙げられて
いる。
【0009】
【発明が解決しようとする課題】上記に示される条件
(5)を考慮した手法は、何れもDSVを0に近づける
ことを目的とするため、付加ビットを用意する、変調テ
ーブルを複数用意する、といった手法を用いている。そ
のため、1と1の間に入る0の個数の制限を緩和した
り、変調後のビット数を大きくせざるをえないという問
題がある。
【0010】それゆえ、特公平5−34747号公報
や、特開昭52−128024号公報等と比較して、検
出窓幅Tw が小さくなったり、最小極性反転間隔Tmin
が小さくなったり、1と1の間に入る0の最大個数kが
大きくなったりするという欠点が生じてている。本発明
は、上述した従来の問題点を考慮して、特公平5−34
747号公報や、特開昭52−128024号公報等が
有しているパラメータd,k,m,nを保ちながら、D
SVを0に近づける変調方法と回路、並びに復調方法と
回路を提供することを目的とする。
【0011】
【課題を解決するための手段】本発明は、入力ディジタ
ルデータmビットを変調単位としてnビットの変調デー
タに変調するディジタル変調方法に於いて、所定数分の
変調単位の入力ディジタルデータのブロックを複数種類
の変調データに変調したときの各変調ブロックデータの
直流成分をそれぞれ検出し、前記検出結果に基づき前記
直流成分の絶対値が小さい変調ブロックデータを選択
し、前記選択した変調ブロックデータに種類選択識別情
報を付加して出力データを発生する、ことを特徴とする
ディジタル変調方法である。但し、n>mであり、以
下、同様とする。
【0012】本発明は、入力されるディジタルデータの
各mビットを符号変調の単位として各mビットをnビッ
トの変調データに各々m−n変調するディジタル変調方
法に於いて、所定数分の符号変調の単位で構成されるデ
ィジタルデータのブロックを複数種類のm−n変調方式
により各々m−n変調して得られる各変調ブロックデー
タの直流成分を相互に比較し、前記直流成分の絶対値が
小さい変調ブロックデータに対応するm−n変調方式を
選択し、前記選択したm−n変調方式を用いて前記ディ
ジタルデータのブロックをm−n変調して変調ブロック
データを生成し、前記選択したm−n変調方式を示す変
調方式番号情報を前記変調ブロックデータに付加して出
力する、ディジタル変調方法である。
【0013】本発明は、上記のディジタル変調方法によ
って生成された変調データを復調するディジタル復調方
法であって、nビットを復調単位とする所定単位数分の
変調ブロックデータと、その変調方式を示す種類識別情
報とを入力し、前記種類識別情報に応じて前記変調ブロ
ックデータを復調する。
【0014】本発明は、入力されるディジタルデータの
各nビットを符号復調の単位として各nビットをmビッ
トの復調データに各々n−m復調するディジタル復調方
法に於いて、所定数分の符号復調の単位で構成されるブ
ロックデータのn−m復調方式として各ブロックデータ
毎に付加されている当該ブロックデータの変調方式を示
す変調方式番号情報に対応するn−m復調方式を各ブロ
ックデータ毎に選択し、前記選択したn−m復調方式を
用いて各々対応するブロックデータをn−m復調する、
ディジタル復調方法である。
【0015】本発明は、入力ディジタルデータmビット
を変調単位としてnビットの変調データに変調するディ
ジタル変調回路に於いて、入力ディジタルデータを変調
して変調の種類識別情報と該情報に対応する種類の変調
データとより成る複数種類の出力データから特定の出力
データを選択して出力する変調手段と、所定変調単位数
分のデータ毎に前記各種類の変調データの直流レベルを
それぞれ検出する直流レベル検出手段と、前記直流レベ
ル検出手段による検出結果に基づいて直流成分が小さい
種類の変調データを含む出力データを前記所定変調単位
数分のデータ毎に前記変調手段から出力させる変調制御
手段と、をそれぞれ配して成るディジタル変調回路であ
る。
【0016】本発明は、入力されるディジタルデータの
各mビットを符号変調の単位として各mビットをnビッ
トの変調データに各々m−n変調するディジタル変調回
路に於いて、所定数分の符号変調の単位で構成されるデ
ィジタルデータのブロックを複数種類のm−n変調方式
により各々m−n変調して得られる各変調ブロックデー
タの直流成分を各々求める演算手段と、前記各直流成分
の絶対値の大小を相互に比較する比較手段と、前記比較
手段による比較結果に基づいて前記直流成分の絶対値が
小さい変調ブロックデータに対応するm−n変調方式を
選択する選択手段と、前記選択手段により選択したm−
n変調方式を用いて前記ディジタルデータのブロックを
m−n変調して変調ブロックデータを生成する変調手段
と、前記選択手段により選択したm−n変調方式を示す
変調方式番号情報を前記変調ブロックデータに付加する
多重回路と、を有するディジタル変調回路である。
【0017】本発明は、上記のディジタル変調回路によ
って生成された変調データを復調するディジタル復調回
路であって、変調データと該変調データの種類識別情報
より成る入力データから、前記種類識別情報を検出する
検出手段と、複数種類の変調データから選択された変調
データを復調して復調データを出力する復調手段と、前
記検出手段により検出された種類識別情報に基づき、前
記復調手段の選択動作を制御する復調制御手段とを有す
る。
【0018】本発明は、入力されるディジタルデータの
各nビットを符号復調の単位として各nビットをmビッ
トの復調データに各々n−m復調するディジタル復調回
路に於いて、所定数分の符号復調の単位で構成されるブ
ロックデータのn−m復調方式として各ブロックデータ
毎に付加されている当該ブロックデータの変調方式を示
す変調方式番号情報を検出する検出手段と、前記検出手
段により検出された前記変調方式番号情報に対応するn
−m復調方式を各ブロックデータ毎に選択する選択手段
と、前記選択手段により選択されたn−m復調方式を用
いて各々対応するブロックデータをn−m復調する復調
手段と、を有するディジタル復調回路である。
【0019】本発明は、入力されるディジタルデータの
各mビットを符号変調の単位として各mビットをnビッ
ト(但しn>m)の変調データに各々m−n変調して
(d,k;m,n)RLL符号を得るディジタル変調方
法に於いて、所定数分の符号変調の単位で構成されるデ
ィジタルデータのブロックを複数種類のm−n変調方式
により各々m−n変調して得られる複数種類の変調ブロ
ックデータを、前記複数種類のm−n変調方式に1対1
に対応する各変調方式番号情報の各々からd制約を満た
すように1種類以上づつ得られる変調方式番号データ
に、各々変調方式を対応付けて結合した場合に於ける、
各結合データの直流成分を相互に比較し、前記直流成分
の絶対値が小さい前記結合データに対応するm−n変調
方式を選択し、前記選択したm−n変調方式を用いて前
記ディジタルデータのブロックをm−n変調して変調ブ
ロックデータを生成し、前記生成した変調ブロックデー
タに対応する変調方式番号データを該変調ブロックデー
タに結合して出力する、ディジタル変調方法である。
【0020】本発明は、入力されるディジタルデータの
各mビットを符号変調の単位として各mビットをnビッ
ト(但しn>m)の変調データに各々m−n変調して
(d,k;m,n)RLL符号を得るディジタル変調回
路に於いて、所定数分の符号変調の単位で構成されるデ
ィジタルデータのブロックを複数種類のm−n変調方式
により各々m−n変調して得られる複数種類の変調ブロ
ックデータを、前記複数種類のm−n変調方式に1対1
に対応する各変調方式番号情報の各々からd制約を満た
すように1種類以上づつ得られる変調方式番号データ
に、各々変調方式を対応付けて結合した場合に於ける、
各結合データの直流成分を各々求める演算手段と、前記
各直流成分の絶対値の大小を相互に比較する比較手段
と、前記比較手段による比較結果に基づいて、前記直流
成分の絶対値が小さい結合データに対応するm−n変調
方式を選択する選択手段と、前記選択手段により選択し
たm−n変調方式を用いて前記ディジタルデータのブロ
ックをm−n変調して変調ブロックデータを生成する変
調手段と、前記選択手段により選択した結合データに含
まれる変調方式番号データを前記変調ブロックデータに
付加する多重回路と、を有するディジタル変調回路であ
る。
【0021】また、本発明は、上記の何れか1つ以上の
構成に於いて、変調後のデータの最終ビットでの直流成
分の累積値の絶対値が最小となる変調方式を選択する方
法や回路、変調後のデータ内での直流成分の最大振幅値
の絶対値が最小となる変調方式を選択する方法や回路、
直流成分の演算をROMに記憶したデータに基づいて行
う回路や方法、直流成分の演算が基づく変調データがN
RZI変調データである方法や回路である。
【0022】また、本発明は、1つの変調方式番号情報
に対して、複数の変調方式番号データが存在し得る方法
や回路であり、その場合には、結合データの直流成分が
小さくなるようにm−n変調方式を選択する方法や回路
である。
【0023】また、本発明は、入力されるディジタルデ
ータの各mビットを符号変調の単位として各mビットを
nビット(但しn>m)の変調データに各々m−n変調
して(d,k;m,n)RLL符号を得るディジタル変
調方法に於いて、所定数分の符号変調の単位で構成され
るディジタルデータのブロックを複数種類のm−n変調
方式により各々m−n変調して得られる各変調ブロック
データの直流成分を相互に比較し、前記直流成分の絶対
値が小さい変調ブロックデータに対応するm−n変調方
式を選択し、前記選択したm−n変調方式を用いて前記
ディジタルデータのブロックをm−n変調して変調ブロ
ックデータを生成し、各データがd制約を満たす変調方
式番号データ群から前記選択したm−n変調方式に対応
する変調方式番号データを選択して読み出し、前記選択
して読み出した変調方式番号データを前記変調ブロック
データに付加して出力するディジタル変調方法である。
【0024】また、前記各データがd制約を満たす変調
方式番号データ群は、前記m−n変調方式の総数を越え
る数の番号データ群をd制約を満たすように生成し、こ
れに基づいて誤り訂正符号群を生成し、前記番号データ
群に前記誤り訂正符号群を結合した組合せの中から、d
制約を満たす組合せを、前記m−n変調方式の総数と同
数個抽出することで構成されているディジタル変調方法
である。
【0025】また、本発明は、入力されるディジタルデ
ータの各mビットを符号変調の単位として、各mビット
をnビット(但しn>m)の変調データに各々m−n変
調して(d,k;m,n)RLL符号を得るディジタル
変調回路に於いて、所定数分の符号変調の単位で構成さ
れるディジタルデータのブロックを、複数種類のm−n
変調方式により各々m−n変調して得られる各変調ブロ
ックデータの直流成分を各々求める演算手段と、前記各
直流成分の絶対値の大小を相互に比較する比較手段と、
前記比較手段による比較結果に基づいて、前記直流成分
の絶対値が小さい変調ブロックデータに対応するm−n
変調方式を選択する選択手段と、前記選択手段により選
択したm−n変調方式を用いて前記ディジタルデータの
ブロックをm−n変調して変調ブロックデータを生成す
る変調手段と、各データがd制約を満たす変調方式番号
データ群から、前記選択手段により選択したm−n変調
方式に対応する変調方式番号データを選択して読み出す
番号発生手段と、前記番号発生手段により読み出した変
調方式番号データを前記変調ブロックデータに付加する
多重回路と、を有するディジタル変調回路である。
【0026】また、前記番号発生手段は、前記m−n変
調方式の総数を越える数の番号データ群をd制約を満た
すように生成し、これに基づいて誤り訂正符号群を生成
し、前記番号データ群に前記誤り訂正符号群を結合した
組合せの中からd制約を満たす組合せを前記m−n変調
方式の総数と同数個抽出することで構成して成る変調方
式番号データ群のテーブルを有する、ディジタル変調回
路である。
【0027】また、本発明は、任意のmビット配列に任
意のnビット(但しn>m)配列を1対1に対応付けて
変換するm−n変調方式により入力されるディジタルデ
ータの各mビットを符号変調単位として各mビットを各
々nビットの変調データにm−n変調するディジタル変
調方法に於いて、少なくとも1つの同一情報に対するm
ビット配列が異なるように任意の情報と任意のmビット
配列とを対応付けられて成る複数種類のmビット記述方
式を用いて所定数分の符号変調単位で構成される入力ブ
ロックを記述するべく該入力ブロックデータをm−m変
換し、前記m−m変換後の各ブロックに各々当該ブロッ
クの記述方式を示す番号データを付加して番号付加ブロ
ックを構成し、前記各番号付加ブロックについて各々演
算した誤り訂正符号を各々当該番号付加ブロックに付加
して誤り訂正符号付加ブロックを構成し、前記各誤り訂
正符号付加ブロックを各々m−n変調して得られる各変
調ブロックデータの直流成分を相互に比較し、前記直流
成分の絶対値が小さい変調ブロックデータに対応する前
記mビット記述方式を選択し、前記選択したmビット記
述方式に基づく前記誤り訂正符号付加ブロックをm−n
変調して変調ブロックデータを生成する、ディジタル変
調方法である。
【0028】また、本発明は、任意のmビット配列に任
意のnビット(但しn>m)配列を1対1に対応付けて
変換するm−n変調方式により、入力されるディジタル
データの各mビットを符号変調単位として、各mビット
を各々nビットの変調データにm−n変調するディジタ
ル変調方法に於いて、少なくとも1つの同一情報に対応
するmビット配列が異なるように任意の情報と任意のm
ビット配列とを対応付けられて成る複数種類のmビット
記述方式を用いて、所定数分の符号変調単位で構成され
る入力ブロックを記述するべく、該入力ブロックデータ
のビット列を、前記複数種類のmビット記述方式に従う
ビット列に変換することにより、複数種類のブロックデ
ータを生成し、前記記述方式変換後の各ブロックデータ
に各々当該ブロックの記述方式を示す番号データを付加
して番号付加ブロックを構成し、前記各番号付加ブロッ
クについて各々演算した誤り訂正符号を各々当該番号付
加ブロックに付加して誤り訂正符号付加ブロックを構成
し、前記各誤り訂正符号付加ブロックを各々m−n変調
して得られる各変調ブロックデータの直流成分を相互に
比較し、前記直流成分の絶対値が小さい変調ブロックデ
ータに対応する前記mビット記述方式を選択し、前記選
択したmビット記述方式に基づく前記誤り訂正符号付加
ブロックをm−n変調して変調ブロックデータを生成す
る、ディジタル変調方法である。
【0029】また、上記選択を、前記変調ブロックデー
タの最終ビットでの直流成分の累積値の絶対値が最小の
変調ブロックデータを特定することに基づいて行う、デ
ィジタル変調方法である。また、上記選択を、前記変調
ブロックデータの最大振幅の絶対値が最小の変調ブロッ
クデータを特定することに基づいて行う、ディジタル変
調方法である。
【0030】また、本発明は、任意のmビット配列に任
意のnビット(但しn>m)配列を1対1に対応付けて
変換するm−n変調方式により入力されるディジタルデ
ータの各mビットを符号変調単位として各mビットを各
々nビットの変調データにm−n変調するディジタル変
調回路に於いて、少なくとも1つの同一情報に対するm
ビット配列が異なるように任意の情報と任意のmビット
配列とを対応付けられて成る複数種類のmビット記述方
式を用いて所定数分の符号変調単位で構成される入力ブ
ロックを記述するべく該入力ブロックデータをm−m変
換するデータ変換回路と、前記データ変換回路により変
換された各ブロックに各々当該ブロックの記述方式を示
す番号データを付加して番号付加ブロックとする多重回
路と、前記各番号付加ブロックについて各々誤り訂正符
号を演算して付加することにより各々誤り訂正符号付加
ブロックを構成する誤り訂正符号化回路と、前記各誤り
訂正符号付加ブロックを各々m−n変調して得られる各
変調ブロックデータの直流成分を各々求める演算手段
と、前記各直流成分の絶対値の大小を相互に比較する比
較手段と、前記比較手段による比較結果に基づいて前記
直流成分の絶対値が小さい変調ブロックデータに対応す
る前記mビット記述方式を選択する選択手段と、前記選
択したmビット記述方式に基づく前記誤り訂正符号付加
ブロックをm−n変調して変調ブロックデータを生成す
る変調手段と、を有するディジタル変調回路である。
【0031】また、本発明は、任意のmビット配列に任
意のnビット(但しn>m)配列を1対1に対応付けて
変換するm−n変調方式により、入力されるディジタル
データの各mビットを符号変調単位として、各mビット
を各々nビットの変調データにm−n変調するディジタ
ル変調回路に於いて、少なくとも1つの同一情報に対応
するmビット配列が異なるように任意の情報と任意のm
ビット配列とを対応付けられて成る複数種類のmビット
記述方式を用いて、所定数分の符号変調単位で構成され
る入力ブロックを記述するべく、該入力ブロックデータ
のビット列を、前記複数種類のmビット記述方式に従う
ビット列に変換して、複数種類のブロックデータを生成
するデータ変換回路と、前記データ変換回路により変換
された各ブロックデータに各々当該ブロックの記述方式
を示す番号データを付加して番号付加ブロックとする多
重回路と、前記各番号付加ブロックについて各々誤り訂
正符号を演算して付加することにより各々誤り訂正符号
付加ブロックを構成する誤り訂正符号化回路と、前記各
誤り訂正符号付加ブロックを各々m−n変調して得られ
る各変調ブロックデータの直流成分を各々求める演算手
段と、前記各直流成分の絶対値の大小を相互に比較する
比較手段と、前記比較手段による比較結果に基づいて、
前記直流成分の絶対値が小さい変調ブロックデータに対
応する前記mビット記述方式を選択する選択手段と、前
記選択したmビット記述方式に基づく前記誤り訂正符号
付加ブロックをm−n変調して変調ブロックデータを生
成する変調手段と、を有するディジタル変調回路であ
る。
【0032】また、上記選択手段が、前記変調ブロック
データの最終ビットでの直流成分の累積値の絶対値が最
小の変調ブロックデータに対応するm−n変調方式を選
択する、ディジタル変調回路である。また、上記選択手
段が、前記変調ブロックデータの最大振幅の絶対値が最
小の変調ブロックデータに対応するm−n変調方式を選
択する、ディジタル変調回路である。
【0033】また、上記構成に於いて、さらに、各誤り
訂正符号付加ブロックを各々記憶するメモリを有し、上
記変調手段が、前記メモリから前記選択手段により選択
されたmビット記述方式に対応する誤り訂正符号付加ブ
ロックを読み出してm−n変調する、ディジタル変調回
路である。
【0034】また、上記構成に於いて、さらに、前記入
力ブロックデータを記憶するメモリと、前記メモリから
入力ブロックデータを読み出して前記選択手段により選
択されたmビット記述方式を用いてm−m変換する第2
のデータ変換回路と、前記第2のデータ変換回路により
変換されたブロックに前記選択手段により選択された記
述方式を示す番号データを付加する第2の多重回路と、
前記第2の多重回路により番号データを付加されたブロ
ックに誤り訂正符号を演算して付加して前記変調手段へ
出力する第2の誤り訂正符号化回路と、を有するディジ
タル変調回路である。
【0035】また、本発明は、入力されるディジタルデ
ータの各nビットを符号復調単位として各々mビット
(但しn>m)の復調データにn−m復調して所定数分
の符号復調単位に対応する復調ブロックデータを順次生
成し、順次生成される復調ブロックデータに付加されて
いる誤り訂正符号を用いて当該復調ブロックデータを誤
り訂正し、誤り訂正後の復調ブロックデータから当該復
調ブロックデータの記述方式を示す番号データを検出
し、前記番号データにより指定されるm−m逆変換方式
を用いて当該復調ブロックデータを、少なくとも1つの
同一情報に対するmビット配列が異なる別のブロックデ
ータにm−m逆変換する、ディジタル復調方法である。
【0036】また、本発明は、入力されるディジタルデ
ータの各nビットを符号復調単位として各々mビット
(但しn>m)の復調データにn−m復調して、所定数
分の符号復調単位に対応する復調ブロックデータを順次
生成し、順次生成される復調ブロックデータに付加され
ている誤り訂正符号を用いて当該復調ブロックデータを
誤り訂正し、誤り訂正後の復調ブロックデータから、当
該復調ブロックデータの記述方式を示す番号データを検
出し、当該復調ブロックデータを、前記番号データによ
り指定される記述方式に従うビット列のブロックデータ
に変換する、ディジタル復調方法である。
【0037】また、本発明は、入力されるディジタルデ
ータの各nビットを符号復調単位として各々mビット
(但しn>m)の復調データにn−m復調して所定数分
の符号復調単位に対応する復調ブロックデータを順次生
成する復調回路と、前記復調回路により順次生成される
復調ブロックデータに付加されている誤り訂正符号を用
いて当該復調ブロックデータを誤り訂正する誤り訂正回
路と、誤り訂正後の復調ブロックデータから当該復調ブ
ロックデータの記述方式を示す番号データを検出する検
出回路と、前記番号データにより指定されるm−m逆変
換方式を用いて当該復調ブロックデータを少なくとも1
つの同一情報に対するmビット配列が異なる別のブロッ
クデータにm−m逆変換する逆変換回路と、を有するデ
ィジタル復調回路である。
【0038】また、本発明は、入力されるディジタルデ
ータの各nビットを符号復調単位として各々mビット
(但しn>m)の復調データにn−m復調して、所定数
分の符号復調単位に対応する復調ブロックデータを順次
生成する復調回路と、前記復調回路により順次生成され
る復調ブロックデータに付加されている誤り訂正符号を
用いて当該復調ブロックデータを誤り訂正する誤り訂正
回路と、誤り訂正後の復調ブロックデータから、当該復
調ブロックデータの記述方式を示す番号データを検出す
る検出回路と、当該復調ブロックデータを、前記番号デ
ータにより指定される記述方式に従うビット列のブロッ
クデータに変換する記述方式変換回路と、を有するディ
ジタル復調回路である。
【0039】
【発明の実施の形態】
1.情報語のDSV まず、情報語(記録/再生対象の本来のデータ;付随的
なデータである変調方式番号と区別するため「情報語」
という)をm−n変調し、これをNRZI変調する場合
に於いて、DSVの絶対値を最小にする例を説明する。
【0040】1-1.変調の原理(図4) まず、図4を参照して、本発明の変調の原理を説明す
る。本発明では、入力データのmビットを変調単位とし
て、各mビットを各々nビットにm−n変調(符号変
換)して(d,k;m,n)RLL符号を得た後、これ
を、NRZI変調する。上記m−n変調方式として、複
数種類の変調方式を用意しておき、その中で、m−n変
調とNRZI変調後の直流成分が最小となるm−n変調
方式を各ブロック毎に選択し、該選択した変調方式によ
り各ブロックをm−n変調するとともに、その選択した
m−n変調方式を識別するデータ(変調方式番号デー
タ)を、当該ブロックのm−n変調データに付加して、
この識別データ付加後のデータを、NRZI変調して出
力する。
【0041】図4に於いて、入力端子28に供給される入
力データは、シリアル/パラレル変換器29に入力され
て、mビットのパラレルデータとして出力される。この
mビットのデータは、m−n変調器30にてnビットの変
調データに変換される。このm−n変調器30は、変調方
式の異なるj種類のm−n変調器30a,30b,,,にて構成さ
れており、同時にj種類のm−n変調データを発生す
る。
【0042】発生されたj種類のm−n変調データは、
DSV演算器31と、メモリ37に供給される。DSV演算
器31は、内部にj種類のDSV演算器31a,31b,,,を擁し
ており、各DSV演算器31a,31b,,,は、各々対応するm
−n変調器30a,30b,,,から出力されたm−n変調データ
を各々NRZI変調した場合に於ける各NRZI変調デ
ータのDSVの絶対値|DSV|を演算する。この演算
は、ブロック(変調単位であるmビットの所定数で構成
される単位)について行われる。
【0043】最小|DSV|選択器32は、DSV演算器
31a,31b,,,から出力されるデータを比較して、DSVの
絶対値|DSV|が最小となる出力を特定し、これに対
応するm−n変調方式を選択する。この選択されたm−
n変調方式の番号情報(請求の範囲の種類選択識別情報
に対応)は、セレクタ33と変調方式番号付加器36に供給
される。
【0044】セレクタ33は、最小|DSV|選択器32の
動作終了後、メモリ37より読み出される各m−n変調出
力を順次入力して、最小|DSV|選択器32により選択
された番号に対応する出力のみを選択して出力する。セ
レクタ33から出力されたm−n変調データは、パラレル
/シリアル変換器34に送られてシリアルデータに変換さ
れた後、変調方式番号付加器36に供給される。
【0045】変調方式番号付加器36は、最小|DSV|
選択器32により選択された変調方式の番号情報をシリア
ルデータに多重して、その出力をNRZI変調器38に入
力する。該NRZI変調器38は、入力された多重データ
をNRZI変調して、このNRZI変調データを、出力
端子35に出力している。
【0046】このようにして、本発明では、複数のm−
n変調方式の中で、m−n変調及びNRZI変調後のD
SVの絶対値が最小となるm−n変調方式を各ブロック
毎に選択して、該選択したm−n変調方式で当該ブロッ
クをm−n変調し、これに選択したm−n変調方式を示
す識別データを多重して、この多重データをNRZI変
調している。
【0047】なお、本発明では、前記メモリ37を省略す
るととも、その代わりに、m−n変調器30より再度m−
n変調データを出力するように構成してもよい。また、
j種類のm−n変調器30a,30b,,,を設ける代わりに、入
力ビット列をj種類のビット列に置き換え、これらを単
一のm−n変調器に入力してm−n変調することによ
り、j種類の変調を行うことも可能である。また、nビ
ット変調コードについてのCDSと極性情報を用いるこ
とで、m−n変調器を用いることなくDSVを演算する
ことも可能である。また、m−n変調器をj個設ける代
わりに、j種類のm−n変調を、単一のm−n変調器を
高速駆動することで実現してもよい。
【0048】1-2.第1実施例(変調器の実施例:図1) 第1実施例では、m−n変調とNRZI変調後のDSV
のブロック終端での絶対値が最小になるm−n変調方式
が、当該ブロックのm−n変調方式として、24種類の
m−n変調方式の中から選択される。また、選択された
m−n変調方式により、当該ブロックの各mビットの情
報語が各々nビットの符号語に変換(m−n変調)され
る。このm−n変調データがNRZI変調されて出力さ
れる。なお、1ブロックは所定数個の情報語で構成さ
れ、各情報語はmビットで構成される。例えば、入力デ
ータの800ビットで1ブロックが構成される。
【0049】入力端子1 から入力される入力データは、
まず、1ブロックメモリ2 に蓄えられる。この1ブロッ
クメモリ2 はFIFO(First In First Out)メモリで
構成されており、その容量は、1ブロック分の情報語
(同期データ間に存在する入力データのビット数)に相
当する。1ブロックメモリ2 に格納された各mビットの
情報語は、格納順に読み出されて、mビットづつRLL
変調器3にてm−n変調されて、(d,k;m,n)符
号とされる。ここで用いられるm−n変調の種類は、|
DSV|比較器17a によって指定される。RLL変調器
3にてmビットの情報語からnビットの符号語に変換さ
れたm−n変調データは、同期信号及びm−n変調方式
を示す番号データとともにNRZI変調器4にてNRZ
I変調されて、記録媒体への記録用データとして出力端
子5から出力される。
【0050】本第1実施例では、RLL変調器3にて用
いられるm−n変調方式は、NRZI変調後のDSVの
ブロック終端での絶対値が最小になるように、24種類
のm−n変調方式の中から、下記の処理によって、各ブ
ロック毎に選択される。
【0051】まず、入力端子1 から入力される入力デー
タは、1ブロックメモリ2 に上述の如く蓄えられる一方
で、ROMで構成されるCDS算出器10へも送られる。
このCDS算出器10には、入力データのmビット毎にテ
ーブル番号発生器11から「0〜23」のテーブル番号デ
ータが入力される。即ち、入力データmビットの入力に
対応して、テーブル番号データが順に24個入力され
る。
【0052】CDS算出器10は、テーブル番号データと
mビットの入力データとで指定される極性データを、テ
ーブル番号順に排他的論理和回路13へ出力する。また、
CDS算出器10は、テーブル番号データとmビットの入
力データとで指定されるCDSデータを、テーブル番号
順に演算器12へ出力する。
【0053】極性データとは、入力データのmビットを
「0〜23」の各テーブルのm−n変調方式で各々m−
n変調し、さらに、各々NRZI変調した場合に於い
て、その最終ビットが、高レベル「1」であるか、低レ
ベル「0」であるかを示すデータであり、各mビットと
各テーブル番号に対応付けて、予めCDS算出器10に記
憶されているものである。但し、入力mビットのm−n
変調後のnビットの先頭が「1」の場合には、そのNR
ZI変調データは「1」で始まり、入力mビットのm−
n変調後のnビットの先頭が「0」の場合には、そのN
RZI変調データは「0」で始まるものとする。
【0054】また、CDSデータとは、入力データのm
ビットを「0〜23」の各テーブルのm−n変調方式で
各々m−n変調し、さらに、各々NRZI変調した場合
に於いて、各変調データの直流分を示すデータであり、
各mビットと各テーブル番号に対応付けて、予めCDS
算出器10に記憶されているものである。但し、入力mビ
ットのm−n変調後のnビットの先頭が「1」の場合に
は、そのNRZI変調データは「1」で始まり、入力m
ビットのm−n変調後のnビットの先頭が「0」の場合
には、そのNRZI変調データは「0」で始まるものと
する。
【0055】CDS算出器10から出力された極性データ
は、排他的論理和回路13にて、直前に入力されて同一の
テーブル番号により処理された極性データとの排他的論
理和をとられ、その結果が、24段の極性シフトレジス
タ14に入力される。なお、上記直前に入力されて同一の
テーブル番号により処理された極性データは、図示のよ
うに、24段の極性シフトレジスタ14の出力側から、上
記排他的論理和回路13へ供給される。
【0056】また、CDS算出器10から出力されたCD
Sデータは、演算器12にて、直前に入力されて同一のテ
ーブル番号により処理されたCDSデータに加算又は減
算され、その結果が、24段のブロック内DSVシフト
レジスタ15に入力される。なお、上記直前に入力されて
同一のテーブル番号により処理されたCDSデータは、
図示のように、24段のブロック内DSVシフトレジス
タ15の出力側から、上記演算器12へ供給される。
【0057】演算器12に於ける上記加算又は減算の選択
は、上記直前に入力されて同一のテーブル番号により処
理された極性データに従って行われる。つまり、該直前
の極性データが低レベル「0」の場合は、符号を反転す
る必要が無いため、加算が選択される。また、上記直前
の極性データが高レベル「1」の場合は、符号を反転す
る必要があるため、減算が選択される。なお、符号反転
の必要性の有無は、前述のように、極性データとCDS
を、「入力mビットのm−n変調後のnビットの先頭が
「1」の場合には、そのNRZI変調データは「1」で
始まり、入力mビットのm−n変調後のnビットの先頭
が「0」の場合には、そのNRZI変調データは「0」
で始まる」と定義したことに起因するものである。
【0058】上述の処理により、24段の極性シフトレ
ジスタ14には、最新に入力されたmビットを各テーブル
番号の方式でm−n変調し、さらに、NRZI変調して
得られた変調データの最終ビットの極性が、テーブル番
号順に各々記憶される。同様に、24段のブロック内D
SVシフトレジスタ15には、最新に入力されたmビット
を各テーブル番号の方式でm−n変調し、さらに、NR
ZI変調して得られた変調データの最終ビットでのDS
Vが、テーブル番号順に各々記憶される。
【0059】したがって、1ブロック分の処理が終了し
たとき、24段の極性シフトレジスタ14には、当該ブロ
ックを各テーブル番号の方式でm−n変調し、さらに、
NRZI変調して得られた変調ブロックデータの最終ビ
ットの極性が、テーブル番号順に各々記憶されている。
同様に、24段のブロック内DSVシフトレジスタ15に
は、当該ブロックを各テーブル番号の方式でm−n変調
し、さらに、NRZI変調して得られた変調ブロックデ
ータの最終ビットでのDSVが、テーブル番号順に各々
記憶されている。これらの極性データとDSVデータ
は、1ブロック分の処理が終了したとき、テーブル番号
順に、DSV算出器16a へ送られる。その後、24段の
極性シフトレジスタ14と、24段のブロック内DSVシ
フトレジスタ15は、ともにリセットされて、次ブロック
のための処理が同様に行われる。
【0060】DSV算出器16a には、レジスタ18a か
ら、直前のブロックに於いて選択された方式によりm−
n変調され、更にNRZI変調された変調ブロックデー
タの最終ビットでのDSVデータが入力される。また、
DSV算出器16a には、レジスタ18b から、直前のブロ
ックに於いて選択された方式によりm−n変調され、更
にNRZI変調された変調ブロックデータの最終ビット
の極性データが入力される。この極性データとDSVデ
ータとは、前記シフトレジスタ14,15 での1ブロック分
の処理が終了したときに、レジスタ18a,18b からDSV
算出器16a へ各々入力され、当該ブロックに関する処理
が終了するまでDSV算出器16a のレジスタに保持され
て、下記の演算に供される。
【0061】DSV算出器16a は、レジスタ18a から入
力された直前のブロックの最終ビットでのDSVデータ
に、シフトレジスタ15からテーブル番号順に入力される
カレントブロック(現在処理中のブロック)の最終ビッ
トでのDSVデータを加算又は減算して、その結果を、
テーブル番号順に、|DSV|比較器17a と、レジスタ
18a の入力側スイッチ端子へ出力する。即ち、履歴を考
慮して得られたカレントブロックの最終ビットでのDS
Vデータを、テーブル番号順に、|DSV|比較器17a
と、レジスタ18a の入力側スイッチ端子へ出力する。
【0062】DSV算出器16a に於ける上記加算又は減
算の選択は、レジスタ18b から入力された直前のブロッ
クの最終ビットの極性データに従って行われる。即ち、
直前のブロックの最終ビットの極性が低レベル「0」の
場合は、符号を反転する必要が無いため加算が選択され
る。また、直前のブロックの最終ビットの極性が高レベ
ル「1」の場合は、符号を反転する必要があるため、減
算が選択される。なお、符号反転の必要性の有無は、基
本的には、前述のように、極性データとCDSを、「入
力mビットのm−n変調後のnビットの先頭が「1」の
場合には、そのNRZI変調データは「1」で始まり、
入力mビットのm−n変調後のnビットの先頭が「0」
の場合には、そのNRZI変調データは「0」で始ま
る」と定義したことに起因するものである。
【0063】|DSV|比較器17a は、DSV算出器16
a からテーブル番号順に送られて来るカレントブロック
の最終ビットでのDSVデータ(履歴を考慮済みのDS
Vデータ)を、従前に記憶していた従前のテーブル番号
に関するDSVデータと比較して、絶対値が小さい方を
DSVデータとして記憶する。即ち、DSVデータを、
絶対値の小さい値で更新する。
【0064】また、|DSV|比較器17a は、上記比較
の結果、DSV算出器16a から入力されたDSVデータ
の絶対値が、従前に記憶していた従前のテーブル番号に
関するDSVデータの絶対値より小さい場合は、レジス
タ18a,18b の入力側の各スイッチを、各々DSV算出器
16a の各出力側に設定する。これにより、レジスタ18a
には、従前よりも絶対値の小さなDSVデータが記憶さ
れ、レジスタ18b には、その極性が記憶される。
【0065】したがって、カレントブロックの処理が終
了したとき、レジスタ18a には、変調ブロックデータの
最終ビットでのDSVデータの絶対値が最小になる方式
でm−n変調され、更にNRZI変調された場合に於け
る、該DSVデータが記憶されている。また、レジスタ
18b には、上記場合に於ける、変調ブロックデータの最
終ビットの極性データが記憶されている。
【0066】最終のテーブル番号に関する処理が終了す
ると、|DSV|比較器17a は、変調ブロックデータの
最終ビットでのDSVデータの絶対値が最小になるm−
n変調方式を示すテーブル番号データを、RLL変調器
3 と変調方式番号発生器6 へ出力する。その後、|DS
V|比較器17a はリセットされて、次ブロックのための
処理が同様に行われる。
【0067】RLL変調器3 は、1ブロックメモリ2 内
のデータを格納順に読み出して、mビットづつm−n変
調して、(d,k;m,n)符号に変換する。その際に
用いられるm−n変調方式は、|DSV|比較器17a か
ら上述の如く送られて来るテーブル番号データによって
指定される方式である。
【0068】変調方式番号発生器6 は、|DSV|比較
器17a から上述の如く入力されるテーブル番号データに
対応するnビットの番号データを発生する。また、同期
信号発生器8 はnビットの同期信号を発生する。これら
のnビットデータは、スイッチ9 によりRLL変調器3
の出力に多重され、更にNRZI変調器4 によりNRZ
I変調されるのであるが、このNRZI変調データのD
SVの絶対値が小さくなるように、上記番号データと同
期信号が選ばれるものとする。
【0069】1-3.第2実施例(変調器の実施例:図2) 第2実施例では、m−n変調され更にNRZI変調され
た変調ブロックデータのDSVの絶対値の当該ブロック
内に於ける最大値が最小になるm−n変調方式が、当該
ブロックのm−n変調方式として、24種類のm−n変
調方式の中から選択される。また、選択されたm−n変
調方式により、前記第1実施例と同様に、当該ブロック
の各mビットの情報語が各々nビットの符号語に変換
(m−n変調)され、このm−n変調データがNRZI
変調されて出力される。なお、1ブロックの構成は、前
記第1実施例と同様である。以下、第2実施例に於い
て、前記第1実施例と同じ構成については、図中、同一
の符号を付して示し、説明は簡略化する。
【0070】入力端子1 から入力される入力データは、
まず、1ブロックメモリ2 に蓄えられる。1ブロックメ
モリ2 に格納された入力データは、格納順に読み出さ
れ、mビットづつRLL変調器3にてm−n変調され
て、(d,k;m,n)符号とされる。ここで用いられ
るm−n変調方式は、|DSV|比較器17b によって指
定される。RLL変調器3にてmビットの情報語からn
ビットの符号語に変換されたm−n変調データは、NR
ZI変調器4にてNRZI変調されて、記録媒体への記
録用データとして出力端子5から出力される。
【0071】上記に於いて、RLL変調器3で用いられ
るm−n変調方式は、m−n変調され更にNRZI変調
された変調ブロックデータのDSVの絶対値の当該ブロ
ック内に於ける最大値が最小になるm−n変調方式が、
24種類のm−n変調方式の中から、下記の処理によ
り、各ブロック毎に選択される。
【0072】まず、入力端子1 から入力される入力デー
タは、前記第1実施例と同様に、ROMで構成されるC
DS算出器10へも送られる。このCDS算出器10には、
入力データのmビット毎に、テーブル番号発生器11から
「0〜23」のテーブル番号データが入力される。
【0073】CDS算出器10は、テーブル番号データと
mビットの入力データとで指定される極性データを、テ
ーブル番号順に排他的論理和回路13へ出力する。また、
CDS算出器10は、テーブル番号データとmビットの入
力データとで指定されるCDSデータを、テーブル番号
順に演算器12へ出力する。極性データ、及び、CDSデ
ータは、前記第1実施例と同義である。
【0074】CDS算出器10から排他的論理和回路13へ
出力された極性データは、前記第1実施例と同様に、2
4段の極性シフトレジスタ14に入力される。また、CD
S算出器10から出力されたCDSデータは、前記第1実
施例と同様に、演算器12にて、直前に入力されて同一の
テーブル番号により処理されたCDSデータに加算又は
減算され、その結果が、24段のブロック内DSVシフ
トレジスタ15に入力される。上記加算又は減算の選択
は、前記第1実施例と同様に行われる。
【0075】上述の処理により、24段の極性シフトレ
ジスタ14には、最新に入力されたmビットを各テーブル
番号の方式でm−n変調し、さらに、NRZI変調して
得られた変調データの最終ビットの極性が、テーブル番
号順に各々記憶される。同様に、24段のブロック内D
SVシフトレジスタ15には、最新に入力されたmビット
を各テーブル番号の方式でm−n変調し、さらに、NR
ZI変調して得られた変調データの最終ビットでのDS
Vが、テーブル番号順に各々記憶される。
【0076】本第2実施例では、上述の演算によりシフ
トレジスタ14に記憶されている最新のmビット入力の変
調データの最終ビットの極性データと、シフトレジスタ
15に記憶されている最新のmビット入力の変調データの
最終ビットのDSVデータとが、テーブル番号順に、上
記シフトレジスト14,15 の各出力側から、順次、DSV
算出器16b へ出力される。
【0077】DSV算出器16b には、レジスタ18a か
ら、直前のブロックに於いて選択された方式によりm−
n変調され、更にNRZI変調された変調ブロックデー
タの最終ビットでのDSVデータが入力される。また、
DSV算出器16b には、レジスタ18b から、直前のブロ
ックに於いて選択された方式によりm−n変調され、更
にNRZI変調された変調ブロックデータの最終ビット
の極性データが入力される。この極性データとDSVデ
ータは、前記シフトレジスタ14,15 での最初のmビット
に関する処理が終了したときにレジスタ18a,18b からD
SV算出器16b へ各々入力され、当該カレントブロック
に関する処理が終了するまでDSV算出器16b のレジス
タに保持されて、下記の演算に供される。
【0078】DSV算出器16b は、レジスタ18a から入
力された直前のブロックの最終ビットでのDSVデータ
に、シフトレジスタ15から各mビットの処理毎に順次テ
ーブル番号順に入力されるDSVデータ(各テーブル番
号のm−n変調方式によりm−n変調され、更にNRZ
I変調された各nビットの変調データの最終ビットでの
DSVデータ)を加算又は減算して、その結果を、テー
ブル番号順に、|DSV|比較器17c と遅延メモリ21a
へ出力する。即ち、履歴を考慮して得られたDSVデー
タを、テーブル番号順に、|DSV|比較器17c と遅延
メモリ21a へ出力する。また、上記加算又は減算後の最
終ビットの極性データを遅延メモリ21bへ出力する。な
お、DSV算出器16b での上記加算又は減算の選択は、
直前のブロックに於いて選択された方式によりm−n変
調され更にNRZI変調された変調ブロックデータの最
終ビットの極性に応じて選択される。つまり、直前のブ
ロックの最終ビットの極性が低レベル「0」の場合は、
符号を反転する必要が無いため、加算が選択される。逆
に、直前のブロックの最終ビットの極性が高レベル
「1」の場合は、符号を反転する必要があるため、減算
が選択される。この符号反転の必要性の有無の原理は、
先述の各場合と同様である。
【0079】|DSV|比較器17c は、DSV算出器16
b からテーブル番号順に送られて来る最新入力mビット
から得られた変調データの最終ビットでのDSVデータ
(履歴を考慮済みのDSVデータ)を、直前入力mビッ
トから得られた同一テーブル番号についての変調データ
の最終ビットでのDSVデータ(履歴を考慮し、且つ、
当該ブロック内での絶対値が最大のDSVデータ)と比
較して、絶対値が大きい方を、当該テーブル番号のDS
Vデータとして、24段の最大|DSV|シフトレジス
タ20a へ出力する。即ち、当該テーブル番号に関するD
SVデータを、絶対値が大きい値で更新して、24段の
最大|DSV|シフトレジスタ20a へ出力する。なお、
上記直前入力mビットから得られた同一のテーブル番号
についての変調データの最終ビットのDSVデータは、
24段の最大|DSV|シフトレジスタ20a の出力側か
ら、|DSV|比較器17c へ供給される。
【0080】上述の処理により、24段の最大|DSV
|シフトレジスタ20a には、カレントブロック内に於い
てDSVの絶対値が最大であるDSVデータが、テーブ
ル番号順に各々記憶される。
【0081】したがって、1ブロック分の処理が終了し
たとき、24段の最大|DSV|シフトレジスタ20a に
は、当該カレントブロック内でのDSVの絶対値の最大
値がテーブル番号順に各々記憶されている。各DSVデ
ータ(最大値データ)は、当該カレントブロックの処理
が終了したとき、テーブル番号順に、|DSV|比較器
17b へ送られる。その後、24段の最大|DSV|シフ
トレジスタ20a はリセットされて、次ブロックのための
処理が同様に行われる。
【0082】|DSV|比較器17b は、24段の最大|
DSV|シフトレジスタ20a からテーブル番号順に送ら
れて来るカレントブロックのDSVデータ(履歴を考慮
済みで、当該カレントブロック内での当該テーブル番号
に関する絶対値が最大のDSVデータ)を、従前に記憶
していた従前のテーブル番号に関するDSVデータと比
較して、絶対値が小さい方をDSVデータとして記憶す
る。即ち、DSVデータを、絶対値の小さい値で更新す
る。
【0083】また、|DSV|比較器17b は、上記比較
の結果、24段の最大|DSV|シフトレジスタ20a か
ら入力されたカレントテーブル番号に関するDSVデー
タの絶対値が、従前に記憶していた従前のテーブル番号
に関するDSVデータの絶対値より小さい場合は、レジ
スタ18a,18b の入力側の各スイッチを、各々遅延メモリ
21a,21b の各出力側に設定する。これにより、レジスタ
18a には、カレントテーブル番号に関する変調ブロック
データの最終ビットでのDSVデータが記憶され、レジ
スタ18b には、その極性が記憶される。
【0084】したがって、|DSV|比較器17b に於け
るカレントブロックの処理が終了したとき、レジスタ18
a には、変調ブロック内に於いてDSVデータの絶対値
の最大値が最小になるm−n変調方式でm−n変調さ
れ、更にNRZI変調された場合に於ける、当該変調ブ
ロックデータの最終ビットでのDSVデータが記憶され
ている。また、レジスタ18b には、上記場合に於ける、
変調ブロックデータの最終ビットの極性データが記憶さ
れている。
【0085】最終のテーブル番号に関する処理が終了す
ると、|DSV|比較器17b は、変調ブロック内に於い
てDSVデータの絶対値の最大値が最小になるm−n変
調方式を示すテーブル番号データを、RLL変調器3 と
変調方式番号発生器6 へ出力する。その後、|DSV|
比較器17b はリセットされて、次ブロックのための処理
が同様に行われる。
【0086】RLL変調器3 は、1ブロックメモリ2 内
のデータを格納順に読み出して、mビットづつm−n変
調して、(d,k;m,n)符号に変換する。その際に
用いられるm−n変調方式は、|DSV|比較器17b か
ら上述の如く送られて来るテーブル番号データによって
指定される方式である。
【0087】変調方式番号発生器6 は、|DSV|比較
器17b から上述の如く入力されるテーブル番号データに
対応するnビットの番号データを発生する。また、同期
信号発生器8 はnビットの同期信号を発生する。これら
のnビットデータは、スイッチ9 によりRLL変調器3
の出力に多重され、更にNRZI変調器4 によりNRZ
I変調されるのであるが、このNRZI変調データのD
SVの絶対値が小さくなるように、上記番号データと同
期信号が選ばれるものとする。
【0088】1-4.第3実施例(復調器の実施例:図3) 前述の第1又は第2の実施例の変調器により変調され、
光ディスクに記録された情報は、図3の復調回路を備え
た装置によって再生される。
【0089】即ち、この回路は、入力端子40に入力され
る再生データを、NRZI復調器41にて復調し、復調出
力を変調方式番号検出器42に入力する。この変調方式番
号検出器42は、同期信号に続く変調方式番号を検出し、
その検出出力をRLL復調器44に供給する。RLL復調
器44は、検出された変調方式番号に対応するn−m復調
方式で復調を行い、復調出力を出力端子45に供給してい
る。
【0090】2.変調番号 次に、前記変調番号からrビット(rは小さい値が望ま
しい)の変調番号データを生成し、これに、入力データ
の各mビットを各々nビットにm−n変調(変換)して
得られたm−n変調データを多重し、この多重データを
NRZI変調する際に、そのDSVの絶対値を最小にす
る例を、「d=2,r=15」の場合に即して説明す
る。なお、dは、(d,k;m,n)RLL符号のdで
ある。また、rビットの変調番号データを情報部と検査
部で構成し、このrビットの変調番号データが、全体
(情報部+検査部)として、前記(d,k;m,n)R
LL符号のd制約を満たすようにした例を、d=2,r
=15の場合について説明する。換言すれば、dを比較
的大きくし、且つ、rを比較的小さくした場合に於い
て、d制約を満たすようにした例を説明する。
【0091】2-1.変調の原理(図11) まず、図11を参照して、本発明の変調の原理を説明す
る。入力データの各mビットを各々nビットに変換する
部分については、前述の図4と同様であるため、説明は
省略する。なお、図4との共通部分とは、入力端子28、
シリアル/パラレル変換器29、m−n変調器30、DSV
演算器31、最小|DSV|選択器32、メモリ37、セレク
タ33、パラレル/シリアル変換器34、変調方式番号付加
器36、NRZI変調器38、及び出力端子35である。
【0092】図11では、j個のm−n変調方式に対応
するj個の番号を各々ビットデータに変換し、各ビット
データに各々誤り訂正符号を付加してrビットとし、こ
の誤り訂正符号付加後のrビットのビットデータが全体
としてd制約を満たすようにして、これを、変調方式番
号データとして、変調方式番号誤り訂正符号付加器39に
て多重している。
【0093】なお、d制約とは、(d,k;m,n)R
LL符号に関する制約であり、nビットデータに符号変
換された変調データでは、各「1」と「1」の間に、少
なくとも「d」個の「0」が存在しなければならないと
いう制約である。
【0094】例えば、図6は「0〜23」という24個
の番号で、(1,k;m,n)RLL符号の場合、即
ち、「d=1」の場合を示す。「0〜23」という24
個の番号は、32個より少ないため、本来、5ビットの
データで表すことが可能であるが、「d=1」の制約を
満たすためには7ビットが必要である。このため、情報
部(「0〜23」の番号部)に、各々7ビットを割り当
てる。
【0095】上記7ビットの各データに、図9の(a)
に示す生成多項式G(d=1の場合の生成多項式)を乗
算することで、各々4ビットの誤り訂正符号を得る。し
かし、これら4ビットの誤り訂正符号は、そのままで
は、「d=1」の制約を満足できない場合がある。即
ち、「11」と連続する場合がある。このため、4ビッ
トの誤り訂正符号を8ビットから成る検査部の奇数ビッ
トに割り当て、偶数ビットには「0」を代入すること
で、「d=1」の制約を遵守するようにした誤り訂正符
号とし、これを付加した変調方式番号データを発生して
いる。
【0096】さらに、検査部の偶数ビットに代入した
「0」のうち、その前後のビットがともに「0」の場
合、「0」の代わりに「1」を代入しても、「d=1」
の制約を満たすことができる。かかるビットを、図6に
「*」で示す。このような場合には、直流成分が最小に
なるように、「0」又は「1」を選択する。
【0097】図8は、「0〜23」という24個の変調
方式番号で、(2,k;m,n)RLL符号の制約、即
ち、「d=2」の制約を満たし、且つ、変調方式番号デ
ータのビット数rを小さくした例を示す。図8では、r
=15のうち、情報部に若干多めの11ビットを割り当
て、その中から「d=2」の制約を満たす情報語を選び
出す。更に、図9(b)の生成多項式を乗算することで
得られる4ビットの検査部を上記各情報語に付加して、
全体が「d=2」の制約を満たす組合せ(情報部11ビ
ットと検査部4ビットの組合せ)を24個抽出して、こ
れを、変調方式番号データとして採用している。このよ
うに選択することで、「d=2」を満たし、且つ、rの
小さな変調方式番号データを得ることができる。
【0098】本発明では、同期信号及び変調方式番号デ
ータに、前記入力データのm−n変調データを多重し
て、これらを、NRZI変調した場合に、そのDSVが
小さくなるように、上述の2種類の変調方式番号データ
の一方を選択している。また、本発明では、(d,k;
m,n)RLL符号のdを大きく(d=2)するととも
に、ビット数rを小さく抑えた変調方式番号データを提
供している。以下、具体的回路に即して、2種類の変調
方式番号データの一方を選択する実施例(「d=1」の
実施例)と、「d=2」での変調方式番号データを与え
る実施例を説明する。
【0099】2-2.第4実施例(変調器の実施例:図5) 第4実施例(図5)は、第1実施例(図1)と略同様で
ある。このため、図1と同様の部分の説明は省略する。
図1との共通部分とは、入力端子1 、1ブロックメモリ
2 、RLL変調器3 、NRZI変調器4 、出力端子5 、
CDS算出器10、テーブル番号発生器11、排他的論理和
回路13、演算器12、24段の極性シフトレジスタ14、2
4段のDSVシフトレジスタ15、DSV算出器16a 、|
DSV|比較器17a 、レジスタ18a 、レジスタ18b 、変
調方式番号発生器6 、同期信号発生器8 である。図1に
無い部分は、変調方式番号誤り訂正符号発生器27であ
る。また、図1と若干異なっている部分は、スイッチ9
である。
【0100】先述のように、|DSV|比較器17a に於
いてカレントブロックの最終のテーブル番号で示される
DSVデータの比較処理が終了すると、|DSV|比較
器17a は、変調ブロックデータの最終ビットでのDSV
データの絶対値が最小になるm−n変調方式を示すテー
ブル番号データを、RLL変調器3 と変調方式番号発生
器6 へ出力する。
【0101】これに対応して、変調方式番号発生器6
は、上記テーブル番号データに対応する7ビットの番号
データ(図6;「d=1」の場合)を発生する。この7
ビットの番号データは、スイッチ9 の端子へ出力される
とともに、変調方式番号誤り訂正符号発生器27へ送られ
る。
【0102】変調方式番号誤り訂正符号発生器27は、変
調方式番号発生器6 から入力された7ビットの番号デー
タに、図9の(a)生成多項式G(「d=1」の場合)
を乗算し、これによって得られる4ビットデータに「d
=1」の制約を満たすように4個の「0」を配して成る
8ビットの誤り訂正符号を発生する。
【0103】この誤り訂正符号が2種類存在する場合
(図6の「*」参照)、変調方式番号誤り訂正符号発生
器27は、RLL変調器3 から出力される選択された方式
でm−n変調されたデータを多重してNRZI変調した
場合に於いてDSVが小さくなる方の誤り訂正符号を選
択して、スイッチ9 の端子へ出力する。
【0104】スイッチ9 は、同期信号発生器8 から発生
される同期信号、変調方式番号発生器6 から発生される
7ビットの変調方式番号データ、変調方式番号誤り訂正
符号発生器27から発生される8ビットの誤り訂正符号、
及び、RLL変調回路3 から出力される1ブロック分の
m−n変調データを多重して、NRZI変調器4 へ出力
する。こうして、多重データがNRZI変調される。
【0105】なお、上記では、「d=1」の場合を説明
しているが、「d=2」(図8)の場合、前述のように
誤り訂正符号は1種類のみであるため、変調方式番号誤
り訂正符号発生器27は、DSVの絶対値の大小を比較す
ることなく、誤り訂正符号をスイッチ9 の端子へ出力す
る。
【0106】2-3.第5実施例(変調器の実施例:図7) 第5実施例(図7)は、第2実施例(図2)と略同様で
ある。このため、図2と同様の部分の説明は省略する。
図2との共通部分とは、入力端子1 、1ブロックメモリ
2 、RLL変調器3 、NRZI変調器4 、出力端子5 、
CDS算出器10、テーブル番号発生器11、排他的論理和
回路13、演算器12、24段の極性シフトレジスタ14、2
4段のDSVシフトレジスタ15、|DSV|比較器17c
、24段の最大|DSV|シフトレジスタ20a 、レジ
スタ18a 、レジスタ18b 、|DSV|比較器17b 、遅延
メモリ21a、遅延メモリ21b 、変調方式番号発生器6 、
同期信号発生器8 である。図2に無い部分は、変調方式
番号誤り訂正符号発生器27、|DSV|比較器17d 、2
4段の最大|DSV|シフトレジスタ20b 、|DSV|
比較器17e 、遅延メモリ21c 、遅延メモリ21d 、及びセ
レクタ22、である。また、図2と若干異なっている部分
は、DSV算出器16c(図2ではDSV算出器16b)、スイ
ッチ9 である。
【0107】先述の図2の例では、DSV算出器16b 、
|DSV|比較器17c 、及び、24段の最大|DSV|
シフトレジスタ20a により、カレントブロック内のカレ
ントmビットのm−n変調データに関して、NRZI変
調後の履歴を考慮したDSVが、各テーブル番号別に算
出され、これらが、|DSV|比較器17b にて順に比較
されることで、カレントブロック内のDSVの絶対値の
最大値が最小となるm−n変調方式が選択されている。
【0108】本例では、この選択が、2種類の変調方式
番号データ(図6の「*」参照)に起因する2種類の履
歴を考慮して、2通り行われる。即ち、変調方式番号デ
ータは、RLL変調器3 から出力されるm−n変調ブロ
ックデータの先頭に、スイッチ9 に於いて付加されるの
であるが、変調方式番号データが図6の如く2種類存在
し得る場合、何れの変調方式番号データが付加されるか
によって、上述のDSVが異なってしまい、その結果、
カレントブロック内のDSVの絶対値の最大値が最小と
なるm−n変調方式も異なってしまう。
【0109】このため、本例では、図2のDSV算出器
16b に代えてDSV算出器16c を設け、このDSV算出
器16c から2系統の処理を行い、その結果を、|DSV
|比較器17e にて比較して、2種類の変調方式番号デー
タに起因する2種類の履歴を考慮した上で、カレントブ
ロック内のDSVの絶対値の最大値が最小となるm−n
変調方式を特定するとともに、併せて、2種類の変調方
式番号データの一方を特定することにより、NRZI変
調器4 から出力されるビットストリームのDSVを最小
にしているのである。
【0110】なお、上記に於いて、2系統の処理とは、
「|DSV|比較器17c 、24段の最大|DSV|シフ
トレジスタ20a 、遅延メモリ21a 、遅延メモリ21b 」の
系統と、「|DSV|比較器17d 、24段の最大|DS
V|シフトレジスタ20b 、遅延メモリ21c 、遅延メモリ
21d 」の系統である。何れの系統の処理中であるかに応
じて、セレクタ22が切り換えられる。
【0111】また、両系統の処理結果は、「|DSV|
比較器17e にて比較され、上述のように、カレントブロ
ック内のDSVの絶対値の最大値が最小となるm−n変
調方式が特定されるとともに、これを実現するための変
調方式番号データが特定されて、これらが、変調方式番
号発生器(変調モード信号発生器)6 と変調方式番号誤
り訂正符号発生器27へ出力され、先述の処理に供され
る。
【0112】つまり、スイッチ9 は、同期信号発生器8
から発生される同期信号、変調方式番号発生器6 から発
生される7ビットの変調方式番号データ、変調方式番号
誤り訂正符号発生器27から発生される8ビットの誤り訂
正符号、及び、RLL変調回路3 から出力される1ブロ
ック分のm−n変調データを多重して、NRZI変調器
4 へ出力する。こうして、多重データがNRZI変調さ
れる。
【0113】なお、上記では、「d=1」の場合を説明
しているが、「d=2」(図8)の場合、前述のように
誤り訂正符号は1種類のみであるため、上述の2系統の
処理のうち、一方は不要となる。
【0114】2-4.第6実施例(復調器の実施例:図1
0) 前述の第4又は第5の実施例の変調器により変調され、
光ディスクに記録された情報は、図10の復調回路を備
えた装置によって再生される。
【0115】図10の回路は、先述の図3の回路と略同
様であるため、図3の回路と同一の要素については同一
の符号で示し、説明は省略する。図10の回路は、変調
方式番号用誤り訂正復号器43を備えている点で図3の回
路と異なる。
【0116】変調方式番号用誤り訂正復号器43は、変調
方式番号データの下位8ビットにパリティ検査行列H
(図9の(a))を乗算し、その結果を、検査部(図
6)と比較することにより、誤りの有無を検査するとと
もに変調方式番号データを特定している。なお、図9の
(a)と図6は「d=1」の場合であるが、「d=2」
の場合であれば、図9の(b)と図8とが用いられる。
【0117】3.変調方式番号を情報語に含める場合 上述の第1〜第6実施例では、情報語、即ち、本来の記
録/再生対象のデータを選択された方式でm−n変調
し、これに、選択されたm−n変調方式を示す変調方式
番号をd制約を満たすように符号化して成るデータを付
加しているが、これに代えて、変調方式番号を情報語に
含めてm−n変調することもできる。以下、そのような
方式を、第7〜第9の各実施例に即して説明する。
【0118】3-1.データフォーマット 図12は、前述の第1〜第6実施例でのデータフォーマ
ット(上段)と、下記の第7〜第9実施例でのデータフ
ォーマット(下段)を示す。
【0119】図示上段のように、第1〜第6実施例で
は、m−n変調方式の選択単位である1ブロックのデー
タは、同期信号SYNC、当該ブロックのm−n変調方
式を示す変調方式番号部(図では変調モード信号部)、
及び、本来の記録/再生対象の情報を有するデータ部か
ら成る。また、誤り訂正符号は、変調方式番号部とデー
タ部の各々に、各々「検査部」「データの誤り符号」と
して付加されている。
【0120】一方、第7〜第9実施例では、図示下段の
ように、1ブロックのデータは、同期信号SYNCとデ
ータ部とから成り、データ部に、当該ブロック内の本来
の記録/再生対象の情報の記述方式を示す番号データが
含められている。また、誤り訂正符号は、記述方式を示
す番号データと本来の記録/再生対象の情報とから成る
データ群について、一括して演算して付加されている。
【0121】上記に於いて、記述方式とは、任意の情報
を任意のmビット配列に対応付ける方式であり、少なく
とも1つの同一情報に対応するmビット配列が記述方式
間で異なるようにすることで、複数の記述方式が用意さ
れている。例えば、「A」という情報に対して、第1の
記述方式では「0000」を割り当て、第2の記述方式
では第1の方式とは異なる「1000」を割り当て、第
3の記述方式では第2の方式と同じ「1000」を割り
当てる。また、「B」という情報に対して、第1の記述
方式では「0001」を割り当て、第2の記述方式では
第1の方式と同じ「0001」を割り当て、第3の記述
方式では第2の方式とは異なる「0010」を割り当て
る。このように、少なくとも1つの同一情報に対応する
mビット配列が記述方式間で異なるように割り当てられ
ている。
【0122】3-2.第7実施例(変調器の実施例:図1
3) 入力されるデータは、まず、各々記述方式が異なるj種
類のデータに変換される。例えば、m−n変調に於ける
符号変調の単位であるmビットをデータ変換の単位とし
て、j種類のデータ変換器51a により、各々記述方式が
異なるj種類のデータであって符号変調の単位がmビッ
トであるデータに変換される(m−m変換)。m−m変
換とは、或る記述方式のmビットのデータを、別の記述
方式の対応するmビットのデータにデータ変換すること
をいう。なお、j種類のデータ変換器51a は、入力デー
タを、各々記述方式が異なるj種類のデータに変換する
機能を果たせば足りるものであり、例えば、変換単位
も、必ずしもmビットでなくともよい。つまり、変換後
のデータが、変換前と同じくmビットを符号変調の単位
として記述されていればよい。
【0123】m−m変換された1ブロック分の各記述方
式のデータは、次に、j種類データ変換番号多重器52a
により、当該ブロックの記述方式を示すデータ変換番号
データを多重される。ここで、1ブロックとは、或る所
定数のmビットで構成されるデータ量をいい、|DSV
|比較の単位となる。
【0124】記述方式を示す番号データを各々多重され
た各記述方式のブロック(番号付加ブロック)は、次
に、j種類誤り訂正符号化器53a により当該番号付加ブ
ロックの誤り訂正符号を演算して付加されて、請求項に
記載の誤り訂正符号付加ブロックとされる。このよう
に、本実施例では、番号データと本来の記録/再生対象
の情報とから成るデータ全体について誤り訂正を行って
いるため、積符号等の適用が可能となり、誤り訂正能力
が強化される。各記述方式の誤り訂正符号付加ブロック
の各データは、各々1ブロックメモリ54a に格納される
とともに、j種類|DSV|演算・比較器55に入力され
る。
【0125】次に、上記各記述方式の誤り訂正符号付加
ブロックが、j種類|DSV|演算・比較器55にて、|
DSV|を相互に比較され、絶対値が最小となる誤り訂
正符号付加ブロックが選択される。ここで、比較される
べき絶対値は、例えば、誤り訂正符号付加ブロックの最
終ビットに於ける値である。或いは、誤り訂正符号付加
ブロック内での最大振幅の絶対値が最小となる誤り訂正
符号付加ブロックを選択してもよい。この点について
は、前述の第1実施例等で詳述したため、ここでの説明
は割愛する。また、j種類|DSV|演算・比較器55の
構成についても前述の第1実施例等で詳述しているた
め、同様に、説明は割愛する。
【0126】|DSV|が最小となる誤り訂正符号付加
ブロックが選択されると、その情報がセレクタ56へ送ら
れ、セレクタ56により、|DSV|が最小の誤り訂正符
号付加ブロックがRLL変調器57へ入力される。これに
より、RLL変調器57にてm−n変調が行われ、その
後、NRZI変調器58にてNRZI変調が行われる。R
LL変調器57及びNRZI変調器58の構成や機能につい
ては前述の第1実施例等で詳述したため、ここでの説明
は割愛する。
【0127】3-3.第8実施例(変調器の実施例:図1
4) 第8実施例は、ブロックメモリの数を減らすことを目的
として構成された回路である。即ち、前述の第7実施例
では、各記述方式の誤り訂正符号付加ブロックを、各々
1ブロックメモリ54a に格納しているため、ブロックメ
モリ54a 全体としては、jブロック分の容量が必要であ
った。このことに鑑み、本第8実施例では、入力データ
を1ブロックメモリ54b に記憶することで、1ブロック
メモリ54b の必要容量を1ブロック分としている。な
お、以下の説明で、第7実施例と同様の部分について
は、説明を簡略化する。
【0128】まず、j種類データ変換器51a 、j種類デ
ータ変換番号多重器52a 、及び、j種類誤り訂正符号化
器53a により、各記述方式に基づく誤り訂正符号付加ブ
ロックが演算され、これらが、j種類|DSV|演算・
比較器55にて相互に比較されて、|DSV|が最小の誤
り訂正符号付加ブロックが選択される。この選択結果が
データ変換器51b に送られる。
【0129】上記選択結果が入力されると、データ変換
器51b は、|DSV|が最小の誤り訂正符号付加ブロッ
クが基づいている記述方式のデータとなるように、1ブ
ロックメモリ54b から読み出したデータをm−m変換す
る。このm−m変換されたデータに、データ変換番号多
重器52b にて当該記述方式を示す番号データが多重さ
れ、さらに、誤り訂正符号化器53b にて誤り訂正符号が
演算されて付加され、その後、RLL変調器57にてm−
n変調され、さらに、NRZI変調器58にてNRZI変
調されて出力される。
【0130】3-4.第9実施例(復調器の実施例:図1
5) 図15は、図13又は図14の変調器により、図12の
下段の如く構成されたデータを復調する回路である。
【0131】本復調器に入力されるデータは、まず、N
RZI復調器61にてNRZI復調され、次に、RLL復
調器62にてn−m復調される。このn−m復調されたデ
ータについて、誤り訂正復号化器63にて誤り訂正が行わ
れる。次に、誤り訂正後のデータから、データ変換番号
検出器64にて、記述方式を示す番号データが検出され、
この番号データが、データ逆変換器65に送られる。
【0132】データ逆変換器65は、データ変換番号検出
器64から入力された番号データに基づいて、誤り訂正復
号化器63から入力されるデータをm−m逆変換する。こ
れにより、データは、元の記述方式のデータ(図13又
は図14の変調回路へ入力されるときのデータ)に戻さ
れる。
【0133】
【発明の効果】以上説明したように、本発明では、1ブ
ロック分のデータ毎にm−n変調方式が選択されるた
め、直流レベル変動の小さな変調出力が効率よく成され
る。また、本発明に於いて、ブロックの最終タイミング
で直流レベルを検出して記憶するようにした場合には、
その直流レベルを評価に利用することで、回路を簡単に
できる。また、本発明に於いて、ブロック内の各タイミ
ングに於ける直流レベルを評価するようにした場合に
は、直流レベルの絶対値を最小にできる。
【0134】また、本発明では、選択された変調方式を
示す変調方式番号情報の変調方式番号データが複数存在
する場合には、該データに変調ブロックデータを結合し
た場合に於ける直流成分を評価してm−n変調方式を選
択することで、全体として最適な記録信号を得ることが
できる。また、変調方式番号情報を本発明のように選ぶ
ことで、直流レベル変動の小さな変調出力を得ることが
できる。
【0135】また、本発明では、1ブロック分のデータ
毎のm−n変調方式の選択と等価のm−mデータ変換を
1ブロック分のデータ毎に選択することで|DSV|を
小さくしているため、直流レベル変動の小さな変調出力
を効率よく達成できる。
【0136】更に、本発明によると、復調側に於いてブ
ロック毎に変調方式を検出して復調方式を切り換えるだ
けで復調が可能になり、簡単な回路で復調ができる。
【図面の簡単な説明】
【図1】本発明の第1実施例であるディジタル変調回路
のブロック図。
【図2】本発明の第2実施例であるディジタル変調回路
のブロック図。
【図3】本発明の第3実施例であるディジタル復調回路
のブロック図。
【図4】本発明の第1の変調原理を示すブロック図。
【図5】本発明の第4実施例であるディジタル変調回路
のブロック図。
【図6】本発明の第4及び第5実施例で用いられる変調
方式番号データの並びをd=1について示すデータ構成
図。
【図7】本発明の第5実施例であるディジタル変調回路
のブロック図。
【図8】本発明の第4及び第5実施例で用いられる変調
方式番号データの並びをd=2について示すデータ構成
図。
【図9】本発明の第4,第5,及び第6実施例で用いら
れる誤り訂正符号の生成多項式Gとパリティ検査行列H
を示し、(a)はd=1の場合、(b)はd=2の場合
を各々示す。
【図10】本発明の第6実施例であるディジタル復調回
路のブロック図。
【図11】本発明の第2の変調原理を示すブロック図。
【図12】本発明のデータフォーマットを示す説明図で
あり、上段は第1〜第6実施例でのデータフォーマット
を示し、下段は第7〜第9実施例でのデータフォーマッ
トを示す。
【図13】本発明の第7実施例であるディジタル変調回
路のブロック図。
【図14】本発明の第8実施例であるディジタル変調回
路のブロック図。
【図15】本発明の第9実施例であるディジタル復調回
路のブロック図。
フロントページの続き (56)参考文献 特開 平2−34038(JP,A) 特開 平3−80713(JP,A) 特開 昭60−69866(JP,A) (58)調査した分野(Int.Cl.7,DB名) H03M 7/14 H04L 25/49

Claims (54)

    (57)【特許請求の範囲】
  1. 【請求項1】 入力ディジタルデータmビットを変調単
    位として、n(但しn>m)ビットの変調データに変調
    するディジタル変調方法に於いて、 所定数分の変調単位の入力ディジタルデータのブロック
    を、複数種類の変調データに変調したときの各変調ブロ
    ックデータの直流成分をそれぞれ検出し、 前記検出結果に基づき、前記直流成分の絶対値が小さい
    変調ブロックデータを選択し、 前記選択した変調ブロックデータに種類選択識別情報を
    付加して出力データを発生する、 ディジタル変調方法。
  2. 【請求項2】 入力されるディジタルデータの各mビッ
    トを符号変調の単位として、各mビットをnビット(但
    しn>m)の変調データに各々m−n変調するディジタ
    ル変調方法に於いて、 所定数分の符号変調の単位で構成されるディジタルデー
    タのブロックを、複数種類のm−n変調方式により各々
    m−n変調して得られる各変調ブロックデータの直流成
    分を相互に比較し、 前記直流成分の絶対値が小さい変調ブロックデータに対
    応するm−n変調方式を選択し、 前記選択したm−n変調方式を用いて前記ディジタルデ
    ータのブロックをm−n変調して変調ブロックデータを
    生成し、 前記選択したm−n変調方式を示す変調方式番号情報を
    前記変調ブロックデータに付加して出力する、 ディジタル変調方法。
  3. 【請求項3】 請求項1、又は請求項2に於いて、 前記選択は、前記変調ブロックデータの最終ビットでの
    直流成分の累積値の絶対値が最小の変調ブロックデータ
    を特定することに基づいて行う、 ディジタル変調方法。
  4. 【請求項4】 請求項1、又は請求項2に於いて、 前記選択は、前記変調ブロックデータの最大振幅の絶対
    値が最小の変調ブロックデータを特定することに基づい
    て行う、 ディジタル変調方法。
  5. 【請求項5】 請求項1に於いて、 前記直流成分は前記変調ブロックデータを演算処理して
    求め、 前記選択は前記変調ブロックデータを記憶手段から読み
    出すことで行う、 ディジタル変調方法。
  6. 【請求項6】 請求項1に於いて、 前記直流成分は前記変調ブロックデータの生成過程での
    演算により求め、 前記種類識別情報を付加されるべき変調ブロックデータ
    は、前記選択に基づいて変調ブロックデータを再生成し
    て得る、 ディジタル変調方法。
  7. 【請求項7】 請求項2に於いて、 前記直流成分は、mビット入力データとm−n変調方式
    とによって一義的に指定されるデータに基づいて得る、 ディジタル変調方法。
  8. 【請求項8】 請求項1、又は請求項2に於いて、 前記変調ブロックデータは、m−n変調後のデータを更
    にNRZI変調して得られるNRZI変調データであ
    る、 ディジタル変調方法。
  9. 【請求項9】 請求項1乃至請求項8のディジタル変調
    方法によって生成された変調データを復調するディジタ
    ル復調方法であって、 nビットを復調単位とする所定単位数分の変調ブロック
    データと、その変調方式を示す種類識別情報とを入力
    し、 前記種類識別情報に応じて前記変調ブロックデータを復
    調する、 ディジタル復調方法。
  10. 【請求項10】 入力されるディジタルデータの各nビ
    ットを符号復調の単位として、各nビットをmビット
    (但しn>m)の復調データに各々n−m復調するディ
    ジタル復調方法に於いて、 所定数分の符号復調の単位で構成されるブロックデータ
    のn−m復調方式として、各ブロックデータ毎に付加さ
    れている当該ブロックデータの変調方式を示す変調方式
    番号情報に対応するn−m復調方式を各ブロックデータ
    毎に選択し、 前記選択したn−m復調方式を用いて各々対応するブロ
    ックデータをn−m復調する、 ディジタル復調方法。
  11. 【請求項11】 入力ディジタルデータmビットを変調
    単位として、n(但しn>m)ビットの変調データに変
    調するディジタル変調回路に於いて、 入力ディジタルデータを変調して、変調の種類識別情報
    と該情報に対応する種類の変調データとより成る複数種
    類の出力データから、特定の出力データを選択して出力
    する変調手段と、 所定変調単位数分のデータ毎に前記各種類の変調データ
    の直流レベルをそれぞれ検出する直流レベル検出手段
    と、 前記直流レベル検出手段による検出結果に基づいて、直
    流成分が小さい種類の変調データを含む出力データを、
    前記所定変調単位数分のデータ毎に、前記変調手段から
    出力させる変調制御手段と、 をそれぞれ配して成るディジタル変調回路。
  12. 【請求項12】 請求項11に於いて、 前記変調手段は、前記所定変調単位数分のデータの最終
    ビットに於ける直流成分の累積値の絶対値が最小の変調
    データを選択して出力する、 ディジタル変調回路。
  13. 【請求項13】 請求項11に於いて、 前記変調手段は、前記所定変調単位数分のデータ内の直
    流成分の絶対値の最大値が最小の変調データを選択して
    出力する、 ディジタル変調回路。
  14. 【請求項14】 請求項11に於いて、 前記直流レベル検出手段は、記憶手段に記憶される各種
    類の変調データを演算処理して各々の直流レベルを求
    め、 前記変調手段は、前記選択した出力データに含まれるべ
    き種類の変調データを前記記憶手段から読み出す、 ディジタル変調回路。
  15. 【請求項15】 請求項11に於いて、 前記直流レベル検出手段は、各種類の変調データを生成
    する過程に於いて各々の直流レベルを演算し、 前記変調手段は、前記選択した出力データに含まれるべ
    き種類の変調データを再生成する、 ディジタル変調回路。
  16. 【請求項16】 請求項11に於いて、 前記出力データは、NRZI変調データである、 ディジタル変調回路。
  17. 【請求項17】 入力されるディジタルデータの各mビ
    ットを符号変調の単位として、各mビットをnビット
    (但しn>m)の変調データに各々m−n変調するディ
    ジタル変調回路に於いて、 所定数分の符号変調の単位で構成されるディジタルデー
    タのブロックを、複数種類のm−n変調方式により各々
    m−n変調して得られる各変調ブロックデータの直流成
    分を各々求める演算手段と、 前記各直流成分の絶対値の大小を相互に比較する比較手
    段と、 前記比較手段による比較結果に基づいて、前記直流成分
    の絶対値が小さい変調ブロックデータに対応するm−n
    変調方式を選択する選択手段と、 前記選択手段により選択したm−n変調方式を用いて前
    記ディジタルデータのブロックをm−n変調して変調ブ
    ロックデータを生成する変調手段と、 前記選択手段により選択したm−n変調方式を示す変調
    方式番号情報を前記変調ブロックデータに付加する多重
    回路と、 を有するディジタル変調回路。
  18. 【請求項18】 請求項17に於いて、 さらに、mビット入力データとm−n変調方式とによっ
    て一義的に指定される原直流成分データの記憶されたR
    OMを有し、 前記演算手段は、前記ROMから読み出される原直流成
    分データに基づいて前記直流成分を求める、 ディジタル変調回路。
  19. 【請求項19】 請求項17に於いて、 前記選択手段は、前記変調ブロックデータの最終ビット
    での直流成分の累積値の絶対値が最小の変調ブロックデ
    ータに対応するm−n変調方式を選択する、 ディジタル変調回路。
  20. 【請求項20】 請求項17に於いて、 前記選択手段は、前記変調ブロックデータの最大振幅の
    絶対値が最小の変調ブロックデータに対応するm−n変
    調方式を選択する、 ディジタル変調回路。
  21. 【請求項21】 請求項17に於いて、 前記変調ブロックデータは、m−n変調後のデータを更
    にNRZI変調して得られるNRZI変調データであ
    る、 ディジタル変調回路。
  22. 【請求項22】 請求項11乃至請求項21のディジタ
    ル変調回路によって生成された変調データを復調するデ
    ィジタル復調回路であって、 変調データと該変調データの種類識別情報より成る入力
    データから、前記種類識別情報を検出する検出手段と、 複数種類の変調データから選択された変調データを復調
    して復調データを出力する復調手段と、 前記検出手段により検出された種類識別情報に基づき、
    前記復調手段の選択動作を制御する復調制御手段と、 を有するディジタル復調回路。
  23. 【請求項23】 入力されるディジタルデータの各nビ
    ットを符号復調の単位として、各nビットをmビット
    (但しn>m)の復調データに各々n−m復調するディ
    ジタル復調回路に於いて、 所定数分の符号復調の単位で構成されるブロックデータ
    のn−m復調方式として、各ブロックデータ毎に付加さ
    れている当該ブロックデータの変調方式を示す変調方式
    番号情報を検出する検出手段と、 前記検出手段により検出された前記変調方式番号情報に
    対応するn−m復調方式を各ブロックデータ毎に選択す
    る選択手段と、 前記選択手段により選択されたn−m復調方式を用いて
    各々対応するブロックデータをn−m復調する復調手段
    と、 を有するディジタル復調回路。
  24. 【請求項24】 入力されるディジタルデータの各mビ
    ットを符号変調の単位として、各mビットをnビット
    (但しn>m)の変調データに各々m−n変調して
    (d,k;m,n)RLL符号を得るディジタル変調方
    法に於いて、 所定数分の符号変調の単位で構成されるディジタルデー
    タのブロックを複数種類のm−n変調方式により各々m
    −n変調して得られる複数種類の変調ブロックデータ
    を、前記複数種類のm−n変調方式に1対1に対応する
    各変調方式番号情報の各々からd制約を満たすように1
    種類以上づつ得られる変調方式番号データに、各々変調
    方式を対応付けて結合した場合に於ける、各結合データ
    の直流成分を相互に比較し、 前記直流成分の絶対値が小さい前記結合データに対応す
    るm−n変調方式を選択し、 前記選択したm−n変調方式を用いて前記ディジタルデ
    ータのブロックをm−n変調して変調ブロックデータを
    生成し、 前記生成した変調ブロックデータに対応する変調方式番
    号データを該変調ブロックデータに結合して出力する、 ディジタル変調方法。
  25. 【請求項25】 請求項24に於いて、 前記選択は、前記結合データの最終ビットでの直流成分
    の累積値の絶対値が最小の結合データを特定することに
    よって行う、 ディジタル変調方法。
  26. 【請求項26】 請求項24に於いて、 前記選択は、前記結合データ中の前記変調ブロックデー
    タの最大振幅の絶対値が最小の変調ブロックデータを特
    定することによって行う、 ディジタル変調方法。
  27. 【請求項27】 請求項24に於いて、 前記結合データの直流成分は、前記変調ブロックデータ
    の直流成分をmビット入力データとm−n変調方式とに
    よって一義的に指定されるデータに基づいて得ることに
    より求める、 ディジタル変調方法。
  28. 【請求項28】 請求項24に於いて、 前記結合データは、前記ディジタルデータのブロックを
    m−n変調して得たデータに、前記変調方式番号データ
    を付加し、この付加後のデータを更にNRZI変調して
    得られるNRZI変調データである、 ディジタル変調方法。
  29. 【請求項29】 請求項24に於いて、 前記m−n変調方式に対応する変調方式番号情報から得
    られる変調方式番号データは、1種類のm−n変調方式
    に対して2種類存在する、 ディジタル変調方法。
  30. 【請求項30】 入力されるディジタルデータの各mビ
    ットを符号変調の単位として、各mビットをnビット
    (但しn>m)の変調データに各々m−n変調して
    (d,k;m,n)RLL符号を得るディジタル変調回
    路に於いて、 所定数分の符号変調の単位で構成されるディジタルデー
    タのブロックを複数種類のm−n変調方式により各々m
    −n変調して得られる複数種類の変調ブロックデータ
    を、前記複数種類のm−n変調方式に1対1に対応する
    各変調方式番号情報の各々からd制約を満たすように1
    種類以上づつ得られる変調方式番号データに、各々変調
    方式を対応付けて結合した場合に於ける、各結合データ
    の直流成分を各々求める演算手段と、 前記各直流成分の絶対値の大小を相互に比較する比較手
    段と、 前記比較手段による比較結果に基づいて、前記直流成分
    の絶対値が小さい結合データに対応するm−n変調方式
    を選択する選択手段と、 前記選択手段により選択したm−n変調方式を用いて前
    記ディジタルデータのブロックをm−n変調して変調ブ
    ロックデータを生成する変調手段と、 前記選択手段により選択した結合データに含まれる変調
    方式番号データを前記変調ブロックデータに付加する多
    重回路と、 を有するディジタル変調回路。
  31. 【請求項31】 請求項30に於いて、 さらに、mビット入力データとm−n変調方式とによっ
    て一義的に指定される原直流成分データの記憶されたR
    OMを有し、 前記演算手段は、mビット入力データとm−n変調方式
    とによって一義的に指定されるデータを前記ROMから
    読み出して前記変調ブロックデータの直流成分を得るこ
    とにより、前記結合データの直流成分を求める、 ディジタル変調回路。
  32. 【請求項32】 請求項30に於いて、 前記選択手段は、前記結合データの最終ビットでの直流
    成分の累積値の絶対値が最小の結合データに対応するm
    −n変調方式を選択する、 ディジタル変調回路。
  33. 【請求項33】 請求項30に於いて、 前記選択手段は、前記結合データ中の前記変調ブロック
    データの最大振幅の絶対値が最小の変調ブロックデータ
    に対応するm−n変調方式を選択する、 ディジタル変調回路。
  34. 【請求項34】 請求項30に於いて、 前記結合データは、前記ディジタルデータのブロックを
    m−n変調して得たデータに、前記変調方式番号情報か
    ら得られたデータを付加し、この付加後のデータを更に
    NRZI変調して得られるNRZI変調データである、 ディジタル変調回路。
  35. 【請求項35】 請求項30に於いて、 前記m−n変調方式に対応する変調方式番号情報から得
    られる変調方式番号データは、1種類のm−n変調方式
    に対して2種類存在する、 ディジタル変調回路。
  36. 【請求項36】 入力されるディジタルデータの各mビ
    ットを符号変調の単位として、各mビットをnビット
    (但しn>m)の変調データに各々m−n変調して
    (d,k;m,n)RLL符号を得るディジタル変調方
    法に於いて、 所定数分の符号変調の単位で構成されるディジタルデー
    タのブロックを、複数種類のm−n変調方式により各々
    m−n変調して得られる各変調ブロックデータの直流成
    分を相互に比較し、 前記直流成分の絶対値が小さい変調ブロックデータに対
    応するm−n変調方式を選択し、 前記選択したm−n変調方式を用いて前記ディジタルデ
    ータのブロックをm−n変調して変調ブロックデータを
    生成し、 各データがd制約を満たす変調方式番号データ群から、
    前記選択したm−n変調方式に対応する変調方式番号デ
    ータを選択して読み出し、 前記選択して読み出した変調方式番号データを前記変調
    ブロックデータに付加して出力する、 ディジタル変調方法。
  37. 【請求項37】 請求項36に於いて、 前記各データがd制約を満たす変調方式番号データ群
    は、前記m−n変調方式の総数を越える数の番号データ
    群をd制約を満たすように生成し、これに基づいて誤り
    訂正符号群を生成し、前記番号データ群に前記誤り訂正
    符号群を結合した組合せの中から、d制約を満たす組合
    せを、前記m−n変調方式の総数と同数個抽出すること
    で構成されている、 ディジタル変調方法。
  38. 【請求項38】 入力されるディジタルデータの各mビ
    ットを符号変調の単位として、各mビットをnビット
    (但しn>m)の変調データに各々m−n変調して
    (d,k;m,n)RLL符号を得るディジタル変調回
    路に於いて、 所定数分の符号変調の単位で構成されるディジタルデー
    タのブロックを、複数種類のm−n変調方式により各々
    m−n変調して得られる各変調ブロックデータの直流成
    分を各々求める演算手段と、 前記各直流成分の絶対値の大小を相互に比較する比較手
    段と、 前記比較手段による比較結果に基づいて、前記直流成分
    の絶対値が小さい変調ブロックデータに対応するm−n
    変調方式を選択する選択手段と、 前記選択手段により選択したm−n変調方式を用いて前
    記ディジタルデータのブロックをm−n変調して変調ブ
    ロックデータを生成する変調手段と、 各データがd制約を満たす変調方式番号データ群から、
    前記選択手段により選択したm−n変調方式に対応する
    変調方式番号データを選択して読み出す番号発生手段
    と、 前記番号発生手段により読み出した変調方式番号データ
    を前記変調ブロックデータに付加する多重回路と、 を有するディジタル変調回路。
  39. 【請求項39】 請求項38に於いて、 前記番号発生手段は、前記m−n変調方式の総数を越え
    る数の番号データ群をd制約を満たすように生成し、こ
    れに基づいて誤り訂正符号群を生成し、前記番号データ
    群に前記誤り訂正符号群を結合した組合せの中からd制
    約を満たす組合せを前記m−n変調方式の総数と同数個
    抽出することで構成して成る変調方式番号データ群のテ
    ーブルを有する、 ディジタル変調回路。
  40. 【請求項40】 任意のmビット配列に任意のnビット
    (但しn>m)配列を1対1に対応付けて変換するm−
    n変調方式により、入力されるディジタルデータの各m
    ビットを符号変調単位として、各mビットを各々nビッ
    トの変調データにm−n変調するディジタル変調方法に
    於いて、 少なくとも1つの同一情報に対応するmビット配列が異
    なるように任意の情報と任意のmビット配列とを対応付
    けられて成る複数種類のmビット記述方式を用いて、所
    定数分の符号変調単位で構成される入力ブロックを記述
    するべく、該入力ブロックデータをm−m変換し、 前記m−m変換後の各ブロックに各々当該ブロックの記
    述方式を示す番号データを付加して番号付加ブロックを
    構成し、 前記各番号付加ブロックについて各々演算した誤り訂正
    符号を各々当該番号付加ブロックに付加して誤り訂正符
    号付加ブロックを構成し、 前記各誤り訂正符号付加ブロックを各々m−n変調して
    得られる各変調ブロックデータの直流成分を相互に比較
    し、 前記直流成分の絶対値が小さい変調ブロックデータに対
    応する前記mビット記述方式を選択し、 前記選択したmビット記述方式に基づく前記誤り訂正符
    号付加ブロックをm−n変調して変調ブロックデータを
    生成する、 ディジタル変調方法。
  41. 【請求項41】 任意のmビット配列に任意のnビット
    (但しn>m)配列を1対1に対応付けて変換するm−
    n変調方式により、入力されるディジタルデータの各m
    ビットを符号変調単位として、各mビットを各々nビッ
    トの変調データにm−n変調するディジタル変調方法に
    於いて、 少なくとも1つの同一情報に対応するmビット配列が異
    なるように任意の情報と任意のmビット配列とを対応付
    けられて成る複数種類のmビット記述方式を用いて、所
    定数分の符号変調単位で構成される入力ブロックを記述
    するべく、該入力ブロックデータのビット列を、前記複
    数種類のmビット記述方式に従うビット列に変換するこ
    とにより、複数種類のブロックデータを生成し、 前記記述方式変換後の各ブロックデータに各々当該ブロ
    ックの記述方式を示す番号データを付加して番号付加ブ
    ロックを構成し、 前記各番号付加ブロックについて各々演算した誤り訂正
    符号を各々当該番号付加ブロックに付加して誤り訂正符
    号付加ブロックを構成し、 前記各誤り訂正符号付加ブロックを各々m−n変調して
    得られる各変調ブロックデータの直流成分を相互に比較
    し、 前記直流成分の絶対値が小さい変調ブロックデータに対
    応する前記mビット記述方式を選択し、 前記選択したmビット記述方式に基づく前記誤り訂正符
    号付加ブロックをm−n変調して変調ブロックデータを
    生成する、 ディジタル変調方法。
  42. 【請求項42】 請求項40、又は請求項41に於い
    て、 前記選択は、前記変調ブロックデータの最終ビットでの
    直流成分の累積値の絶対値が最小の変調ブロックデータ
    を特定することに基づいて行う、 ディジタル変調方法。
  43. 【請求項43】 請求項40、又は請求項41に於い
    て、 前記選択は、前記変調ブロックデータの最大振幅の絶対
    値が最小の変調ブロックデータを特定することに基づい
    て行う、 ディジタル変調方法。
  44. 【請求項44】 任意のmビット配列に任意のnビット
    (但しn>m)配列を1対1に対応付けて変換するm−
    n変調方式により、入力されるディジタルデータの各m
    ビットを符号変調単位として、各mビットを各々nビッ
    トの変調データにm−n変調するディジタル変調回路に
    於いて、 少なくとも1つの同一情報に対応するmビット配列が異
    なるように任意の情報と任意のmビット配列とを対応付
    けられて成る複数種類のmビット記述方式を用いて、所
    定数分の符号変調単位で構成される入力ブロックを記述
    するべく、該入力ブロックデータをm−m変換するデー
    タ変換回路と、 前記データ変換回路により変換された各ブロックに各々
    当該ブロックの記述方式を示す番号データを付加して番
    号付加ブロックとする多重回路と、 前記各番号付加ブロックについて各々誤り訂正符号を演
    算して付加することにより各々誤り訂正符号付加ブロッ
    クを構成する誤り訂正符号化回路と、 前記各誤り訂正符号付加ブロックを各々m−n変調して
    得られる各変調ブロックデータの直流成分を各々求める
    演算手段と、 前記各直流成分の絶対値の大小を相互に比較する比較手
    段と、 前記比較手段による比較結果に基づいて、前記直流成分
    の絶対値が小さい変調ブロックデータに対応する前記m
    ビット記述方式を選択する選択手段と、 前記選択したmビット記述方式に基づく前記誤り訂正符
    号付加ブロックをm−n変調して変調ブロックデータを
    生成する変調手段と、 を有するディジタル変調回路。
  45. 【請求項45】 任意のmビット配列に任意のnビット
    (但しn>m)配列を1対1に対応付けて変換するm−
    n変調方式により、入力されるディジタルデータの各m
    ビットを符号変調単位として、各mビットを各々nビッ
    トの変調データにm−n変調するディジタル変調回路に
    於いて、 少なくとも1つの同一情報に対応するmビット配列が異
    なるように任意の情報と任意のmビット配列とを対応付
    けられて成る複数種類のmビット記述方式を用いて、所
    定数分の符号変調単位で構成される入力ブロックを記述
    するべく、該入力ブロックデータのビット列を、前記複
    数種類のmビット記述方式に従うビット列に変換して、
    複数種類のブロックデータを生成するデータ変換回路
    と、 前記データ変換回路により変換された各ブロックデータ
    に各々当該ブロックの記述方式を示す番号データを付加
    して番号付加ブロックとする多重回路と、 前記各番号付加ブロックについて各々誤り訂正符号を演
    算して付加することにより各々誤り訂正符号付加ブロッ
    クを構成する誤り訂正符号化回路と、 前記各誤り訂正符号付加ブロックを各々m−n変調して
    得られる各変調ブロックデータの直流成分を各々求める
    演算手段と、 前記各直流成分の絶対値の大小を相互に比較する比較手
    段と、 前記比較手段による比較結果に基づいて、前記直流成分
    の絶対値が小さい変調ブロックデータに対応する前記m
    ビット記述方式を選択する選択手段と、 前記選択したmビット記述方式に基づく前記誤り訂正符
    号付加ブロックをm−n変調して変調ブロックデータを
    生成する変調手段と、 を有するディジタル変調回路。
  46. 【請求項46】 請求項44、又は請求項45に於い
    て、 前記選択手段は、前記変調ブロックデータの最終ビット
    での直流成分の累積値の絶対値が最小の変調ブロックデ
    ータに対応するm−n変調方式を選択する、 ディジタル変調回路。
  47. 【請求項47】 請求項44、又は請求項45に於い
    て、 前記選択手段は、前記変調ブロックデータの最大振幅の
    絶対値が最小の変調ブロックデータに対応するm−n変
    調方式を選択する、 ディジタル変調回路。
  48. 【請求項48】 請求項44、又は請求項45に於い
    て、さらに、 前記各誤り訂正符号付加ブロックを各々記憶するメモリ
    を有し、 前記変調手段は、前記メモリから前記選択手段により選
    択されたmビット記述方式に対応する誤り訂正符号付加
    ブロックを読み出してm−n変調する、 ディジタル変調回路。
  49. 【請求項49】 請求項44に於いて、さらに、 前記入力ブロックデータを記憶するメモリと、 前記メモリから入力ブロックデータを読み出して、前記
    選択手段により選択されたmビット記述方式を用いてm
    −m変換する第2のデータ変換回路と、 前記第2のデータ変換回路により変換されたブロックに
    前記選択手段により選択された記述方式を示す番号デー
    タを付加する第2の多重回路と、 前記第2の多重回路により番号データを付加されたブロ
    ックに誤り訂正符号を演算して付加して前記変調手段へ
    出力する第2の誤り訂正符号化回路と、 を有するディジタル変調回路。
  50. 【請求項50】 請求項45に於いて、さらに、 前記入力ブロックデータを記憶するメモリと、 前記メモリから入力ブロックデータを読み出して、該入
    力ブロックデータのビット列を、前記選択手段により選
    択されたmビット記述方式に従うビット列に変換する第
    2のデータ変換回路と、 前記第2のデータ変換回路により変換されたブロックに
    前記選択手段により選択された記述方式を示す番号デー
    タを付加する第2の多重回路と、 前記第2の多重回路により番号データを付加されたブロ
    ックに誤り訂正符号を演算して付加して前記変調手段へ
    出力する第2の誤り訂正符号化回路と、 を有するディジタル変調回路。
  51. 【請求項51】 入力されるディジタルデータの各nビ
    ットを符号復調単位として各々mビット(但しn>m)
    の復調データにn−m復調して、所定数分の符号復調単
    位に対応する復調ブロックデータを順次生成し、 順次生成される復調ブロックデータに付加されている誤
    り訂正符号を用いて当該復調ブロックデータを誤り訂正
    し、 誤り訂正後の復調ブロックデータから、当該復調ブロッ
    クデータの記述方式を示す番号データを検出し、 前記番号データにより指定されるm−m逆変換方式を用
    いて、当該復調ブロックデータを、少なくとも1つの同
    一情報に対応するmビット配列が異なる別のブロックデ
    ータにm−m逆変換する、 ディジタル復調方法。
  52. 【請求項52】 入力されるディジタルデータの各nビ
    ットを符号復調単位として各々mビット(但しn>m)
    の復調データにn−m復調して、所定数分の符号復調単
    位に対応する復調ブロックデータを順次生成し、 順次生成される復調ブロックデータに付加されている誤
    り訂正符号を用いて当該復調ブロックデータを誤り訂正
    し、 誤り訂正後の復調ブロックデータから、当該復調ブロッ
    クデータの記述方式を示す番号データを検出し、 当該復調ブロックデータを、前記番号データにより指定
    される記述方式に従うビット列のブロックデータに変換
    する、 ディジタル復調方法。
  53. 【請求項53】 入力されるディジタルデータの各nビ
    ットを符号復調単位として各々mビット(但しn>m)
    の復調データにn−m復調して、所定数分の符号復調単
    位に対応する復調ブロックデータを順次生成する復調回
    路と、 前記復調回路により順次生成される復調ブロックデータ
    に付加されている誤り訂正符号を用いて当該復調ブロッ
    クデータを誤り訂正する誤り訂正回路と、 誤り訂正後の復調ブロックデータから、当該復調ブロッ
    クデータの記述方式を示す番号データを検出する検出回
    路と、 前記番号データにより指定されるm−m逆変換方式を用
    いて、当該復調ブロックデータを、少なくとも1つの同
    一情報に対応するmビット配列が異なる別のブロックデ
    ータにm−m逆変換する逆変換回路と、 を有するディジタル復調回路。
  54. 【請求項54】 入力されるディジタルデータの各nビ
    ットを符号復調単位として各々mビット(但しn>m)
    の復調データにn−m復調して、所定数分の符号復調単
    位に対応する復調ブロックデータを順次生成する復調回
    路と、 前記復調回路により順次生成される復調ブロックデータ
    に付加されている誤り訂正符号を用いて当該復調ブロッ
    クデータを誤り訂正する誤り訂正回路と、 誤り訂正後の復調ブロックデータから、当該復調ブロッ
    クデータの記述方式を示す番号データを検出する検出回
    路と、 当該復調ブロックデータを、前記番号データにより指定
    される記述方式に従うビット列のブロックデータに変換
    する記述方式変換回路と、 を有するディジタル復調回路。
JP05836197A 1995-08-04 1997-02-25 ディジタル変調方法と復調方法及びディジタル変調回路と復調回路 Expired - Fee Related JP3234525B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP05836197A JP3234525B2 (ja) 1995-08-04 1997-02-25 ディジタル変調方法と復調方法及びディジタル変調回路と復調回路

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
JP19997895 1995-08-04
JP24066495 1995-08-24
JP7-199978 1995-09-14
JP7-240664 1995-09-14
JP05836197A JP3234525B2 (ja) 1995-08-04 1997-02-25 ディジタル変調方法と復調方法及びディジタル変調回路と復調回路

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP08087335 Division 1995-08-04 1996-03-15

Publications (2)

Publication Number Publication Date
JPH09246981A JPH09246981A (ja) 1997-09-19
JP3234525B2 true JP3234525B2 (ja) 2001-12-04

Family

ID=27296571

Family Applications (1)

Application Number Title Priority Date Filing Date
JP05836197A Expired - Fee Related JP3234525B2 (ja) 1995-08-04 1997-02-25 ディジタル変調方法と復調方法及びディジタル変調回路と復調回路

Country Status (1)

Country Link
JP (1) JP3234525B2 (ja)

Also Published As

Publication number Publication date
JPH09246981A (ja) 1997-09-19

Similar Documents

Publication Publication Date Title
US6079041A (en) Digital modulation circuit and digital demodulation circuit
US6141787A (en) Digital modulation and demodulation
US6573848B2 (en) Modulation system using encoding tables and method therefor
RU2153707C2 (ru) Способ преобразования последовательности м-битовых информационных слов в модулированный сигнал, способ изготовления носителя записи, кодирующее устройство, декодирующее устройство, устройство записи, устройство считывания, сигнал и носитель записи
KR100352353B1 (ko) 신호변조방법,신호변조장치,신호복조방법및신호복조장치
US7218262B2 (en) Modulation system
JP3167638B2 (ja) ディジタル変調方法と復調方法及びディジタル変調回路と復調回路
JP3935217B2 (ja) mビット情報ワードのシーケンスから変調信号への変換
KR100354632B1 (ko) 디지탈 변조 방법, 디지탈 변조 회로, 디지탈 복조 방법 및 디지탈 복조 회로
JP3234525B2 (ja) ディジタル変調方法と復調方法及びディジタル変調回路と復調回路
US6765511B2 (en) Method and apparatus for encoding digital data
JP2003288760A (ja) 変調方法、変調装置、記録媒体、復調方法および復調装置
JP4061844B2 (ja) 変調方法、変調装置、復調方法、復調装置、情報記録媒体、情報伝送方法および情報伝送装置
JP4059253B2 (ja) 変調方法、変調装置および情報記録媒体
JP4059211B2 (ja) 復調方法、および復調装置
JP4059252B2 (ja) 変復調方法、及び変復調装置
JP4059212B2 (ja) 変調方法、および変調装置
JP4059210B2 (ja) 情報記録媒体
JP4059254B2 (ja) 復調方法及び復調装置
JP3243137B2 (ja) データ変換方法

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070921

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080921

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090921

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100921

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100921

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110921

Year of fee payment: 10

LAPS Cancellation because of no payment of annual fees